X-Git-Url: https://gerrit.fd.io/r/gitweb?a=blobdiff_plain;f=src%2Fvppinfra%2Fvector_avx2.h;h=04b312be9faa5cf67aed99c83c8c26aa2b44966d;hb=7d476e03aa3832c4c5b2ec7fafbceddc070fd5d9;hp=e2d5701c0e8e6642526604f745be813f26b56d88;hpb=14864770be4068b34ffc1124f47f5e9fe2a929d2;p=vpp.git diff --git a/src/vppinfra/vector_avx2.h b/src/vppinfra/vector_avx2.h index e2d5701c0e8..04b312be9fa 100644 --- a/src/vppinfra/vector_avx2.h +++ b/src/vppinfra/vector_avx2.h @@ -21,12 +21,14 @@ /* *INDENT-OFF* */ #define foreach_avx2_vec256i \ - _(i,8,32,epi8) _(i,16,16,epi16) _(i,32,8,epi32) _(i,64,4,epi64x) + _(i,8,32,epi8) _(i,16,16,epi16) _(i,32,8,epi32) _(i,64,4,epi64) #define foreach_avx2_vec256u \ - _(u,8,32,epi8) _(u,16,16,epi16) _(u,32,8,epi32) _(u,64,4,epi64x) + _(u,8,32,epi8) _(u,16,16,epi16) _(u,32,8,epi32) _(u,64,4,epi64) #define foreach_avx2_vec256f \ _(f,32,8,ps) _(f,64,4,pd) +#define _mm256_set1_epi64 _mm256_set1_epi64x + /* splat, load_unaligned, store_unaligned, is_all_zero, is_equal, is_all_equal */ #define _(t, s, c, i) \ @@ -52,7 +54,16 @@ t##s##x##c##_is_equal (t##s##x##c a, t##s##x##c b) \ \ static_always_inline int \ t##s##x##c##_is_all_equal (t##s##x##c v, t##s x) \ -{ return t##s##x##c##_is_equal (v, t##s##x##c##_splat (x)); }; \ +{ return t##s##x##c##_is_equal (v, t##s##x##c##_splat (x)); } \ +\ +static_always_inline t##s##x##c \ +t##s##x##c##_interleave_lo (t##s##x##c a, t##s##x##c b) \ +{ return (t##s##x##c) _mm256_unpacklo_##i ((__m256i) a, (__m256i) b); } \ +\ +static_always_inline t##s##x##c \ +t##s##x##c##_interleave_hi (t##s##x##c a, t##s##x##c b) \ +{ return (t##s##x##c) _mm256_unpackhi_##i ((__m256i) a, (__m256i) b); } \ + foreach_avx2_vec256i foreach_avx2_vec256u #undef _ @@ -64,29 +75,34 @@ u32x8_permute (u32x8 v, u32x8 idx) return (u32x8) _mm256_permutevar8x32_epi32 ((__m256i) v, (__m256i) idx); } -always_inline u32x4 -u32x8_extract_lo (u32x8 v) -{ - return (u32x4) _mm256_extracti128_si256 ((__m256i) v, 0); -} +/* _extract_lo, _extract_hi */ +/* *INDENT-OFF* */ +#define _(t1,t2) \ +always_inline t1 \ +t2##_extract_lo (t2 v) \ +{ return (t1) _mm256_extracti128_si256 ((__m256i) v, 0); } \ +\ +always_inline t1 \ +t2##_extract_hi (t2 v) \ +{ return (t1) _mm256_extracti128_si256 ((__m256i) v, 1); } \ +\ +always_inline t2 \ +t2##_insert_lo (t2 v1, t1 v2) \ +{ return (t2) _mm256_inserti128_si256 ((__m256i) v1, (__m128i) v2, 0); }\ +\ +always_inline t2 \ +t2##_insert_hi (t2 v1, t1 v2) \ +{ return (t2) _mm256_inserti128_si256 ((__m256i) v1, (__m128i) v2, 1); }\ + +_(u8x16, u8x32) +_(u16x8, u16x16) +_(u32x4, u32x8) +_(u64x2, u64x4) +#undef _ +/* *INDENT-ON* */ -always_inline u32x4 -u32x8_extract_hi (u32x8 v) -{ - return (u32x4) _mm256_extracti128_si256 ((__m256i) v, 1); -} -always_inline u32x8 -u32x8_insert_lo (u32x8 v1, u32x4 v2) -{ - return (u32x8) _mm256_inserti128_si256 ((__m256i) v1, (__m128i) v2, 0); -} -always_inline u32x8 -u32x8_insert_hi (u32x8 v1, u32x4 v2) -{ - return (u32x8) _mm256_inserti128_si256 ((__m256i) v1, (__m128i) v2, 1); -} static_always_inline u32 u8x32_msb_mask (u8x32 v) @@ -116,6 +132,50 @@ _(i8x16, i64x4, epi8_epi64) #undef _ /* *INDENT-ON* */ +static_always_inline u16x16 +u16x16_byte_swap (u16x16 v) +{ + u8x32 swap = { + 1, 0, 3, 2, 5, 4, 7, 6, 9, 8, 11, 10, 13, 12, 15, 14, + 1, 0, 3, 2, 5, 4, 7, 6, 9, 8, 11, 10, 13, 12, 15, 14 + }; + return (u16x16) _mm256_shuffle_epi8 ((__m256i) v, (__m256i) swap); +} + +static_always_inline u32x8 +u32x8_hadd (u32x8 v1, u32x8 v2) +{ + return (u32x8) _mm256_hadd_epi32 ((__m256i) v1, (__m256i) v2); +} + +static_always_inline u16x16 +u16x16_mask_last (u16x16 v, u8 n_last) +{ + const u16x16 masks[17] = { + {0}, + {-1}, + {-1, -1}, + {-1, -1, -1}, + {-1, -1, -1, -1}, + {-1, -1, -1, -1, -1}, + {-1, -1, -1, -1, -1, -1}, + {-1, -1, -1, -1, -1, -1, -1}, + {-1, -1, -1, -1, -1, -1, -1, -1}, + {-1, -1, -1, -1, -1, -1, -1, -1, -1}, + {-1, -1, -1, -1, -1, -1, -1, -1, -1, -1}, + {-1, -1, -1, -1, -1, -1, -1, -1, -1, -1, -1}, + {-1, -1, -1, -1, -1, -1, -1, -1, -1, -1, -1, -1}, + {-1, -1, -1, -1, -1, -1, -1, -1, -1, -1, -1, -1, -1}, + {-1, -1, -1, -1, -1, -1, -1, -1, -1, -1, -1, -1, -1, -1}, + {-1, -1, -1, -1, -1, -1, -1, -1, -1, -1, -1, -1, -1, -1, -1}, + {-1, -1, -1, -1, -1, -1, -1, -1, -1, -1, -1, -1, -1, -1, -1, -1}, + }; + + ASSERT (n_last < 17); + + return v & masks[16 - n_last]; +} + #endif /* included_vector_avx2_h */ /*