Add missing = to all suite Variables
[csit.git] / tests / vpp / perf / l2 / 10ge2p1x710-eth-l2patch-mrr.robot
1 # Copyright (c) 2018 Cisco and/or its affiliates.
2 # Licensed under the Apache License, Version 2.0 (the "License");
3 # you may not use this file except in compliance with the License.
4 # You may obtain a copy of the License at:
5 #
6 #     http://www.apache.org/licenses/LICENSE-2.0
7 #
8 # Unless required by applicable law or agreed to in writing, software
9 # distributed under the License is distributed on an "AS IS" BASIS,
10 # WITHOUT WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
11 # See the License for the specific language governing permissions and
12 # limitations under the License.
13
14 *** Settings ***
15 | Resource | resources/libraries/robot/performance/performance_setup.robot
16 | ...
17 | Force Tags | 3_NODE_SINGLE_LINK_TOPO | PERFTEST | HW_ENV | MRR
18 | ... | NIC_Intel-X710 | ETH | L2PATCH | BASE
19 | ...
20 | Suite Setup | Set up 3-node performance topology with DUT's NIC model
21 | ... | L2 | Intel-X710
22 | ...
23 | Suite Teardown | Tear down 3-node performance topology
24 | ...
25 | Test Setup | Set up performance test
26 | ...
27 | Test Teardown | Tear down performance mrr test
28 | ...
29 | Test Template | Local Template
30 | ...
31 | Documentation | *Raw results L2patch test cases*
32 | ...
33 | ... | *[Top] Network Topologies:* TG-DUT1-DUT2-TG 3-node circular topology
34 | ... | with single links between nodes.
35 | ... | *[Enc] Packet Encapsulations:* Eth-IPv4 for L2 patch.
36 | ... | *[Cfg] DUT configuration:* DUT1 and DUT2 are configured with L2 patch\
37 | ... | DUT1 and DUT2 tested with 2p10GE NIC X710 by Intel.
38 | ... | *[Ver] TG verification:* In MaxReceivedRate tests TG sends traffic\
39 | ... | at line rate and reports total received/sent packets over trial period.
40 | ... | Test packets are generated by TG on
41 | ... | links to DUTs. TG traffic profile contains two L3 flow-groups
42 | ... | (flow-group per direction, 254 flows per flow-group) with all packets
43 | ... | containing Ethernet header, IPv4 header with IP protocol=61 and static
44 | ... | payload. MAC addresses are matching MAC addresses of the TG node
45 | ... | interfaces.
46
47 *** Variables ***
48 # X710-DA2 bandwidth limit
49 | ${s_limit}= | ${10000000000}
50 # Traffic profile:
51 | ${traffic_profile}= | trex-sl-3n-ethip4-ip4src254
52
53 *** Keywords ***
54 | Local Template
55 | | [Documentation]
56 | | ... | [Cfg] DUT runs L2 patch config with ${phy_cores} phy
57 | | ... | core(s).
58 | | ... | [Ver] Measure MaxReceivedRate for ${framesize}B frames using single\
59 | | ... | trial throughput test.
60 | | ...
61 | | ... | *Arguments:*
62 | | ... | - framesize - Framesize in Bytes in integer or string (IMIX_v4_1).
63 | | ... | Type: integer, string
64 | | ... | - phy_cores - Number of physical cores. Type: integer
65 | | ... | - rxq - Number of RX queues, default value: ${None}. Type: integer
66 | | ...
67 | | [Arguments] | ${framesize} | ${phy_cores} | ${rxq}=${None}
68 | | ...
69 | | Given Add worker threads and rxqueues to all DUTs | ${phy_cores} | ${rxq}
70 | | And Add PCI devices to all DUTs
71 | | ${max_rate} | ${jumbo} = | Get Max Rate And Jumbo And Handle Multi Seg
72 | | ... | ${s_limit} | ${framesize}
73 | | And Add DPDK dev default RXD to all DUTs | 2048
74 | | And Add DPDK dev default TXD to all DUTs | 2048
75 | | And Apply startup configuration on all VPP DUTs
76 | | When Initialize L2 patch
77 | | Then Traffic should pass with maximum rate
78 | | ... | ${max_rate}pps | ${framesize} | ${traffic_profile}
79
80 *** Test Cases ***
81 | tc01-64B-1c-eth-l2patch-mrr
82 | | [Tags] | 64B | 1C
83 | | framesize=${64} | phy_cores=${1}
84
85 | tc02-64B-2c-eth-l2patch-mrr
86 | | [Tags] | 64B | 2C
87 | | framesize=${64} | phy_cores=${2}
88
89 | tc03-64B-4c-eth-l2patch-mrr
90 | | [Tags] | 64B | 4C
91 | | framesize=${64} | phy_cores=${4}
92
93 | tc04-1518B-1c-eth-l2patch-mrr
94 | | [Tags] | 1518B | 1C
95 | | framesize=${1518} | phy_cores=${1}
96
97 | tc05-1518B-2c-eth-l2patch-mrr
98 | | [Tags] | 1518B | 2C
99 | | framesize=${1518} | phy_cores=${2}
100
101 | tc06-1518B-4c-eth-l2patch-mrr
102 | | [Tags] | 1518B | 4C
103 | | framesize=${1518} | phy_cores=${4}
104
105 | tc07-9000B-1c-eth-l2patch-mrr
106 | | [Tags] | 9000B | 1C
107 | | framesize=${9000} | phy_cores=${1}
108
109 | tc08-9000B-2c-eth-l2patch-mrr
110 | | [Tags] | 9000B | 2C
111 | | framesize=${9000} | phy_cores=${2}
112
113 | tc09-9000B-4c-eth-l2patch-mrr
114 | | [Tags] | 9000B | 4C
115 | | framesize=${9000} | phy_cores=${4}
116
117 | tc10-IMIX-1c-eth-l2patch-mrr
118 | | [Tags] | IMIX | 1C
119 | | framesize=IMIX_v4_1 | phy_cores=${1}
120
121 | tc11-IMIX-2c-eth-l2patch-mrr
122 | | [Tags] | IMIX | 2C
123 | | framesize=IMIX_v4_1 | phy_cores=${2}
124
125 | tc12-IMIX-4c-eth-l2patch-mrr
126 | | [Tags] | IMIX | 4C
127 | | framesize=IMIX_v4_1 | phy_cores=${4}