CSIT-1201 Create L2patch perf tests
[csit.git] / tests / vpp / perf / l2 / 10ge2p1x710-eth-l2patch-mrr.robot
1 # Copyright (c) 2018 Cisco and/or its affiliates.
2 # Licensed under the Apache License, Version 2.0 (the "License");
3 # you may not use this file except in compliance with the License.
4 # You may obtain a copy of the License at:
5 #
6 #     http://www.apache.org/licenses/LICENSE-2.0
7 #
8 # Unless required by applicable law or agreed to in writing, software
9 # distributed under the License is distributed on an "AS IS" BASIS,
10 # WITHOUT WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
11 # See the License for the specific language governing permissions and
12 # limitations under the License.
13
14 *** Settings ***
15 | Resource | resources/libraries/robot/performance/performance_setup.robot
16 | ...
17 | Force Tags | 3_NODE_SINGLE_LINK_TOPO | PERFTEST | HW_ENV | MRR
18 | ... | NIC_Intel-X710 | ETH | L2PATCH | BASE
19 | ...
20 | Suite Setup | Set up 3-node performance topology with DUT's NIC model
21 | ... | L2 | Intel-X710
22 | Suite Teardown | Tear down 3-node performance topology
23 | ...
24 | Test Setup | Set up performance test
25 | ...
26 | Test Teardown | Tear down performance mrr test
27 | ...
28 | Test Template | Local template
29 | ...
30 | Documentation | *Raw results L2patch test cases*
31 | ...
32 | ... | *[Top] Network Topologies:* TG-DUT1-DUT2-TG 3-node circular topology
33 | ... | with single links between nodes.
34 | ... | *[Enc] Packet Encapsulations:* Eth-IPv4 for L2 patch.
35 | ... | *[Cfg] DUT configuration:* DUT1 and DUT2 are configured with L2 patch\
36 | ... | DUT1 and DUT2 tested with 2p10GE NIC X710 by Intel.
37 | ... | *[Ver] TG verification:* In MaxReceivedRate tests TG sends traffic\
38 | ... | at line rate and reports total received/sent packets over trial period.
39 | ... | Test packets are generated by TG on
40 | ... | links to DUTs. TG traffic profile contains two L3 flow-groups
41 | ... | (flow-group per direction, 254 flows per flow-group) with all packets
42 | ... | containing Ethernet header, IPv4 header with IP protocol=61 and static
43 | ... | payload. MAC addresses are matching MAC addresses of the TG node
44 | ... | interfaces.
45
46 *** Variables ***
47 # X710-DA2 bandwidth limit
48 | ${s_limit}= | ${10000000000}
49 # Traffic profile:
50 | ${traffic_profile} | trex-sl-3n-ethip4-ip4src254
51
52 *** Keywords ***
53 | Local template
54 | | [Documentation]
55 | | ... | [Cfg] DUT runs L2 patch config with ${phy_cores} phy
56 | | ... | core(s).
57 | | ... | [Ver] Measure MaxReceivedRate for ${framesize}B frames using single\
58 | | ... | trial throughput test.
59 | | ...
60 | | ... | *Arguments:*
61 | | ... | - framesize - Framesize in Bytes in integer or string (IMIX_v4_1).
62 | | ... | Type: integer, string
63 | | ... | - phy_cores - Number of physical cores. Type: integer
64 | | ... | - rxq - Number of RX queues, default value: ${None}. Type: integer
65 | | ...
66 | | [Arguments] | ${framesize} | ${phy_cores} | ${rxq}=${None}
67 | | ...
68 | | Given Add worker threads and rxqueues to all DUTs | ${phy_cores} | ${rxq}
69 | | And Add PCI devices to all DUTs
70 | | ${max_rate} | ${jumbo} = | Get Max Rate And Jumbo And Handle Multi Seg
71 | | ... | ${s_limit} | ${framesize}
72 | | And Add DPDK dev default RXD to all DUTs | 2048
73 | | And Add DPDK dev default TXD to all DUTs | 2048
74 | | And Apply startup configuration on all VPP DUTs
75 | | When Initialize L2 patch
76 | | Then Traffic should pass with maximum rate
77 | | ... | ${max_rate}pps | ${framesize} | ${traffic_profile}
78
79 *** Test Cases ***
80 | tc01-64B-1c-eth-l2patch-mrr
81 | | [Tags] | 64B | 1C
82 | | framesize=${64} | phy_cores=${1}
83
84 | tc02-1518B-1c-eth-l2patch-mrr
85 | | [Tags] | 1518B | 1C
86 | | framesize=${1518} | phy_cores=${1}
87
88 | tc03-9000B-1c-eth-l2patch-mrr
89 | | [Tags] | 9000B | 1C
90 | | framesize=${9000} | phy_cores=${1}
91
92 | tc04-IMIX-1c-eth-l2patch-mrr
93 | | [Tags] | IMIX | 1C
94 | | framesize=IMIX_v4_1 | phy_cores=${1}
95
96 | tc05-64B-2c-eth-l2patch-mrr
97 | | [Tags] | 64B | 2C
98 | | framesize=${64} | phy_cores=${2}
99
100 | tc06-1518B-2c-eth-l2patch-mrr
101 | | [Tags] | 1518B | 2C
102 | | framesize=${1518} | phy_cores=${2}
103
104 | tc07-9000B-2c-eth-l2patch-mrr
105 | | [Tags] | 9000B | 2C
106 | | framesize=${9000} | phy_cores=${2}
107
108 | tc08-IMIX-2c-eth-l2patch-mrr
109 | | [Tags] | IMIX | 2C
110 | | framesize=IMIX_v4_1 | phy_cores=${2}
111
112 | tc09-64B-4c-eth-l2patch-mrr
113 | | [Tags] | 64B | 4C
114 | | framesize=${64} | phy_cores=${4}
115
116 | tc10-1518B-4c-eth-l2patch-mrr
117 | | [Tags] | 1518B | 4C
118 | | framesize=${1518} | phy_cores=${4}
119
120 | tc11-9000B-4c-eth-l2patch-mrr
121 | | [Tags] | 9000B | 4C
122 | | framesize=${9000} | phy_cores=${4}
123
124 | tc12-IMIX-4c-eth-l2patch-mrr
125 | | [Tags] | IMIX | 4C
126 | | framesize=IMIX_v4_1 | phy_cores=${4}