Imported Upstream version 16.11
[deb_dpdk.git] / drivers / net / qede / base / mcp_public.h
index 7192265..96efc3c 100644 (file)
@@ -26,7 +26,7 @@
 #define MCP_GLOB_PORT_MAX      4       /* Global */
 #define MCP_GLOB_FUNC_MAX      16      /* Global */
 
-typedef u32 offsize_t;         /* In DWORDS !!! */
+typedef u32 offsize_t;      /* In DWORDS !!! */
 /* Offset from the beginning of the MCP scratchpad */
 #define OFFSIZE_OFFSET_SHIFT   0
 #define OFFSIZE_OFFSET_MASK    0x0000ffff
@@ -35,48 +35,62 @@ typedef u32 offsize_t;              /* In DWORDS !!! */
 #define OFFSIZE_SIZE_MASK      0xffff0000
 
 /* SECTION_OFFSET is calculating the offset in bytes out of offsize */
-#define SECTION_OFFSET(_offsize) \
-((((_offsize & OFFSIZE_OFFSET_MASK) >> OFFSIZE_OFFSET_SHIFT) << 2))
+#define SECTION_OFFSET(_offsize)       \
+       ((((_offsize & OFFSIZE_OFFSET_MASK) >> OFFSIZE_OFFSET_SHIFT) << 2))
 
 /* SECTION_SIZE is calculating the size in bytes out of offsize */
-#define SECTION_SIZE(_offsize) \
-(((_offsize & OFFSIZE_SIZE_MASK) >> OFFSIZE_SIZE_SHIFT) << 2)
+#define SECTION_SIZE(_offsize)         \
+       (((_offsize & OFFSIZE_SIZE_MASK) >> OFFSIZE_SIZE_SHIFT) << 2)
 
-#define SECTION_ADDR(_offsize, idx) \
-(MCP_REG_SCRATCH + SECTION_OFFSET(_offsize) + (SECTION_SIZE(_offsize) * idx))
+/* SECTION_ADDR returns the GRC addr of a section, given offsize and index
+ * within section
+ */
+#define SECTION_ADDR(_offsize, idx)    \
+       (MCP_REG_SCRATCH +              \
+        SECTION_OFFSET(_offsize) + (SECTION_SIZE(_offsize) * idx))
 
+/* SECTION_OFFSIZE_ADDR returns the GRC addr to the offsize address. Use
+ * offsetof, since the OFFSETUP collide with the firmware definition
+ */
 #define SECTION_OFFSIZE_ADDR(_pub_base, _section) \
-(_pub_base + offsetof(struct mcp_public_data, sections[_section]))
-
+       (_pub_base + offsetof(struct mcp_public_data, sections[_section]))
 /* PHY configuration */
-struct pmm_phy_cfg {
-       u32 speed; /* 0 = autoneg, 1000/10000/20000/25000/40000/50000/100000 */
-#define PMM_SPEED_AUTONEG   0
-#define PMM_SPEED_SMARTLINQ  0x8
-
-       u32 pause;              /* bitmask */
-#define PMM_PAUSE_NONE         0x0
-#define PMM_PAUSE_AUTONEG      0x1
-#define PMM_PAUSE_RX           0x2
-#define PMM_PAUSE_TX           0x4
-
-       u32 adv_speed;          /* Default should be the speed_cap_mask */
+struct eth_phy_cfg {
+/* 0 = autoneg, 1000/10000/20000/25000/40000/50000/100000 */
+       u32 speed;
+#define ETH_SPEED_AUTONEG   0
+#define ETH_SPEED_SMARTLINQ  0x8
+
+       u32 pause;      /* bitmask */
+#define ETH_PAUSE_NONE         0x0
+#define ETH_PAUSE_AUTONEG      0x1
+#define ETH_PAUSE_RX           0x2
+#define ETH_PAUSE_TX           0x4
+
+       u32 adv_speed;      /* Default should be the speed_cap_mask */
        u32 loopback_mode;
-#define PMM_LOOPBACK_NONE              0
-#define PMM_LOOPBACK_INT_PHY           1
-#define PMM_LOOPBACK_EXT_PHY           2
-#define PMM_LOOPBACK_EXT               3
-#define PMM_LOOPBACK_MAC               4
-#define PMM_LOOPBACK_CNIG_AH_ONLY_0123 5       /* Port to itself */
-#define PMM_LOOPBACK_CNIG_AH_ONLY_2301 6       /* Port to Port */
+#define ETH_LOOPBACK_NONE               (0)
+/* Serdes loopback. In AH, it refers to Near End */
+#define ETH_LOOPBACK_INT_PHY            (1)
+#define ETH_LOOPBACK_EXT_PHY            (2) /* External PHY Loopback */
+/* External Loopback (Require loopback plug) */
+#define ETH_LOOPBACK_EXT                (3)
+#define ETH_LOOPBACK_MAC                (4) /* MAC Loopback - not supported */
+#define ETH_LOOPBACK_CNIG_AH_ONLY_0123  (5) /* Port to itself */
+#define ETH_LOOPBACK_CNIG_AH_ONLY_2301  (6) /* Port to Port */
+#define ETH_LOOPBACK_PCS_AH_ONLY        (7) /* PCS loopback (TX to RX) */
+/* Loop RX packet from PCS to TX */
+#define ETH_LOOPBACK_REVERSE_MAC_AH_ONLY (8)
+/* Remote Serdes Loopback (RX to TX) */
+#define ETH_LOOPBACK_INT_PHY_FEA_AH_ONLY (9)
 
        /* features */
        u32 feature_config_flags;
-
+#define ETH_EEE_MODE_ADV_LPI   (1 << 0)
 };
 
 struct port_mf_cfg {
-       u32 dynamic_cfg;        /* device control channel */
+       u32 dynamic_cfg;    /* device control channel */
 #define PORT_MF_CFG_OV_TAG_MASK              0x0000ffff
 #define PORT_MF_CFG_OV_TAG_SHIFT             0
 #define PORT_MF_CFG_OV_TAG_DEFAULT         PORT_MF_CFG_OV_TAG_MASK
@@ -87,52 +101,66 @@ struct port_mf_cfg {
 /* DO NOT add new fields in the middle
  * MUST be synced with struct pmm_stats_map
  */
-struct pmm_stats {
-       u64 r64; /* 0x00 (Offset 0x00 ) RX 64-byte frame counter */
-       u64 r127; /* 0x01 (Offset 0x08 ) RX 65 to 127 byte frame counter */
-       u64 r255; /* 0x02 (Offset 0x10 ) RX 128 to 255 byte frame counter */
-       u64 r511; /* 0x03 (Offset 0x18 ) RX 256 to 511 byte frame counter */
-       u64 r1023; /* 0x04 (Offset 0x20 ) RX 512 to 1023 byte frame counter */
-       u64 r1518; /* 0x05 (Offset 0x28 ) RX 1024 to 1518 byte frame counter */
-       u64 r1522; /* 0x06 (Offset 0x30 ) RX 1519 to 1522 byte VLAN-tagged  */
-       u64 r2047; /* 0x07 (Offset 0x38 ) RX 1519 to 2047 byte frame counter */
-       u64 r4095; /* 0x08 (Offset 0x40 ) RX 2048 to 4095 byte frame counter */
-       u64 r9216; /* 0x09 (Offset 0x48 ) RX 4096 to 9216 byte frame counter */
-       u64 r16383; /* 0x0A (Offset 0x50 ) RX 9217 to 16383 byte frame ctr */
-       u64 rfcs; /* 0x0F (Offset 0x58 ) RX FCS error frame counter */
-       u64 rxcf; /* 0x10 (Offset 0x60 ) RX control frame counter */
-       u64 rxpf; /* 0x11 (Offset 0x68 ) RX pause frame counter */
-       u64 rxpp; /* 0x12 (Offset 0x70 ) RX PFC frame counter */
-       u64 raln; /* 0x16 (Offset 0x78 ) RX alignment error counter */
-       u64 rfcr; /* 0x19 (Offset 0x80 ) RX false carrier counter */
-       u64 rovr; /* 0x1A (Offset 0x88 ) RX oversized frame counter */
-       u64 rjbr; /* 0x1B (Offset 0x90 ) RX jabber frame counter */
-       u64 rund; /* 0x34 (Offset 0x98 ) RX undersized frame counter */
-       u64 rfrg; /* 0x35 (Offset 0xa0 ) RX fragment counter */
-       u64 t64; /* 0x40 (Offset 0xa8 ) TX 64-byte frame counter */
+struct eth_stats {
+       u64 r64;        /* 0x00 (Offset 0x00 ) RX 64-byte frame counter*/
+       u64 r127; /* 0x01 (Offset 0x08 ) RX 65 to 127 byte frame counter*/
+       u64 r255; /* 0x02 (Offset 0x10 ) RX 128 to 255 byte frame counter*/
+       u64 r511; /* 0x03 (Offset 0x18 ) RX 256 to 511 byte frame counter*/
+       u64 r1023; /* 0x04 (Offset 0x20 ) RX 512 to 1023 byte frame counter*/
+/* 0x05 (Offset 0x28 ) RX 1024 to 1518 byte frame counter */
+       u64 r1518;
+/* 0x06 (Offset 0x30 ) RX 1519 to 1522 byte VLAN-tagged frame counter */
+       u64 r1522;
+       u64 r2047; /* 0x07 (Offset 0x38 ) RX 1519 to 2047 byte frame counter*/
+       u64 r4095; /* 0x08 (Offset 0x40 ) RX 2048 to 4095 byte frame counter*/
+       u64 r9216; /* 0x09 (Offset 0x48 ) RX 4096 to 9216 byte frame counter*/
+/* 0x0A (Offset 0x50 ) RX 9217 to 16383 byte frame counter */
+       u64 r16383;
+       u64 rfcs;       /* 0x0F (Offset 0x58 ) RX FCS error frame counter*/
+       u64 rxcf;       /* 0x10 (Offset 0x60 ) RX control frame counter*/
+       u64 rxpf;       /* 0x11 (Offset 0x68 ) RX pause frame counter*/
+       u64 rxpp;       /* 0x12 (Offset 0x70 ) RX PFC frame counter*/
+       u64 raln;       /* 0x16 (Offset 0x78 ) RX alignment error counter*/
+       u64 rfcr;       /* 0x19 (Offset 0x80 ) RX false carrier counter */
+       u64 rovr;       /* 0x1A (Offset 0x88 ) RX oversized frame counter*/
+       u64 rjbr;       /* 0x1B (Offset 0x90 ) RX jabber frame counter */
+       u64 rund;       /* 0x34 (Offset 0x98 ) RX undersized frame counter */
+       u64 rfrg;       /* 0x35 (Offset 0xa0 ) RX fragment counter */
+       u64 t64;        /* 0x40 (Offset 0xa8 ) TX 64-byte frame counter */
        u64 t127; /* 0x41 (Offset 0xb0 ) TX 65 to 127 byte frame counter */
-       u64 t255; /* 0x42 (Offset 0xb8 ) TX 128 to 255 byte frame counter */
-       u64 t511; /* 0x43 (Offset 0xc0 ) TX 256 to 511 byte frame counter */
-       u64 t1023; /* 0x44 (Offset 0xc8 ) TX 512 to 1023 byte frame counter */
-       u64 t1518; /* 0x45 (Offset 0xd0 ) TX 1024 to 1518 byte frame counter */
-       u64 t2047; /* 0x47 (Offset 0xd8 ) TX 1519 to 2047 byte frame counter */
-       u64 t4095; /* 0x48 (Offset 0xe0 ) TX 2048 to 4095 byte frame counter */
-       u64 t9216; /* 0x49 (Offset 0xe8 ) TX 4096 to 9216 byte frame counter */
-       u64 t16383; /* 0x4A (Offset 0xf0 ) TX 9217 to 16383 byte frame ctr */
-       u64 txpf; /* 0x50 (Offset 0xf8 ) TX pause frame counter */
-       u64 txpp; /* 0x51 (Offset 0x100) TX PFC frame counter */
-       u64 tlpiec; /* 0x6C (Offset 0x108) Transmit Logical Type LLFC */
+       u64 t255; /* 0x42 (Offset 0xb8 ) TX 128 to 255 byte frame counter*/
+       u64 t511; /* 0x43 (Offset 0xc0 ) TX 256 to 511 byte frame counter*/
+       u64 t1023; /* 0x44 (Offset 0xc8 ) TX 512 to 1023 byte frame counter*/
+/* 0x45 (Offset 0xd0 ) TX 1024 to 1518 byte frame counter */
+       u64 t1518;
+/* 0x47 (Offset 0xd8 ) TX 1519 to 2047 byte frame counter */
+       u64 t2047;
+/* 0x48 (Offset 0xe0 ) TX 2048 to 4095 byte frame counter */
+       u64 t4095;
+/* 0x49 (Offset 0xe8 ) TX 4096 to 9216 byte frame counter */
+       u64 t9216;
+/* 0x4A (Offset 0xf0 ) TX 9217 to 16383 byte frame counter */
+       u64 t16383;
+       u64 txpf;       /* 0x50 (Offset 0xf8 ) TX pause frame counter */
+       u64 txpp;       /* 0x51 (Offset 0x100) TX PFC frame counter */
+/* 0x6C (Offset 0x108) Transmit Logical Type LLFC message counter */
+       u64 tlpiec;
        u64 tncl; /* 0x6E (Offset 0x110) Transmit Total Collision Counter */
-       u64 rbyte; /* 0x3d (Offset 0x118) RX byte counter */
-       u64 rxuca; /* 0x0c (Offset 0x120) RX UC frame counter */
-       u64 rxmca; /* 0x0d (Offset 0x128) RX MC frame counter */
-       u64 rxbca; /* 0x0e (Offset 0x130) RX BC frame counter */
-       u64 rxpok; /* 0x22 (Offset 0x138) RX good frame */
-       u64 tbyte; /* 0x6f (Offset 0x140) TX byte counter */
-       u64 txuca; /* 0x4d (Offset 0x148) TX UC frame counter */
-       u64 txmca; /* 0x4e (Offset 0x150) TX MC frame counter */
-       u64 txbca; /* 0x4f (Offset 0x158) TX BC frame counter */
-       u64 txcf; /* 0x54 (Offset 0x160) TX control frame counter */
+       u64 rbyte;      /* 0x3d (Offset 0x118) RX byte counter */
+       u64 rxuca;      /* 0x0c (Offset 0x120) RX UC frame counter */
+       u64 rxmca;      /* 0x0d (Offset 0x128) RX MC frame counter */
+       u64 rxbca;      /* 0x0e (Offset 0x130) RX BC frame counter */
+/* 0x22 (Offset 0x138) RX good frame (good CRC, not oversized, no ERROR) */
+       u64 rxpok;
+       u64 tbyte;      /* 0x6f (Offset 0x140) TX byte counter */
+       u64 txuca;      /* 0x4d (Offset 0x148) TX UC frame counter */
+       u64 txmca;      /* 0x4e (Offset 0x150) TX MC frame counter */
+       u64 txbca;      /* 0x4f (Offset 0x158) TX BC frame counter */
+       u64 txcf;       /* 0x54 (Offset 0x160) TX control frame counter */
+/* HSI - Cannot add more stats to this struct. If needed, then need to open new
+ * struct
+ */
+
 };
 
 struct brb_stats {
@@ -142,28 +170,29 @@ struct brb_stats {
 
 struct port_stats {
        struct brb_stats brb;
-       struct pmm_stats pmm;
+       struct eth_stats eth;
 };
 
-/*-----+-----------------------------------------------------------------------
- * Chip | Number and       | Ports in| Ports in|2 PHY-s |# of ports|# of engines
- *      | rate of physical | team #1 | team #2 |are used|per path  | (paths)
- *      | ports            |         |         |        |          |
- *======+==================+=========+=========+========+======================
- * BB   | 1x100G           | This is special mode, where there are 2 HW func
- * BB   | 2x10/20Gbps      | 0,1     | NA      |  No    | 1        | 1
- * BB   | 2x40 Gbps        | 0,1     | NA      |  Yes   | 1        | 1
- * BB   | 2x50Gbps         | 0,1     | NA      |  No    | 1        | 1
- * BB   | 4x10Gbps         | 0,2     | 1,3     |  No    | 1/2      | 1,2
- * BB   | 4x10Gbps         | 0,1     | 2,3     |  No    | 1/2      | 1,2
- * BB   | 4x10Gbps         | 0,3     | 1,2     |  No    | 1/2      | 1,2
- * BB   | 4x10Gbps         | 0,1,2,3 | NA      |  No    | 1        | 1
- * AH   | 2x10/20Gbps      | 0,1     | NA      |  NA    | 1        | NA
- * AH   | 4x10Gbps         | 0,1     | 2,3     |  NA    | 2        | NA
- * AH   | 4x10Gbps         | 0,2     | 1,3     |  NA    | 2        | NA
- * AH   | 4x10Gbps         | 0,3     | 1,2     |  NA    | 2        | NA
- * AH   | 4x10Gbps         | 0,1,2,3 | NA      |  NA    | 1        | NA
- *======+==================+=========+=========+========+=======================
+/*----+------------------------------------------------------------------------
+ * C  | Number and | Ports in| Ports in|2 PHY-s |# of ports|# of engines
+ * h  | rate of    | team #1 | team #2 |are used|per path  | (paths)
+ * i  | physical   |         |         |        |          | enabled
+ * p  | ports      |         |         |        |          |
+ *====+============+=========+=========+========+==========+===================
+ * BB | 1x100G     | This is special mode, where there are actually 2 HW func
+ * BB | 2x10/20Gbps| 0,1     | NA      |  No    | 1        | 1
+ * BB | 2x40 Gbps  | 0,1     | NA      |  Yes   | 1        | 1
+ * BB | 2x50Gbps   | 0,1     | NA      |  No    | 1        | 1
+ * BB | 4x10Gbps   | 0,2     | 1,3     |  No    | 1/2      | 1,2 (2 is optional)
+ * BB | 4x10Gbps   | 0,1     | 2,3     |  No    | 1/2      | 1,2 (2 is optional)
+ * BB | 4x10Gbps   | 0,3     | 1,2     |  No    | 1/2      | 1,2 (2 is optional)
+ * BB | 4x10Gbps   | 0,1,2,3 | NA      |  No    | 1        | 1
+ * AH | 2x10/20Gbps| 0,1     | NA      |  NA    | 1        | NA
+ * AH | 4x10Gbps   | 0,1     | 2,3     |  NA    | 2        | NA
+ * AH | 4x10Gbps   | 0,2     | 1,3     |  NA    | 2        | NA
+ * AH | 4x10Gbps   | 0,3     | 1,2     |  NA    | 2        | NA
+ * AH | 4x10Gbps   | 0,1,2,3 | NA      |  NA    | 1        | NA
+ *====+============+=========+=========+========+==========+===================
  */
 
 #define CMT_TEAM0 0
@@ -216,19 +245,16 @@ struct lldp_config_params_s {
        u32 local_chassis_id[LLDP_CHASSIS_ID_STAT_LEN];
        /* Holds local Port ID TLV header, subtype and 9B of payload.
         * If firtst byte is 0, then we will use default port ID
-        */
+       */
        u32 local_port_id[LLDP_PORT_ID_STAT_LEN];
 };
 
 struct lldp_status_params_s {
        u32 prefix_seq_num;
-       u32 status;             /* TBD */
-       /* Holds remote Chassis ID TLV header, subtype and 9B of payload.
-        */
-       u32 local_port_id[LLDP_PORT_ID_STAT_LEN];
+       u32 status; /* TBD */
+       /* Holds remote Chassis ID TLV header, subtype and 9B of payload. */
        u32 peer_chassis_id[LLDP_CHASSIS_ID_STAT_LEN];
-       /* Holds remote Port ID TLV header, subtype and 9B of payload.
-        */
+       /* Holds remote Port ID TLV header, subtype and 9B of payload. */
        u32 peer_port_id[LLDP_PORT_ID_STAT_LEN];
        u32 suffix_seq_num;
 };
@@ -245,11 +271,27 @@ struct dcbx_ets_feature {
 #define DCBX_ETS_CBS_SHIFT                      3
 #define DCBX_ETS_MAX_TCS_MASK                   0x000000f0
 #define DCBX_ETS_MAX_TCS_SHIFT                  4
-       u32 pri_tc_tbl[1];
+#define DCBX_ISCSI_OOO_TC_MASK                 0x00000f00
+#define DCBX_ISCSI_OOO_TC_SHIFT                 8
+/* Entries in tc table are orginized that the left most is pri 0, right most is
+ * prio 7
+ */
+
+       u32  pri_tc_tbl[1];
+#define DCBX_ISCSI_OOO_TC                      (4)
+
+#define NIG_ETS_ISCSI_OOO_CLIENT_OFFSET                (DCBX_ISCSI_OOO_TC + 1)
 #define DCBX_CEE_STRICT_PRIORITY               0xf
-#define DCBX_CEE_STRICT_PRIORITY_TC            0x7
-       u32 tc_bw_tbl[2];
-       u32 tc_tsa_tbl[2];
+/* Entries in tc table are orginized that the left most is pri 0, right most is
+ * prio 7
+ */
+
+       u32  tc_bw_tbl[2];
+/* Entries in tc table are orginized that the left most is pri 0, right most is
+ * prio 7
+ */
+
+       u32  tc_tsa_tbl[2];
 #define DCBX_ETS_TSA_STRICT                    0
 #define DCBX_ETS_TSA_CBS                       1
 #define DCBX_ETS_TSA_ETS                       2
@@ -271,10 +313,19 @@ struct dcbx_app_priority_entry {
 #define DCBX_APP_SF_SHIFT           8
 #define DCBX_APP_SF_ETHTYPE         0
 #define DCBX_APP_SF_PORT            1
+#define DCBX_APP_SF_IEEE_MASK       0x0000f000
+#define DCBX_APP_SF_IEEE_SHIFT      12
+#define DCBX_APP_SF_IEEE_RESERVED   0
+#define DCBX_APP_SF_IEEE_ETHTYPE    1
+#define DCBX_APP_SF_IEEE_TCP_PORT   2
+#define DCBX_APP_SF_IEEE_UDP_PORT   3
+#define DCBX_APP_SF_IEEE_TCP_UDP_PORT 4
+
 #define DCBX_APP_PROTOCOL_ID_MASK   0xffff0000
 #define DCBX_APP_PROTOCOL_ID_SHIFT  16
 };
 
+
 /* FW structure in BE */
 struct dcbx_app_priority_feature {
        u32 flags;
@@ -285,14 +336,14 @@ struct dcbx_app_priority_feature {
 #define DCBX_APP_ERROR_MASK             0x00000004
 #define DCBX_APP_ERROR_SHIFT            2
        /* Not in use
-        * #define DCBX_APP_DEFAULT_PRI_MASK       0x00000f00
-        * #define DCBX_APP_DEFAULT_PRI_SHIFT      8
-        */
+       #define DCBX_APP_DEFAULT_PRI_MASK       0x00000f00
+       #define DCBX_APP_DEFAULT_PRI_SHIFT      8
+       */
 #define DCBX_APP_MAX_TCS_MASK           0x0000f000
 #define DCBX_APP_MAX_TCS_SHIFT          12
 #define DCBX_APP_NUM_ENTRIES_MASK       0x00ff0000
 #define DCBX_APP_NUM_ENTRIES_SHIFT      16
-       struct dcbx_app_priority_entry app_pri_tbl[DCBX_MAX_APP_PROTOCOL];
+       struct dcbx_app_priority_entry  app_pri_tbl[DCBX_MAX_APP_PROTOCOL];
 };
 
 /* FW structure in BE */
@@ -331,11 +382,12 @@ struct dcbx_features {
 
 struct dcbx_local_params {
        u32 config;
-#define DCBX_CONFIG_VERSION_MASK            0x00000003
+#define DCBX_CONFIG_VERSION_MASK            0x00000007
 #define DCBX_CONFIG_VERSION_SHIFT           0
 #define DCBX_CONFIG_VERSION_DISABLED        0
 #define DCBX_CONFIG_VERSION_IEEE            1
 #define DCBX_CONFIG_VERSION_CEE             2
+#define DCBX_CONFIG_VERSION_STATIC          4
 
        u32 flags;
        struct dcbx_features features;
@@ -345,12 +397,13 @@ struct dcbx_mib {
        u32 prefix_seq_num;
        u32 flags;
        /*
-        * #define DCBX_CONFIG_VERSION_MASK            0x00000003
-        * #define DCBX_CONFIG_VERSION_SHIFT           0
-        * #define DCBX_CONFIG_VERSION_DISABLED        0
-        * #define DCBX_CONFIG_VERSION_IEEE            1
-        * #define DCBX_CONFIG_VERSION_CEE             2
-        */
+       #define DCBX_CONFIG_VERSION_MASK            0x00000007
+       #define DCBX_CONFIG_VERSION_SHIFT           0
+       #define DCBX_CONFIG_VERSION_DISABLED        0
+       #define DCBX_CONFIG_VERSION_IEEE            1
+       #define DCBX_CONFIG_VERSION_CEE             2
+       #define DCBX_CONFIG_VERSION_STATIC          4
+       */
        struct dcbx_features features;
        u32 suffix_seq_num;
 };
@@ -361,25 +414,39 @@ struct lldp_system_tlvs_buffer_s {
        u32 data[MAX_SYSTEM_LLDP_TLV_DATA];
 };
 
+struct dcb_dscp_map {
+       u32 flags;
+#define DCB_DSCP_ENABLE_MASK                   0x1
+#define DCB_DSCP_ENABLE_SHIFT                  0
+#define DCB_DSCP_ENABLE                                1
+       u32 dscp_pri_map[8];
+};
+
 /**************************************/
 /*                                    */
 /*     P U B L I C      G L O B A L   */
 /*                                    */
 /**************************************/
 struct public_global {
-       u32 max_path; /* 32bit is wasty, but this will be used often */
-       u32 max_ports; /* (Global) 32bit is wasty, this will be used often */
-#define MODE_1P        1 /* TBD - NEED TO THINK OF A BETTER NAME */
+       u32 max_path;       /* 32bit is wasty, but this will be used often */
+/* (Global) 32bit is wasty, but this will be used often */
+       u32 max_ports;
+#define MODE_1P        1               /* TBD - NEED TO THINK OF A BETTER NAME */
 #define MODE_2P        2
 #define MODE_3P        3
 #define MODE_4P        4
        u32 debug_mb_offset;
        u32 phymod_dbg_mb_offset;
        struct couple_mode_teaming cmt;
+/* Temperature in Celcius (-255C / +255C), measured every second. */
        s32 internal_temperature;
        u32 mfw_ver;
        u32 running_bundle_id;
        s32 external_temperature;
+       u32 mdump_reason;
+#define MDUMP_REASON_INTERNAL_ERROR    (1 << 0)
+#define MDUMP_REASON_EXTERNAL_TRIGGER  (1 << 1)
+#define MDUMP_REASON_DUMP_AGED         (1 << 2)
 };
 
 /**************************************/
@@ -406,7 +473,7 @@ struct public_global {
 struct fw_flr_mb {
        u32 aggint;
        u32 opgen_addr;
-       u32 accum_ack;          /* 0..15:PF, 16..207:VF, 256..271:IOV_DIS */
+       u32 accum_ack;      /* 0..15:PF, 16..207:VF, 256..271:IOV_DIS */
 #define ACCUM_ACK_PF_BASE      0
 #define ACCUM_ACK_PF_SHIFT     0
 
@@ -424,10 +491,10 @@ struct public_path {
         * mcp_vf_disabled is set by the MCP to indicate the driver about VFs
         * which were disabled/flred
         */
-       u32 mcp_vf_disabled[VF_MAX_STATIC / 32];        /* 0x003c */
+       u32 mcp_vf_disabled[VF_MAX_STATIC / 32];    /* 0x003c */
 
+/* Reset on mcp reset, and incremented for eveny process kill event. */
        u32 process_kill;
-       /* Reset on mcp reset, and incremented for eveny process kill event. */
 #define PROCESS_KILL_COUNTER_MASK              0x0000ffff
 #define PROCESS_KILL_COUNTER_SHIFT             0
 #define PROCESS_KILL_GLOB_AEU_BIT_MASK         0xffff0000
@@ -464,7 +531,7 @@ struct dci_fc_npiv_tbl {
  ****************************************************************************/
 
 struct public_port {
-       u32 validity_map;       /* 0x0 (4*2 = 0x8) */
+       u32 validity_map;   /* 0x0 (4*2 = 0x8) */
 
        /* validity bits */
 #define MCP_VALIDITY_PCI_CFG                    0x00100000
@@ -473,7 +540,8 @@ struct public_port {
 #define MCP_VALIDITY_RESERVED                   0x00000007
 
        /* One licensing bit should be set */
-#define MCP_VALIDITY_LIC_KEY_IN_EFFECT_MASK     0x00000038 /* yaniv - tbd  */
+/* yaniv - tbd ? license */
+#define MCP_VALIDITY_LIC_KEY_IN_EFFECT_MASK     0x00000038
 #define MCP_VALIDITY_LIC_MANUF_KEY_IN_EFFECT    0x00000008
 #define MCP_VALIDITY_LIC_UPGRADE_KEY_IN_EFFECT  0x00000010
 #define MCP_VALIDITY_LIC_NO_KEY_IN_EFFECT       0x00000020
@@ -485,7 +553,7 @@ struct public_port {
 #define MCP_VALIDITY_ACTIVE_MFW_NONE            0x000001c0
 
        u32 link_status;
-#define LINK_STATUS_LINK_UP                    0x00000001
+#define LINK_STATUS_LINK_UP                                    0x00000001
 #define LINK_STATUS_SPEED_AND_DUPLEX_MASK                      0x0000001e
 #define LINK_STATUS_SPEED_AND_DUPLEX_1000THD           (1 << 1)
 #define LINK_STATUS_SPEED_AND_DUPLEX_1000TFD           (2 << 1)
@@ -501,7 +569,7 @@ struct public_port {
 #define LINK_STATUS_AUTO_NEGOTIATE_COMPLETE                    0x00000040
 #define LINK_STATUS_PARALLEL_DETECTION_USED                    0x00000080
 
-#define LINK_STATUS_PFC_ENABLED                                0x00000100
+#define LINK_STATUS_PFC_ENABLED                                        0x00000100
 #define LINK_STATUS_LINK_PARTNER_1000TFD_CAPABLE       0x00000200
 #define LINK_STATUS_LINK_PARTNER_1000THD_CAPABLE       0x00000400
 #define LINK_STATUS_LINK_PARTNER_10G_CAPABLE           0x00000800
@@ -525,9 +593,15 @@ struct public_port {
 #define LINK_STATUS_MAC_REMOTE_FAULT                0x02000000
 #define LINK_STATUS_UNSUPPORTED_SPD_REQ                                0x04000000
 
+#define LINK_STATUS_FEC_MODE_MASK                              0x38000000
+#define LINK_STATUS_FEC_MODE_NONE                              (0 << 27)
+#define LINK_STATUS_FEC_MODE_FIRECODE_CL74                     (1 << 27)
+#define LINK_STATUS_FEC_MODE_RS_CL91                           (2 << 27)
+
        u32 link_status1;
        u32 ext_phy_fw_version;
-       u32 drv_phy_cfg_addr;   /* Points to pmm_phy_cfg (For READ-ONLY) */
+/* Points to struct eth_phy_cfg (For READ-ONLY) */
+       u32 drv_phy_cfg_addr;
 
        u32 port_stx;
 
@@ -537,15 +611,15 @@ struct public_port {
        struct port_stats stats;
 
        u32 media_type;
-#define        MEDIA_UNSPECIFIED               0x0
-#define        MEDIA_SFPP_10G_FIBER    0x1
-#define        MEDIA_XFP_FIBER                 0x2
-#define        MEDIA_DA_TWINAX                 0x3
-#define        MEDIA_BASE_T                    0x4
-#define MEDIA_SFP_1G_FIBER             0x5
-#define MEDIA_MODULE_FIBER             0x6
-#define        MEDIA_KR                                0xf0
-#define        MEDIA_NOT_PRESENT               0xff
+#define        MEDIA_UNSPECIFIED       0x0
+#define        MEDIA_SFPP_10G_FIBER    0x1     /* Use MEDIA_MODULE_FIBER instead */
+#define        MEDIA_XFP_FIBER         0x2     /* Use MEDIA_MODULE_FIBER instead */
+#define        MEDIA_DA_TWINAX         0x3
+#define        MEDIA_BASE_T            0x4
+#define MEDIA_SFP_1G_FIBER     0x5     /* Use MEDIA_MODULE_FIBER instead */
+#define MEDIA_MODULE_FIBER     0x6
+#define        MEDIA_KR                0xf0
+#define        MEDIA_NOT_PRESENT       0xff
 
        u32 lfa_status;
 #define LFA_LINK_FLAP_REASON_OFFSET            0
@@ -565,6 +639,7 @@ struct public_port {
        u32 link_change_count;
 
        /* LLDP params */
+/* offset: 536 bytes? */
        struct lldp_config_params_s lldp_config_params[LLDP_MAX_LLDP_AGENTS];
        struct lldp_status_params_s lldp_status_params[LLDP_MAX_LLDP_AGENTS];
        struct lldp_system_tlvs_buffer_s system_lldp_tlvs_buf;
@@ -574,60 +649,75 @@ struct public_port {
        struct dcbx_mib remote_dcbx_mib;
        struct dcbx_mib operational_dcbx_mib;
 
-       /* FC_NPIV table offset & size in NVRAM value of 0 means not present */
+/* FC_NPIV table offset & size in NVRAM value of 0 means not present */
+
        u32 fc_npiv_nvram_tbl_addr;
        u32 fc_npiv_nvram_tbl_size;
        u32 transceiver_data;
-#define PMM_TRANSCEIVER_STATE_MASK             0x000000FF
-#define PMM_TRANSCEIVER_STATE_SHIFT            0x00000000
-#define PMM_TRANSCEIVER_STATE_UNPLUGGED                0x00000000
-#define PMM_TRANSCEIVER_STATE_PRESENT          0x00000001
-#define PMM_TRANSCEIVER_STATE_VALID            0x00000003
-#define PMM_TRANSCEIVER_STATE_UPDATING         0x00000008
-#define PMM_TRANSCEIVER_TYPE_MASK              0x0000FF00
-#define PMM_TRANSCEIVER_TYPE_SHIFT             0x00000008
-#define PMM_TRANSCEIVER_TYPE_NONE              0x00000000
-#define PMM_TRANSCEIVER_TYPE_UNKNOWN           0x000000FF
-#define PMM_TRANSCEIVER_TYPE_1G_PCC    0x01    /* 1G Passive copper cable */
-#define PMM_TRANSCEIVER_TYPE_1G_ACC    0x02    /* 1G Active copper cable  */
-#define PMM_TRANSCEIVER_TYPE_1G_LX                             0x03
-#define PMM_TRANSCEIVER_TYPE_1G_SX                             0x04
-#define PMM_TRANSCEIVER_TYPE_10G_SR                            0x05
-#define PMM_TRANSCEIVER_TYPE_10G_LR                            0x06
-#define PMM_TRANSCEIVER_TYPE_10G_LRM                   0x07
-#define PMM_TRANSCEIVER_TYPE_10G_ER                            0x08
-#define PMM_TRANSCEIVER_TYPE_10G_PCC   0x09    /* 10G Passive copper cable */
-#define PMM_TRANSCEIVER_TYPE_10G_ACC   0x0a    /* 10G Active copper cable  */
-#define PMM_TRANSCEIVER_TYPE_XLPPI                             0x0b
-#define PMM_TRANSCEIVER_TYPE_40G_LR4                   0x0c
-#define PMM_TRANSCEIVER_TYPE_40G_SR4                   0x0d
-#define PMM_TRANSCEIVER_TYPE_40G_CR4                   0x0e
-#define PMM_TRANSCEIVER_TYPE_100G_AOC  0x0f    /* Active optical cable */
-#define PMM_TRANSCEIVER_TYPE_100G_SR4                  0x10
-#define PMM_TRANSCEIVER_TYPE_100G_LR4                  0x11
-#define PMM_TRANSCEIVER_TYPE_100G_ER4                  0x12
-#define PMM_TRANSCEIVER_TYPE_100G_ACC  0x13    /* Active copper cable */
-#define PMM_TRANSCEIVER_TYPE_100G_CR4                  0x14
-#define PMM_TRANSCEIVER_TYPE_4x10G_SR                  0x15
-#define PMM_TRANSCEIVER_TYPE_25G_PCC_S 0x16
-#define PMM_TRANSCEIVER_TYPE_25G_ACC_S 0x17
-#define PMM_TRANSCEIVER_TYPE_25G_PCC_M 0x18
-#define PMM_TRANSCEIVER_TYPE_25G_ACC_M 0x19
-#define PMM_TRANSCEIVER_TYPE_25G_PCC_L 0x1a
-#define PMM_TRANSCEIVER_TYPE_25G_ACC_L 0x1b
-#define PMM_TRANSCEIVER_TYPE_25G_SR                            0x1c
-#define PMM_TRANSCEIVER_TYPE_25G_LR                            0x1d
-#define PMM_TRANSCEIVER_TYPE_25G_AOC                   0x1e
-
-#define PMM_TRANSCEIVER_TYPE_4x10G                                     0x1d
-#define PMM_TRANSCEIVER_TYPE_4x25G_CR                                  0x1e
-#define PMM_TRANSCEIVER_TYPE_MULTI_RATE_10G_40GR                       0x30
-#define PMM_TRANSCEIVER_TYPE_MULTI_RATE_10G_40G_CR                     0x31
-#define PMM_TRANSCEIVER_TYPE_MULTI_RATE_10G_40G_LR                     0x32
-#define PMM_TRANSCEIVER_TYPE_MULTI_RATE_40G_100G_SR                    0x33
-#define PMM_TRANSCEIVER_TYPE_MULTI_RATE_40G_100G_CR                    0x34
-#define PMM_TRANSCEIVER_TYPE_MULTI_RATE_40G_100G_LR                    0x35
-#define PMM_TRANSCEIVER_TYPE_MULTI_RATE_40G_100G_AOC                   0x36
+#define ETH_TRANSCEIVER_STATE_MASK             0x000000FF
+#define ETH_TRANSCEIVER_STATE_SHIFT            0x00000000
+#define ETH_TRANSCEIVER_STATE_UNPLUGGED                0x00000000
+#define ETH_TRANSCEIVER_STATE_PRESENT          0x00000001
+#define ETH_TRANSCEIVER_STATE_VALID            0x00000003
+#define ETH_TRANSCEIVER_STATE_UPDATING         0x00000008
+#define ETH_TRANSCEIVER_TYPE_MASK              0x0000FF00
+#define ETH_TRANSCEIVER_TYPE_SHIFT             0x00000008
+#define ETH_TRANSCEIVER_TYPE_NONE              0x00000000
+#define ETH_TRANSCEIVER_TYPE_UNKNOWN           0x000000FF
+/* 1G Passive copper cable */
+#define ETH_TRANSCEIVER_TYPE_1G_PCC            0x01
+/* 1G Active copper cable  */
+#define ETH_TRANSCEIVER_TYPE_1G_ACC            0x02
+#define ETH_TRANSCEIVER_TYPE_1G_LX             0x03
+#define ETH_TRANSCEIVER_TYPE_1G_SX             0x04
+#define ETH_TRANSCEIVER_TYPE_10G_SR            0x05
+#define ETH_TRANSCEIVER_TYPE_10G_LR            0x06
+#define ETH_TRANSCEIVER_TYPE_10G_LRM           0x07
+#define ETH_TRANSCEIVER_TYPE_10G_ER            0x08
+/* 10G Passive copper cable */
+#define ETH_TRANSCEIVER_TYPE_10G_PCC           0x09
+/* 10G Active copper cable  */
+#define ETH_TRANSCEIVER_TYPE_10G_ACC           0x0a
+#define ETH_TRANSCEIVER_TYPE_XLPPI             0x0b
+#define ETH_TRANSCEIVER_TYPE_40G_LR4           0x0c
+#define ETH_TRANSCEIVER_TYPE_40G_SR4           0x0d
+#define ETH_TRANSCEIVER_TYPE_40G_CR4           0x0e
+#define ETH_TRANSCEIVER_TYPE_100G_AOC          0x0f /* Active optical cable */
+#define ETH_TRANSCEIVER_TYPE_100G_SR4          0x10
+#define ETH_TRANSCEIVER_TYPE_100G_LR4          0x11
+#define ETH_TRANSCEIVER_TYPE_100G_ER4          0x12
+#define ETH_TRANSCEIVER_TYPE_100G_ACC          0x13 /* Active copper cable */
+#define ETH_TRANSCEIVER_TYPE_100G_CR4          0x14
+#define ETH_TRANSCEIVER_TYPE_4x10G_SR          0x15
+/* 25G Passive copper cable - short */
+#define ETH_TRANSCEIVER_TYPE_25G_CA_N          0x16
+/* 25G Active copper cable  - short */
+#define ETH_TRANSCEIVER_TYPE_25G_ACC_S         0x17
+/* 25G Passive copper cable - medium */
+#define ETH_TRANSCEIVER_TYPE_25G_CA_S                  0x18
+/* 25G Active copper cable  - medium */
+#define ETH_TRANSCEIVER_TYPE_25G_ACC_M                 0x19
+/* 25G Passive copper cable - long */
+#define ETH_TRANSCEIVER_TYPE_25G_CA_L                  0x1a
+/* 25G Active copper cable  - long */
+#define ETH_TRANSCEIVER_TYPE_25G_ACC_L                 0x1b
+#define ETH_TRANSCEIVER_TYPE_25G_SR                    0x1c
+#define ETH_TRANSCEIVER_TYPE_25G_LR                    0x1d
+#define ETH_TRANSCEIVER_TYPE_25G_AOC                   0x1e
+
+#define ETH_TRANSCEIVER_TYPE_4x10G                     0x1f
+#define ETH_TRANSCEIVER_TYPE_4x25G_CR                  0x20
+#define ETH_TRANSCEIVER_TYPE_MULTI_RATE_10G_40G_SR     0x30
+#define ETH_TRANSCEIVER_TYPE_MULTI_RATE_10G_40G_CR     0x31
+#define ETH_TRANSCEIVER_TYPE_MULTI_RATE_10G_40G_LR     0x32
+#define ETH_TRANSCEIVER_TYPE_MULTI_RATE_40G_100G_SR    0x33
+#define ETH_TRANSCEIVER_TYPE_MULTI_RATE_40G_100G_CR    0x34
+#define ETH_TRANSCEIVER_TYPE_MULTI_RATE_40G_100G_LR    0x35
+#define ETH_TRANSCEIVER_TYPE_MULTI_RATE_40G_100G_AOC   0x36
+       u32 wol_info;
+       u32 wol_pkt_len;
+       u32 wol_pkt_details;
+       struct dcb_dscp_map dcb_dscp_map;
 };
 
 /**************************************/
@@ -637,11 +727,13 @@ struct public_port {
 /**************************************/
 
 struct public_func {
-       u32 dpdk_rsvd1[2];
+       u32 iscsi_boot_signature;
+       u32 iscsi_boot_block_offset;
 
        /* MTU size per funciton is needed for the OV feature */
        u32 mtu_size;
-       /* 9 entires for the C2S PCP map for each inner VLAN PCP + 1 default */
+/* 9 entires for the C2S PCP map for each inner VLAN PCP + 1 default */
+
        /* For PCP values 0-3 use the map lower */
        /* 0xFF000000 - PCP 0, 0x00FF0000 - PCP 1,
         * 0x0000FF00 - PCP 2, 0x000000FF PCP 3
@@ -650,7 +742,7 @@ struct public_func {
        /* For PCP values 4-7 use the map upper */
        /* 0xFF000000 - PCP 4, 0x00FF0000 - PCP 5,
         * 0x0000FF00 - PCP 6, 0x000000FF PCP 7
-        */
+       */
        u32 c2s_pcp_map_upper;
 
        /* For PCP default value get the MSB byte of the map default */
@@ -666,10 +758,14 @@ struct public_func {
 #define FUNC_MF_CFG_PAUSE_ON_HOST_RING          0x00000002
 #define FUNC_MF_CFG_PAUSE_ON_HOST_RING_SHIFT    0x00000001
 
+
 #define FUNC_MF_CFG_PROTOCOL_MASK               0x000000f0
 #define FUNC_MF_CFG_PROTOCOL_SHIFT              4
 #define FUNC_MF_CFG_PROTOCOL_ETHERNET           0x00000000
-#define FUNC_MF_CFG_PROTOCOL_MAX               0x00000000
+#define FUNC_MF_CFG_PROTOCOL_ISCSI              0x00000010
+#define FUNC_MF_CFG_PROTOCOL_FCOE              0x00000020
+#define FUNC_MF_CFG_PROTOCOL_ROCE               0x00000030
+#define FUNC_MF_CFG_PROTOCOL_MAX               0x00000030
 
        /* MINBW, MAXBW */
        /* value range - 0..100, increments in 1 %  */
@@ -683,23 +779,27 @@ struct public_func {
        u32 status;
 #define FUNC_STATUS_VLINK_DOWN                 0x00000001
 
-       u32 mac_upper;          /* MAC */
+       u32 mac_upper;      /* MAC */
 #define FUNC_MF_CFG_UPPERMAC_MASK               0x0000ffff
 #define FUNC_MF_CFG_UPPERMAC_SHIFT              0
 #define FUNC_MF_CFG_UPPERMAC_DEFAULT            FUNC_MF_CFG_UPPERMAC_MASK
        u32 mac_lower;
 #define FUNC_MF_CFG_LOWERMAC_DEFAULT            0xffffffff
 
-       u32 dpdk_rsvd2[4];
+       u32 fcoe_wwn_port_name_upper;
+       u32 fcoe_wwn_port_name_lower;
 
-       u32 ovlan_stag;         /* tags */
+       u32 fcoe_wwn_node_name_upper;
+       u32 fcoe_wwn_node_name_lower;
+
+       u32 ovlan_stag;     /* tags */
 #define FUNC_MF_CFG_OV_STAG_MASK              0x0000ffff
 #define FUNC_MF_CFG_OV_STAG_SHIFT             0
 #define FUNC_MF_CFG_OV_STAG_DEFAULT           FUNC_MF_CFG_OV_STAG_MASK
 
-       u32 pf_allocation;      /* vf per pf */
+       u32 pf_allocation; /* vf per pf */
 
-       u32 preserve_data;      /* Will be used bt CCM */
+       u32 preserve_data; /* Will be used bt CCM */
 
        u32 driver_last_activity_ts;
 
@@ -707,7 +807,7 @@ struct public_func {
         * drv_ack_vf_disabled is set by the PF driver to ack handled disabled
         * VFs
         */
-       u32 drv_ack_vf_disabled[VF_MAX_STATIC / 32];    /* 0x0044 */
+       u32 drv_ack_vf_disabled[VF_MAX_STATIC / 32];    /* 0x0044 */
 
        u32 drv_id;
 #define DRV_ID_PDA_COMP_VER_MASK       0x0000ffff
@@ -747,7 +847,7 @@ struct public_func {
  */
 
 struct mcp_mac {
-       u32 mac_upper;          /* Upper 16 bits are always zeroes */
+       u32 mac_upper;      /* Upper 16 bits are always zeroes */
        u32 mac_lower;
 };
 
@@ -761,6 +861,13 @@ struct mcp_file_att {
        u32 len;
 };
 
+struct bist_nvm_image_att {
+       u32 return_code;
+       u32 image_type;         /* Image type */
+       u32 nvm_start_addr;     /* NVM address of the image */
+       u32 len;                /* Include CRC */
+};
+
 #define MCP_DRV_VER_STR_SIZE 16
 #define MCP_DRV_VER_STR_SIZE_DWORD (MCP_DRV_VER_STR_SIZE / sizeof(u32))
 #define MCP_DRV_NVM_BUF_LEN 32
@@ -777,19 +884,106 @@ struct lan_stats_stc {
        u32 rserved;
 };
 
+struct fcoe_stats_stc {
+       u64 rx_pkts;
+       u64 tx_pkts;
+       u32 fcs_err;
+       u32 login_failure;
+};
+
+struct iscsi_stats_stc {
+       u64 rx_pdus;
+       u64 tx_pdus;
+       u64 rx_bytes;
+       u64 tx_bytes;
+};
+
+struct rdma_stats_stc {
+       u64 rx_pkts;
+       u64 tx_pkts;
+       u64 rx_bytes;
+       u64 tx_bytes;
+};
+
 struct ocbb_data_stc {
        u32 ocbb_host_addr;
        u32 ocsd_host_addr;
        u32 ocsd_req_update_interval;
 };
 
+#define MAX_NUM_OF_SENSORS                     7
+#define MFW_SENSOR_LOCATION_INTERNAL           1
+#define MFW_SENSOR_LOCATION_EXTERNAL           2
+#define MFW_SENSOR_LOCATION_SFP                        3
+
+#define SENSOR_LOCATION_SHIFT                  0
+#define SENSOR_LOCATION_MASK                   0x000000ff
+#define THRESHOLD_HIGH_SHIFT                   8
+#define THRESHOLD_HIGH_MASK                    0x0000ff00
+#define CRITICAL_TEMPERATURE_SHIFT             16
+#define CRITICAL_TEMPERATURE_MASK              0x00ff0000
+#define CURRENT_TEMP_SHIFT                     24
+#define CURRENT_TEMP_MASK                      0xff000000
+struct temperature_status_stc {
+       u32 num_of_sensors;
+       u32 sensor[MAX_NUM_OF_SENSORS];
+};
+
+/* crash dump configuration header */
+struct mdump_config_stc {
+       u32 version;
+       u32 config;
+       u32 epoc;
+       u32 num_of_logs;
+       u32 valid_logs;
+};
+
+enum resource_id_enum {
+       RESOURCE_NUM_SB_E               =       0,
+       RESOURCE_NUM_L2_QUEUE_E         =       1,
+       RESOURCE_NUM_VPORT_E            =       2,
+       RESOURCE_NUM_VMQ_E              =       3,
+/* Not a real resource!! it's a factor used to calculate others */
+       RESOURCE_FACTOR_NUM_RSS_PF_E    =       4,
+/* Not a real resource!! it's a factor used to calculate others */
+       RESOURCE_FACTOR_RSS_PER_VF_E    =       5,
+       RESOURCE_NUM_RL_E               =       6,
+       RESOURCE_NUM_PQ_E               =       7,
+       RESOURCE_NUM_VF_E               =       8,
+       RESOURCE_VFC_FILTER_E           =       9,
+       RESOURCE_ILT_E                  =       10,
+       RESOURCE_CQS_E                  =       11,
+       RESOURCE_GFT_PROFILES_E         =       12,
+       RESOURCE_NUM_TC_E               =       13,
+       RESOURCE_NUM_RSS_ENGINES_E      =       14,
+       RESOURCE_LL2_QUEUE_E            =       15,
+       RESOURCE_RDMA_STATS_QUEUE_E     =       16,
+       RESOURCE_MAX_NUM,
+       RESOURCE_NUM_INVALID            =       0xFFFFFFFF
+};
+
+/* Resource ID is to be filled by the driver in the MB request
+ * Size, offset & flags to be filled by the MFW in the MB response
+ */
+struct resource_info {
+       enum resource_id_enum res_id;
+       u32 size; /* number of allocated resources */
+       u32 offset; /* Offset of the 1st resource */
+       u32 vf_size;
+       u32 vf_offset;
+       u32 flags;
+#define RESOURCE_ELEMENT_STRICT (1 << 0)
+};
+
 union drv_union_data {
-       u32 ver_str[MCP_DRV_VER_STR_SIZE_DWORD];        /* LOAD_REQ */
-       struct mcp_mac wol_mac; /* UNLOAD_DONE */
+       u32 ver_str[MCP_DRV_VER_STR_SIZE_DWORD];    /* LOAD_REQ */
+       struct mcp_mac wol_mac; /* UNLOAD_DONE */
+
+/* This configuration should be set by the driver for the LINK_SET command. */
 
-       struct pmm_phy_cfg drv_phy_cfg;
+       struct eth_phy_cfg drv_phy_cfg;
 
-       struct mcp_val64 val64; /* For PHY / AVS commands */
+       struct mcp_val64 val64; /* For PHY / AVS commands */
 
        u8 raw_data[MCP_DRV_NVM_BUF_LEN];
 
@@ -800,9 +994,14 @@ union drv_union_data {
        struct drv_version_stc drv_version;
 
        struct lan_stats_stc lan_stats;
-       u32 dpdk_rsvd[3];
+       struct fcoe_stats_stc fcoe_stats;
+       struct iscsi_stats_stc icsci_stats;
+       struct rdma_stats_stc rdma_stats;
        struct ocbb_data_stc ocbb_info;
-
+       struct temperature_status_stc temp_info;
+       struct resource_info resource;
+       struct bist_nvm_image_att nvm_image_att;
+       struct mdump_config_stc mdump_config;
        /* ... */
 };
 
@@ -822,7 +1021,7 @@ struct public_drv_mb {
        /* Vitaly: LLDP commands */
 #define DRV_MSG_CODE_SET_LLDP                   0x24000000
 #define DRV_MSG_CODE_SET_DCBX                   0x25000000
-       /* OneView feature driver HSI */
+       /* OneView feature driver HSI*/
 #define DRV_MSG_CODE_OV_UPDATE_CURR_CFG                0x26000000
 #define DRV_MSG_CODE_OV_UPDATE_BUS_NUM         0x27000000
 #define DRV_MSG_CODE_OV_UPDATE_BOOT_PROGRESS   0x28000000
@@ -833,49 +1032,184 @@ struct public_drv_mb {
 
 #define DRV_MSG_CODE_NIG_DRAIN                 0x30000000
 
-#define DRV_MSG_CODE_INITIATE_FLR               0x02000000
+/* DRV_MB Param: driver version supp, FW_MB param: MFW version supp,
+ * data: struct resource_info
+ */
+#define DRV_MSG_GET_RESOURCE_ALLOC_MSG         0x34000000
+
+/*deprecated don't use*/
+#define DRV_MSG_CODE_INITIATE_FLR_DEPRECATED    0x02000000
+#define DRV_MSG_CODE_INITIATE_PF_FLR            0x02010000
 #define DRV_MSG_CODE_VF_DISABLED_DONE           0xc0000000
 #define DRV_MSG_CODE_CFG_VF_MSIX                0xc0010000
+/* Param is either DRV_MB_PARAM_NVM_PUT_FILE_BEGIN_MFW/IMAGE */
 #define DRV_MSG_CODE_NVM_PUT_FILE_BEGIN                0x00010000
+/* Param should be set to the transaction size (up to 64 bytes) */
 #define DRV_MSG_CODE_NVM_PUT_FILE_DATA         0x00020000
+/* MFW will place the file offset and len in file_att struct */
 #define DRV_MSG_CODE_NVM_GET_FILE_ATT          0x00030000
+/* Read 32bytes of nvram data. Param is [0:23] – Offset [24:31] –
+ * Len in Bytes
+ */
 #define DRV_MSG_CODE_NVM_READ_NVRAM            0x00050000
+/* Writes up to 32Bytes to nvram. Param is [0:23] – Offset [24:31] –
+ * Len in Bytes. In case this address is in the range of secured file in
+ * secured mode, the operation will fail
+ */
 #define DRV_MSG_CODE_NVM_WRITE_NVRAM           0x00060000
+/* Delete a file from nvram. Param is image_type. */
 #define DRV_MSG_CODE_NVM_DEL_FILE              0x00080000
+/* Reset MCP when no NVM operation is going on, and no drivers are loaded.
+ * In case operation succeed, MCP will not ack back.
+ */
 #define DRV_MSG_CODE_MCP_RESET                 0x00090000
+/* Temporary command to set secure mode, where the param is 0 (None secure) /
+ * 1 (Secure) / 2 (Full-Secure)
+ */
 #define DRV_MSG_CODE_SET_SECURE_MODE           0x000a0000
+/* Param: [0:15] - Address, [16:18] - lane# (0/1/2/3 - for single lane,
+ * 4/5 - for dual lanes, 6 - for all lanes, [28] - PMD reg, [29] - select port,
+ * [30:31] - port
+ */
 #define DRV_MSG_CODE_PHY_RAW_READ              0x000b0000
+/* Param: [0:15] - Address, [16:18] - lane# (0/1/2/3 - for single lane,
+ * 4/5 - for dual lanes, 6 - for all lanes, [28] - PMD reg, [29] - select port,
+ * [30:31] - port
+ */
 #define DRV_MSG_CODE_PHY_RAW_WRITE             0x000c0000
+/* Param: [0:15] - Address, [30:31] - port */
 #define DRV_MSG_CODE_PHY_CORE_READ             0x000d0000
+/* Param: [0:15] - Address, [30:31] - port */
 #define DRV_MSG_CODE_PHY_CORE_WRITE            0x000e0000
+/* Param: [0:3] - version, [4:15] - name (null terminated) */
 #define DRV_MSG_CODE_SET_VERSION               0x000f0000
+/* Halts the MCP. To resume MCP, user will need to use
+ * MCP_REG_CPU_STATE/MCP_REG_CPU_MODE registers.
+ */
 #define DRV_MSG_CODE_MCP_HALT                  0x00100000
+/* Host shall provide buffer and size for MFW  */
 #define DRV_MSG_CODE_PMD_DIAG_DUMP             0x00140000
+/* Host shall provide buffer and size for MFW  */
 #define DRV_MSG_CODE_PMD_DIAG_EYE              0x00150000
+/* Param: [0:1] - Port, [2:7] - read size, [8:15] - I2C address,
+ * [16:31] - offset
+ */
 #define DRV_MSG_CODE_TRANSCEIVER_READ          0x00160000
+/* Param: [0:1] - Port, [2:7] - write size, [8:15] - I2C address,
+ * [16:31] - offset
+ */
 #define DRV_MSG_CODE_TRANSCEIVER_WRITE         0x00170000
 
+/* Set virtual mac address, params [31:6] - reserved, [5:4] - type,
+ * [3:0] - func, drv_data[7:0] - MAC/WWNN/WWPN
+ */
 #define DRV_MSG_CODE_SET_VMAC                   0x00110000
+/* Set virtual mac address, params [31:6] - reserved, [5:4] - type,
+ * [3:0] - func, drv_data[7:0] - MAC/WWNN/WWPN
+ */
 #define DRV_MSG_CODE_GET_VMAC                   0x00120000
 #define DRV_MSG_CODE_VMAC_TYPE_MAC              1
 #define DRV_MSG_CODE_VMAC_TYPE_WWNN             2
 #define DRV_MSG_CODE_VMAC_TYPE_WWPN             3
 
+/* Get statistics from pf, params [31:4] - reserved, [3:0] - stats type */
 #define DRV_MSG_CODE_GET_STATS                  0x00130000
 #define DRV_MSG_CODE_STATS_TYPE_LAN             1
+#define DRV_MSG_CODE_STATS_TYPE_FCOE            2
+#define DRV_MSG_CODE_STATS_TYPE_ISCSI           3
+#define DRV_MSG_CODE_STATS_TYPE_RDMA           4
 
+/* indicate OCBB related information */
 #define DRV_MSG_CODE_OCBB_DATA                 0x00180000
+
+/* Set function BW, params[15:8] - min, params[7:0] - max */
 #define DRV_MSG_CODE_SET_BW                    0x00190000
+#define BW_MAX_MASK                            0x000000ff
+#define BW_MAX_SHIFT                           0
+#define BW_MIN_MASK                            0x0000ff00
+#define BW_MIN_SHIFT                           8
+
+/* When param is set to 1, all parities will be masked(disabled). When params
+ * are set to 0, parities will be unmasked again.
+ */
 #define DRV_MSG_CODE_MASK_PARITIES             0x001a0000
+/* param[0] - Simulate fan failure,  param[1] - simulate over temp. */
 #define DRV_MSG_CODE_INDUCE_FAILURE            0x001b0000
 #define DRV_MSG_FAN_FAILURE_TYPE               (1 << 0)
 #define DRV_MSG_TEMPERATURE_FAILURE_TYPE       (1 << 1)
 
+/* Param: [0:15] - gpio number */
 #define DRV_MSG_CODE_GPIO_READ                 0x001c0000
+/* Param: [0:15] - gpio number, [16:31] - gpio value */
 #define DRV_MSG_CODE_GPIO_WRITE                        0x001d0000
+/* Param: [0:15] - gpio number */
+#define DRV_MSG_CODE_GPIO_INFO             0x00270000
+
+/* Param: [0:7] - test enum, [8:15] - image index, [16:31] - reserved */
+#define DRV_MSG_CODE_BIST_TEST                 0x001e0000
+#define DRV_MSG_CODE_GET_TEMPERATURE            0x001f0000
 
+/* Set LED mode  params :0 operational, 1 LED turn ON, 2 LED turn OFF */
 #define DRV_MSG_CODE_SET_LED_MODE              0x00200000
+/* drv_data[7:0] - EPOC in seconds, drv_data[15:8] -
+ * driver version (MAJ MIN BUILD SUB)
+ */
+#define DRV_MSG_CODE_TIMESTAMP                  0x00210000
+/* This is an empty mailbox just return OK*/
 #define DRV_MSG_CODE_EMPTY_MB                  0x00220000
+/* Param[0:4] - resource number (0-31), Param[5:7] - opcode,
+ * param[15:8] - age
+ */
+#define DRV_MSG_CODE_RESOURCE_CMD              0x00230000
+
+/* request resource ownership with default aging */
+#define RESOURCE_OPCODE_REQ                    1
+/* request resource ownership without aging */
+#define RESOURCE_OPCODE_REQ_WO_AGING           2
+/* request resource ownership with specific aging timer (in seconds) */
+#define RESOURCE_OPCODE_REQ_W_AGING            3
+#define RESOURCE_OPCODE_RELEASE                        4 /* release resource */
+#define RESOURCE_OPCODE_FORCE_RELEASE          5 /* force resource release */
+
+/* resource is free and granted to requester */
+#define RESOURCE_OPCODE_GNT                    1
+/* resource is busy, param[7:0] indicates owner as follow 0-15 = PF0-15,
+ * 16 = MFW, 17 = diag over serial
+ */
+#define RESOURCE_OPCODE_BUSY                   2
+/* indicate release request was acknowledged */
+#define RESOURCE_OPCODE_RELEASED               3
+/* indicate release request was previously received by other owner */
+#define RESOURCE_OPCODE_RELEASED_PREVIOUS      4
+/* indicate wrong owner during release */
+#define RESOURCE_OPCODE_WRONG_OWNER            5
+#define RESOURCE_OPCODE_UNKNOWN_CMD            255
+/* dedicate resource 0 for dump */
+#define RESOURCE_DUMP                          (1 << 0)
+
+#define DRV_MSG_CODE_GET_MBA_VERSION           0x00240000 /* Get MBA version */
+
+/* Send crash dump commands with param[3:0] - opcode */
+#define DRV_MSG_CODE_MDUMP_CMD                 0x00250000
+#define MDUMP_DRV_PARAM_OPCODE_MASK            0x0000000f
+/* acknowledge reception of error indication */
+#define DRV_MSG_CODE_MDUMP_ACK                 0x01
+/* set epoc and personality as follow: drv_data[3:0] - epoch,
+ * drv_data[7:4] - personality
+ */
+#define DRV_MSG_CODE_MDUMP_SET_VALUES          0x02
+/* trigger crash dump procedure */
+#define DRV_MSG_CODE_MDUMP_TRIGGER             0x03
+/* Request valid logs and config words */
+#define DRV_MSG_CODE_MDUMP_GET_CONFIG          0x04
+/* Set triggers mask. drv_mb_param should indicate (bitwise) which trigger
+ * enabled
+ */
+#define DRV_MSG_CODE_MDUMP_SET_ENABLE          0x05
+#define DRV_MSG_CODE_MDUMP_CLEAR_LOGS          0x06 /* Clear all logs */
+
+
+#define DRV_MSG_CODE_MEM_ECC_EVENTS            0x00260000 /* Param: None */
 
 #define DRV_MSG_SEQ_NUMBER_MASK                 0x0000ffff
 
@@ -893,7 +1227,7 @@ struct public_drv_mb {
 #define DRV_MB_PARAM_INIT_PHY_FORCE            0x00000001
 #define DRV_MB_PARAM_INIT_PHY_DONT_CARE                0x00000002
 
-       /* LLDP / DCBX params */
+       /* LLDP / DCBX params*/
 #define DRV_MB_PARAM_LLDP_SEND_MASK            0x00000001
 #define DRV_MB_PARAM_LLDP_SEND_SHIFT           0
 #define DRV_MB_PARAM_LLDP_AGENT_MASK           0x00000006
@@ -925,7 +1259,7 @@ struct public_drv_mb {
 #define DRV_MB_PARAM_PHYMOD_LANE_MASK          0x000000FF
 #define DRV_MB_PARAM_PHYMOD_SIZE_SHIFT         8
 #define DRV_MB_PARAM_PHYMOD_SIZE_MASK          0x000FFF00
-       /* configure vf MSIX params */
+       /* configure vf MSIX params*/
 #define DRV_MB_PARAM_CFG_VF_MSIX_VF_ID_SHIFT   0
 #define DRV_MB_PARAM_CFG_VF_MSIX_VF_ID_MASK    0x000000FF
 #define DRV_MB_PARAM_CFG_VF_MSIX_SB_NUM_SHIFT  8
@@ -943,16 +1277,20 @@ struct public_drv_mb {
 #define DRV_MB_PARAM_OV_CURR_CFG_DCI           6
 #define DRV_MB_PARAM_OV_CURR_CFG_HII           7
 
-#define DRV_MB_PARAM_OV_UPDATE_BOOT_PROG_SHIFT                 0
+#define DRV_MB_PARAM_OV_UPDATE_BOOT_PROG_SHIFT                         0
 #define DRV_MB_PARAM_OV_UPDATE_BOOT_PROG_MASK                  0x000000FF
-#define DRV_MB_PARAM_OV_UPDATE_BOOT_PROG_NONE                  (1 << 0)
+#define DRV_MB_PARAM_OV_UPDATE_BOOT_PROG_NONE                          (1 << 0)
+#define DRV_MB_PARAM_OV_UPDATE_BOOT_PROG_ISCSI_IP_ACQUIRED             (1 << 1)
+#define DRV_MB_PARAM_OV_UPDATE_BOOT_PROG_FCOE_FABRIC_LOGIN_SUCCESS     (1 << 1)
 #define DRV_MB_PARAM_OV_UPDATE_BOOT_PROG_TRARGET_FOUND                 (1 << 2)
+#define DRV_MB_PARAM_OV_UPDATE_BOOT_PROG_ISCSI_CHAP_SUCCESS            (1 << 3)
+#define DRV_MB_PARAM_OV_UPDATE_BOOT_PROG_FCOE_LUN_FOUND                        (1 << 3)
 #define DRV_MB_PARAM_OV_UPDATE_BOOT_PROG_LOGGED_INTO_TGT               (1 << 4)
 #define DRV_MB_PARAM_OV_UPDATE_BOOT_PROG_IMG_DOWNLOADED                        (1 << 5)
 #define DRV_MB_PARAM_OV_UPDATE_BOOT_PROG_OS_HANDOFF                    (1 << 6)
 #define DRV_MB_PARAM_OV_UPDATE_BOOT_COMPLETED                          0
 
-#define DRV_MB_PARAM_OV_PCI_BUS_NUM_SHIFT              0
+#define DRV_MB_PARAM_OV_PCI_BUS_NUM_SHIFT                              0
 #define DRV_MB_PARAM_OV_PCI_BUS_NUM_MASK               0x000000FF
 
 #define DRV_MB_PARAM_OV_STORM_FW_VER_SHIFT             0
@@ -965,9 +1303,12 @@ struct public_drv_mb {
 #define DRV_MSG_CODE_OV_UPDATE_DRIVER_STATE_SHIFT              0
 #define DRV_MSG_CODE_OV_UPDATE_DRIVER_STATE_MASK               0xF
 #define DRV_MSG_CODE_OV_UPDATE_DRIVER_STATE_UNKNOWN            0x1
+/* Not Installed*/
 #define DRV_MSG_CODE_OV_UPDATE_DRIVER_STATE_NOT_LOADED 0x2
 #define DRV_MSG_CODE_OV_UPDATE_DRIVER_STATE_LOADING            0x3
+/* installed but disabled by user/admin/OS */
 #define DRV_MSG_CODE_OV_UPDATE_DRIVER_STATE_DISABLED   0x4
+/* installed and active */
 #define DRV_MSG_CODE_OV_UPDATE_DRIVER_STATE_ACTIVE             0x5
 
 #define DRV_MB_PARAM_OV_MTU_SIZE_SHIFT         0
@@ -990,6 +1331,32 @@ struct public_drv_mb {
 #define DRV_MB_PARAM_GPIO_NUMBER_MASK          0x0000FFFF
 #define DRV_MB_PARAM_GPIO_VALUE_SHIFT          16
 #define DRV_MB_PARAM_GPIO_VALUE_MASK           0xFFFF0000
+#define DRV_MB_PARAM_GPIO_DIRECTION_SHIFT      16
+#define DRV_MB_PARAM_GPIO_DIRECTION_MASK       0x00FF0000
+#define DRV_MB_PARAM_GPIO_CTRL_SHIFT           24
+#define DRV_MB_PARAM_GPIO_CTRL_MASK            0xFF000000
+
+       /* Resource Allocation params - Driver version support*/
+#define DRV_MB_PARAM_RESOURCE_ALLOC_VERSION_MAJOR_MASK 0xFFFF0000
+#define DRV_MB_PARAM_RESOURCE_ALLOC_VERSION_MAJOR_SHIFT                16
+#define DRV_MB_PARAM_RESOURCE_ALLOC_VERSION_MINOR_MASK 0x0000FFFF
+#define DRV_MB_PARAM_RESOURCE_ALLOC_VERSION_MINOR_SHIFT                0
+
+#define DRV_MB_PARAM_BIST_UNKNOWN_TEST         0
+#define DRV_MB_PARAM_BIST_REGISTER_TEST                1
+#define DRV_MB_PARAM_BIST_CLOCK_TEST           2
+#define DRV_MB_PARAM_BIST_NVM_TEST_NUM_IMAGES          3
+#define DRV_MB_PARAM_BIST_NVM_TEST_IMAGE_BY_INDEX      4
+
+#define DRV_MB_PARAM_BIST_RC_UNKNOWN           0
+#define DRV_MB_PARAM_BIST_RC_PASSED            1
+#define DRV_MB_PARAM_BIST_RC_FAILED            2
+#define DRV_MB_PARAM_BIST_RC_INVALID_PARAMETER         3
+
+#define DRV_MB_PARAM_BIST_TEST_INDEX_SHIFT      0
+#define DRV_MB_PARAM_BIST_TEST_INDEX_MASK       0x000000FF
+#define DRV_MB_PARAM_BIST_TEST_IMAGE_INDEX_SHIFT      8
+#define DRV_MB_PARAM_BIST_TEST_IMAGE_INDEX_MASK       0x0000FF00
 
        u32 fw_mb_header;
 #define FW_MSG_CODE_MASK                        0xffff0000
@@ -1017,6 +1384,10 @@ struct public_drv_mb {
 #define FW_MSG_CODE_UPDATE_DRIVER_STATE_DONE    0x31000000
 #define FW_MSG_CODE_DRV_MSG_CODE_BW_UPDATE_DONE 0x32000000
 #define FW_MSG_CODE_DRV_MSG_CODE_MTU_SIZE_DONE  0x33000000
+#define FW_MSG_CODE_RESOURCE_ALLOC_OK           0x34000000
+#define FW_MSG_CODE_RESOURCE_ALLOC_UNKNOWN      0x35000000
+#define FW_MSG_CODE_RESOURCE_ALLOC_DEPRECATED   0x36000000
+#define FW_MSG_CODE_RESOURCE_ALLOC_GEN_ERR      0x37000000
 #define FW_MSG_CODE_NIG_DRAIN_DONE              0x30000000
 #define FW_MSG_CODE_VF_DISABLED_DONE            0xb0000000
 #define FW_MSG_CODE_DRV_CFG_VF_MSIX_DONE        0xb0010000
@@ -1045,6 +1416,7 @@ struct public_drv_mb {
 #define FW_MSG_CODE_NVM_FILE_READ_ONLY         0x00200000
 #define FW_MSG_CODE_NVM_UNKNOWN_FILE           0x00300000
 #define FW_MSG_CODE_NVM_PUT_FILE_FINISH_OK     0x00400000
+/* MFW reject "mcp reset" command if one of the drivers is up */
 #define FW_MSG_CODE_MCP_RESET_REJECT           0x00600000
 #define FW_MSG_CODE_PHY_OK                     0x00110000
 #define FW_MSG_CODE_PHY_ERROR                  0x00120000
@@ -1063,16 +1435,31 @@ struct public_drv_mb {
 #define FW_MSG_CODE_TRANSCEIVER_DIAG_OK           0x00160000
 #define FW_MSG_CODE_TRANSCEIVER_DIAG_ERROR        0x00170000
 #define FW_MSG_CODE_TRANSCEIVER_NOT_PRESENT            0x00020000
-#define FW_MSG_CODE_TRANSCEIVER_BAD_BUFFER_SIZE                0x000f0000
+#define FW_MSG_CODE_TRANSCEIVER_BAD_BUFFER_SIZE        0x000f0000
 #define FW_MSG_CODE_GPIO_OK           0x00160000
 #define FW_MSG_CODE_GPIO_DIRECTION_ERR        0x00170000
 #define FW_MSG_CODE_GPIO_CTRL_ERR              0x00020000
 #define FW_MSG_CODE_GPIO_INVALID               0x000f0000
 #define FW_MSG_CODE_GPIO_INVALID_VALUE 0x00050000
+#define FW_MSG_CODE_BIST_TEST_INVALID          0x000f0000
+
+/* mdump related response codes */
+#define FW_MSG_CODE_MDUMP_NO_IMAGE_FOUND       0x00010000
+#define FW_MSG_CODE_MDUMP_ALLOC_FAILED         0x00020000
+#define FW_MSG_CODE_MDUMP_INVALID_CMD          0x00030000
+#define FW_MSG_CODE_MDUMP_IN_PROGRESS          0x00040000
+#define FW_MSG_CODE_MDUMP_WRITE_FAILED         0x00050000
 
 #define FW_MSG_SEQ_NUMBER_MASK                  0x0000ffff
 
+
        u32 fw_mb_param;
+       /* Resource Allocation params - MFW  version support*/
+#define FW_MB_PARAM_RESOURCE_ALLOC_VERSION_MAJOR_MASK  0xFFFF0000
+#define FW_MB_PARAM_RESOURCE_ALLOC_VERSION_MAJOR_SHIFT         16
+#define FW_MB_PARAM_RESOURCE_ALLOC_VERSION_MINOR_MASK  0x0000FFFF
+#define FW_MB_PARAM_RESOURCE_ALLOC_VERSION_MINOR_SHIFT         0
+
 
        u32 drv_pulse_mb;
 #define DRV_PULSE_SEQ_MASK                      0x00007fff
@@ -1097,7 +1484,10 @@ struct public_drv_mb {
 #define MCP_EVENT_MASK                          0xffff0000
 #define MCP_EVENT_OTHER_DRIVER_RESET_REQ        0x00010000
 
+/* The union data is used by the driver to pass parameters to the scratchpad. */
+
        union drv_union_data union_data;
+
 };
 
 /* MFW - DRV MB */
@@ -1132,6 +1522,7 @@ enum MFW_DRV_MSG_TYPE {
        MFW_DRV_MSG_GET_RDMA_STATS,
        MFW_DRV_MSG_FAILURE_DETECTED,
        MFW_DRV_MSG_TRANSCEIVER_STATE_CHANGE,
+       MFW_DRV_MSG_CRITICAL_ERROR_OCCURRED,
        MFW_DRV_MSG_MAX
 };
 
@@ -1152,8 +1543,10 @@ enum MFW_DRV_MSG_TYPE {
 ((u8)((u8 *)(MFW_MB_P(shmem_func)->msg))[msg_id]++;)
 
 struct public_mfw_mb {
-       u32 sup_msgs;           /* Assigend with MFW_DRV_MSG_MAX */
+       u32 sup_msgs;       /* Assigend with MFW_DRV_MSG_MAX */
+/* Incremented by the MFW */
        u32 msg[MFW_DRV_MSG_MAX_DWORDS(MFW_DRV_MSG_MAX)];
+/* Incremented by the driver */
        u32 ack[MFW_DRV_MSG_MAX_DWORDS(MFW_DRV_MSG_MAX)];
 };
 
@@ -1163,8 +1556,8 @@ struct public_mfw_mb {
 /*                                    */
 /**************************************/
 enum public_sections {
-       PUBLIC_DRV_MB,          /* Points to the first drv_mb of path0 */
-       PUBLIC_MFW_MB,          /* Points to the first mfw_mb of path0 */
+       PUBLIC_DRV_MB,      /* Points to the first drv_mb of path0 */
+       PUBLIC_MFW_MB,      /* Points to the first mfw_mb of path0 */
        PUBLIC_GLOBAL,
        PUBLIC_PATH,
        PUBLIC_PORT,
@@ -1202,4 +1595,4 @@ struct mcp_public_data {
 #define MAX_I2C_TRANSACTION_SIZE       16
 #define MAX_I2C_TRANSCEIVER_PAGE_SIZE  256
 
-#endif /* MCP_PUBLIC_H */
+#endif                         /* MCP_PUBLIC_H */