6d4e2730af2c178da891b40831969d0d2168fb6b
[deb_dpdk.git] / drivers / bus / fslmc / mc / fsl_dpci_cmd.h
1 /*-
2  * This file is provided under a dual BSD/GPLv2 license. When using or
3  * redistributing this file, you may do so under either license.
4  *
5  *   BSD LICENSE
6  *
7  * Copyright 2013-2016 Freescale Semiconductor Inc.
8  *
9  * Redistribution and use in source and binary forms, with or without
10  * modification, are permitted provided that the following conditions are met:
11  * * Redistributions of source code must retain the above copyright
12  * notice, this list of conditions and the following disclaimer.
13  * * Redistributions in binary form must reproduce the above copyright
14  * notice, this list of conditions and the following disclaimer in the
15  * documentation and/or other materials provided with the distribution.
16  * * Neither the name of the above-listed copyright holders nor the
17  * names of any contributors may be used to endorse or promote products
18  * derived from this software without specific prior written permission.
19  *
20  *   GPL LICENSE SUMMARY
21  *
22  * ALTERNATIVELY, this software may be distributed under the terms of the
23  * GNU General Public License ("GPL") as published by the Free Software
24  * Foundation, either version 2 of that License or (at your option) any
25  * later version.
26  *
27  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
28  * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
29  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
30  * ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT HOLDERS OR CONTRIBUTORS BE
31  * LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
32  * CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
33  * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
34  * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
35  * CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
36  * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
37  * POSSIBILITY OF SUCH DAMAGE.
38  */
39 #ifndef _FSL_DPCI_CMD_H
40 #define _FSL_DPCI_CMD_H
41
42 /* DPCI Version */
43 #define DPCI_VER_MAJOR                          3
44 #define DPCI_VER_MINOR                          3
45
46 /* Command IDs */
47 #define DPCI_CMDID_CLOSE                             0x8001
48 #define DPCI_CMDID_OPEN                              0x8071
49 #define DPCI_CMDID_CREATE                            0x9072
50 #define DPCI_CMDID_DESTROY                           0x9871
51 #define DPCI_CMDID_GET_API_VERSION                   0xa071
52
53 #define DPCI_CMDID_ENABLE                            0x0021
54 #define DPCI_CMDID_DISABLE                           0x0031
55 #define DPCI_CMDID_GET_ATTR                          0x0041
56 #define DPCI_CMDID_RESET                             0x0051
57 #define DPCI_CMDID_IS_ENABLED                        0x0061
58
59 #define DPCI_CMDID_SET_IRQ_ENABLE                    0x0121
60 #define DPCI_CMDID_GET_IRQ_ENABLE                    0x0131
61 #define DPCI_CMDID_SET_IRQ_MASK                      0x0141
62 #define DPCI_CMDID_GET_IRQ_MASK                      0x0151
63 #define DPCI_CMDID_GET_IRQ_STATUS                    0x0161
64 #define DPCI_CMDID_CLEAR_IRQ_STATUS                  0x0171
65
66 #define DPCI_CMDID_SET_RX_QUEUE                      0x0e01
67 #define DPCI_CMDID_GET_LINK_STATE                    0x0e11
68 #define DPCI_CMDID_GET_PEER_ATTR                     0x0e21
69 #define DPCI_CMDID_GET_RX_QUEUE                      0x0e31
70 #define DPCI_CMDID_GET_TX_QUEUE                      0x0e41
71 #define DPCI_CMDID_SET_OPR                           0x0e51
72 #define DPCI_CMDID_GET_OPR                           0x0e61
73
74 /*                cmd, param, offset, width, type, arg_name */
75 #define DPCI_CMD_OPEN(cmd, dpci_id) \
76         MC_CMD_OP(cmd, 0, 0, 32, int,       dpci_id)
77
78 /*                cmd, param, offset, width, type, arg_name */
79 #define DPCI_CMD_CREATE(cmd, cfg) \
80 do { \
81         MC_CMD_OP(cmd, 0, 0,  8,  uint8_t,  cfg->num_of_priorities);\
82         MC_CMD_OP(cmd, 2, 0,  32, uint32_t, cfg->options);\
83 } while (0)
84
85 /*                cmd, param, offset, width, type, arg_name */
86 #define DPCI_RSP_IS_ENABLED(cmd, en) \
87         MC_RSP_OP(cmd, 0, 0,  1,  int,      en)
88
89 /*                cmd, param, offset, width, type, arg_name */
90 #define DPCI_RSP_GET_ATTRIBUTES(cmd, attr) \
91 do { \
92         MC_RSP_OP(cmd, 0,  0, 32, int,     (attr)->id);\
93         MC_RSP_OP(cmd, 0, 48,  8, uint8_t, (attr)->num_of_priorities);\
94 } while (0)
95
96 /*                cmd, param, offset, width, type, arg_name */
97 #define DPCI_RSP_GET_PEER_ATTR(cmd, attr) \
98 do { \
99         MC_RSP_OP(cmd, 0, 0,  32, int,      attr->peer_id);\
100         MC_RSP_OP(cmd, 1, 0,  8,  uint8_t,  attr->num_of_priorities);\
101 } while (0)
102
103 /*                cmd, param, offset, width, type, arg_name */
104 #define DPCI_RSP_GET_LINK_STATE(cmd, up) \
105         MC_RSP_OP(cmd, 0, 0,  1,  int,      up)
106
107 /*                cmd, param, offset, width, type, arg_name */
108 #define DPCI_CMD_SET_RX_QUEUE(cmd, priority, cfg) \
109 do { \
110         MC_CMD_OP(cmd, 0, 0,  32, int,      cfg->dest_cfg.dest_id);\
111         MC_CMD_OP(cmd, 0, 32, 8,  uint8_t,  cfg->dest_cfg.priority);\
112         MC_CMD_OP(cmd, 0, 40, 8,  uint8_t,  priority);\
113         MC_CMD_OP(cmd, 0, 48, 4,  enum dpci_dest, cfg->dest_cfg.dest_type);\
114         MC_CMD_OP(cmd, 1, 0,  64, uint64_t, cfg->user_ctx);\
115         MC_CMD_OP(cmd, 2, 0,  32, uint32_t, cfg->options);\
116 } while (0)
117
118 /*                cmd, param, offset, width, type, arg_name */
119 #define DPCI_CMD_GET_RX_QUEUE(cmd, priority) \
120         MC_CMD_OP(cmd, 0, 40, 8,  uint8_t,  priority)
121
122 /*                cmd, param, offset, width, type, arg_name */
123 #define DPCI_RSP_GET_RX_QUEUE(cmd, attr) \
124 do { \
125         MC_RSP_OP(cmd, 0, 0,  32, int,      attr->dest_cfg.dest_id);\
126         MC_RSP_OP(cmd, 0, 32, 8,  uint8_t,  attr->dest_cfg.priority);\
127         MC_RSP_OP(cmd, 0, 48, 4,  enum dpci_dest, attr->dest_cfg.dest_type);\
128         MC_RSP_OP(cmd, 1, 0,  8,  uint64_t,  attr->user_ctx);\
129         MC_RSP_OP(cmd, 2, 0,  32, uint32_t,  attr->fqid);\
130 } while (0)
131
132 /*                cmd, param, offset, width, type, arg_name */
133 #define DPCI_CMD_GET_TX_QUEUE(cmd, priority) \
134         MC_CMD_OP(cmd, 0, 40, 8,  uint8_t,  priority)
135
136 /*                cmd, param, offset, width, type, arg_name */
137 #define DPCI_RSP_GET_TX_QUEUE(cmd, attr) \
138         MC_RSP_OP(cmd, 0, 32, 32, uint32_t,  attr->fqid)
139
140 /*                cmd, param, offset, width, type,      arg_name */
141 #define DPCI_RSP_GET_API_VERSION(cmd, major, minor) \
142 do { \
143         MC_RSP_OP(cmd, 0, 0,  16, uint16_t, major);\
144         MC_RSP_OP(cmd, 0, 16, 16, uint16_t, minor);\
145 } while (0)
146
147 #endif /* _FSL_DPCI_CMD_H */