694e91f33097af87c15bf89e98e2080f573ec9c3
[deb_dpdk.git] / drivers / net / i40e / i40e_rxtx_vec_neon.c
1 /*-
2  *   BSD LICENSE
3  *
4  *   Copyright(c) 2010-2015 Intel Corporation. All rights reserved.
5  *   Copyright(c) 2016, Linaro Limited
6  *   All rights reserved.
7  *
8  *   Redistribution and use in source and binary forms, with or without
9  *   modification, are permitted provided that the following conditions
10  *   are met:
11  *
12  *     * Redistributions of source code must retain the above copyright
13  *       notice, this list of conditions and the following disclaimer.
14  *     * Redistributions in binary form must reproduce the above copyright
15  *       notice, this list of conditions and the following disclaimer in
16  *       the documentation and/or other materials provided with the
17  *       distribution.
18  *     * Neither the name of Intel Corporation nor the names of its
19  *       contributors may be used to endorse or promote products derived
20  *       from this software without specific prior written permission.
21  *
22  *   THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
23  *   "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
24  *   LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
25  *   A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
26  *   OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
27  *   SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
28  *   LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
29  *   DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
30  *   THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
31  *   (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
32  *   OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
33  */
34
35 #include <stdint.h>
36 #include <rte_ethdev.h>
37 #include <rte_malloc.h>
38
39 #include "base/i40e_prototype.h"
40 #include "base/i40e_type.h"
41 #include "i40e_ethdev.h"
42 #include "i40e_rxtx.h"
43 #include "i40e_rxtx_vec_common.h"
44
45 #include <arm_neon.h>
46
47 #pragma GCC diagnostic ignored "-Wcast-qual"
48
49 static inline void
50 i40e_rxq_rearm(struct i40e_rx_queue *rxq)
51 {
52         int i;
53         uint16_t rx_id;
54         volatile union i40e_rx_desc *rxdp;
55         struct i40e_rx_entry *rxep = &rxq->sw_ring[rxq->rxrearm_start];
56         struct rte_mbuf *mb0, *mb1;
57         uint64x2_t dma_addr0, dma_addr1;
58         uint64x2_t zero = vdupq_n_u64(0);
59         uint64_t paddr;
60
61         rxdp = rxq->rx_ring + rxq->rxrearm_start;
62
63         /* Pull 'n' more MBUFs into the software ring */
64         if (unlikely(rte_mempool_get_bulk(rxq->mp,
65                                           (void *)rxep,
66                                           RTE_I40E_RXQ_REARM_THRESH) < 0)) {
67                 if (rxq->rxrearm_nb + RTE_I40E_RXQ_REARM_THRESH >=
68                     rxq->nb_rx_desc) {
69                         for (i = 0; i < RTE_I40E_DESCS_PER_LOOP; i++) {
70                                 rxep[i].mbuf = &rxq->fake_mbuf;
71                                 vst1q_u64((uint64_t *)&rxdp[i].read, zero);
72                         }
73                 }
74                 rte_eth_devices[rxq->port_id].data->rx_mbuf_alloc_failed +=
75                         RTE_I40E_RXQ_REARM_THRESH;
76                 return;
77         }
78
79         /* Initialize the mbufs in vector, process 2 mbufs in one loop */
80         for (i = 0; i < RTE_I40E_RXQ_REARM_THRESH; i += 2, rxep += 2) {
81                 mb0 = rxep[0].mbuf;
82                 mb1 = rxep[1].mbuf;
83
84                 paddr = mb0->buf_physaddr + RTE_PKTMBUF_HEADROOM;
85                 dma_addr0 = vdupq_n_u64(paddr);
86
87                 /* flush desc with pa dma_addr */
88                 vst1q_u64((uint64_t *)&rxdp++->read, dma_addr0);
89
90                 paddr = mb1->buf_physaddr + RTE_PKTMBUF_HEADROOM;
91                 dma_addr1 = vdupq_n_u64(paddr);
92                 vst1q_u64((uint64_t *)&rxdp++->read, dma_addr1);
93         }
94
95         rxq->rxrearm_start += RTE_I40E_RXQ_REARM_THRESH;
96         if (rxq->rxrearm_start >= rxq->nb_rx_desc)
97                 rxq->rxrearm_start = 0;
98
99         rxq->rxrearm_nb -= RTE_I40E_RXQ_REARM_THRESH;
100
101         rx_id = (uint16_t)((rxq->rxrearm_start == 0) ?
102                              (rxq->nb_rx_desc - 1) : (rxq->rxrearm_start - 1));
103
104         /* Update the tail pointer on the NIC */
105         I40E_PCI_REG_WRITE(rxq->qrx_tail, rx_id);
106 }
107
108 static inline void
109 desc_to_olflags_v(struct i40e_rx_queue *rxq, uint64x2_t descs[4],
110                   struct rte_mbuf **rx_pkts)
111 {
112         uint32x4_t vlan0, vlan1, rss, l3_l4e;
113         const uint64x2_t mbuf_init = {rxq->mbuf_initializer, 0};
114         uint64x2_t rearm0, rearm1, rearm2, rearm3;
115
116         /* mask everything except RSS, flow director and VLAN flags
117          * bit2 is for VLAN tag, bit11 for flow director indication
118          * bit13:12 for RSS indication.
119          */
120         const uint32x4_t rss_vlan_msk = {
121                         0x1c03804, 0x1c03804, 0x1c03804, 0x1c03804};
122
123         const uint32x4_t cksum_mask = {
124                         PKT_RX_IP_CKSUM_GOOD | PKT_RX_IP_CKSUM_BAD |
125                         PKT_RX_L4_CKSUM_GOOD | PKT_RX_L4_CKSUM_BAD |
126                         PKT_RX_EIP_CKSUM_BAD,
127                         PKT_RX_IP_CKSUM_GOOD | PKT_RX_IP_CKSUM_BAD |
128                         PKT_RX_L4_CKSUM_GOOD | PKT_RX_L4_CKSUM_BAD |
129                         PKT_RX_EIP_CKSUM_BAD,
130                         PKT_RX_IP_CKSUM_GOOD | PKT_RX_IP_CKSUM_BAD |
131                         PKT_RX_L4_CKSUM_GOOD | PKT_RX_L4_CKSUM_BAD |
132                         PKT_RX_EIP_CKSUM_BAD,
133                         PKT_RX_IP_CKSUM_GOOD | PKT_RX_IP_CKSUM_BAD |
134                         PKT_RX_L4_CKSUM_GOOD | PKT_RX_L4_CKSUM_BAD |
135                         PKT_RX_EIP_CKSUM_BAD};
136
137         /* map rss and vlan type to rss hash and vlan flag */
138         const uint8x16_t vlan_flags = {
139                         0, 0, 0, 0,
140                         PKT_RX_VLAN_PKT | PKT_RX_VLAN_STRIPPED, 0, 0, 0,
141                         0, 0, 0, 0,
142                         0, 0, 0, 0};
143
144         const uint8x16_t rss_flags = {
145                         0, PKT_RX_FDIR, 0, 0,
146                         0, 0, PKT_RX_RSS_HASH, PKT_RX_RSS_HASH | PKT_RX_FDIR,
147                         0, 0, 0, 0,
148                         0, 0, 0, 0};
149
150         const uint8x16_t l3_l4e_flags = {
151                         (PKT_RX_IP_CKSUM_GOOD | PKT_RX_L4_CKSUM_GOOD) >> 1,
152                         PKT_RX_IP_CKSUM_BAD >> 1,
153                         (PKT_RX_IP_CKSUM_GOOD | PKT_RX_L4_CKSUM_BAD) >> 1,
154                         (PKT_RX_L4_CKSUM_BAD | PKT_RX_IP_CKSUM_BAD) >> 1,
155                         (PKT_RX_IP_CKSUM_GOOD | PKT_RX_EIP_CKSUM_BAD) >> 1,
156                         (PKT_RX_EIP_CKSUM_BAD | PKT_RX_IP_CKSUM_BAD) >> 1,
157                         (PKT_RX_IP_CKSUM_GOOD | PKT_RX_EIP_CKSUM_BAD |
158                          PKT_RX_L4_CKSUM_BAD) >> 1,
159                         (PKT_RX_EIP_CKSUM_BAD | PKT_RX_L4_CKSUM_BAD |
160                          PKT_RX_IP_CKSUM_BAD) >> 1,
161                         0, 0, 0, 0, 0, 0, 0, 0};
162
163         vlan0 = vzipq_u32(vreinterpretq_u32_u64(descs[0]),
164                           vreinterpretq_u32_u64(descs[2])).val[1];
165         vlan1 = vzipq_u32(vreinterpretq_u32_u64(descs[1]),
166                           vreinterpretq_u32_u64(descs[3])).val[1];
167         vlan0 = vzipq_u32(vlan0, vlan1).val[0];
168
169         vlan1 = vandq_u32(vlan0, rss_vlan_msk);
170         vlan0 = vreinterpretq_u32_u8(vqtbl1q_u8(vlan_flags,
171                                                 vreinterpretq_u8_u32(vlan1)));
172
173         rss = vshrq_n_u32(vlan1, 11);
174         rss = vreinterpretq_u32_u8(vqtbl1q_u8(rss_flags,
175                                               vreinterpretq_u8_u32(rss)));
176
177         l3_l4e = vshrq_n_u32(vlan1, 22);
178         l3_l4e = vreinterpretq_u32_u8(vqtbl1q_u8(l3_l4e_flags,
179                                               vreinterpretq_u8_u32(l3_l4e)));
180         /* then we shift left 1 bit */
181         l3_l4e = vshlq_n_u32(l3_l4e, 1);
182         /* we need to mask out the reduntant bits */
183         l3_l4e = vandq_u32(l3_l4e, cksum_mask);
184
185         vlan0 = vorrq_u32(vlan0, rss);
186         vlan0 = vorrq_u32(vlan0, l3_l4e);
187
188         rearm0 = vsetq_lane_u64(vgetq_lane_u32(vlan0, 0), mbuf_init, 1);
189         rearm1 = vsetq_lane_u64(vgetq_lane_u32(vlan0, 1), mbuf_init, 1);
190         rearm2 = vsetq_lane_u64(vgetq_lane_u32(vlan0, 2), mbuf_init, 1);
191         rearm3 = vsetq_lane_u64(vgetq_lane_u32(vlan0, 3), mbuf_init, 1);
192
193         vst1q_u64((uint64_t *)&rx_pkts[0]->rearm_data, rearm0);
194         vst1q_u64((uint64_t *)&rx_pkts[1]->rearm_data, rearm1);
195         vst1q_u64((uint64_t *)&rx_pkts[2]->rearm_data, rearm2);
196         vst1q_u64((uint64_t *)&rx_pkts[3]->rearm_data, rearm3);
197 }
198
199 #define PKTLEN_SHIFT     10
200
201 #define I40E_VPMD_DESC_DD_MASK  0x0001000100010001ULL
202
203 static inline void
204 desc_to_ptype_v(uint64x2_t descs[4], struct rte_mbuf **rx_pkts,
205                 uint32_t *ptype_tbl)
206 {
207         int i;
208         uint8_t ptype;
209         uint8x16_t tmp;
210
211         for (i = 0; i < 4; i++) {
212                 tmp = vreinterpretq_u8_u64(vshrq_n_u64(descs[i], 30));
213                 ptype = vgetq_lane_u8(tmp, 8);
214                 rx_pkts[i]->packet_type = ptype_tbl[ptype];
215         }
216
217 }
218
219  /*
220  * Notice:
221  * - nb_pkts < RTE_I40E_DESCS_PER_LOOP, just return no packet
222  * - nb_pkts > RTE_I40E_VPMD_RX_BURST, only scan RTE_I40E_VPMD_RX_BURST
223  *   numbers of DD bits
224  */
225 static inline uint16_t
226 _recv_raw_pkts_vec(struct i40e_rx_queue *rxq, struct rte_mbuf **rx_pkts,
227                    uint16_t nb_pkts, uint8_t *split_packet)
228 {
229         volatile union i40e_rx_desc *rxdp;
230         struct i40e_rx_entry *sw_ring;
231         uint16_t nb_pkts_recd;
232         int pos;
233         uint64_t var;
234         uint32_t *ptype_tbl = rxq->vsi->adapter->ptype_tbl;
235
236         /* mask to shuffle from desc. to mbuf */
237         uint8x16_t shuf_msk = {
238                 0xFF, 0xFF,   /* pkt_type set as unknown */
239                 0xFF, 0xFF,   /* pkt_type set as unknown */
240                 14, 15,       /* octet 15~14, low 16 bits pkt_len */
241                 0xFF, 0xFF,   /* skip high 16 bits pkt_len, zero out */
242                 14, 15,       /* octet 15~14, 16 bits data_len */
243                 2, 3,         /* octet 2~3, low 16 bits vlan_macip */
244                 4, 5, 6, 7    /* octet 4~7, 32bits rss */
245                 };
246
247         uint8x16_t eop_check = {
248                 0x02, 0x00, 0x02, 0x00,
249                 0x02, 0x00, 0x02, 0x00,
250                 0x00, 0x00, 0x00, 0x00,
251                 0x00, 0x00, 0x00, 0x00
252                 };
253
254         uint16x8_t crc_adjust = {
255                 0, 0,         /* ignore pkt_type field */
256                 rxq->crc_len, /* sub crc on pkt_len */
257                 0,            /* ignore high-16bits of pkt_len */
258                 rxq->crc_len, /* sub crc on data_len */
259                 0, 0, 0       /* ignore non-length fields */
260                 };
261
262         /* nb_pkts shall be less equal than RTE_I40E_MAX_RX_BURST */
263         nb_pkts = RTE_MIN(nb_pkts, RTE_I40E_MAX_RX_BURST);
264
265         /* nb_pkts has to be floor-aligned to RTE_I40E_DESCS_PER_LOOP */
266         nb_pkts = RTE_ALIGN_FLOOR(nb_pkts, RTE_I40E_DESCS_PER_LOOP);
267
268         /* Just the act of getting into the function from the application is
269          * going to cost about 7 cycles
270          */
271         rxdp = rxq->rx_ring + rxq->rx_tail;
272
273         rte_prefetch_non_temporal(rxdp);
274
275         /* See if we need to rearm the RX queue - gives the prefetch a bit
276          * of time to act
277          */
278         if (rxq->rxrearm_nb > RTE_I40E_RXQ_REARM_THRESH)
279                 i40e_rxq_rearm(rxq);
280
281         /* Before we start moving massive data around, check to see if
282          * there is actually a packet available
283          */
284         if (!(rxdp->wb.qword1.status_error_len &
285                         rte_cpu_to_le_32(1 << I40E_RX_DESC_STATUS_DD_SHIFT)))
286                 return 0;
287
288         /* Cache is empty -> need to scan the buffer rings, but first move
289          * the next 'n' mbufs into the cache
290          */
291         sw_ring = &rxq->sw_ring[rxq->rx_tail];
292
293         /* A. load 4 packet in one loop
294          * [A*. mask out 4 unused dirty field in desc]
295          * B. copy 4 mbuf point from swring to rx_pkts
296          * C. calc the number of DD bits among the 4 packets
297          * [C*. extract the end-of-packet bit, if requested]
298          * D. fill info. from desc to mbuf
299          */
300
301         for (pos = 0, nb_pkts_recd = 0; pos < nb_pkts;
302                         pos += RTE_I40E_DESCS_PER_LOOP,
303                         rxdp += RTE_I40E_DESCS_PER_LOOP) {
304                 uint64x2_t descs[RTE_I40E_DESCS_PER_LOOP];
305                 uint8x16_t pkt_mb1, pkt_mb2, pkt_mb3, pkt_mb4;
306                 uint16x8x2_t sterr_tmp1, sterr_tmp2;
307                 uint64x2_t mbp1, mbp2;
308                 uint16x8_t staterr;
309                 uint16x8_t tmp;
310                 uint64_t stat;
311
312                 int32x4_t len_shl = {0, 0, 0, PKTLEN_SHIFT};
313
314                 /* B.1 load 1 mbuf point */
315                 mbp1 = vld1q_u64((uint64_t *)&sw_ring[pos]);
316                 /* Read desc statuses backwards to avoid race condition */
317                 /* A.1 load 4 pkts desc */
318                 descs[3] =  vld1q_u64((uint64_t *)(rxdp + 3));
319                 rte_rmb();
320
321                 /* B.2 copy 2 mbuf point into rx_pkts  */
322                 vst1q_u64((uint64_t *)&rx_pkts[pos], mbp1);
323
324                 /* B.1 load 1 mbuf point */
325                 mbp2 = vld1q_u64((uint64_t *)&sw_ring[pos + 2]);
326
327                 descs[2] =  vld1q_u64((uint64_t *)(rxdp + 2));
328                 /* B.1 load 2 mbuf point */
329                 descs[1] =  vld1q_u64((uint64_t *)(rxdp + 1));
330                 descs[0] =  vld1q_u64((uint64_t *)(rxdp));
331
332                 /* B.2 copy 2 mbuf point into rx_pkts  */
333                 vst1q_u64((uint64_t *)&rx_pkts[pos + 2], mbp2);
334
335                 if (split_packet) {
336                         rte_mbuf_prefetch_part2(rx_pkts[pos]);
337                         rte_mbuf_prefetch_part2(rx_pkts[pos + 1]);
338                         rte_mbuf_prefetch_part2(rx_pkts[pos + 2]);
339                         rte_mbuf_prefetch_part2(rx_pkts[pos + 3]);
340                 }
341
342                 /* avoid compiler reorder optimization */
343                 rte_compiler_barrier();
344
345                 /* pkt 3,4 shift the pktlen field to be 16-bit aligned*/
346                 uint32x4_t len3 = vshlq_u32(vreinterpretq_u32_u64(descs[3]),
347                                             len_shl);
348                 descs[3] = vreinterpretq_u64_u32(len3);
349                 uint32x4_t len2 = vshlq_u32(vreinterpretq_u32_u64(descs[2]),
350                                             len_shl);
351                 descs[2] = vreinterpretq_u64_u32(len2);
352
353                 /* D.1 pkt 3,4 convert format from desc to pktmbuf */
354                 pkt_mb4 = vqtbl1q_u8(vreinterpretq_u8_u64(descs[3]), shuf_msk);
355                 pkt_mb3 = vqtbl1q_u8(vreinterpretq_u8_u64(descs[2]), shuf_msk);
356
357                 /* C.1 4=>2 filter staterr info only */
358                 sterr_tmp2 = vzipq_u16(vreinterpretq_u16_u64(descs[1]),
359                                        vreinterpretq_u16_u64(descs[3]));
360                 /* C.1 4=>2 filter staterr info only */
361                 sterr_tmp1 = vzipq_u16(vreinterpretq_u16_u64(descs[0]),
362                                        vreinterpretq_u16_u64(descs[2]));
363
364                 /* C.2 get 4 pkts staterr value  */
365                 staterr = vzipq_u16(sterr_tmp1.val[1],
366                                     sterr_tmp2.val[1]).val[0];
367                 stat = vgetq_lane_u64(vreinterpretq_u64_u16(staterr), 0);
368
369                 desc_to_olflags_v(rxq, descs, &rx_pkts[pos]);
370
371                 /* D.2 pkt 3,4 set in_port/nb_seg and remove crc */
372                 tmp = vsubq_u16(vreinterpretq_u16_u8(pkt_mb4), crc_adjust);
373                 pkt_mb4 = vreinterpretq_u8_u16(tmp);
374                 tmp = vsubq_u16(vreinterpretq_u16_u8(pkt_mb3), crc_adjust);
375                 pkt_mb3 = vreinterpretq_u8_u16(tmp);
376
377                 /* pkt 1,2 shift the pktlen field to be 16-bit aligned*/
378                 uint32x4_t len1 = vshlq_u32(vreinterpretq_u32_u64(descs[1]),
379                                             len_shl);
380                 descs[1] = vreinterpretq_u64_u32(len1);
381                 uint32x4_t len0 = vshlq_u32(vreinterpretq_u32_u64(descs[0]),
382                                             len_shl);
383                 descs[0] = vreinterpretq_u64_u32(len0);
384
385                 /* D.1 pkt 1,2 convert format from desc to pktmbuf */
386                 pkt_mb2 = vqtbl1q_u8(vreinterpretq_u8_u64(descs[1]), shuf_msk);
387                 pkt_mb1 = vqtbl1q_u8(vreinterpretq_u8_u64(descs[0]), shuf_msk);
388
389                 /* D.3 copy final 3,4 data to rx_pkts */
390                 vst1q_u8((void *)&rx_pkts[pos + 3]->rx_descriptor_fields1,
391                                  pkt_mb4);
392                 vst1q_u8((void *)&rx_pkts[pos + 2]->rx_descriptor_fields1,
393                                  pkt_mb3);
394
395                 /* D.2 pkt 1,2 set in_port/nb_seg and remove crc */
396                 tmp = vsubq_u16(vreinterpretq_u16_u8(pkt_mb2), crc_adjust);
397                 pkt_mb2 = vreinterpretq_u8_u16(tmp);
398                 tmp = vsubq_u16(vreinterpretq_u16_u8(pkt_mb1), crc_adjust);
399                 pkt_mb1 = vreinterpretq_u8_u16(tmp);
400
401                 /* C* extract and record EOP bit */
402                 if (split_packet) {
403                         uint8x16_t eop_shuf_mask = {
404                                         0x00, 0x02, 0x04, 0x06,
405                                         0xFF, 0xFF, 0xFF, 0xFF,
406                                         0xFF, 0xFF, 0xFF, 0xFF,
407                                         0xFF, 0xFF, 0xFF, 0xFF};
408                         uint8x16_t eop_bits;
409
410                         /* and with mask to extract bits, flipping 1-0 */
411                         eop_bits = vmvnq_u8(vreinterpretq_u8_u16(staterr));
412                         eop_bits = vandq_u8(eop_bits, eop_check);
413                         /* the staterr values are not in order, as the count
414                          * count of dd bits doesn't care. However, for end of
415                          * packet tracking, we do care, so shuffle. This also
416                          * compresses the 32-bit values to 8-bit
417                          */
418                         eop_bits = vqtbl1q_u8(eop_bits, eop_shuf_mask);
419
420                         /* store the resulting 32-bit value */
421                         vst1q_lane_u32((uint32_t *)split_packet,
422                                        vreinterpretq_u32_u8(eop_bits), 0);
423                         split_packet += RTE_I40E_DESCS_PER_LOOP;
424
425                         /* zero-out next pointers */
426                         rx_pkts[pos]->next = NULL;
427                         rx_pkts[pos + 1]->next = NULL;
428                         rx_pkts[pos + 2]->next = NULL;
429                         rx_pkts[pos + 3]->next = NULL;
430                 }
431
432                 rte_prefetch_non_temporal(rxdp + RTE_I40E_DESCS_PER_LOOP);
433
434                 /* D.3 copy final 1,2 data to rx_pkts */
435                 vst1q_u8((void *)&rx_pkts[pos + 1]->rx_descriptor_fields1,
436                          pkt_mb2);
437                 vst1q_u8((void *)&rx_pkts[pos]->rx_descriptor_fields1,
438                          pkt_mb1);
439                 desc_to_ptype_v(descs, &rx_pkts[pos], ptype_tbl);
440                 /* C.4 calc avaialbe number of desc */
441                 var = __builtin_popcountll(stat & I40E_VPMD_DESC_DD_MASK);
442                 nb_pkts_recd += var;
443                 if (likely(var != RTE_I40E_DESCS_PER_LOOP))
444                         break;
445         }
446
447         /* Update our internal tail pointer */
448         rxq->rx_tail = (uint16_t)(rxq->rx_tail + nb_pkts_recd);
449         rxq->rx_tail = (uint16_t)(rxq->rx_tail & (rxq->nb_rx_desc - 1));
450         rxq->rxrearm_nb = (uint16_t)(rxq->rxrearm_nb + nb_pkts_recd);
451
452         return nb_pkts_recd;
453 }
454
455  /*
456  * Notice:
457  * - nb_pkts < RTE_I40E_DESCS_PER_LOOP, just return no packet
458  * - nb_pkts > RTE_I40E_VPMD_RX_BURST, only scan RTE_I40E_VPMD_RX_BURST
459  *   numbers of DD bits
460  */
461 uint16_t
462 i40e_recv_pkts_vec(void *rx_queue, struct rte_mbuf **rx_pkts,
463                    uint16_t nb_pkts)
464 {
465         return _recv_raw_pkts_vec(rx_queue, rx_pkts, nb_pkts, NULL);
466 }
467
468  /* vPMD receive routine that reassembles scattered packets
469  * Notice:
470  * - nb_pkts < RTE_I40E_DESCS_PER_LOOP, just return no packet
471  * - nb_pkts > RTE_I40E_VPMD_RX_BURST, only scan RTE_I40E_VPMD_RX_BURST
472  *   numbers of DD bits
473  */
474 uint16_t
475 i40e_recv_scattered_pkts_vec(void *rx_queue, struct rte_mbuf **rx_pkts,
476                              uint16_t nb_pkts)
477 {
478
479         struct i40e_rx_queue *rxq = rx_queue;
480         uint8_t split_flags[RTE_I40E_VPMD_RX_BURST] = {0};
481
482         /* get some new buffers */
483         uint16_t nb_bufs = _recv_raw_pkts_vec(rxq, rx_pkts, nb_pkts,
484                         split_flags);
485         if (nb_bufs == 0)
486                 return 0;
487
488         /* happy day case, full burst + no packets to be joined */
489         const uint64_t *split_fl64 = (uint64_t *)split_flags;
490
491         if (rxq->pkt_first_seg == NULL &&
492                         split_fl64[0] == 0 && split_fl64[1] == 0 &&
493                         split_fl64[2] == 0 && split_fl64[3] == 0)
494                 return nb_bufs;
495
496         /* reassemble any packets that need reassembly*/
497         unsigned i = 0;
498
499         if (rxq->pkt_first_seg == NULL) {
500                 /* find the first split flag, and only reassemble then*/
501                 while (i < nb_bufs && !split_flags[i])
502                         i++;
503                 if (i == nb_bufs)
504                         return nb_bufs;
505         }
506         return i + reassemble_packets(rxq, &rx_pkts[i], nb_bufs - i,
507                 &split_flags[i]);
508 }
509
510 static inline void
511 vtx1(volatile struct i40e_tx_desc *txdp,
512                 struct rte_mbuf *pkt, uint64_t flags)
513 {
514         uint64_t high_qw = (I40E_TX_DESC_DTYPE_DATA |
515                         ((uint64_t)flags  << I40E_TXD_QW1_CMD_SHIFT) |
516                         ((uint64_t)pkt->data_len << I40E_TXD_QW1_TX_BUF_SZ_SHIFT));
517
518         uint64x2_t descriptor = {pkt->buf_physaddr + pkt->data_off, high_qw};
519         vst1q_u64((uint64_t *)txdp, descriptor);
520 }
521
522 static inline void
523 vtx(volatile struct i40e_tx_desc *txdp,
524                 struct rte_mbuf **pkt, uint16_t nb_pkts,  uint64_t flags)
525 {
526         int i;
527
528         for (i = 0; i < nb_pkts; ++i, ++txdp, ++pkt)
529                 vtx1(txdp, *pkt, flags);
530 }
531
532 uint16_t
533 i40e_xmit_fixed_burst_vec(void *tx_queue, struct rte_mbuf **tx_pkts,
534                           uint16_t nb_pkts)
535 {
536         struct i40e_tx_queue *txq = (struct i40e_tx_queue *)tx_queue;
537         volatile struct i40e_tx_desc *txdp;
538         struct i40e_tx_entry *txep;
539         uint16_t n, nb_commit, tx_id;
540         uint64_t flags = I40E_TD_CMD;
541         uint64_t rs = I40E_TX_DESC_CMD_RS | I40E_TD_CMD;
542         int i;
543
544         /* cross rx_thresh boundary is not allowed */
545         nb_pkts = RTE_MIN(nb_pkts, txq->tx_rs_thresh);
546
547         if (txq->nb_tx_free < txq->tx_free_thresh)
548                 i40e_tx_free_bufs(txq);
549
550         nb_commit = nb_pkts = (uint16_t)RTE_MIN(txq->nb_tx_free, nb_pkts);
551         if (unlikely(nb_pkts == 0))
552                 return 0;
553
554         tx_id = txq->tx_tail;
555         txdp = &txq->tx_ring[tx_id];
556         txep = &txq->sw_ring[tx_id];
557
558         txq->nb_tx_free = (uint16_t)(txq->nb_tx_free - nb_pkts);
559
560         n = (uint16_t)(txq->nb_tx_desc - tx_id);
561         if (nb_commit >= n) {
562                 tx_backlog_entry(txep, tx_pkts, n);
563
564                 for (i = 0; i < n - 1; ++i, ++tx_pkts, ++txdp)
565                         vtx1(txdp, *tx_pkts, flags);
566
567                 vtx1(txdp, *tx_pkts++, rs);
568
569                 nb_commit = (uint16_t)(nb_commit - n);
570
571                 tx_id = 0;
572                 txq->tx_next_rs = (uint16_t)(txq->tx_rs_thresh - 1);
573
574                 /* avoid reach the end of ring */
575                 txdp = &txq->tx_ring[tx_id];
576                 txep = &txq->sw_ring[tx_id];
577         }
578
579         tx_backlog_entry(txep, tx_pkts, nb_commit);
580
581         vtx(txdp, tx_pkts, nb_commit, flags);
582
583         tx_id = (uint16_t)(tx_id + nb_commit);
584         if (tx_id > txq->tx_next_rs) {
585                 txq->tx_ring[txq->tx_next_rs].cmd_type_offset_bsz |=
586                         rte_cpu_to_le_64(((uint64_t)I40E_TX_DESC_CMD_RS) <<
587                                                 I40E_TXD_QW1_CMD_SHIFT);
588                 txq->tx_next_rs =
589                         (uint16_t)(txq->tx_next_rs + txq->tx_rs_thresh);
590         }
591
592         txq->tx_tail = tx_id;
593
594         I40E_PCI_REG_WRITE(txq->qtx_tail, txq->tx_tail);
595
596         return nb_pkts;
597 }
598
599 void __attribute__((cold))
600 i40e_rx_queue_release_mbufs_vec(struct i40e_rx_queue *rxq)
601 {
602         _i40e_rx_queue_release_mbufs_vec(rxq);
603 }
604
605 int __attribute__((cold))
606 i40e_rxq_vec_setup(struct i40e_rx_queue *rxq)
607 {
608         return i40e_rxq_vec_setup_default(rxq);
609 }
610
611 int __attribute__((cold))
612 i40e_txq_vec_setup(struct i40e_tx_queue __rte_unused *txq)
613 {
614         return 0;
615 }
616
617 int __attribute__((cold))
618 i40e_rx_vec_dev_conf_condition_check(struct rte_eth_dev *dev)
619 {
620         return i40e_rx_vec_dev_conf_condition_check_default(dev);
621 }