1f42dac83aabe09fb5cbf74ca510e5d46e56a128
[deb_dpdk.git] / drivers / net / nfp / nfp_net.c
1 /*
2  * Copyright (c) 2014, 2015 Netronome Systems, Inc.
3  * All rights reserved.
4  *
5  * Small portions derived from code Copyright(c) 2010-2015 Intel Corporation.
6  *
7  * Redistribution and use in source and binary forms, with or without
8  * modification, are permitted provided that the following conditions are met:
9  *
10  * 1. Redistributions of source code must retain the above copyright notice,
11  *  this list of conditions and the following disclaimer.
12  *
13  * 2. Redistributions in binary form must reproduce the above copyright
14  *  notice, this list of conditions and the following disclaimer in the
15  *  documentation and/or other materials provided with the distribution
16  *
17  * 3. Neither the name of the copyright holder nor the names of its
18  *  contributors may be used to endorse or promote products derived from this
19  *  software without specific prior written permission.
20  *
21  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
22  * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
23  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
24  * ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT HOLDER OR CONTRIBUTORS BE
25  * LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
26  * CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
27  * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
28  * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
29  * CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
30  * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
31  * POSSIBILITY OF SUCH DAMAGE.
32  */
33
34 /*
35  * vim:shiftwidth=8:noexpandtab
36  *
37  * @file dpdk/pmd/nfp_net.c
38  *
39  * Netronome vNIC DPDK Poll-Mode Driver: Main entry point
40  */
41
42 #include <math.h>
43
44 #include <rte_byteorder.h>
45 #include <rte_common.h>
46 #include <rte_log.h>
47 #include <rte_debug.h>
48 #include <rte_ethdev.h>
49 #include <rte_dev.h>
50 #include <rte_ether.h>
51 #include <rte_malloc.h>
52 #include <rte_memzone.h>
53 #include <rte_mempool.h>
54 #include <rte_version.h>
55 #include <rte_string_fns.h>
56 #include <rte_alarm.h>
57 #include <rte_spinlock.h>
58
59 #include "nfp_net_pmd.h"
60 #include "nfp_net_logs.h"
61 #include "nfp_net_ctrl.h"
62
63 /* Prototypes */
64 static void nfp_net_close(struct rte_eth_dev *dev);
65 static int nfp_net_configure(struct rte_eth_dev *dev);
66 static void nfp_net_dev_interrupt_handler(struct rte_intr_handle *handle,
67                                           void *param);
68 static void nfp_net_dev_interrupt_delayed_handler(void *param);
69 static int nfp_net_dev_mtu_set(struct rte_eth_dev *dev, uint16_t mtu);
70 static void nfp_net_infos_get(struct rte_eth_dev *dev,
71                               struct rte_eth_dev_info *dev_info);
72 static int nfp_net_init(struct rte_eth_dev *eth_dev);
73 static int nfp_net_link_update(struct rte_eth_dev *dev, int wait_to_complete);
74 static void nfp_net_promisc_enable(struct rte_eth_dev *dev);
75 static void nfp_net_promisc_disable(struct rte_eth_dev *dev);
76 static int nfp_net_rx_fill_freelist(struct nfp_net_rxq *rxq);
77 static uint32_t nfp_net_rx_queue_count(struct rte_eth_dev *dev,
78                                        uint16_t queue_idx);
79 static uint16_t nfp_net_recv_pkts(void *rx_queue, struct rte_mbuf **rx_pkts,
80                                   uint16_t nb_pkts);
81 static void nfp_net_rx_queue_release(void *rxq);
82 static int nfp_net_rx_queue_setup(struct rte_eth_dev *dev, uint16_t queue_idx,
83                                   uint16_t nb_desc, unsigned int socket_id,
84                                   const struct rte_eth_rxconf *rx_conf,
85                                   struct rte_mempool *mp);
86 static int nfp_net_tx_free_bufs(struct nfp_net_txq *txq);
87 static void nfp_net_tx_queue_release(void *txq);
88 static int nfp_net_tx_queue_setup(struct rte_eth_dev *dev, uint16_t queue_idx,
89                                   uint16_t nb_desc, unsigned int socket_id,
90                                   const struct rte_eth_txconf *tx_conf);
91 static int nfp_net_start(struct rte_eth_dev *dev);
92 static void nfp_net_stats_get(struct rte_eth_dev *dev,
93                               struct rte_eth_stats *stats);
94 static void nfp_net_stats_reset(struct rte_eth_dev *dev);
95 static void nfp_net_stop(struct rte_eth_dev *dev);
96 static uint16_t nfp_net_xmit_pkts(void *tx_queue, struct rte_mbuf **tx_pkts,
97                                   uint16_t nb_pkts);
98
99 /*
100  * The offset of the queue controller queues in the PCIe Target. These
101  * happen to be at the same offset on the NFP6000 and the NFP3200 so
102  * we use a single macro here.
103  */
104 #define NFP_PCIE_QUEUE(_q)      (0x80000 + (0x800 * ((_q) & 0xff)))
105
106 /* Maximum value which can be added to a queue with one transaction */
107 #define NFP_QCP_MAX_ADD 0x7f
108
109 #define RTE_MBUF_DMA_ADDR_DEFAULT(mb) \
110         (uint64_t)((mb)->buf_physaddr + RTE_PKTMBUF_HEADROOM)
111
112 /* nfp_qcp_ptr - Read or Write Pointer of a queue */
113 enum nfp_qcp_ptr {
114         NFP_QCP_READ_PTR = 0,
115         NFP_QCP_WRITE_PTR
116 };
117
118 /*
119  * nfp_qcp_ptr_add - Add the value to the selected pointer of a queue
120  * @q: Base address for queue structure
121  * @ptr: Add to the Read or Write pointer
122  * @val: Value to add to the queue pointer
123  *
124  * If @val is greater than @NFP_QCP_MAX_ADD multiple writes are performed.
125  */
126 static inline void
127 nfp_qcp_ptr_add(uint8_t *q, enum nfp_qcp_ptr ptr, uint32_t val)
128 {
129         uint32_t off;
130
131         if (ptr == NFP_QCP_READ_PTR)
132                 off = NFP_QCP_QUEUE_ADD_RPTR;
133         else
134                 off = NFP_QCP_QUEUE_ADD_WPTR;
135
136         while (val > NFP_QCP_MAX_ADD) {
137                 nn_writel(rte_cpu_to_le_32(NFP_QCP_MAX_ADD), q + off);
138                 val -= NFP_QCP_MAX_ADD;
139         }
140
141         nn_writel(rte_cpu_to_le_32(val), q + off);
142 }
143
144 /*
145  * nfp_qcp_read - Read the current Read/Write pointer value for a queue
146  * @q:  Base address for queue structure
147  * @ptr: Read or Write pointer
148  */
149 static inline uint32_t
150 nfp_qcp_read(uint8_t *q, enum nfp_qcp_ptr ptr)
151 {
152         uint32_t off;
153         uint32_t val;
154
155         if (ptr == NFP_QCP_READ_PTR)
156                 off = NFP_QCP_QUEUE_STS_LO;
157         else
158                 off = NFP_QCP_QUEUE_STS_HI;
159
160         val = rte_cpu_to_le_32(nn_readl(q + off));
161
162         if (ptr == NFP_QCP_READ_PTR)
163                 return val & NFP_QCP_QUEUE_STS_LO_READPTR_mask;
164         else
165                 return val & NFP_QCP_QUEUE_STS_HI_WRITEPTR_mask;
166 }
167
168 /*
169  * Functions to read/write from/to Config BAR
170  * Performs any endian conversion necessary.
171  */
172 static inline uint8_t
173 nn_cfg_readb(struct nfp_net_hw *hw, int off)
174 {
175         return nn_readb(hw->ctrl_bar + off);
176 }
177
178 static inline void
179 nn_cfg_writeb(struct nfp_net_hw *hw, int off, uint8_t val)
180 {
181         nn_writeb(val, hw->ctrl_bar + off);
182 }
183
184 static inline uint32_t
185 nn_cfg_readl(struct nfp_net_hw *hw, int off)
186 {
187         return rte_le_to_cpu_32(nn_readl(hw->ctrl_bar + off));
188 }
189
190 static inline void
191 nn_cfg_writel(struct nfp_net_hw *hw, int off, uint32_t val)
192 {
193         nn_writel(rte_cpu_to_le_32(val), hw->ctrl_bar + off);
194 }
195
196 static inline uint64_t
197 nn_cfg_readq(struct nfp_net_hw *hw, int off)
198 {
199         return rte_le_to_cpu_64(nn_readq(hw->ctrl_bar + off));
200 }
201
202 static inline void
203 nn_cfg_writeq(struct nfp_net_hw *hw, int off, uint64_t val)
204 {
205         nn_writeq(rte_cpu_to_le_64(val), hw->ctrl_bar + off);
206 }
207
208 /* Creating memzone for hardware rings. */
209 static const struct rte_memzone *
210 ring_dma_zone_reserve(struct rte_eth_dev *dev, const char *ring_name,
211                       uint16_t queue_id, uint32_t ring_size, int socket_id)
212 {
213         char z_name[RTE_MEMZONE_NAMESIZE];
214         const struct rte_memzone *mz;
215
216         snprintf(z_name, sizeof(z_name), "%s_%s_%d_%d",
217                  dev->driver->pci_drv.driver.name,
218                  ring_name, dev->data->port_id, queue_id);
219
220         mz = rte_memzone_lookup(z_name);
221         if (mz)
222                 return mz;
223
224         return rte_memzone_reserve_aligned(z_name, ring_size, socket_id, 0,
225                                            NFP_MEMZONE_ALIGN);
226 }
227
228 /*
229  * Atomically reads link status information from global structure rte_eth_dev.
230  *
231  * @param dev
232  *   - Pointer to the structure rte_eth_dev to read from.
233  *   - Pointer to the buffer to be saved with the link status.
234  *
235  * @return
236  *   - On success, zero.
237  *   - On failure, negative value.
238  */
239 static inline int
240 nfp_net_dev_atomic_read_link_status(struct rte_eth_dev *dev,
241                                     struct rte_eth_link *link)
242 {
243         struct rte_eth_link *dst = link;
244         struct rte_eth_link *src = &dev->data->dev_link;
245
246         if (rte_atomic64_cmpset((uint64_t *)dst, *(uint64_t *)dst,
247                                 *(uint64_t *)src) == 0)
248                 return -1;
249
250         return 0;
251 }
252
253 /*
254  * Atomically writes the link status information into global
255  * structure rte_eth_dev.
256  *
257  * @param dev
258  *   - Pointer to the structure rte_eth_dev to read from.
259  *   - Pointer to the buffer to be saved with the link status.
260  *
261  * @return
262  *   - On success, zero.
263  *   - On failure, negative value.
264  */
265 static inline int
266 nfp_net_dev_atomic_write_link_status(struct rte_eth_dev *dev,
267                                      struct rte_eth_link *link)
268 {
269         struct rte_eth_link *dst = &dev->data->dev_link;
270         struct rte_eth_link *src = link;
271
272         if (rte_atomic64_cmpset((uint64_t *)dst, *(uint64_t *)dst,
273                                 *(uint64_t *)src) == 0)
274                 return -1;
275
276         return 0;
277 }
278
279 static void
280 nfp_net_rx_queue_release_mbufs(struct nfp_net_rxq *rxq)
281 {
282         unsigned i;
283
284         if (rxq->rxbufs == NULL)
285                 return;
286
287         for (i = 0; i < rxq->rx_count; i++) {
288                 if (rxq->rxbufs[i].mbuf) {
289                         rte_pktmbuf_free_seg(rxq->rxbufs[i].mbuf);
290                         rxq->rxbufs[i].mbuf = NULL;
291                 }
292         }
293 }
294
295 static void
296 nfp_net_rx_queue_release(void *rx_queue)
297 {
298         struct nfp_net_rxq *rxq = rx_queue;
299
300         if (rxq) {
301                 nfp_net_rx_queue_release_mbufs(rxq);
302                 rte_free(rxq->rxbufs);
303                 rte_free(rxq);
304         }
305 }
306
307 static void
308 nfp_net_reset_rx_queue(struct nfp_net_rxq *rxq)
309 {
310         nfp_net_rx_queue_release_mbufs(rxq);
311         rxq->wr_p = 0;
312         rxq->rd_p = 0;
313         rxq->nb_rx_hold = 0;
314 }
315
316 static void
317 nfp_net_tx_queue_release_mbufs(struct nfp_net_txq *txq)
318 {
319         unsigned i;
320
321         if (txq->txbufs == NULL)
322                 return;
323
324         for (i = 0; i < txq->tx_count; i++) {
325                 if (txq->txbufs[i].mbuf) {
326                         rte_pktmbuf_free(txq->txbufs[i].mbuf);
327                         txq->txbufs[i].mbuf = NULL;
328                 }
329         }
330 }
331
332 static void
333 nfp_net_tx_queue_release(void *tx_queue)
334 {
335         struct nfp_net_txq *txq = tx_queue;
336
337         if (txq) {
338                 nfp_net_tx_queue_release_mbufs(txq);
339                 rte_free(txq->txbufs);
340                 rte_free(txq);
341         }
342 }
343
344 static void
345 nfp_net_reset_tx_queue(struct nfp_net_txq *txq)
346 {
347         nfp_net_tx_queue_release_mbufs(txq);
348         txq->wr_p = 0;
349         txq->rd_p = 0;
350         txq->tail = 0;
351         txq->qcp_rd_p = 0;
352 }
353
354 static int
355 __nfp_net_reconfig(struct nfp_net_hw *hw, uint32_t update)
356 {
357         int cnt;
358         uint32_t new;
359         struct timespec wait;
360
361         PMD_DRV_LOG(DEBUG, "Writing to the configuration queue (%p)...\n",
362                     hw->qcp_cfg);
363
364         if (hw->qcp_cfg == NULL)
365                 rte_panic("Bad configuration queue pointer\n");
366
367         nfp_qcp_ptr_add(hw->qcp_cfg, NFP_QCP_WRITE_PTR, 1);
368
369         wait.tv_sec = 0;
370         wait.tv_nsec = 1000000;
371
372         PMD_DRV_LOG(DEBUG, "Polling for update ack...\n");
373
374         /* Poll update field, waiting for NFP to ack the config */
375         for (cnt = 0; ; cnt++) {
376                 new = nn_cfg_readl(hw, NFP_NET_CFG_UPDATE);
377                 if (new == 0)
378                         break;
379                 if (new & NFP_NET_CFG_UPDATE_ERR) {
380                         PMD_INIT_LOG(ERR, "Reconfig error: 0x%08x\n", new);
381                         return -1;
382                 }
383                 if (cnt >= NFP_NET_POLL_TIMEOUT) {
384                         PMD_INIT_LOG(ERR, "Reconfig timeout for 0x%08x after"
385                                           " %dms\n", update, cnt);
386                         rte_panic("Exiting\n");
387                 }
388                 nanosleep(&wait, 0); /* waiting for a 1ms */
389         }
390         PMD_DRV_LOG(DEBUG, "Ack DONE\n");
391         return 0;
392 }
393
394 /*
395  * Reconfigure the NIC
396  * @nn:    device to reconfigure
397  * @ctrl:    The value for the ctrl field in the BAR config
398  * @update:  The value for the update field in the BAR config
399  *
400  * Write the update word to the BAR and ping the reconfig queue. Then poll
401  * until the firmware has acknowledged the update by zeroing the update word.
402  */
403 static int
404 nfp_net_reconfig(struct nfp_net_hw *hw, uint32_t ctrl, uint32_t update)
405 {
406         uint32_t err;
407
408         PMD_DRV_LOG(DEBUG, "nfp_net_reconfig: ctrl=%08x update=%08x\n",
409                     ctrl, update);
410
411         rte_spinlock_lock(&hw->reconfig_lock);
412
413         nn_cfg_writel(hw, NFP_NET_CFG_CTRL, ctrl);
414         nn_cfg_writel(hw, NFP_NET_CFG_UPDATE, update);
415
416         rte_wmb();
417
418         err = __nfp_net_reconfig(hw, update);
419
420         rte_spinlock_unlock(&hw->reconfig_lock);
421
422         if (!err)
423                 return 0;
424
425         /*
426          * Reconfig errors imply situations where they can be handled.
427          * Otherwise, rte_panic is called inside __nfp_net_reconfig
428          */
429         PMD_INIT_LOG(ERR, "Error nfp_net reconfig for ctrl: %x update: %x\n",
430                      ctrl, update);
431         return -EIO;
432 }
433
434 /*
435  * Configure an Ethernet device. This function must be invoked first
436  * before any other function in the Ethernet API. This function can
437  * also be re-invoked when a device is in the stopped state.
438  */
439 static int
440 nfp_net_configure(struct rte_eth_dev *dev)
441 {
442         struct rte_eth_conf *dev_conf;
443         struct rte_eth_rxmode *rxmode;
444         struct rte_eth_txmode *txmode;
445         uint32_t new_ctrl = 0;
446         uint32_t update = 0;
447         struct nfp_net_hw *hw;
448
449         hw = NFP_NET_DEV_PRIVATE_TO_HW(dev->data->dev_private);
450
451         /*
452          * A DPDK app sends info about how many queues to use and how
453          * those queues need to be configured. This is used by the
454          * DPDK core and it makes sure no more queues than those
455          * advertised by the driver are requested. This function is
456          * called after that internal process
457          */
458
459         PMD_INIT_LOG(DEBUG, "Configure\n");
460
461         dev_conf = &dev->data->dev_conf;
462         rxmode = &dev_conf->rxmode;
463         txmode = &dev_conf->txmode;
464
465         /* Checking TX mode */
466         if (txmode->mq_mode) {
467                 PMD_INIT_LOG(INFO, "TX mq_mode DCB and VMDq not supported\n");
468                 return -EINVAL;
469         }
470
471         /* Checking RX mode */
472         if (rxmode->mq_mode & ETH_MQ_RX_RSS) {
473                 if (hw->cap & NFP_NET_CFG_CTRL_RSS) {
474                         update = NFP_NET_CFG_UPDATE_RSS;
475                         new_ctrl = NFP_NET_CFG_CTRL_RSS;
476                 } else {
477                         PMD_INIT_LOG(INFO, "RSS not supported\n");
478                         return -EINVAL;
479                 }
480         }
481
482         if (rxmode->split_hdr_size) {
483                 PMD_INIT_LOG(INFO, "rxmode does not support split header\n");
484                 return -EINVAL;
485         }
486
487         if (rxmode->hw_ip_checksum) {
488                 if (hw->cap & NFP_NET_CFG_CTRL_RXCSUM) {
489                         new_ctrl |= NFP_NET_CFG_CTRL_RXCSUM;
490                 } else {
491                         PMD_INIT_LOG(INFO, "RXCSUM not supported\n");
492                         return -EINVAL;
493                 }
494         }
495
496         if (rxmode->hw_vlan_filter) {
497                 PMD_INIT_LOG(INFO, "VLAN filter not supported\n");
498                 return -EINVAL;
499         }
500
501         if (rxmode->hw_vlan_strip) {
502                 if (hw->cap & NFP_NET_CFG_CTRL_RXVLAN) {
503                         new_ctrl |= NFP_NET_CFG_CTRL_RXVLAN;
504                 } else {
505                         PMD_INIT_LOG(INFO, "hw vlan strip not supported\n");
506                         return -EINVAL;
507                 }
508         }
509
510         if (rxmode->hw_vlan_extend) {
511                 PMD_INIT_LOG(INFO, "VLAN extended not supported\n");
512                 return -EINVAL;
513         }
514
515         /* Supporting VLAN insertion by default */
516         if (hw->cap & NFP_NET_CFG_CTRL_TXVLAN)
517                 new_ctrl |= NFP_NET_CFG_CTRL_TXVLAN;
518
519         if (rxmode->jumbo_frame)
520                 hw->mtu = rxmode->max_rx_pkt_len;
521
522         if (!rxmode->hw_strip_crc)
523                 PMD_INIT_LOG(INFO, "HW does strip CRC and it is not configurable\n");
524
525         if (rxmode->enable_scatter) {
526                 PMD_INIT_LOG(INFO, "Scatter not supported\n");
527                 return -EINVAL;
528         }
529
530         if (!new_ctrl)
531                 return 0;
532
533         update |= NFP_NET_CFG_UPDATE_GEN;
534
535         nn_cfg_writel(hw, NFP_NET_CFG_CTRL, new_ctrl);
536         if (nfp_net_reconfig(hw, new_ctrl, update) < 0)
537                 return -EIO;
538
539         hw->ctrl = new_ctrl;
540
541         return 0;
542 }
543
544 static void
545 nfp_net_enable_queues(struct rte_eth_dev *dev)
546 {
547         struct nfp_net_hw *hw;
548         uint64_t enabled_queues = 0;
549         int i;
550
551         hw = NFP_NET_DEV_PRIVATE_TO_HW(dev->data->dev_private);
552
553         /* Enabling the required TX queues in the device */
554         for (i = 0; i < dev->data->nb_tx_queues; i++)
555                 enabled_queues |= (1 << i);
556
557         nn_cfg_writeq(hw, NFP_NET_CFG_TXRS_ENABLE, enabled_queues);
558
559         enabled_queues = 0;
560
561         /* Enabling the required RX queues in the device */
562         for (i = 0; i < dev->data->nb_rx_queues; i++)
563                 enabled_queues |= (1 << i);
564
565         nn_cfg_writeq(hw, NFP_NET_CFG_RXRS_ENABLE, enabled_queues);
566 }
567
568 static void
569 nfp_net_disable_queues(struct rte_eth_dev *dev)
570 {
571         struct nfp_net_hw *hw;
572         uint32_t new_ctrl, update = 0;
573
574         hw = NFP_NET_DEV_PRIVATE_TO_HW(dev->data->dev_private);
575
576         nn_cfg_writeq(hw, NFP_NET_CFG_TXRS_ENABLE, 0);
577         nn_cfg_writeq(hw, NFP_NET_CFG_RXRS_ENABLE, 0);
578
579         new_ctrl = hw->ctrl & ~NFP_NET_CFG_CTRL_ENABLE;
580         update = NFP_NET_CFG_UPDATE_GEN | NFP_NET_CFG_UPDATE_RING |
581                  NFP_NET_CFG_UPDATE_MSIX;
582
583         if (hw->cap & NFP_NET_CFG_CTRL_RINGCFG)
584                 new_ctrl &= ~NFP_NET_CFG_CTRL_RINGCFG;
585
586         /* If an error when reconfig we avoid to change hw state */
587         if (nfp_net_reconfig(hw, new_ctrl, update) < 0)
588                 return;
589
590         hw->ctrl = new_ctrl;
591 }
592
593 static int
594 nfp_net_rx_freelist_setup(struct rte_eth_dev *dev)
595 {
596         int i;
597
598         for (i = 0; i < dev->data->nb_rx_queues; i++) {
599                 if (nfp_net_rx_fill_freelist(dev->data->rx_queues[i]) < 0)
600                         return -1;
601         }
602         return 0;
603 }
604
605 static void
606 nfp_net_params_setup(struct nfp_net_hw *hw)
607 {
608         nn_cfg_writel(hw, NFP_NET_CFG_MTU, hw->mtu);
609         nn_cfg_writel(hw, NFP_NET_CFG_FLBUFSZ, hw->flbufsz);
610 }
611
612 static void
613 nfp_net_cfg_queue_setup(struct nfp_net_hw *hw)
614 {
615         hw->qcp_cfg = hw->tx_bar + NFP_QCP_QUEUE_ADDR_SZ;
616 }
617
618 static void nfp_net_read_mac(struct nfp_net_hw *hw)
619 {
620         uint32_t tmp;
621
622         tmp = rte_be_to_cpu_32(nn_cfg_readl(hw, NFP_NET_CFG_MACADDR));
623         memcpy(&hw->mac_addr[0], &tmp, sizeof(struct ether_addr));
624
625         tmp = rte_be_to_cpu_32(nn_cfg_readl(hw, NFP_NET_CFG_MACADDR + 4));
626         memcpy(&hw->mac_addr[4], &tmp, 2);
627 }
628
629 static int
630 nfp_net_start(struct rte_eth_dev *dev)
631 {
632         uint32_t new_ctrl, update = 0;
633         struct nfp_net_hw *hw;
634         int ret;
635
636         hw = NFP_NET_DEV_PRIVATE_TO_HW(dev->data->dev_private);
637
638         PMD_INIT_LOG(DEBUG, "Start\n");
639
640         /* Disabling queues just in case... */
641         nfp_net_disable_queues(dev);
642
643         /* Writing configuration parameters in the device */
644         nfp_net_params_setup(hw);
645
646         /* Enabling the required queues in the device */
647         nfp_net_enable_queues(dev);
648
649         /* Enable device */
650         new_ctrl = hw->ctrl | NFP_NET_CFG_CTRL_ENABLE | NFP_NET_CFG_UPDATE_MSIX;
651         update = NFP_NET_CFG_UPDATE_GEN | NFP_NET_CFG_UPDATE_RING;
652
653         if (hw->cap & NFP_NET_CFG_CTRL_RINGCFG)
654                 new_ctrl |= NFP_NET_CFG_CTRL_RINGCFG;
655
656         nn_cfg_writel(hw, NFP_NET_CFG_CTRL, new_ctrl);
657         if (nfp_net_reconfig(hw, new_ctrl, update) < 0)
658                 return -EIO;
659
660         /*
661          * Allocating rte mbuffs for configured rx queues.
662          * This requires queues being enabled before
663          */
664         if (nfp_net_rx_freelist_setup(dev) < 0) {
665                 ret = -ENOMEM;
666                 goto error;
667         }
668
669         hw->ctrl = new_ctrl;
670
671         return 0;
672
673 error:
674         /*
675          * An error returned by this function should mean the app
676          * exiting and then the system releasing all the memory
677          * allocated even memory coming from hugepages.
678          *
679          * The device could be enabled at this point with some queues
680          * ready for getting packets. This is true if the call to
681          * nfp_net_rx_freelist_setup() succeeds for some queues but
682          * fails for subsequent queues.
683          *
684          * This should make the app exiting but better if we tell the
685          * device first.
686          */
687         nfp_net_disable_queues(dev);
688
689         return ret;
690 }
691
692 /* Stop device: disable rx and tx functions to allow for reconfiguring. */
693 static void
694 nfp_net_stop(struct rte_eth_dev *dev)
695 {
696         int i;
697
698         PMD_INIT_LOG(DEBUG, "Stop\n");
699
700         nfp_net_disable_queues(dev);
701
702         /* Clear queues */
703         for (i = 0; i < dev->data->nb_tx_queues; i++) {
704                 nfp_net_reset_tx_queue(
705                         (struct nfp_net_txq *)dev->data->tx_queues[i]);
706         }
707
708         for (i = 0; i < dev->data->nb_rx_queues; i++) {
709                 nfp_net_reset_rx_queue(
710                         (struct nfp_net_rxq *)dev->data->rx_queues[i]);
711         }
712 }
713
714 /* Reset and stop device. The device can not be restarted. */
715 static void
716 nfp_net_close(struct rte_eth_dev *dev)
717 {
718         struct nfp_net_hw *hw;
719
720         PMD_INIT_LOG(DEBUG, "Close\n");
721
722         hw = NFP_NET_DEV_PRIVATE_TO_HW(dev->data->dev_private);
723
724         /*
725          * We assume that the DPDK application is stopping all the
726          * threads/queues before calling the device close function.
727          */
728
729         nfp_net_stop(dev);
730
731         rte_intr_disable(&dev->pci_dev->intr_handle);
732         nn_cfg_writeb(hw, NFP_NET_CFG_LSC, 0xff);
733
734         /* unregister callback func from eal lib */
735         rte_intr_callback_unregister(&dev->pci_dev->intr_handle,
736                                      nfp_net_dev_interrupt_handler,
737                                      (void *)dev);
738
739         /*
740          * The ixgbe PMD driver disables the pcie master on the
741          * device. The i40e does not...
742          */
743 }
744
745 static void
746 nfp_net_promisc_enable(struct rte_eth_dev *dev)
747 {
748         uint32_t new_ctrl, update = 0;
749         struct nfp_net_hw *hw;
750
751         PMD_DRV_LOG(DEBUG, "Promiscuous mode enable\n");
752
753         hw = NFP_NET_DEV_PRIVATE_TO_HW(dev->data->dev_private);
754
755         if (!(hw->cap & NFP_NET_CFG_CTRL_PROMISC)) {
756                 PMD_INIT_LOG(INFO, "Promiscuous mode not supported\n");
757                 return;
758         }
759
760         if (hw->ctrl & NFP_NET_CFG_CTRL_PROMISC) {
761                 PMD_DRV_LOG(INFO, "Promiscuous mode already enabled\n");
762                 return;
763         }
764
765         new_ctrl = hw->ctrl | NFP_NET_CFG_CTRL_PROMISC;
766         update = NFP_NET_CFG_UPDATE_GEN;
767
768         /*
769          * DPDK sets promiscuous mode on just after this call assuming
770          * it can not fail ...
771          */
772         if (nfp_net_reconfig(hw, new_ctrl, update) < 0)
773                 return;
774
775         hw->ctrl = new_ctrl;
776 }
777
778 static void
779 nfp_net_promisc_disable(struct rte_eth_dev *dev)
780 {
781         uint32_t new_ctrl, update = 0;
782         struct nfp_net_hw *hw;
783
784         hw = NFP_NET_DEV_PRIVATE_TO_HW(dev->data->dev_private);
785
786         if ((hw->ctrl & NFP_NET_CFG_CTRL_PROMISC) == 0) {
787                 PMD_DRV_LOG(INFO, "Promiscuous mode already disabled\n");
788                 return;
789         }
790
791         new_ctrl = hw->ctrl & ~NFP_NET_CFG_CTRL_PROMISC;
792         update = NFP_NET_CFG_UPDATE_GEN;
793
794         /*
795          * DPDK sets promiscuous mode off just before this call
796          * assuming it can not fail ...
797          */
798         if (nfp_net_reconfig(hw, new_ctrl, update) < 0)
799                 return;
800
801         hw->ctrl = new_ctrl;
802 }
803
804 /*
805  * return 0 means link status changed, -1 means not changed
806  *
807  * Wait to complete is needed as it can take up to 9 seconds to get the Link
808  * status.
809  */
810 static int
811 nfp_net_link_update(struct rte_eth_dev *dev, __rte_unused int wait_to_complete)
812 {
813         struct nfp_net_hw *hw;
814         struct rte_eth_link link, old;
815         uint32_t nn_link_status;
816
817         PMD_DRV_LOG(DEBUG, "Link update\n");
818
819         hw = NFP_NET_DEV_PRIVATE_TO_HW(dev->data->dev_private);
820
821         memset(&old, 0, sizeof(old));
822         nfp_net_dev_atomic_read_link_status(dev, &old);
823
824         nn_link_status = nn_cfg_readl(hw, NFP_NET_CFG_STS);
825
826         memset(&link, 0, sizeof(struct rte_eth_link));
827
828         if (nn_link_status & NFP_NET_CFG_STS_LINK)
829                 link.link_status = ETH_LINK_UP;
830
831         link.link_duplex = ETH_LINK_FULL_DUPLEX;
832         /* Other cards can limit the tx and rx rate per VF */
833         link.link_speed = ETH_SPEED_NUM_40G;
834
835         if (old.link_status != link.link_status) {
836                 nfp_net_dev_atomic_write_link_status(dev, &link);
837                 if (link.link_status)
838                         PMD_DRV_LOG(INFO, "NIC Link is Up\n");
839                 else
840                         PMD_DRV_LOG(INFO, "NIC Link is Down\n");
841                 return 0;
842         }
843
844         return -1;
845 }
846
847 static void
848 nfp_net_stats_get(struct rte_eth_dev *dev, struct rte_eth_stats *stats)
849 {
850         int i;
851         struct nfp_net_hw *hw;
852         struct rte_eth_stats nfp_dev_stats;
853
854         hw = NFP_NET_DEV_PRIVATE_TO_HW(dev->data->dev_private);
855
856         /* RTE_ETHDEV_QUEUE_STAT_CNTRS default value is 16 */
857
858         memset(&nfp_dev_stats, 0, sizeof(nfp_dev_stats));
859
860         /* reading per RX ring stats */
861         for (i = 0; i < dev->data->nb_rx_queues; i++) {
862                 if (i == RTE_ETHDEV_QUEUE_STAT_CNTRS)
863                         break;
864
865                 nfp_dev_stats.q_ipackets[i] =
866                         nn_cfg_readq(hw, NFP_NET_CFG_RXR_STATS(i));
867
868                 nfp_dev_stats.q_ipackets[i] -=
869                         hw->eth_stats_base.q_ipackets[i];
870
871                 nfp_dev_stats.q_ibytes[i] =
872                         nn_cfg_readq(hw, NFP_NET_CFG_RXR_STATS(i) + 0x8);
873
874                 nfp_dev_stats.q_ibytes[i] -=
875                         hw->eth_stats_base.q_ibytes[i];
876         }
877
878         /* reading per TX ring stats */
879         for (i = 0; i < dev->data->nb_tx_queues; i++) {
880                 if (i == RTE_ETHDEV_QUEUE_STAT_CNTRS)
881                         break;
882
883                 nfp_dev_stats.q_opackets[i] =
884                         nn_cfg_readq(hw, NFP_NET_CFG_TXR_STATS(i));
885
886                 nfp_dev_stats.q_opackets[i] -=
887                         hw->eth_stats_base.q_opackets[i];
888
889                 nfp_dev_stats.q_obytes[i] =
890                         nn_cfg_readq(hw, NFP_NET_CFG_TXR_STATS(i) + 0x8);
891
892                 nfp_dev_stats.q_obytes[i] -=
893                         hw->eth_stats_base.q_obytes[i];
894         }
895
896         nfp_dev_stats.ipackets =
897                 nn_cfg_readq(hw, NFP_NET_CFG_STATS_RX_FRAMES);
898
899         nfp_dev_stats.ipackets -= hw->eth_stats_base.ipackets;
900
901         nfp_dev_stats.ibytes =
902                 nn_cfg_readq(hw, NFP_NET_CFG_STATS_RX_OCTETS);
903
904         nfp_dev_stats.ibytes -= hw->eth_stats_base.ibytes;
905
906         nfp_dev_stats.opackets =
907                 nn_cfg_readq(hw, NFP_NET_CFG_STATS_TX_FRAMES);
908
909         nfp_dev_stats.opackets -= hw->eth_stats_base.opackets;
910
911         nfp_dev_stats.obytes =
912                 nn_cfg_readq(hw, NFP_NET_CFG_STATS_TX_OCTETS);
913
914         nfp_dev_stats.obytes -= hw->eth_stats_base.obytes;
915
916         /* reading general device stats */
917         nfp_dev_stats.ierrors =
918                 nn_cfg_readq(hw, NFP_NET_CFG_STATS_RX_ERRORS);
919
920         nfp_dev_stats.ierrors -= hw->eth_stats_base.ierrors;
921
922         nfp_dev_stats.oerrors =
923                 nn_cfg_readq(hw, NFP_NET_CFG_STATS_TX_ERRORS);
924
925         nfp_dev_stats.oerrors -= hw->eth_stats_base.oerrors;
926
927         /* RX ring mbuf allocation failures */
928         nfp_dev_stats.rx_nombuf = dev->data->rx_mbuf_alloc_failed;
929
930         nfp_dev_stats.imissed =
931                 nn_cfg_readq(hw, NFP_NET_CFG_STATS_RX_DISCARDS);
932
933         nfp_dev_stats.imissed -= hw->eth_stats_base.imissed;
934
935         if (stats)
936                 memcpy(stats, &nfp_dev_stats, sizeof(*stats));
937 }
938
939 static void
940 nfp_net_stats_reset(struct rte_eth_dev *dev)
941 {
942         int i;
943         struct nfp_net_hw *hw;
944
945         hw = NFP_NET_DEV_PRIVATE_TO_HW(dev->data->dev_private);
946
947         /*
948          * hw->eth_stats_base records the per counter starting point.
949          * Lets update it now
950          */
951
952         /* reading per RX ring stats */
953         for (i = 0; i < dev->data->nb_rx_queues; i++) {
954                 if (i == RTE_ETHDEV_QUEUE_STAT_CNTRS)
955                         break;
956
957                 hw->eth_stats_base.q_ipackets[i] =
958                         nn_cfg_readq(hw, NFP_NET_CFG_RXR_STATS(i));
959
960                 hw->eth_stats_base.q_ibytes[i] =
961                         nn_cfg_readq(hw, NFP_NET_CFG_RXR_STATS(i) + 0x8);
962         }
963
964         /* reading per TX ring stats */
965         for (i = 0; i < dev->data->nb_tx_queues; i++) {
966                 if (i == RTE_ETHDEV_QUEUE_STAT_CNTRS)
967                         break;
968
969                 hw->eth_stats_base.q_opackets[i] =
970                         nn_cfg_readq(hw, NFP_NET_CFG_TXR_STATS(i));
971
972                 hw->eth_stats_base.q_obytes[i] =
973                         nn_cfg_readq(hw, NFP_NET_CFG_TXR_STATS(i) + 0x8);
974         }
975
976         hw->eth_stats_base.ipackets =
977                 nn_cfg_readq(hw, NFP_NET_CFG_STATS_RX_FRAMES);
978
979         hw->eth_stats_base.ibytes =
980                 nn_cfg_readq(hw, NFP_NET_CFG_STATS_RX_OCTETS);
981
982         hw->eth_stats_base.opackets =
983                 nn_cfg_readq(hw, NFP_NET_CFG_STATS_TX_FRAMES);
984
985         hw->eth_stats_base.obytes =
986                 nn_cfg_readq(hw, NFP_NET_CFG_STATS_TX_OCTETS);
987
988         /* reading general device stats */
989         hw->eth_stats_base.ierrors =
990                 nn_cfg_readq(hw, NFP_NET_CFG_STATS_RX_ERRORS);
991
992         hw->eth_stats_base.oerrors =
993                 nn_cfg_readq(hw, NFP_NET_CFG_STATS_TX_ERRORS);
994
995         /* RX ring mbuf allocation failures */
996         dev->data->rx_mbuf_alloc_failed = 0;
997
998         hw->eth_stats_base.imissed =
999                 nn_cfg_readq(hw, NFP_NET_CFG_STATS_RX_DISCARDS);
1000 }
1001
1002 static void
1003 nfp_net_infos_get(struct rte_eth_dev *dev, struct rte_eth_dev_info *dev_info)
1004 {
1005         struct nfp_net_hw *hw;
1006
1007         hw = NFP_NET_DEV_PRIVATE_TO_HW(dev->data->dev_private);
1008
1009         dev_info->driver_name = dev->driver->pci_drv.driver.name;
1010         dev_info->max_rx_queues = (uint16_t)hw->max_rx_queues;
1011         dev_info->max_tx_queues = (uint16_t)hw->max_tx_queues;
1012         dev_info->min_rx_bufsize = ETHER_MIN_MTU;
1013         dev_info->max_rx_pktlen = hw->max_mtu;
1014         /* Next should change when PF support is implemented */
1015         dev_info->max_mac_addrs = 1;
1016
1017         if (hw->cap & NFP_NET_CFG_CTRL_RXVLAN)
1018                 dev_info->rx_offload_capa = DEV_RX_OFFLOAD_VLAN_STRIP;
1019
1020         if (hw->cap & NFP_NET_CFG_CTRL_RXCSUM)
1021                 dev_info->rx_offload_capa |= DEV_RX_OFFLOAD_IPV4_CKSUM |
1022                                              DEV_RX_OFFLOAD_UDP_CKSUM |
1023                                              DEV_RX_OFFLOAD_TCP_CKSUM;
1024
1025         if (hw->cap & NFP_NET_CFG_CTRL_TXVLAN)
1026                 dev_info->tx_offload_capa = DEV_TX_OFFLOAD_VLAN_INSERT;
1027
1028         if (hw->cap & NFP_NET_CFG_CTRL_TXCSUM)
1029                 dev_info->tx_offload_capa |= DEV_TX_OFFLOAD_IPV4_CKSUM |
1030                                              DEV_TX_OFFLOAD_UDP_CKSUM |
1031                                              DEV_TX_OFFLOAD_TCP_CKSUM;
1032
1033         dev_info->default_rxconf = (struct rte_eth_rxconf) {
1034                 .rx_thresh = {
1035                         .pthresh = DEFAULT_RX_PTHRESH,
1036                         .hthresh = DEFAULT_RX_HTHRESH,
1037                         .wthresh = DEFAULT_RX_WTHRESH,
1038                 },
1039                 .rx_free_thresh = DEFAULT_RX_FREE_THRESH,
1040                 .rx_drop_en = 0,
1041         };
1042
1043         dev_info->default_txconf = (struct rte_eth_txconf) {
1044                 .tx_thresh = {
1045                         .pthresh = DEFAULT_TX_PTHRESH,
1046                         .hthresh = DEFAULT_TX_HTHRESH,
1047                         .wthresh = DEFAULT_TX_WTHRESH,
1048                 },
1049                 .tx_free_thresh = DEFAULT_TX_FREE_THRESH,
1050                 .tx_rs_thresh = DEFAULT_TX_RSBIT_THRESH,
1051                 .txq_flags = ETH_TXQ_FLAGS_NOMULTSEGS |
1052                              ETH_TXQ_FLAGS_NOOFFLOADS,
1053         };
1054
1055         dev_info->reta_size = NFP_NET_CFG_RSS_ITBL_SZ;
1056         dev_info->hash_key_size = NFP_NET_CFG_RSS_KEY_SZ;
1057
1058         dev_info->speed_capa = ETH_LINK_SPEED_40G | ETH_LINK_SPEED_100G;
1059 }
1060
1061 static const uint32_t *
1062 nfp_net_supported_ptypes_get(struct rte_eth_dev *dev)
1063 {
1064         static const uint32_t ptypes[] = {
1065                 /* refers to nfp_net_set_hash() */
1066                 RTE_PTYPE_INNER_L3_IPV4,
1067                 RTE_PTYPE_INNER_L3_IPV6,
1068                 RTE_PTYPE_INNER_L3_IPV6_EXT,
1069                 RTE_PTYPE_INNER_L4_MASK,
1070                 RTE_PTYPE_UNKNOWN
1071         };
1072
1073         if (dev->rx_pkt_burst == nfp_net_recv_pkts)
1074                 return ptypes;
1075         return NULL;
1076 }
1077
1078 static uint32_t
1079 nfp_net_rx_queue_count(struct rte_eth_dev *dev, uint16_t queue_idx)
1080 {
1081         struct nfp_net_rxq *rxq;
1082         struct nfp_net_rx_desc *rxds;
1083         uint32_t idx;
1084         uint32_t count;
1085
1086         rxq = (struct nfp_net_rxq *)dev->data->rx_queues[queue_idx];
1087
1088         if (rxq == NULL) {
1089                 PMD_INIT_LOG(ERR, "Bad queue: %u\n", queue_idx);
1090                 return 0;
1091         }
1092
1093         idx = rxq->rd_p % rxq->rx_count;
1094         rxds = &rxq->rxds[idx];
1095
1096         count = 0;
1097
1098         /*
1099          * Other PMDs are just checking the DD bit in intervals of 4
1100          * descriptors and counting all four if the first has the DD
1101          * bit on. Of course, this is not accurate but can be good for
1102          * perfomance. But ideally that should be done in descriptors
1103          * chunks belonging to the same cache line
1104          */
1105
1106         while (count < rxq->rx_count) {
1107                 rxds = &rxq->rxds[idx];
1108                 if ((rxds->rxd.meta_len_dd & PCIE_DESC_RX_DD) == 0)
1109                         break;
1110
1111                 count++;
1112                 idx++;
1113
1114                 /* Wrapping? */
1115                 if ((idx) == rxq->rx_count)
1116                         idx = 0;
1117         }
1118
1119         return count;
1120 }
1121
1122 static void
1123 nfp_net_dev_link_status_print(struct rte_eth_dev *dev)
1124 {
1125         struct rte_eth_link link;
1126
1127         memset(&link, 0, sizeof(link));
1128         nfp_net_dev_atomic_read_link_status(dev, &link);
1129         if (link.link_status)
1130                 RTE_LOG(INFO, PMD, "Port %d: Link Up - speed %u Mbps - %s\n",
1131                         (int)(dev->data->port_id), (unsigned)link.link_speed,
1132                         link.link_duplex == ETH_LINK_FULL_DUPLEX
1133                         ? "full-duplex" : "half-duplex");
1134         else
1135                 RTE_LOG(INFO, PMD, " Port %d: Link Down\n",
1136                         (int)(dev->data->port_id));
1137
1138         RTE_LOG(INFO, PMD, "PCI Address: %04d:%02d:%02d:%d\n",
1139                 dev->pci_dev->addr.domain, dev->pci_dev->addr.bus,
1140                 dev->pci_dev->addr.devid, dev->pci_dev->addr.function);
1141 }
1142
1143 /* Interrupt configuration and handling */
1144
1145 /*
1146  * nfp_net_irq_unmask - Unmask an interrupt
1147  *
1148  * If MSI-X auto-masking is enabled clear the mask bit, otherwise
1149  * clear the ICR for the entry.
1150  */
1151 static void
1152 nfp_net_irq_unmask(struct rte_eth_dev *dev)
1153 {
1154         struct nfp_net_hw *hw;
1155
1156         hw = NFP_NET_DEV_PRIVATE_TO_HW(dev->data->dev_private);
1157
1158         if (hw->ctrl & NFP_NET_CFG_CTRL_MSIXAUTO) {
1159                 /* If MSI-X auto-masking is used, clear the entry */
1160                 rte_wmb();
1161                 rte_intr_enable(&dev->pci_dev->intr_handle);
1162         } else {
1163                 /* Make sure all updates are written before un-masking */
1164                 rte_wmb();
1165                 nn_cfg_writeb(hw, NFP_NET_CFG_ICR(NFP_NET_IRQ_LSC_IDX),
1166                               NFP_NET_CFG_ICR_UNMASKED);
1167         }
1168 }
1169
1170 static void
1171 nfp_net_dev_interrupt_handler(__rte_unused struct rte_intr_handle *handle,
1172                               void *param)
1173 {
1174         int64_t timeout;
1175         struct rte_eth_link link;
1176         struct rte_eth_dev *dev = (struct rte_eth_dev *)param;
1177
1178         PMD_DRV_LOG(DEBUG, "We got a LSC interrupt!!!\n");
1179
1180         /* get the link status */
1181         memset(&link, 0, sizeof(link));
1182         nfp_net_dev_atomic_read_link_status(dev, &link);
1183
1184         nfp_net_link_update(dev, 0);
1185
1186         /* likely to up */
1187         if (!link.link_status) {
1188                 /* handle it 1 sec later, wait it being stable */
1189                 timeout = NFP_NET_LINK_UP_CHECK_TIMEOUT;
1190                 /* likely to down */
1191         } else {
1192                 /* handle it 4 sec later, wait it being stable */
1193                 timeout = NFP_NET_LINK_DOWN_CHECK_TIMEOUT;
1194         }
1195
1196         if (rte_eal_alarm_set(timeout * 1000,
1197                               nfp_net_dev_interrupt_delayed_handler,
1198                               (void *)dev) < 0) {
1199                 RTE_LOG(ERR, PMD, "Error setting alarm");
1200                 /* Unmasking */
1201                 nfp_net_irq_unmask(dev);
1202         }
1203 }
1204
1205 /*
1206  * Interrupt handler which shall be registered for alarm callback for delayed
1207  * handling specific interrupt to wait for the stable nic state. As the NIC
1208  * interrupt state is not stable for nfp after link is just down, it needs
1209  * to wait 4 seconds to get the stable status.
1210  *
1211  * @param handle   Pointer to interrupt handle.
1212  * @param param    The address of parameter (struct rte_eth_dev *)
1213  *
1214  * @return  void
1215  */
1216 static void
1217 nfp_net_dev_interrupt_delayed_handler(void *param)
1218 {
1219         struct rte_eth_dev *dev = (struct rte_eth_dev *)param;
1220
1221         nfp_net_link_update(dev, 0);
1222         _rte_eth_dev_callback_process(dev, RTE_ETH_EVENT_INTR_LSC, NULL);
1223
1224         nfp_net_dev_link_status_print(dev);
1225
1226         /* Unmasking */
1227         nfp_net_irq_unmask(dev);
1228 }
1229
1230 static int
1231 nfp_net_dev_mtu_set(struct rte_eth_dev *dev, uint16_t mtu)
1232 {
1233         struct nfp_net_hw *hw;
1234
1235         hw = NFP_NET_DEV_PRIVATE_TO_HW(dev->data->dev_private);
1236
1237         /* check that mtu is within the allowed range */
1238         if ((mtu < ETHER_MIN_MTU) || ((uint32_t)mtu > hw->max_mtu))
1239                 return -EINVAL;
1240
1241         /* mtu setting is forbidden if port is started */
1242         if (dev->data->dev_started) {
1243                 PMD_DRV_LOG(ERR, "port %d must be stopped before configuration",
1244                             dev->data->port_id);
1245                 return -EBUSY;
1246         }
1247
1248         /* switch to jumbo mode if needed */
1249         if ((uint32_t)mtu > ETHER_MAX_LEN)
1250                 dev->data->dev_conf.rxmode.jumbo_frame = 1;
1251         else
1252                 dev->data->dev_conf.rxmode.jumbo_frame = 0;
1253
1254         /* update max frame size */
1255         dev->data->dev_conf.rxmode.max_rx_pkt_len = (uint32_t)mtu;
1256
1257         /* writing to configuration space */
1258         nn_cfg_writel(hw, NFP_NET_CFG_MTU, (uint32_t)mtu);
1259
1260         hw->mtu = mtu;
1261
1262         return 0;
1263 }
1264
1265 static int
1266 nfp_net_rx_queue_setup(struct rte_eth_dev *dev,
1267                        uint16_t queue_idx, uint16_t nb_desc,
1268                        unsigned int socket_id,
1269                        const struct rte_eth_rxconf *rx_conf,
1270                        struct rte_mempool *mp)
1271 {
1272         const struct rte_memzone *tz;
1273         struct nfp_net_rxq *rxq;
1274         struct nfp_net_hw *hw;
1275
1276         hw = NFP_NET_DEV_PRIVATE_TO_HW(dev->data->dev_private);
1277
1278         PMD_INIT_FUNC_TRACE();
1279
1280         /* Validating number of descriptors */
1281         if (((nb_desc * sizeof(struct nfp_net_rx_desc)) % 128) != 0 ||
1282             (nb_desc > NFP_NET_MAX_RX_DESC) ||
1283             (nb_desc < NFP_NET_MIN_RX_DESC)) {
1284                 RTE_LOG(ERR, PMD, "Wrong nb_desc value\n");
1285                 return -EINVAL;
1286         }
1287
1288         /*
1289          * Free memory prior to re-allocation if needed. This is the case after
1290          * calling nfp_net_stop
1291          */
1292         if (dev->data->rx_queues[queue_idx]) {
1293                 nfp_net_rx_queue_release(dev->data->rx_queues[queue_idx]);
1294                 dev->data->rx_queues[queue_idx] = NULL;
1295         }
1296
1297         /* Allocating rx queue data structure */
1298         rxq = rte_zmalloc_socket("ethdev RX queue", sizeof(struct nfp_net_rxq),
1299                                  RTE_CACHE_LINE_SIZE, socket_id);
1300         if (rxq == NULL)
1301                 return -ENOMEM;
1302
1303         /* Hw queues mapping based on firmware confifguration */
1304         rxq->qidx = queue_idx;
1305         rxq->fl_qcidx = queue_idx * hw->stride_rx;
1306         rxq->rx_qcidx = rxq->fl_qcidx + (hw->stride_rx - 1);
1307         rxq->qcp_fl = hw->rx_bar + NFP_QCP_QUEUE_OFF(rxq->fl_qcidx);
1308         rxq->qcp_rx = hw->rx_bar + NFP_QCP_QUEUE_OFF(rxq->rx_qcidx);
1309
1310         /*
1311          * Tracking mbuf size for detecting a potential mbuf overflow due to
1312          * RX offset
1313          */
1314         rxq->mem_pool = mp;
1315         rxq->mbuf_size = rxq->mem_pool->elt_size;
1316         rxq->mbuf_size -= (sizeof(struct rte_mbuf) + RTE_PKTMBUF_HEADROOM);
1317         hw->flbufsz = rxq->mbuf_size;
1318
1319         rxq->rx_count = nb_desc;
1320         rxq->port_id = dev->data->port_id;
1321         rxq->rx_free_thresh = rx_conf->rx_free_thresh;
1322         rxq->crc_len = (uint8_t) ((dev->data->dev_conf.rxmode.hw_strip_crc) ? 0
1323                                   : ETHER_CRC_LEN);
1324         rxq->drop_en = rx_conf->rx_drop_en;
1325
1326         /*
1327          * Allocate RX ring hardware descriptors. A memzone large enough to
1328          * handle the maximum ring size is allocated in order to allow for
1329          * resizing in later calls to the queue setup function.
1330          */
1331         tz = ring_dma_zone_reserve(dev, "rx_ring", queue_idx,
1332                                    sizeof(struct nfp_net_rx_desc) *
1333                                    NFP_NET_MAX_RX_DESC, socket_id);
1334
1335         if (tz == NULL) {
1336                 RTE_LOG(ERR, PMD, "Error allocatig rx dma\n");
1337                 nfp_net_rx_queue_release(rxq);
1338                 return -ENOMEM;
1339         }
1340
1341         /* Saving physical and virtual addresses for the RX ring */
1342         rxq->dma = (uint64_t)tz->phys_addr;
1343         rxq->rxds = (struct nfp_net_rx_desc *)tz->addr;
1344
1345         /* mbuf pointers array for referencing mbufs linked to RX descriptors */
1346         rxq->rxbufs = rte_zmalloc_socket("rxq->rxbufs",
1347                                          sizeof(*rxq->rxbufs) * nb_desc,
1348                                          RTE_CACHE_LINE_SIZE, socket_id);
1349         if (rxq->rxbufs == NULL) {
1350                 nfp_net_rx_queue_release(rxq);
1351                 return -ENOMEM;
1352         }
1353
1354         PMD_RX_LOG(DEBUG, "rxbufs=%p hw_ring=%p dma_addr=0x%" PRIx64 "\n",
1355                    rxq->rxbufs, rxq->rxds, (unsigned long int)rxq->dma);
1356
1357         nfp_net_reset_rx_queue(rxq);
1358
1359         dev->data->rx_queues[queue_idx] = rxq;
1360         rxq->hw = hw;
1361
1362         /*
1363          * Telling the HW about the physical address of the RX ring and number
1364          * of descriptors in log2 format
1365          */
1366         nn_cfg_writeq(hw, NFP_NET_CFG_RXR_ADDR(queue_idx), rxq->dma);
1367         nn_cfg_writeb(hw, NFP_NET_CFG_RXR_SZ(queue_idx), log2(nb_desc));
1368
1369         return 0;
1370 }
1371
1372 static int
1373 nfp_net_rx_fill_freelist(struct nfp_net_rxq *rxq)
1374 {
1375         struct nfp_net_rx_buff *rxe = rxq->rxbufs;
1376         uint64_t dma_addr;
1377         unsigned i;
1378
1379         PMD_RX_LOG(DEBUG, "nfp_net_rx_fill_freelist for %u descriptors\n",
1380                    rxq->rx_count);
1381
1382         for (i = 0; i < rxq->rx_count; i++) {
1383                 struct nfp_net_rx_desc *rxd;
1384                 struct rte_mbuf *mbuf = rte_pktmbuf_alloc(rxq->mem_pool);
1385
1386                 if (mbuf == NULL) {
1387                         RTE_LOG(ERR, PMD, "RX mbuf alloc failed queue_id=%u\n",
1388                                 (unsigned)rxq->qidx);
1389                         return -ENOMEM;
1390                 }
1391
1392                 dma_addr = rte_cpu_to_le_64(RTE_MBUF_DMA_ADDR_DEFAULT(mbuf));
1393
1394                 rxd = &rxq->rxds[i];
1395                 rxd->fld.dd = 0;
1396                 rxd->fld.dma_addr_hi = (dma_addr >> 32) & 0xff;
1397                 rxd->fld.dma_addr_lo = dma_addr & 0xffffffff;
1398                 rxe[i].mbuf = mbuf;
1399                 PMD_RX_LOG(DEBUG, "[%d]: %" PRIx64 "\n", i, dma_addr);
1400
1401                 rxq->wr_p++;
1402         }
1403
1404         /* Make sure all writes are flushed before telling the hardware */
1405         rte_wmb();
1406
1407         /* Not advertising the whole ring as the firmware gets confused if so */
1408         PMD_RX_LOG(DEBUG, "Increment FL write pointer in %u\n",
1409                    rxq->rx_count - 1);
1410
1411         nfp_qcp_ptr_add(rxq->qcp_fl, NFP_QCP_WRITE_PTR, rxq->rx_count - 1);
1412
1413         return 0;
1414 }
1415
1416 static int
1417 nfp_net_tx_queue_setup(struct rte_eth_dev *dev, uint16_t queue_idx,
1418                        uint16_t nb_desc, unsigned int socket_id,
1419                        const struct rte_eth_txconf *tx_conf)
1420 {
1421         const struct rte_memzone *tz;
1422         struct nfp_net_txq *txq;
1423         uint16_t tx_free_thresh;
1424         struct nfp_net_hw *hw;
1425
1426         hw = NFP_NET_DEV_PRIVATE_TO_HW(dev->data->dev_private);
1427
1428         PMD_INIT_FUNC_TRACE();
1429
1430         /* Validating number of descriptors */
1431         if (((nb_desc * sizeof(struct nfp_net_tx_desc)) % 128) != 0 ||
1432             (nb_desc > NFP_NET_MAX_TX_DESC) ||
1433             (nb_desc < NFP_NET_MIN_TX_DESC)) {
1434                 RTE_LOG(ERR, PMD, "Wrong nb_desc value\n");
1435                 return -EINVAL;
1436         }
1437
1438         tx_free_thresh = (uint16_t)((tx_conf->tx_free_thresh) ?
1439                                     tx_conf->tx_free_thresh :
1440                                     DEFAULT_TX_FREE_THRESH);
1441
1442         if (tx_free_thresh > (nb_desc)) {
1443                 RTE_LOG(ERR, PMD,
1444                         "tx_free_thresh must be less than the number of TX "
1445                         "descriptors. (tx_free_thresh=%u port=%d "
1446                         "queue=%d)\n", (unsigned int)tx_free_thresh,
1447                         (int)dev->data->port_id, (int)queue_idx);
1448                 return -(EINVAL);
1449         }
1450
1451         /*
1452          * Free memory prior to re-allocation if needed. This is the case after
1453          * calling nfp_net_stop
1454          */
1455         if (dev->data->tx_queues[queue_idx]) {
1456                 PMD_TX_LOG(DEBUG, "Freeing memory prior to re-allocation %d\n",
1457                            queue_idx);
1458                 nfp_net_tx_queue_release(dev->data->tx_queues[queue_idx]);
1459                 dev->data->tx_queues[queue_idx] = NULL;
1460         }
1461
1462         /* Allocating tx queue data structure */
1463         txq = rte_zmalloc_socket("ethdev TX queue", sizeof(struct nfp_net_txq),
1464                                  RTE_CACHE_LINE_SIZE, socket_id);
1465         if (txq == NULL) {
1466                 RTE_LOG(ERR, PMD, "Error allocating tx dma\n");
1467                 return -ENOMEM;
1468         }
1469
1470         /*
1471          * Allocate TX ring hardware descriptors. A memzone large enough to
1472          * handle the maximum ring size is allocated in order to allow for
1473          * resizing in later calls to the queue setup function.
1474          */
1475         tz = ring_dma_zone_reserve(dev, "tx_ring", queue_idx,
1476                                    sizeof(struct nfp_net_tx_desc) *
1477                                    NFP_NET_MAX_TX_DESC, socket_id);
1478         if (tz == NULL) {
1479                 RTE_LOG(ERR, PMD, "Error allocating tx dma\n");
1480                 nfp_net_tx_queue_release(txq);
1481                 return -ENOMEM;
1482         }
1483
1484         txq->tx_count = nb_desc;
1485         txq->tail = 0;
1486         txq->tx_free_thresh = tx_free_thresh;
1487         txq->tx_pthresh = tx_conf->tx_thresh.pthresh;
1488         txq->tx_hthresh = tx_conf->tx_thresh.hthresh;
1489         txq->tx_wthresh = tx_conf->tx_thresh.wthresh;
1490
1491         /* queue mapping based on firmware configuration */
1492         txq->qidx = queue_idx;
1493         txq->tx_qcidx = queue_idx * hw->stride_tx;
1494         txq->qcp_q = hw->tx_bar + NFP_QCP_QUEUE_OFF(txq->tx_qcidx);
1495
1496         txq->port_id = dev->data->port_id;
1497         txq->txq_flags = tx_conf->txq_flags;
1498
1499         /* Saving physical and virtual addresses for the TX ring */
1500         txq->dma = (uint64_t)tz->phys_addr;
1501         txq->txds = (struct nfp_net_tx_desc *)tz->addr;
1502
1503         /* mbuf pointers array for referencing mbufs linked to TX descriptors */
1504         txq->txbufs = rte_zmalloc_socket("txq->txbufs",
1505                                          sizeof(*txq->txbufs) * nb_desc,
1506                                          RTE_CACHE_LINE_SIZE, socket_id);
1507         if (txq->txbufs == NULL) {
1508                 nfp_net_tx_queue_release(txq);
1509                 return -ENOMEM;
1510         }
1511         PMD_TX_LOG(DEBUG, "txbufs=%p hw_ring=%p dma_addr=0x%" PRIx64 "\n",
1512                    txq->txbufs, txq->txds, (unsigned long int)txq->dma);
1513
1514         nfp_net_reset_tx_queue(txq);
1515
1516         dev->data->tx_queues[queue_idx] = txq;
1517         txq->hw = hw;
1518
1519         /*
1520          * Telling the HW about the physical address of the TX ring and number
1521          * of descriptors in log2 format
1522          */
1523         nn_cfg_writeq(hw, NFP_NET_CFG_TXR_ADDR(queue_idx), txq->dma);
1524         nn_cfg_writeb(hw, NFP_NET_CFG_TXR_SZ(queue_idx), log2(nb_desc));
1525
1526         return 0;
1527 }
1528
1529 /* nfp_net_tx_cksum - Set TX CSUM offload flags in TX descriptor */
1530 static inline void
1531 nfp_net_tx_cksum(struct nfp_net_txq *txq, struct nfp_net_tx_desc *txd,
1532                  struct rte_mbuf *mb)
1533 {
1534         uint64_t ol_flags;
1535         struct nfp_net_hw *hw = txq->hw;
1536
1537         if (!(hw->cap & NFP_NET_CFG_CTRL_TXCSUM))
1538                 return;
1539
1540         ol_flags = mb->ol_flags;
1541
1542         /* IPv6 does not need checksum */
1543         if (ol_flags & PKT_TX_IP_CKSUM)
1544                 txd->flags |= PCIE_DESC_TX_IP4_CSUM;
1545
1546         switch (ol_flags & PKT_TX_L4_MASK) {
1547         case PKT_TX_UDP_CKSUM:
1548                 txd->flags |= PCIE_DESC_TX_UDP_CSUM;
1549                 break;
1550         case PKT_TX_TCP_CKSUM:
1551                 txd->flags |= PCIE_DESC_TX_TCP_CSUM;
1552                 break;
1553         }
1554
1555         if (ol_flags & (PKT_TX_IP_CKSUM | PKT_TX_L4_MASK))
1556                 txd->flags |= PCIE_DESC_TX_CSUM;
1557 }
1558
1559 /* nfp_net_rx_cksum - set mbuf checksum flags based on RX descriptor flags */
1560 static inline void
1561 nfp_net_rx_cksum(struct nfp_net_rxq *rxq, struct nfp_net_rx_desc *rxd,
1562                  struct rte_mbuf *mb)
1563 {
1564         struct nfp_net_hw *hw = rxq->hw;
1565
1566         if (!(hw->ctrl & NFP_NET_CFG_CTRL_RXCSUM))
1567                 return;
1568
1569         /* If IPv4 and IP checksum error, fail */
1570         if ((rxd->rxd.flags & PCIE_DESC_RX_IP4_CSUM) &&
1571             !(rxd->rxd.flags & PCIE_DESC_RX_IP4_CSUM_OK))
1572                 mb->ol_flags |= PKT_RX_IP_CKSUM_BAD;
1573
1574         /* If neither UDP nor TCP return */
1575         if (!(rxd->rxd.flags & PCIE_DESC_RX_TCP_CSUM) &&
1576             !(rxd->rxd.flags & PCIE_DESC_RX_UDP_CSUM))
1577                 return;
1578
1579         if ((rxd->rxd.flags & PCIE_DESC_RX_TCP_CSUM) &&
1580             !(rxd->rxd.flags & PCIE_DESC_RX_TCP_CSUM_OK))
1581                 mb->ol_flags |= PKT_RX_L4_CKSUM_BAD;
1582
1583         if ((rxd->rxd.flags & PCIE_DESC_RX_UDP_CSUM) &&
1584             !(rxd->rxd.flags & PCIE_DESC_RX_UDP_CSUM_OK))
1585                 mb->ol_flags |= PKT_RX_L4_CKSUM_BAD;
1586 }
1587
1588 #define NFP_HASH_OFFSET      ((uint8_t *)mbuf->buf_addr + mbuf->data_off - 4)
1589 #define NFP_HASH_TYPE_OFFSET ((uint8_t *)mbuf->buf_addr + mbuf->data_off - 8)
1590
1591 /*
1592  * nfp_net_set_hash - Set mbuf hash data
1593  *
1594  * The RSS hash and hash-type are pre-pended to the packet data.
1595  * Extract and decode it and set the mbuf fields.
1596  */
1597 static inline void
1598 nfp_net_set_hash(struct nfp_net_rxq *rxq, struct nfp_net_rx_desc *rxd,
1599                  struct rte_mbuf *mbuf)
1600 {
1601         uint32_t hash;
1602         uint32_t hash_type;
1603         struct nfp_net_hw *hw = rxq->hw;
1604
1605         if (!(hw->ctrl & NFP_NET_CFG_CTRL_RSS))
1606                 return;
1607
1608         if (!(rxd->rxd.flags & PCIE_DESC_RX_RSS))
1609                 return;
1610
1611         hash = rte_be_to_cpu_32(*(uint32_t *)NFP_HASH_OFFSET);
1612         hash_type = rte_be_to_cpu_32(*(uint32_t *)NFP_HASH_TYPE_OFFSET);
1613
1614         /*
1615          * hash type is sharing the same word with input port info
1616          * 31-8: input port
1617          * 7:0: hash type
1618          */
1619         hash_type &= 0xff;
1620         mbuf->hash.rss = hash;
1621         mbuf->ol_flags |= PKT_RX_RSS_HASH;
1622
1623         switch (hash_type) {
1624         case NFP_NET_RSS_IPV4:
1625                 mbuf->packet_type |= RTE_PTYPE_INNER_L3_IPV4;
1626                 break;
1627         case NFP_NET_RSS_IPV6:
1628                 mbuf->packet_type |= RTE_PTYPE_INNER_L3_IPV6;
1629                 break;
1630         case NFP_NET_RSS_IPV6_EX:
1631                 mbuf->packet_type |= RTE_PTYPE_INNER_L3_IPV6_EXT;
1632                 break;
1633         default:
1634                 mbuf->packet_type |= RTE_PTYPE_INNER_L4_MASK;
1635         }
1636 }
1637
1638 /* nfp_net_check_port - Set mbuf in_port field */
1639 static void
1640 nfp_net_check_port(struct nfp_net_rx_desc *rxd, struct rte_mbuf *mbuf)
1641 {
1642         uint32_t port;
1643
1644         if (!(rxd->rxd.flags & PCIE_DESC_RX_INGRESS_PORT)) {
1645                 mbuf->port = 0;
1646                 return;
1647         }
1648
1649         port = rte_be_to_cpu_32(*(uint32_t *)((uint8_t *)mbuf->buf_addr +
1650                                               mbuf->data_off - 8));
1651
1652         /*
1653          * hash type is sharing the same word with input port info
1654          * 31-8: input port
1655          * 7:0: hash type
1656          */
1657         port = (uint8_t)(port >> 8);
1658         mbuf->port = port;
1659 }
1660
1661 static inline void
1662 nfp_net_mbuf_alloc_failed(struct nfp_net_rxq *rxq)
1663 {
1664         rte_eth_devices[rxq->port_id].data->rx_mbuf_alloc_failed++;
1665 }
1666
1667 #define NFP_DESC_META_LEN(d) (d->rxd.meta_len_dd & PCIE_DESC_RX_META_LEN_MASK)
1668
1669 /*
1670  * RX path design:
1671  *
1672  * There are some decissions to take:
1673  * 1) How to check DD RX descriptors bit
1674  * 2) How and when to allocate new mbufs
1675  *
1676  * Current implementation checks just one single DD bit each loop. As each
1677  * descriptor is 8 bytes, it is likely a good idea to check descriptors in
1678  * a single cache line instead. Tests with this change have not shown any
1679  * performance improvement but it requires further investigation. For example,
1680  * depending on which descriptor is next, the number of descriptors could be
1681  * less than 8 for just checking those in the same cache line. This implies
1682  * extra work which could be counterproductive by itself. Indeed, last firmware
1683  * changes are just doing this: writing several descriptors with the DD bit
1684  * for saving PCIe bandwidth and DMA operations from the NFP.
1685  *
1686  * Mbuf allocation is done when a new packet is received. Then the descriptor
1687  * is automatically linked with the new mbuf and the old one is given to the
1688  * user. The main drawback with this design is mbuf allocation is heavier than
1689  * using bulk allocations allowed by DPDK with rte_mempool_get_bulk. From the
1690  * cache point of view it does not seem allocating the mbuf early on as we are
1691  * doing now have any benefit at all. Again, tests with this change have not
1692  * shown any improvement. Also, rte_mempool_get_bulk returns all or nothing
1693  * so looking at the implications of this type of allocation should be studied
1694  * deeply
1695  */
1696
1697 static uint16_t
1698 nfp_net_recv_pkts(void *rx_queue, struct rte_mbuf **rx_pkts, uint16_t nb_pkts)
1699 {
1700         struct nfp_net_rxq *rxq;
1701         struct nfp_net_rx_desc *rxds;
1702         struct nfp_net_rx_buff *rxb;
1703         struct nfp_net_hw *hw;
1704         struct rte_mbuf *mb;
1705         struct rte_mbuf *new_mb;
1706         int idx;
1707         uint16_t nb_hold;
1708         uint64_t dma_addr;
1709         int avail;
1710
1711         rxq = rx_queue;
1712         if (unlikely(rxq == NULL)) {
1713                 /*
1714                  * DPDK just checks the queue is lower than max queues
1715                  * enabled. But the queue needs to be configured
1716                  */
1717                 RTE_LOG(ERR, PMD, "RX Bad queue\n");
1718                 return -EINVAL;
1719         }
1720
1721         hw = rxq->hw;
1722         avail = 0;
1723         nb_hold = 0;
1724
1725         while (avail < nb_pkts) {
1726                 idx = rxq->rd_p % rxq->rx_count;
1727
1728                 rxb = &rxq->rxbufs[idx];
1729                 if (unlikely(rxb == NULL)) {
1730                         RTE_LOG(ERR, PMD, "rxb does not exist!\n");
1731                         break;
1732                 }
1733
1734                 /*
1735                  * Memory barrier to ensure that we won't do other
1736                  * reads before the DD bit.
1737                  */
1738                 rte_rmb();
1739
1740                 rxds = &rxq->rxds[idx];
1741                 if ((rxds->rxd.meta_len_dd & PCIE_DESC_RX_DD) == 0)
1742                         break;
1743
1744                 /*
1745                  * We got a packet. Let's alloc a new mbuff for refilling the
1746                  * free descriptor ring as soon as possible
1747                  */
1748                 new_mb = rte_pktmbuf_alloc(rxq->mem_pool);
1749                 if (unlikely(new_mb == NULL)) {
1750                         RTE_LOG(DEBUG, PMD, "RX mbuf alloc failed port_id=%u "
1751                                 "queue_id=%u\n", (unsigned)rxq->port_id,
1752                                 (unsigned)rxq->qidx);
1753                         nfp_net_mbuf_alloc_failed(rxq);
1754                         break;
1755                 }
1756
1757                 nb_hold++;
1758
1759                 /*
1760                  * Grab the mbuff and refill the descriptor with the
1761                  * previously allocated mbuff
1762                  */
1763                 mb = rxb->mbuf;
1764                 rxb->mbuf = new_mb;
1765
1766                 PMD_RX_LOG(DEBUG, "Packet len: %u, mbuf_size: %u\n",
1767                            rxds->rxd.data_len, rxq->mbuf_size);
1768
1769                 /* Size of this segment */
1770                 mb->data_len = rxds->rxd.data_len - NFP_DESC_META_LEN(rxds);
1771                 /* Size of the whole packet. We just support 1 segment */
1772                 mb->pkt_len = rxds->rxd.data_len - NFP_DESC_META_LEN(rxds);
1773
1774                 if (unlikely((mb->data_len + hw->rx_offset) >
1775                              rxq->mbuf_size)) {
1776                         /*
1777                          * This should not happen and the user has the
1778                          * responsibility of avoiding it. But we have
1779                          * to give some info about the error
1780                          */
1781                         RTE_LOG(ERR, PMD,
1782                                 "mbuf overflow likely due to the RX offset.\n"
1783                                 "\t\tYour mbuf size should have extra space for"
1784                                 " RX offset=%u bytes.\n"
1785                                 "\t\tCurrently you just have %u bytes available"
1786                                 " but the received packet is %u bytes long",
1787                                 hw->rx_offset,
1788                                 rxq->mbuf_size - hw->rx_offset,
1789                                 mb->data_len);
1790                         return -EINVAL;
1791                 }
1792
1793                 /* Filling the received mbuff with packet info */
1794                 if (hw->rx_offset)
1795                         mb->data_off = RTE_PKTMBUF_HEADROOM + hw->rx_offset;
1796                 else
1797                         mb->data_off = RTE_PKTMBUF_HEADROOM +
1798                                        NFP_DESC_META_LEN(rxds);
1799
1800                 /* No scatter mode supported */
1801                 mb->nb_segs = 1;
1802                 mb->next = NULL;
1803
1804                 /* Checking the RSS flag */
1805                 nfp_net_set_hash(rxq, rxds, mb);
1806
1807                 /* Checking the checksum flag */
1808                 nfp_net_rx_cksum(rxq, rxds, mb);
1809
1810                 /* Checking the port flag */
1811                 nfp_net_check_port(rxds, mb);
1812
1813                 if ((rxds->rxd.flags & PCIE_DESC_RX_VLAN) &&
1814                     (hw->ctrl & NFP_NET_CFG_CTRL_RXVLAN)) {
1815                         mb->vlan_tci = rte_cpu_to_le_32(rxds->rxd.vlan);
1816                         mb->ol_flags |= PKT_RX_VLAN_PKT | PKT_RX_VLAN_STRIPPED;
1817                 }
1818
1819                 /* Adding the mbuff to the mbuff array passed by the app */
1820                 rx_pkts[avail++] = mb;
1821
1822                 /* Now resetting and updating the descriptor */
1823                 rxds->vals[0] = 0;
1824                 rxds->vals[1] = 0;
1825                 dma_addr = rte_cpu_to_le_64(RTE_MBUF_DMA_ADDR_DEFAULT(new_mb));
1826                 rxds->fld.dd = 0;
1827                 rxds->fld.dma_addr_hi = (dma_addr >> 32) & 0xff;
1828                 rxds->fld.dma_addr_lo = dma_addr & 0xffffffff;
1829
1830                 rxq->rd_p++;
1831         }
1832
1833         if (nb_hold == 0)
1834                 return nb_hold;
1835
1836         PMD_RX_LOG(DEBUG, "RX  port_id=%u queue_id=%u, %d packets received\n",
1837                    (unsigned)rxq->port_id, (unsigned)rxq->qidx, nb_hold);
1838
1839         nb_hold += rxq->nb_rx_hold;
1840
1841         /*
1842          * FL descriptors needs to be written before incrementing the
1843          * FL queue WR pointer
1844          */
1845         rte_wmb();
1846         if (nb_hold > rxq->rx_free_thresh) {
1847                 PMD_RX_LOG(DEBUG, "port=%u queue=%u nb_hold=%u avail=%u\n",
1848                            (unsigned)rxq->port_id, (unsigned)rxq->qidx,
1849                            (unsigned)nb_hold, (unsigned)avail);
1850                 nfp_qcp_ptr_add(rxq->qcp_fl, NFP_QCP_WRITE_PTR, nb_hold);
1851                 nb_hold = 0;
1852         }
1853         rxq->nb_rx_hold = nb_hold;
1854
1855         return avail;
1856 }
1857
1858 /*
1859  * nfp_net_tx_free_bufs - Check for descriptors with a complete
1860  * status
1861  * @txq: TX queue to work with
1862  * Returns number of descriptors freed
1863  */
1864 int
1865 nfp_net_tx_free_bufs(struct nfp_net_txq *txq)
1866 {
1867         uint32_t qcp_rd_p;
1868         int todo;
1869
1870         PMD_TX_LOG(DEBUG, "queue %u. Check for descriptor with a complete"
1871                    " status\n", txq->qidx);
1872
1873         /* Work out how many packets have been sent */
1874         qcp_rd_p = nfp_qcp_read(txq->qcp_q, NFP_QCP_READ_PTR);
1875
1876         if (qcp_rd_p == txq->qcp_rd_p) {
1877                 PMD_TX_LOG(DEBUG, "queue %u: It seems harrier is not sending "
1878                            "packets (%u, %u)\n", txq->qidx,
1879                            qcp_rd_p, txq->qcp_rd_p);
1880                 return 0;
1881         }
1882
1883         if (qcp_rd_p > txq->qcp_rd_p)
1884                 todo = qcp_rd_p - txq->qcp_rd_p;
1885         else
1886                 todo = qcp_rd_p + txq->tx_count - txq->qcp_rd_p;
1887
1888         PMD_TX_LOG(DEBUG, "qcp_rd_p %u, txq->qcp_rd_p: %u, qcp->rd_p: %u\n",
1889                    qcp_rd_p, txq->qcp_rd_p, txq->rd_p);
1890
1891         if (todo == 0)
1892                 return todo;
1893
1894         txq->qcp_rd_p += todo;
1895         txq->qcp_rd_p %= txq->tx_count;
1896         txq->rd_p += todo;
1897
1898         return todo;
1899 }
1900
1901 /* Leaving always free descriptors for avoiding wrapping confusion */
1902 #define NFP_FREE_TX_DESC(t) (t->tx_count - (t->wr_p - t->rd_p) - 8)
1903
1904 /*
1905  * nfp_net_txq_full - Check if the TX queue free descriptors
1906  * is below tx_free_threshold
1907  *
1908  * @txq: TX queue to check
1909  *
1910  * This function uses the host copy* of read/write pointers
1911  */
1912 static inline
1913 int nfp_net_txq_full(struct nfp_net_txq *txq)
1914 {
1915         return NFP_FREE_TX_DESC(txq) < txq->tx_free_thresh;
1916 }
1917
1918 static uint16_t
1919 nfp_net_xmit_pkts(void *tx_queue, struct rte_mbuf **tx_pkts, uint16_t nb_pkts)
1920 {
1921         struct nfp_net_txq *txq;
1922         struct nfp_net_hw *hw;
1923         struct nfp_net_tx_desc *txds;
1924         struct rte_mbuf *pkt;
1925         uint64_t dma_addr;
1926         int pkt_size, pkt_len, dma_size;
1927         uint16_t free_descs, issued_descs;
1928         struct rte_mbuf **lmbuf;
1929         int i;
1930
1931         txq = tx_queue;
1932         hw = txq->hw;
1933         txds = &txq->txds[txq->tail];
1934
1935         PMD_TX_LOG(DEBUG, "working for queue %u at pos %d and %u packets\n",
1936                    txq->qidx, txq->tail, nb_pkts);
1937
1938         if ((NFP_FREE_TX_DESC(txq) < nb_pkts) || (nfp_net_txq_full(txq)))
1939                 nfp_net_tx_free_bufs(txq);
1940
1941         free_descs = (uint16_t)NFP_FREE_TX_DESC(txq);
1942         if (unlikely(free_descs == 0))
1943                 return 0;
1944
1945         pkt = *tx_pkts;
1946
1947         i = 0;
1948         issued_descs = 0;
1949         PMD_TX_LOG(DEBUG, "queue: %u. Sending %u packets\n",
1950                    txq->qidx, nb_pkts);
1951         /* Sending packets */
1952         while ((i < nb_pkts) && free_descs) {
1953                 /* Grabbing the mbuf linked to the current descriptor */
1954                 lmbuf = &txq->txbufs[txq->tail].mbuf;
1955                 /* Warming the cache for releasing the mbuf later on */
1956                 RTE_MBUF_PREFETCH_TO_FREE(*lmbuf);
1957
1958                 pkt = *(tx_pkts + i);
1959
1960                 if (unlikely((pkt->nb_segs > 1) &&
1961                              !(hw->cap & NFP_NET_CFG_CTRL_GATHER))) {
1962                         PMD_INIT_LOG(INFO, "NFP_NET_CFG_CTRL_GATHER not set\n");
1963                         rte_panic("Multisegment packet unsupported\n");
1964                 }
1965
1966                 /* Checking if we have enough descriptors */
1967                 if (unlikely(pkt->nb_segs > free_descs))
1968                         goto xmit_end;
1969
1970                 /*
1971                  * Checksum and VLAN flags just in the first descriptor for a
1972                  * multisegment packet
1973                  */
1974
1975                 txds->data_len = pkt->pkt_len;
1976                 nfp_net_tx_cksum(txq, txds, pkt);
1977
1978                 if ((pkt->ol_flags & PKT_TX_VLAN_PKT) &&
1979                     (hw->cap & NFP_NET_CFG_CTRL_TXVLAN)) {
1980                         txds->flags |= PCIE_DESC_TX_VLAN;
1981                         txds->vlan = pkt->vlan_tci;
1982                 }
1983
1984                 if (pkt->ol_flags & PKT_TX_TCP_SEG)
1985                         rte_panic("TSO is not supported\n");
1986
1987                 /*
1988                  * mbuf data_len is the data in one segment and pkt_len data
1989                  * in the whole packet. When the packet is just one segment,
1990                  * then data_len = pkt_len
1991                  */
1992                 pkt_size = pkt->pkt_len;
1993                 pkt_len = pkt->pkt_len;
1994
1995                 /* Releasing mbuf which was prefetched above */
1996                 if (*lmbuf)
1997                         rte_pktmbuf_free(*lmbuf);
1998                 /*
1999                  * Linking mbuf with descriptor for being released
2000                  * next time descriptor is used
2001                  */
2002                 *lmbuf = pkt;
2003
2004                 while (pkt_size) {
2005                         dma_size = pkt->data_len;
2006                         dma_addr = rte_mbuf_data_dma_addr(pkt);
2007                         PMD_TX_LOG(DEBUG, "Working with mbuf at dma address:"
2008                                    "%" PRIx64 "\n", dma_addr);
2009
2010                         /* Filling descriptors fields */
2011                         txds->dma_len = dma_size;
2012                         txds->data_len = pkt_len;
2013                         txds->dma_addr_hi = (dma_addr >> 32) & 0xff;
2014                         txds->dma_addr_lo = (dma_addr & 0xffffffff);
2015                         ASSERT(free_descs > 0);
2016                         free_descs--;
2017
2018                         txq->wr_p++;
2019                         txq->tail++;
2020                         if (unlikely(txq->tail == txq->tx_count)) /* wrapping?*/
2021                                 txq->tail = 0;
2022
2023                         pkt_size -= dma_size;
2024                         if (!pkt_size) {
2025                                 /* End of packet */
2026                                 txds->offset_eop |= PCIE_DESC_TX_EOP;
2027                         } else {
2028                                 txds->offset_eop &= PCIE_DESC_TX_OFFSET_MASK;
2029                                 pkt = pkt->next;
2030                         }
2031                         /* Referencing next free TX descriptor */
2032                         txds = &txq->txds[txq->tail];
2033                         issued_descs++;
2034                 }
2035                 i++;
2036         }
2037
2038 xmit_end:
2039         /* Increment write pointers. Force memory write before we let HW know */
2040         rte_wmb();
2041         nfp_qcp_ptr_add(txq->qcp_q, NFP_QCP_WRITE_PTR, issued_descs);
2042
2043         return i;
2044 }
2045
2046 static void
2047 nfp_net_vlan_offload_set(struct rte_eth_dev *dev, int mask)
2048 {
2049         uint32_t new_ctrl, update;
2050         struct nfp_net_hw *hw;
2051
2052         hw = NFP_NET_DEV_PRIVATE_TO_HW(dev->data->dev_private);
2053         new_ctrl = 0;
2054
2055         if ((mask & ETH_VLAN_FILTER_OFFLOAD) ||
2056             (mask & ETH_VLAN_EXTEND_OFFLOAD))
2057                 RTE_LOG(INFO, PMD, "No support for ETH_VLAN_FILTER_OFFLOAD or"
2058                         " ETH_VLAN_EXTEND_OFFLOAD");
2059
2060         /* Enable vlan strip if it is not configured yet */
2061         if ((mask & ETH_VLAN_STRIP_OFFLOAD) &&
2062             !(hw->ctrl & NFP_NET_CFG_CTRL_RXVLAN))
2063                 new_ctrl = hw->ctrl | NFP_NET_CFG_CTRL_RXVLAN;
2064
2065         /* Disable vlan strip just if it is configured */
2066         if (!(mask & ETH_VLAN_STRIP_OFFLOAD) &&
2067             (hw->ctrl & NFP_NET_CFG_CTRL_RXVLAN))
2068                 new_ctrl = hw->ctrl & ~NFP_NET_CFG_CTRL_RXVLAN;
2069
2070         if (new_ctrl == 0)
2071                 return;
2072
2073         update = NFP_NET_CFG_UPDATE_GEN;
2074
2075         if (nfp_net_reconfig(hw, new_ctrl, update) < 0)
2076                 return;
2077
2078         hw->ctrl = new_ctrl;
2079 }
2080
2081 /* Update Redirection Table(RETA) of Receive Side Scaling of Ethernet device */
2082 static int
2083 nfp_net_reta_update(struct rte_eth_dev *dev,
2084                     struct rte_eth_rss_reta_entry64 *reta_conf,
2085                     uint16_t reta_size)
2086 {
2087         uint32_t reta, mask;
2088         int i, j;
2089         int idx, shift;
2090         uint32_t update;
2091         struct nfp_net_hw *hw =
2092                 NFP_NET_DEV_PRIVATE_TO_HW(dev->data->dev_private);
2093
2094         if (!(hw->ctrl & NFP_NET_CFG_CTRL_RSS))
2095                 return -EINVAL;
2096
2097         if (reta_size != NFP_NET_CFG_RSS_ITBL_SZ) {
2098                 RTE_LOG(ERR, PMD, "The size of hash lookup table configured "
2099                         "(%d) doesn't match the number hardware can supported "
2100                         "(%d)\n", reta_size, NFP_NET_CFG_RSS_ITBL_SZ);
2101                 return -EINVAL;
2102         }
2103
2104         /*
2105          * Update Redirection Table. There are 128 8bit-entries which can be
2106          * manage as 32 32bit-entries
2107          */
2108         for (i = 0; i < reta_size; i += 4) {
2109                 /* Handling 4 RSS entries per loop */
2110                 idx = i / RTE_RETA_GROUP_SIZE;
2111                 shift = i % RTE_RETA_GROUP_SIZE;
2112                 mask = (uint8_t)((reta_conf[idx].mask >> shift) & 0xF);
2113
2114                 if (!mask)
2115                         continue;
2116
2117                 reta = 0;
2118                 /* If all 4 entries were set, don't need read RETA register */
2119                 if (mask != 0xF)
2120                         reta = nn_cfg_readl(hw, NFP_NET_CFG_RSS_ITBL + i);
2121
2122                 for (j = 0; j < 4; j++) {
2123                         if (!(mask & (0x1 << j)))
2124                                 continue;
2125                         if (mask != 0xF)
2126                                 /* Clearing the entry bits */
2127                                 reta &= ~(0xFF << (8 * j));
2128                         reta |= reta_conf[idx].reta[shift + j] << (8 * j);
2129                 }
2130                 nn_cfg_writel(hw, NFP_NET_CFG_RSS_ITBL + (idx * 64) + shift,
2131                               reta);
2132         }
2133
2134         update = NFP_NET_CFG_UPDATE_RSS;
2135
2136         if (nfp_net_reconfig(hw, hw->ctrl, update) < 0)
2137                 return -EIO;
2138
2139         return 0;
2140 }
2141
2142  /* Query Redirection Table(RETA) of Receive Side Scaling of Ethernet device. */
2143 static int
2144 nfp_net_reta_query(struct rte_eth_dev *dev,
2145                    struct rte_eth_rss_reta_entry64 *reta_conf,
2146                    uint16_t reta_size)
2147 {
2148         uint8_t i, j, mask;
2149         int idx, shift;
2150         uint32_t reta;
2151         struct nfp_net_hw *hw;
2152
2153         hw = NFP_NET_DEV_PRIVATE_TO_HW(dev->data->dev_private);
2154
2155         if (!(hw->ctrl & NFP_NET_CFG_CTRL_RSS))
2156                 return -EINVAL;
2157
2158         if (reta_size != NFP_NET_CFG_RSS_ITBL_SZ) {
2159                 RTE_LOG(ERR, PMD, "The size of hash lookup table configured "
2160                         "(%d) doesn't match the number hardware can supported "
2161                         "(%d)\n", reta_size, NFP_NET_CFG_RSS_ITBL_SZ);
2162                 return -EINVAL;
2163         }
2164
2165         /*
2166          * Reading Redirection Table. There are 128 8bit-entries which can be
2167          * manage as 32 32bit-entries
2168          */
2169         for (i = 0; i < reta_size; i += 4) {
2170                 /* Handling 4 RSS entries per loop */
2171                 idx = i / RTE_RETA_GROUP_SIZE;
2172                 shift = i % RTE_RETA_GROUP_SIZE;
2173                 mask = (uint8_t)((reta_conf[idx].mask >> shift) & 0xF);
2174
2175                 if (!mask)
2176                         continue;
2177
2178                 reta = nn_cfg_readl(hw, NFP_NET_CFG_RSS_ITBL + (idx * 64) +
2179                                     shift);
2180                 for (j = 0; j < 4; j++) {
2181                         if (!(mask & (0x1 << j)))
2182                                 continue;
2183                         reta_conf->reta[shift + j] =
2184                                 (uint8_t)((reta >> (8 * j)) & 0xF);
2185                 }
2186         }
2187         return 0;
2188 }
2189
2190 static int
2191 nfp_net_rss_hash_update(struct rte_eth_dev *dev,
2192                         struct rte_eth_rss_conf *rss_conf)
2193 {
2194         uint32_t update;
2195         uint32_t cfg_rss_ctrl = 0;
2196         uint8_t key;
2197         uint64_t rss_hf;
2198         int i;
2199         struct nfp_net_hw *hw;
2200
2201         hw = NFP_NET_DEV_PRIVATE_TO_HW(dev->data->dev_private);
2202
2203         rss_hf = rss_conf->rss_hf;
2204
2205         /* Checking if RSS is enabled */
2206         if (!(hw->ctrl & NFP_NET_CFG_CTRL_RSS)) {
2207                 if (rss_hf != 0) { /* Enable RSS? */
2208                         RTE_LOG(ERR, PMD, "RSS unsupported\n");
2209                         return -EINVAL;
2210                 }
2211                 return 0; /* Nothing to do */
2212         }
2213
2214         if (rss_conf->rss_key_len > NFP_NET_CFG_RSS_KEY_SZ) {
2215                 RTE_LOG(ERR, PMD, "hash key too long\n");
2216                 return -EINVAL;
2217         }
2218
2219         if (rss_hf & ETH_RSS_IPV4)
2220                 cfg_rss_ctrl |= NFP_NET_CFG_RSS_IPV4 |
2221                                 NFP_NET_CFG_RSS_IPV4_TCP |
2222                                 NFP_NET_CFG_RSS_IPV4_UDP;
2223
2224         if (rss_hf & ETH_RSS_IPV6)
2225                 cfg_rss_ctrl |= NFP_NET_CFG_RSS_IPV6 |
2226                                 NFP_NET_CFG_RSS_IPV6_TCP |
2227                                 NFP_NET_CFG_RSS_IPV6_UDP;
2228
2229         cfg_rss_ctrl |= NFP_NET_CFG_RSS_MASK;
2230         cfg_rss_ctrl |= NFP_NET_CFG_RSS_TOEPLITZ;
2231
2232         /* configuring where to apply the RSS hash */
2233         nn_cfg_writel(hw, NFP_NET_CFG_RSS_CTRL, cfg_rss_ctrl);
2234
2235         /* Writing the key byte a byte */
2236         for (i = 0; i < rss_conf->rss_key_len; i++) {
2237                 memcpy(&key, &rss_conf->rss_key[i], 1);
2238                 nn_cfg_writeb(hw, NFP_NET_CFG_RSS_KEY + i, key);
2239         }
2240
2241         /* Writing the key size */
2242         nn_cfg_writeb(hw, NFP_NET_CFG_RSS_KEY_SZ, rss_conf->rss_key_len);
2243
2244         update = NFP_NET_CFG_UPDATE_RSS;
2245
2246         if (nfp_net_reconfig(hw, hw->ctrl, update) < 0)
2247                 return -EIO;
2248
2249         return 0;
2250 }
2251
2252 static int
2253 nfp_net_rss_hash_conf_get(struct rte_eth_dev *dev,
2254                           struct rte_eth_rss_conf *rss_conf)
2255 {
2256         uint64_t rss_hf;
2257         uint32_t cfg_rss_ctrl;
2258         uint8_t key;
2259         int i;
2260         struct nfp_net_hw *hw;
2261
2262         hw = NFP_NET_DEV_PRIVATE_TO_HW(dev->data->dev_private);
2263
2264         if (!(hw->ctrl & NFP_NET_CFG_CTRL_RSS))
2265                 return -EINVAL;
2266
2267         rss_hf = rss_conf->rss_hf;
2268         cfg_rss_ctrl = nn_cfg_readl(hw, NFP_NET_CFG_RSS_CTRL);
2269
2270         if (cfg_rss_ctrl & NFP_NET_CFG_RSS_IPV4)
2271                 rss_hf |= ETH_RSS_NONFRAG_IPV4_TCP | ETH_RSS_NONFRAG_IPV4_UDP;
2272
2273         if (cfg_rss_ctrl & NFP_NET_CFG_RSS_IPV4_TCP)
2274                 rss_hf |= ETH_RSS_NONFRAG_IPV4_TCP;
2275
2276         if (cfg_rss_ctrl & NFP_NET_CFG_RSS_IPV6_TCP)
2277                 rss_hf |= ETH_RSS_NONFRAG_IPV6_TCP;
2278
2279         if (cfg_rss_ctrl & NFP_NET_CFG_RSS_IPV4_UDP)
2280                 rss_hf |= ETH_RSS_NONFRAG_IPV4_UDP;
2281
2282         if (cfg_rss_ctrl & NFP_NET_CFG_RSS_IPV6_UDP)
2283                 rss_hf |= ETH_RSS_NONFRAG_IPV6_UDP;
2284
2285         if (cfg_rss_ctrl & NFP_NET_CFG_RSS_IPV6)
2286                 rss_hf |= ETH_RSS_NONFRAG_IPV4_UDP | ETH_RSS_NONFRAG_IPV6_UDP;
2287
2288         /* Reading the key size */
2289         rss_conf->rss_key_len = nn_cfg_readl(hw, NFP_NET_CFG_RSS_KEY_SZ);
2290
2291         /* Reading the key byte a byte */
2292         for (i = 0; i < rss_conf->rss_key_len; i++) {
2293                 key = nn_cfg_readb(hw, NFP_NET_CFG_RSS_KEY + i);
2294                 memcpy(&rss_conf->rss_key[i], &key, 1);
2295         }
2296
2297         return 0;
2298 }
2299
2300 /* Initialise and register driver with DPDK Application */
2301 static const struct eth_dev_ops nfp_net_eth_dev_ops = {
2302         .dev_configure          = nfp_net_configure,
2303         .dev_start              = nfp_net_start,
2304         .dev_stop               = nfp_net_stop,
2305         .dev_close              = nfp_net_close,
2306         .promiscuous_enable     = nfp_net_promisc_enable,
2307         .promiscuous_disable    = nfp_net_promisc_disable,
2308         .link_update            = nfp_net_link_update,
2309         .stats_get              = nfp_net_stats_get,
2310         .stats_reset            = nfp_net_stats_reset,
2311         .dev_infos_get          = nfp_net_infos_get,
2312         .dev_supported_ptypes_get = nfp_net_supported_ptypes_get,
2313         .mtu_set                = nfp_net_dev_mtu_set,
2314         .vlan_offload_set       = nfp_net_vlan_offload_set,
2315         .reta_update            = nfp_net_reta_update,
2316         .reta_query             = nfp_net_reta_query,
2317         .rss_hash_update        = nfp_net_rss_hash_update,
2318         .rss_hash_conf_get      = nfp_net_rss_hash_conf_get,
2319         .rx_queue_setup         = nfp_net_rx_queue_setup,
2320         .rx_queue_release       = nfp_net_rx_queue_release,
2321         .rx_queue_count         = nfp_net_rx_queue_count,
2322         .tx_queue_setup         = nfp_net_tx_queue_setup,
2323         .tx_queue_release       = nfp_net_tx_queue_release,
2324 };
2325
2326 static int
2327 nfp_net_init(struct rte_eth_dev *eth_dev)
2328 {
2329         struct rte_pci_device *pci_dev;
2330         struct nfp_net_hw *hw;
2331
2332         uint32_t tx_bar_off, rx_bar_off;
2333         uint32_t start_q;
2334         int stride = 4;
2335
2336         PMD_INIT_FUNC_TRACE();
2337
2338         hw = NFP_NET_DEV_PRIVATE_TO_HW(eth_dev->data->dev_private);
2339
2340         eth_dev->dev_ops = &nfp_net_eth_dev_ops;
2341         eth_dev->rx_pkt_burst = &nfp_net_recv_pkts;
2342         eth_dev->tx_pkt_burst = &nfp_net_xmit_pkts;
2343
2344         /* For secondary processes, the primary has done all the work */
2345         if (rte_eal_process_type() != RTE_PROC_PRIMARY)
2346                 return 0;
2347
2348         pci_dev = eth_dev->pci_dev;
2349         rte_eth_copy_pci_info(eth_dev, pci_dev);
2350
2351         hw->device_id = pci_dev->id.device_id;
2352         hw->vendor_id = pci_dev->id.vendor_id;
2353         hw->subsystem_device_id = pci_dev->id.subsystem_device_id;
2354         hw->subsystem_vendor_id = pci_dev->id.subsystem_vendor_id;
2355
2356         PMD_INIT_LOG(DEBUG, "nfp_net: device (%u:%u) %u:%u:%u:%u\n",
2357                      pci_dev->id.vendor_id, pci_dev->id.device_id,
2358                      pci_dev->addr.domain, pci_dev->addr.bus,
2359                      pci_dev->addr.devid, pci_dev->addr.function);
2360
2361         hw->ctrl_bar = (uint8_t *)pci_dev->mem_resource[0].addr;
2362         if (hw->ctrl_bar == NULL) {
2363                 RTE_LOG(ERR, PMD,
2364                         "hw->ctrl_bar is NULL. BAR0 not configured\n");
2365                 return -ENODEV;
2366         }
2367         hw->max_rx_queues = nn_cfg_readl(hw, NFP_NET_CFG_MAX_RXRINGS);
2368         hw->max_tx_queues = nn_cfg_readl(hw, NFP_NET_CFG_MAX_TXRINGS);
2369
2370         /* Work out where in the BAR the queues start. */
2371         switch (pci_dev->id.device_id) {
2372         case PCI_DEVICE_ID_NFP6000_VF_NIC:
2373                 start_q = nn_cfg_readl(hw, NFP_NET_CFG_START_TXQ);
2374                 tx_bar_off = NFP_PCIE_QUEUE(start_q);
2375                 start_q = nn_cfg_readl(hw, NFP_NET_CFG_START_RXQ);
2376                 rx_bar_off = NFP_PCIE_QUEUE(start_q);
2377                 break;
2378         default:
2379                 RTE_LOG(ERR, PMD, "nfp_net: no device ID matching\n");
2380                 return -ENODEV;
2381         }
2382
2383         PMD_INIT_LOG(DEBUG, "tx_bar_off: 0x%08x\n", tx_bar_off);
2384         PMD_INIT_LOG(DEBUG, "rx_bar_off: 0x%08x\n", rx_bar_off);
2385
2386         hw->tx_bar = (uint8_t *)pci_dev->mem_resource[2].addr + tx_bar_off;
2387         hw->rx_bar = (uint8_t *)pci_dev->mem_resource[2].addr + rx_bar_off;
2388
2389         PMD_INIT_LOG(DEBUG, "ctrl_bar: %p, tx_bar: %p, rx_bar: %p\n",
2390                      hw->ctrl_bar, hw->tx_bar, hw->rx_bar);
2391
2392         nfp_net_cfg_queue_setup(hw);
2393
2394         /* Get some of the read-only fields from the config BAR */
2395         hw->ver = nn_cfg_readl(hw, NFP_NET_CFG_VERSION);
2396         hw->cap = nn_cfg_readl(hw, NFP_NET_CFG_CAP);
2397         hw->max_mtu = nn_cfg_readl(hw, NFP_NET_CFG_MAX_MTU);
2398         hw->mtu = ETHER_MTU;
2399
2400         if (NFD_CFG_MAJOR_VERSION_of(hw->ver) < 2)
2401                 hw->rx_offset = NFP_NET_RX_OFFSET;
2402         else
2403                 hw->rx_offset = nn_cfg_readl(hw, NFP_NET_CFG_RX_OFFSET_ADDR);
2404
2405         PMD_INIT_LOG(INFO, "VER: %#x, Maximum supported MTU: %d\n",
2406                      hw->ver, hw->max_mtu);
2407         PMD_INIT_LOG(INFO, "CAP: %#x, %s%s%s%s%s%s%s%s%s\n", hw->cap,
2408                      hw->cap & NFP_NET_CFG_CTRL_PROMISC ? "PROMISC " : "",
2409                      hw->cap & NFP_NET_CFG_CTRL_RXCSUM  ? "RXCSUM "  : "",
2410                      hw->cap & NFP_NET_CFG_CTRL_TXCSUM  ? "TXCSUM "  : "",
2411                      hw->cap & NFP_NET_CFG_CTRL_RXVLAN  ? "RXVLAN "  : "",
2412                      hw->cap & NFP_NET_CFG_CTRL_TXVLAN  ? "TXVLAN "  : "",
2413                      hw->cap & NFP_NET_CFG_CTRL_SCATTER ? "SCATTER " : "",
2414                      hw->cap & NFP_NET_CFG_CTRL_GATHER  ? "GATHER "  : "",
2415                      hw->cap & NFP_NET_CFG_CTRL_LSO     ? "TSO "     : "",
2416                      hw->cap & NFP_NET_CFG_CTRL_RSS     ? "RSS "     : "");
2417
2418         pci_dev = eth_dev->pci_dev;
2419         hw->ctrl = 0;
2420
2421         hw->stride_rx = stride;
2422         hw->stride_tx = stride;
2423
2424         PMD_INIT_LOG(INFO, "max_rx_queues: %u, max_tx_queues: %u\n",
2425                      hw->max_rx_queues, hw->max_tx_queues);
2426
2427         /* Initializing spinlock for reconfigs */
2428         rte_spinlock_init(&hw->reconfig_lock);
2429
2430         /* Allocating memory for mac addr */
2431         eth_dev->data->mac_addrs = rte_zmalloc("mac_addr", ETHER_ADDR_LEN, 0);
2432         if (eth_dev->data->mac_addrs == NULL) {
2433                 PMD_INIT_LOG(ERR, "Failed to space for MAC address");
2434                 return -ENOMEM;
2435         }
2436
2437         nfp_net_read_mac(hw);
2438
2439         if (!is_valid_assigned_ether_addr((struct ether_addr *)&hw->mac_addr))
2440                 /* Using random mac addresses for VFs */
2441                 eth_random_addr(&hw->mac_addr[0]);
2442
2443         /* Copying mac address to DPDK eth_dev struct */
2444         ether_addr_copy((struct ether_addr *)hw->mac_addr,
2445                         &eth_dev->data->mac_addrs[0]);
2446
2447         PMD_INIT_LOG(INFO, "port %d VendorID=0x%x DeviceID=0x%x "
2448                      "mac=%02x:%02x:%02x:%02x:%02x:%02x",
2449                      eth_dev->data->port_id, pci_dev->id.vendor_id,
2450                      pci_dev->id.device_id,
2451                      hw->mac_addr[0], hw->mac_addr[1], hw->mac_addr[2],
2452                      hw->mac_addr[3], hw->mac_addr[4], hw->mac_addr[5]);
2453
2454         /* Registering LSC interrupt handler */
2455         rte_intr_callback_register(&pci_dev->intr_handle,
2456                                    nfp_net_dev_interrupt_handler,
2457                                    (void *)eth_dev);
2458
2459         /* enable uio intr after callback register */
2460         rte_intr_enable(&pci_dev->intr_handle);
2461
2462         /* Telling the firmware about the LSC interrupt entry */
2463         nn_cfg_writeb(hw, NFP_NET_CFG_LSC, NFP_NET_IRQ_LSC_IDX);
2464
2465         /* Recording current stats counters values */
2466         nfp_net_stats_reset(eth_dev);
2467
2468         return 0;
2469 }
2470
2471 static struct rte_pci_id pci_id_nfp_net_map[] = {
2472         {
2473                 RTE_PCI_DEVICE(PCI_VENDOR_ID_NETRONOME,
2474                                PCI_DEVICE_ID_NFP6000_PF_NIC)
2475         },
2476         {
2477                 RTE_PCI_DEVICE(PCI_VENDOR_ID_NETRONOME,
2478                                PCI_DEVICE_ID_NFP6000_VF_NIC)
2479         },
2480         {
2481                 .vendor_id = 0,
2482         },
2483 };
2484
2485 static struct eth_driver rte_nfp_net_pmd = {
2486         .pci_drv = {
2487                 .id_table = pci_id_nfp_net_map,
2488                 .drv_flags = RTE_PCI_DRV_NEED_MAPPING | RTE_PCI_DRV_INTR_LSC |
2489                              RTE_PCI_DRV_DETACHABLE,
2490                 .probe = rte_eth_dev_pci_probe,
2491                 .remove = rte_eth_dev_pci_remove,
2492         },
2493         .eth_dev_init = nfp_net_init,
2494         .dev_private_size = sizeof(struct nfp_net_adapter),
2495 };
2496
2497 RTE_PMD_REGISTER_PCI(net_nfp, rte_nfp_net_pmd.pci_drv);
2498 RTE_PMD_REGISTER_PCI_TABLE(net_nfp, pci_id_nfp_net_map);
2499
2500 /*
2501  * Local variables:
2502  * c-file-style: "Linux"
2503  * indent-tabs-mode: t
2504  * End:
2505  */