3042ed55d6eb2239dbb1259eb41e11ae502b944f
[deb_dpdk.git] / drivers / net / qede / base / ecore_hsi_common.h
1 /*
2  * Copyright (c) 2016 QLogic Corporation.
3  * All rights reserved.
4  * www.qlogic.com
5  *
6  * See LICENSE.qede_pmd for copyright and licensing details.
7  */
8
9 #ifndef __ECORE_HSI_COMMON__
10 #define __ECORE_HSI_COMMON__
11 /********************************/
12 /* Add include to common target */
13 /********************************/
14 #include "common_hsi.h"
15
16
17 /*
18  * opcodes for the event ring
19  */
20 enum common_event_opcode {
21         COMMON_EVENT_PF_START,
22         COMMON_EVENT_PF_STOP,
23         COMMON_EVENT_VF_START,
24         COMMON_EVENT_VF_STOP,
25         COMMON_EVENT_VF_PF_CHANNEL,
26         COMMON_EVENT_VF_FLR,
27         COMMON_EVENT_PF_UPDATE,
28         COMMON_EVENT_MALICIOUS_VF,
29         COMMON_EVENT_RL_UPDATE,
30         COMMON_EVENT_EMPTY,
31         MAX_COMMON_EVENT_OPCODE
32 };
33
34
35 /*
36  * Common Ramrod Command IDs
37  */
38 enum common_ramrod_cmd_id {
39         COMMON_RAMROD_UNUSED,
40         COMMON_RAMROD_PF_START /* PF Function Start Ramrod */,
41         COMMON_RAMROD_PF_STOP /* PF Function Stop Ramrod */,
42         COMMON_RAMROD_VF_START /* VF Function Start */,
43         COMMON_RAMROD_VF_STOP /* VF Function Stop Ramrod */,
44         COMMON_RAMROD_PF_UPDATE /* PF update Ramrod */,
45         COMMON_RAMROD_RL_UPDATE /* QCN/DCQCN RL update Ramrod */,
46         COMMON_RAMROD_EMPTY /* Empty Ramrod */,
47         MAX_COMMON_RAMROD_CMD_ID
48 };
49
50
51 /*
52  * The core storm context for the Ystorm
53  */
54 struct ystorm_core_conn_st_ctx {
55         __le32 reserved[4];
56 };
57
58 /*
59  * The core storm context for the Pstorm
60  */
61 struct pstorm_core_conn_st_ctx {
62         __le32 reserved[4];
63 };
64
65 /*
66  * Core Slowpath Connection storm context of Xstorm
67  */
68 struct xstorm_core_conn_st_ctx {
69         __le32 spq_base_lo /* SPQ Ring Base Address low dword */;
70         __le32 spq_base_hi /* SPQ Ring Base Address high dword */;
71 /* Consolidation Ring Base Address */
72         struct regpair consolid_base_addr;
73         __le16 spq_cons /* SPQ Ring Consumer */;
74         __le16 consolid_cons /* Consolidation Ring Consumer */;
75         __le32 reserved0[55] /* Pad to 15 cycles */;
76 };
77
78 struct e4_xstorm_core_conn_ag_ctx {
79         u8 reserved0 /* cdu_validation */;
80         u8 core_state /* state */;
81         u8 flags0;
82 /* exist_in_qm0 */
83 #define E4_XSTORM_CORE_CONN_AG_CTX_EXIST_IN_QM0_MASK         0x1
84 #define E4_XSTORM_CORE_CONN_AG_CTX_EXIST_IN_QM0_SHIFT        0
85 /* exist_in_qm1 */
86 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED1_MASK            0x1
87 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED1_SHIFT           1
88 /* exist_in_qm2 */
89 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED2_MASK            0x1
90 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED2_SHIFT           2
91 /* exist_in_qm3 */
92 #define E4_XSTORM_CORE_CONN_AG_CTX_EXIST_IN_QM3_MASK         0x1
93 #define E4_XSTORM_CORE_CONN_AG_CTX_EXIST_IN_QM3_SHIFT        3
94 /* bit4 */
95 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED3_MASK            0x1
96 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED3_SHIFT           4
97 /* cf_array_active */
98 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED4_MASK            0x1
99 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED4_SHIFT           5
100 /* bit6 */
101 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED5_MASK            0x1
102 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED5_SHIFT           6
103 /* bit7 */
104 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED6_MASK            0x1
105 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED6_SHIFT           7
106         u8 flags1;
107 /* bit8 */
108 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED7_MASK            0x1
109 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED7_SHIFT           0
110 /* bit9 */
111 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED8_MASK            0x1
112 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED8_SHIFT           1
113 /* bit10 */
114 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED9_MASK            0x1
115 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED9_SHIFT           2
116 /* bit11 */
117 #define E4_XSTORM_CORE_CONN_AG_CTX_BIT11_MASK                0x1
118 #define E4_XSTORM_CORE_CONN_AG_CTX_BIT11_SHIFT               3
119 /* bit12 */
120 #define E4_XSTORM_CORE_CONN_AG_CTX_BIT12_MASK                0x1
121 #define E4_XSTORM_CORE_CONN_AG_CTX_BIT12_SHIFT               4
122 /* bit13 */
123 #define E4_XSTORM_CORE_CONN_AG_CTX_BIT13_MASK                0x1
124 #define E4_XSTORM_CORE_CONN_AG_CTX_BIT13_SHIFT               5
125 /* bit14 */
126 #define E4_XSTORM_CORE_CONN_AG_CTX_TX_RULE_ACTIVE_MASK       0x1
127 #define E4_XSTORM_CORE_CONN_AG_CTX_TX_RULE_ACTIVE_SHIFT      6
128 /* bit15 */
129 #define E4_XSTORM_CORE_CONN_AG_CTX_DQ_CF_ACTIVE_MASK         0x1
130 #define E4_XSTORM_CORE_CONN_AG_CTX_DQ_CF_ACTIVE_SHIFT        7
131         u8 flags2;
132 /* timer0cf */
133 #define E4_XSTORM_CORE_CONN_AG_CTX_CF0_MASK                  0x3
134 #define E4_XSTORM_CORE_CONN_AG_CTX_CF0_SHIFT                 0
135 /* timer1cf */
136 #define E4_XSTORM_CORE_CONN_AG_CTX_CF1_MASK                  0x3
137 #define E4_XSTORM_CORE_CONN_AG_CTX_CF1_SHIFT                 2
138 /* timer2cf */
139 #define E4_XSTORM_CORE_CONN_AG_CTX_CF2_MASK                  0x3
140 #define E4_XSTORM_CORE_CONN_AG_CTX_CF2_SHIFT                 4
141 /* timer_stop_all */
142 #define E4_XSTORM_CORE_CONN_AG_CTX_CF3_MASK                  0x3
143 #define E4_XSTORM_CORE_CONN_AG_CTX_CF3_SHIFT                 6
144         u8 flags3;
145 #define E4_XSTORM_CORE_CONN_AG_CTX_CF4_MASK                  0x3 /* cf4 */
146 #define E4_XSTORM_CORE_CONN_AG_CTX_CF4_SHIFT                 0
147 #define E4_XSTORM_CORE_CONN_AG_CTX_CF5_MASK                  0x3 /* cf5 */
148 #define E4_XSTORM_CORE_CONN_AG_CTX_CF5_SHIFT                 2
149 #define E4_XSTORM_CORE_CONN_AG_CTX_CF6_MASK                  0x3 /* cf6 */
150 #define E4_XSTORM_CORE_CONN_AG_CTX_CF6_SHIFT                 4
151 #define E4_XSTORM_CORE_CONN_AG_CTX_CF7_MASK                  0x3 /* cf7 */
152 #define E4_XSTORM_CORE_CONN_AG_CTX_CF7_SHIFT                 6
153         u8 flags4;
154 #define E4_XSTORM_CORE_CONN_AG_CTX_CF8_MASK                  0x3 /* cf8 */
155 #define E4_XSTORM_CORE_CONN_AG_CTX_CF8_SHIFT                 0
156 #define E4_XSTORM_CORE_CONN_AG_CTX_CF9_MASK                  0x3 /* cf9 */
157 #define E4_XSTORM_CORE_CONN_AG_CTX_CF9_SHIFT                 2
158 /* cf10 */
159 #define E4_XSTORM_CORE_CONN_AG_CTX_CF10_MASK                 0x3
160 #define E4_XSTORM_CORE_CONN_AG_CTX_CF10_SHIFT                4
161 /* cf11 */
162 #define E4_XSTORM_CORE_CONN_AG_CTX_CF11_MASK                 0x3
163 #define E4_XSTORM_CORE_CONN_AG_CTX_CF11_SHIFT                6
164         u8 flags5;
165 /* cf12 */
166 #define E4_XSTORM_CORE_CONN_AG_CTX_CF12_MASK                 0x3
167 #define E4_XSTORM_CORE_CONN_AG_CTX_CF12_SHIFT                0
168 /* cf13 */
169 #define E4_XSTORM_CORE_CONN_AG_CTX_CF13_MASK                 0x3
170 #define E4_XSTORM_CORE_CONN_AG_CTX_CF13_SHIFT                2
171 /* cf14 */
172 #define E4_XSTORM_CORE_CONN_AG_CTX_CF14_MASK                 0x3
173 #define E4_XSTORM_CORE_CONN_AG_CTX_CF14_SHIFT                4
174 /* cf15 */
175 #define E4_XSTORM_CORE_CONN_AG_CTX_CF15_MASK                 0x3
176 #define E4_XSTORM_CORE_CONN_AG_CTX_CF15_SHIFT                6
177         u8 flags6;
178 /* cf16 */
179 #define E4_XSTORM_CORE_CONN_AG_CTX_CONSOLID_PROD_CF_MASK     0x3
180 #define E4_XSTORM_CORE_CONN_AG_CTX_CONSOLID_PROD_CF_SHIFT    0
181 /* cf_array_cf */
182 #define E4_XSTORM_CORE_CONN_AG_CTX_CF17_MASK                 0x3
183 #define E4_XSTORM_CORE_CONN_AG_CTX_CF17_SHIFT                2
184 /* cf18 */
185 #define E4_XSTORM_CORE_CONN_AG_CTX_DQ_CF_MASK                0x3
186 #define E4_XSTORM_CORE_CONN_AG_CTX_DQ_CF_SHIFT               4
187 /* cf19 */
188 #define E4_XSTORM_CORE_CONN_AG_CTX_TERMINATE_CF_MASK         0x3
189 #define E4_XSTORM_CORE_CONN_AG_CTX_TERMINATE_CF_SHIFT        6
190         u8 flags7;
191 /* cf20 */
192 #define E4_XSTORM_CORE_CONN_AG_CTX_FLUSH_Q0_MASK             0x3
193 #define E4_XSTORM_CORE_CONN_AG_CTX_FLUSH_Q0_SHIFT            0
194 /* cf21 */
195 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED10_MASK           0x3
196 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED10_SHIFT          2
197 /* cf22 */
198 #define E4_XSTORM_CORE_CONN_AG_CTX_SLOW_PATH_MASK            0x3
199 #define E4_XSTORM_CORE_CONN_AG_CTX_SLOW_PATH_SHIFT           4
200 /* cf0en */
201 #define E4_XSTORM_CORE_CONN_AG_CTX_CF0EN_MASK                0x1
202 #define E4_XSTORM_CORE_CONN_AG_CTX_CF0EN_SHIFT               6
203 /* cf1en */
204 #define E4_XSTORM_CORE_CONN_AG_CTX_CF1EN_MASK                0x1
205 #define E4_XSTORM_CORE_CONN_AG_CTX_CF1EN_SHIFT               7
206         u8 flags8;
207 /* cf2en */
208 #define E4_XSTORM_CORE_CONN_AG_CTX_CF2EN_MASK                0x1
209 #define E4_XSTORM_CORE_CONN_AG_CTX_CF2EN_SHIFT               0
210 /* cf3en */
211 #define E4_XSTORM_CORE_CONN_AG_CTX_CF3EN_MASK                0x1
212 #define E4_XSTORM_CORE_CONN_AG_CTX_CF3EN_SHIFT               1
213 /* cf4en */
214 #define E4_XSTORM_CORE_CONN_AG_CTX_CF4EN_MASK                0x1
215 #define E4_XSTORM_CORE_CONN_AG_CTX_CF4EN_SHIFT               2
216 /* cf5en */
217 #define E4_XSTORM_CORE_CONN_AG_CTX_CF5EN_MASK                0x1
218 #define E4_XSTORM_CORE_CONN_AG_CTX_CF5EN_SHIFT               3
219 /* cf6en */
220 #define E4_XSTORM_CORE_CONN_AG_CTX_CF6EN_MASK                0x1
221 #define E4_XSTORM_CORE_CONN_AG_CTX_CF6EN_SHIFT               4
222 /* cf7en */
223 #define E4_XSTORM_CORE_CONN_AG_CTX_CF7EN_MASK                0x1
224 #define E4_XSTORM_CORE_CONN_AG_CTX_CF7EN_SHIFT               5
225 /* cf8en */
226 #define E4_XSTORM_CORE_CONN_AG_CTX_CF8EN_MASK                0x1
227 #define E4_XSTORM_CORE_CONN_AG_CTX_CF8EN_SHIFT               6
228 /* cf9en */
229 #define E4_XSTORM_CORE_CONN_AG_CTX_CF9EN_MASK                0x1
230 #define E4_XSTORM_CORE_CONN_AG_CTX_CF9EN_SHIFT               7
231         u8 flags9;
232 /* cf10en */
233 #define E4_XSTORM_CORE_CONN_AG_CTX_CF10EN_MASK               0x1
234 #define E4_XSTORM_CORE_CONN_AG_CTX_CF10EN_SHIFT              0
235 /* cf11en */
236 #define E4_XSTORM_CORE_CONN_AG_CTX_CF11EN_MASK               0x1
237 #define E4_XSTORM_CORE_CONN_AG_CTX_CF11EN_SHIFT              1
238 /* cf12en */
239 #define E4_XSTORM_CORE_CONN_AG_CTX_CF12EN_MASK               0x1
240 #define E4_XSTORM_CORE_CONN_AG_CTX_CF12EN_SHIFT              2
241 /* cf13en */
242 #define E4_XSTORM_CORE_CONN_AG_CTX_CF13EN_MASK               0x1
243 #define E4_XSTORM_CORE_CONN_AG_CTX_CF13EN_SHIFT              3
244 /* cf14en */
245 #define E4_XSTORM_CORE_CONN_AG_CTX_CF14EN_MASK               0x1
246 #define E4_XSTORM_CORE_CONN_AG_CTX_CF14EN_SHIFT              4
247 /* cf15en */
248 #define E4_XSTORM_CORE_CONN_AG_CTX_CF15EN_MASK               0x1
249 #define E4_XSTORM_CORE_CONN_AG_CTX_CF15EN_SHIFT              5
250 /* cf16en */
251 #define E4_XSTORM_CORE_CONN_AG_CTX_CONSOLID_PROD_CF_EN_MASK  0x1
252 #define E4_XSTORM_CORE_CONN_AG_CTX_CONSOLID_PROD_CF_EN_SHIFT 6
253 /* cf_array_cf_en */
254 #define E4_XSTORM_CORE_CONN_AG_CTX_CF17EN_MASK               0x1
255 #define E4_XSTORM_CORE_CONN_AG_CTX_CF17EN_SHIFT              7
256         u8 flags10;
257 /* cf18en */
258 #define E4_XSTORM_CORE_CONN_AG_CTX_DQ_CF_EN_MASK             0x1
259 #define E4_XSTORM_CORE_CONN_AG_CTX_DQ_CF_EN_SHIFT            0
260 /* cf19en */
261 #define E4_XSTORM_CORE_CONN_AG_CTX_TERMINATE_CF_EN_MASK      0x1
262 #define E4_XSTORM_CORE_CONN_AG_CTX_TERMINATE_CF_EN_SHIFT     1
263 /* cf20en */
264 #define E4_XSTORM_CORE_CONN_AG_CTX_FLUSH_Q0_EN_MASK          0x1
265 #define E4_XSTORM_CORE_CONN_AG_CTX_FLUSH_Q0_EN_SHIFT         2
266 /* cf21en */
267 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED11_MASK           0x1
268 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED11_SHIFT          3
269 /* cf22en */
270 #define E4_XSTORM_CORE_CONN_AG_CTX_SLOW_PATH_EN_MASK         0x1
271 #define E4_XSTORM_CORE_CONN_AG_CTX_SLOW_PATH_EN_SHIFT        4
272 /* cf23en */
273 #define E4_XSTORM_CORE_CONN_AG_CTX_CF23EN_MASK               0x1
274 #define E4_XSTORM_CORE_CONN_AG_CTX_CF23EN_SHIFT              5
275 /* rule0en */
276 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED12_MASK           0x1
277 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED12_SHIFT          6
278 /* rule1en */
279 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED13_MASK           0x1
280 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED13_SHIFT          7
281         u8 flags11;
282 /* rule2en */
283 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED14_MASK           0x1
284 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED14_SHIFT          0
285 /* rule3en */
286 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED15_MASK           0x1
287 #define E4_XSTORM_CORE_CONN_AG_CTX_RESERVED15_SHIFT          1
288 /* rule4en */
289 #define E4_XSTORM_CORE_CONN_AG_CTX_TX_DEC_RULE_EN_MASK       0x1
290 #define E4_XSTORM_CORE_CONN_AG_CTX_TX_DEC_RULE_EN_SHIFT      2
291 /* rule5en */
292 #define E4_XSTORM_CORE_CONN_AG_CTX_RULE5EN_MASK              0x1
293 #define E4_XSTORM_CORE_CONN_AG_CTX_RULE5EN_SHIFT             3
294 /* rule6en */
295 #define E4_XSTORM_CORE_CONN_AG_CTX_RULE6EN_MASK              0x1
296 #define E4_XSTORM_CORE_CONN_AG_CTX_RULE6EN_SHIFT             4
297 /* rule7en */
298 #define E4_XSTORM_CORE_CONN_AG_CTX_RULE7EN_MASK              0x1
299 #define E4_XSTORM_CORE_CONN_AG_CTX_RULE7EN_SHIFT             5
300 /* rule8en */
301 #define E4_XSTORM_CORE_CONN_AG_CTX_A0_RESERVED1_MASK         0x1
302 #define E4_XSTORM_CORE_CONN_AG_CTX_A0_RESERVED1_SHIFT        6
303 /* rule9en */
304 #define E4_XSTORM_CORE_CONN_AG_CTX_RULE9EN_MASK              0x1
305 #define E4_XSTORM_CORE_CONN_AG_CTX_RULE9EN_SHIFT             7
306         u8 flags12;
307 /* rule10en */
308 #define E4_XSTORM_CORE_CONN_AG_CTX_RULE10EN_MASK             0x1
309 #define E4_XSTORM_CORE_CONN_AG_CTX_RULE10EN_SHIFT            0
310 /* rule11en */
311 #define E4_XSTORM_CORE_CONN_AG_CTX_RULE11EN_MASK             0x1
312 #define E4_XSTORM_CORE_CONN_AG_CTX_RULE11EN_SHIFT            1
313 /* rule12en */
314 #define E4_XSTORM_CORE_CONN_AG_CTX_A0_RESERVED2_MASK         0x1
315 #define E4_XSTORM_CORE_CONN_AG_CTX_A0_RESERVED2_SHIFT        2
316 /* rule13en */
317 #define E4_XSTORM_CORE_CONN_AG_CTX_A0_RESERVED3_MASK         0x1
318 #define E4_XSTORM_CORE_CONN_AG_CTX_A0_RESERVED3_SHIFT        3
319 /* rule14en */
320 #define E4_XSTORM_CORE_CONN_AG_CTX_RULE14EN_MASK             0x1
321 #define E4_XSTORM_CORE_CONN_AG_CTX_RULE14EN_SHIFT            4
322 /* rule15en */
323 #define E4_XSTORM_CORE_CONN_AG_CTX_RULE15EN_MASK             0x1
324 #define E4_XSTORM_CORE_CONN_AG_CTX_RULE15EN_SHIFT            5
325 /* rule16en */
326 #define E4_XSTORM_CORE_CONN_AG_CTX_RULE16EN_MASK             0x1
327 #define E4_XSTORM_CORE_CONN_AG_CTX_RULE16EN_SHIFT            6
328 /* rule17en */
329 #define E4_XSTORM_CORE_CONN_AG_CTX_RULE17EN_MASK             0x1
330 #define E4_XSTORM_CORE_CONN_AG_CTX_RULE17EN_SHIFT            7
331         u8 flags13;
332 /* rule18en */
333 #define E4_XSTORM_CORE_CONN_AG_CTX_RULE18EN_MASK             0x1
334 #define E4_XSTORM_CORE_CONN_AG_CTX_RULE18EN_SHIFT            0
335 /* rule19en */
336 #define E4_XSTORM_CORE_CONN_AG_CTX_RULE19EN_MASK             0x1
337 #define E4_XSTORM_CORE_CONN_AG_CTX_RULE19EN_SHIFT            1
338 /* rule20en */
339 #define E4_XSTORM_CORE_CONN_AG_CTX_A0_RESERVED4_MASK         0x1
340 #define E4_XSTORM_CORE_CONN_AG_CTX_A0_RESERVED4_SHIFT        2
341 /* rule21en */
342 #define E4_XSTORM_CORE_CONN_AG_CTX_A0_RESERVED5_MASK         0x1
343 #define E4_XSTORM_CORE_CONN_AG_CTX_A0_RESERVED5_SHIFT        3
344 /* rule22en */
345 #define E4_XSTORM_CORE_CONN_AG_CTX_A0_RESERVED6_MASK         0x1
346 #define E4_XSTORM_CORE_CONN_AG_CTX_A0_RESERVED6_SHIFT        4
347 /* rule23en */
348 #define E4_XSTORM_CORE_CONN_AG_CTX_A0_RESERVED7_MASK         0x1
349 #define E4_XSTORM_CORE_CONN_AG_CTX_A0_RESERVED7_SHIFT        5
350 /* rule24en */
351 #define E4_XSTORM_CORE_CONN_AG_CTX_A0_RESERVED8_MASK         0x1
352 #define E4_XSTORM_CORE_CONN_AG_CTX_A0_RESERVED8_SHIFT        6
353 /* rule25en */
354 #define E4_XSTORM_CORE_CONN_AG_CTX_A0_RESERVED9_MASK         0x1
355 #define E4_XSTORM_CORE_CONN_AG_CTX_A0_RESERVED9_SHIFT        7
356         u8 flags14;
357 /* bit16 */
358 #define E4_XSTORM_CORE_CONN_AG_CTX_BIT16_MASK                0x1
359 #define E4_XSTORM_CORE_CONN_AG_CTX_BIT16_SHIFT               0
360 /* bit17 */
361 #define E4_XSTORM_CORE_CONN_AG_CTX_BIT17_MASK                0x1
362 #define E4_XSTORM_CORE_CONN_AG_CTX_BIT17_SHIFT               1
363 /* bit18 */
364 #define E4_XSTORM_CORE_CONN_AG_CTX_BIT18_MASK                0x1
365 #define E4_XSTORM_CORE_CONN_AG_CTX_BIT18_SHIFT               2
366 /* bit19 */
367 #define E4_XSTORM_CORE_CONN_AG_CTX_BIT19_MASK                0x1
368 #define E4_XSTORM_CORE_CONN_AG_CTX_BIT19_SHIFT               3
369 /* bit20 */
370 #define E4_XSTORM_CORE_CONN_AG_CTX_BIT20_MASK                0x1
371 #define E4_XSTORM_CORE_CONN_AG_CTX_BIT20_SHIFT               4
372 /* bit21 */
373 #define E4_XSTORM_CORE_CONN_AG_CTX_BIT21_MASK                0x1
374 #define E4_XSTORM_CORE_CONN_AG_CTX_BIT21_SHIFT               5
375 /* cf23 */
376 #define E4_XSTORM_CORE_CONN_AG_CTX_CF23_MASK                 0x3
377 #define E4_XSTORM_CORE_CONN_AG_CTX_CF23_SHIFT                6
378         u8 byte2 /* byte2 */;
379         __le16 physical_q0 /* physical_q0 */;
380         __le16 consolid_prod /* physical_q1 */;
381         __le16 reserved16 /* physical_q2 */;
382         __le16 tx_bd_cons /* word3 */;
383         __le16 tx_bd_or_spq_prod /* word4 */;
384         __le16 word5 /* word5 */;
385         __le16 conn_dpi /* conn_dpi */;
386         u8 byte3 /* byte3 */;
387         u8 byte4 /* byte4 */;
388         u8 byte5 /* byte5 */;
389         u8 byte6 /* byte6 */;
390         __le32 reg0 /* reg0 */;
391         __le32 reg1 /* reg1 */;
392         __le32 reg2 /* reg2 */;
393         __le32 reg3 /* reg3 */;
394         __le32 reg4 /* reg4 */;
395         __le32 reg5 /* cf_array0 */;
396         __le32 reg6 /* cf_array1 */;
397         __le16 word7 /* word7 */;
398         __le16 word8 /* word8 */;
399         __le16 word9 /* word9 */;
400         __le16 word10 /* word10 */;
401         __le32 reg7 /* reg7 */;
402         __le32 reg8 /* reg8 */;
403         __le32 reg9 /* reg9 */;
404         u8 byte7 /* byte7 */;
405         u8 byte8 /* byte8 */;
406         u8 byte9 /* byte9 */;
407         u8 byte10 /* byte10 */;
408         u8 byte11 /* byte11 */;
409         u8 byte12 /* byte12 */;
410         u8 byte13 /* byte13 */;
411         u8 byte14 /* byte14 */;
412         u8 byte15 /* byte15 */;
413         u8 e5_reserved /* e5_reserved */;
414         __le16 word11 /* word11 */;
415         __le32 reg10 /* reg10 */;
416         __le32 reg11 /* reg11 */;
417         __le32 reg12 /* reg12 */;
418         __le32 reg13 /* reg13 */;
419         __le32 reg14 /* reg14 */;
420         __le32 reg15 /* reg15 */;
421         __le32 reg16 /* reg16 */;
422         __le32 reg17 /* reg17 */;
423         __le32 reg18 /* reg18 */;
424         __le32 reg19 /* reg19 */;
425         __le16 word12 /* word12 */;
426         __le16 word13 /* word13 */;
427         __le16 word14 /* word14 */;
428         __le16 word15 /* word15 */;
429 };
430
431 struct e4_tstorm_core_conn_ag_ctx {
432         u8 byte0 /* cdu_validation */;
433         u8 byte1 /* state */;
434         u8 flags0;
435 #define E4_TSTORM_CORE_CONN_AG_CTX_BIT0_MASK     0x1 /* exist_in_qm0 */
436 #define E4_TSTORM_CORE_CONN_AG_CTX_BIT0_SHIFT    0
437 #define E4_TSTORM_CORE_CONN_AG_CTX_BIT1_MASK     0x1 /* exist_in_qm1 */
438 #define E4_TSTORM_CORE_CONN_AG_CTX_BIT1_SHIFT    1
439 #define E4_TSTORM_CORE_CONN_AG_CTX_BIT2_MASK     0x1 /* bit2 */
440 #define E4_TSTORM_CORE_CONN_AG_CTX_BIT2_SHIFT    2
441 #define E4_TSTORM_CORE_CONN_AG_CTX_BIT3_MASK     0x1 /* bit3 */
442 #define E4_TSTORM_CORE_CONN_AG_CTX_BIT3_SHIFT    3
443 #define E4_TSTORM_CORE_CONN_AG_CTX_BIT4_MASK     0x1 /* bit4 */
444 #define E4_TSTORM_CORE_CONN_AG_CTX_BIT4_SHIFT    4
445 #define E4_TSTORM_CORE_CONN_AG_CTX_BIT5_MASK     0x1 /* bit5 */
446 #define E4_TSTORM_CORE_CONN_AG_CTX_BIT5_SHIFT    5
447 #define E4_TSTORM_CORE_CONN_AG_CTX_CF0_MASK      0x3 /* timer0cf */
448 #define E4_TSTORM_CORE_CONN_AG_CTX_CF0_SHIFT     6
449         u8 flags1;
450 #define E4_TSTORM_CORE_CONN_AG_CTX_CF1_MASK      0x3 /* timer1cf */
451 #define E4_TSTORM_CORE_CONN_AG_CTX_CF1_SHIFT     0
452 #define E4_TSTORM_CORE_CONN_AG_CTX_CF2_MASK      0x3 /* timer2cf */
453 #define E4_TSTORM_CORE_CONN_AG_CTX_CF2_SHIFT     2
454 #define E4_TSTORM_CORE_CONN_AG_CTX_CF3_MASK      0x3 /* timer_stop_all */
455 #define E4_TSTORM_CORE_CONN_AG_CTX_CF3_SHIFT     4
456 #define E4_TSTORM_CORE_CONN_AG_CTX_CF4_MASK      0x3 /* cf4 */
457 #define E4_TSTORM_CORE_CONN_AG_CTX_CF4_SHIFT     6
458         u8 flags2;
459 #define E4_TSTORM_CORE_CONN_AG_CTX_CF5_MASK      0x3 /* cf5 */
460 #define E4_TSTORM_CORE_CONN_AG_CTX_CF5_SHIFT     0
461 #define E4_TSTORM_CORE_CONN_AG_CTX_CF6_MASK      0x3 /* cf6 */
462 #define E4_TSTORM_CORE_CONN_AG_CTX_CF6_SHIFT     2
463 #define E4_TSTORM_CORE_CONN_AG_CTX_CF7_MASK      0x3 /* cf7 */
464 #define E4_TSTORM_CORE_CONN_AG_CTX_CF7_SHIFT     4
465 #define E4_TSTORM_CORE_CONN_AG_CTX_CF8_MASK      0x3 /* cf8 */
466 #define E4_TSTORM_CORE_CONN_AG_CTX_CF8_SHIFT     6
467         u8 flags3;
468 #define E4_TSTORM_CORE_CONN_AG_CTX_CF9_MASK      0x3 /* cf9 */
469 #define E4_TSTORM_CORE_CONN_AG_CTX_CF9_SHIFT     0
470 #define E4_TSTORM_CORE_CONN_AG_CTX_CF10_MASK     0x3 /* cf10 */
471 #define E4_TSTORM_CORE_CONN_AG_CTX_CF10_SHIFT    2
472 #define E4_TSTORM_CORE_CONN_AG_CTX_CF0EN_MASK    0x1 /* cf0en */
473 #define E4_TSTORM_CORE_CONN_AG_CTX_CF0EN_SHIFT   4
474 #define E4_TSTORM_CORE_CONN_AG_CTX_CF1EN_MASK    0x1 /* cf1en */
475 #define E4_TSTORM_CORE_CONN_AG_CTX_CF1EN_SHIFT   5
476 #define E4_TSTORM_CORE_CONN_AG_CTX_CF2EN_MASK    0x1 /* cf2en */
477 #define E4_TSTORM_CORE_CONN_AG_CTX_CF2EN_SHIFT   6
478 #define E4_TSTORM_CORE_CONN_AG_CTX_CF3EN_MASK    0x1 /* cf3en */
479 #define E4_TSTORM_CORE_CONN_AG_CTX_CF3EN_SHIFT   7
480         u8 flags4;
481 #define E4_TSTORM_CORE_CONN_AG_CTX_CF4EN_MASK    0x1 /* cf4en */
482 #define E4_TSTORM_CORE_CONN_AG_CTX_CF4EN_SHIFT   0
483 #define E4_TSTORM_CORE_CONN_AG_CTX_CF5EN_MASK    0x1 /* cf5en */
484 #define E4_TSTORM_CORE_CONN_AG_CTX_CF5EN_SHIFT   1
485 #define E4_TSTORM_CORE_CONN_AG_CTX_CF6EN_MASK    0x1 /* cf6en */
486 #define E4_TSTORM_CORE_CONN_AG_CTX_CF6EN_SHIFT   2
487 #define E4_TSTORM_CORE_CONN_AG_CTX_CF7EN_MASK    0x1 /* cf7en */
488 #define E4_TSTORM_CORE_CONN_AG_CTX_CF7EN_SHIFT   3
489 #define E4_TSTORM_CORE_CONN_AG_CTX_CF8EN_MASK    0x1 /* cf8en */
490 #define E4_TSTORM_CORE_CONN_AG_CTX_CF8EN_SHIFT   4
491 #define E4_TSTORM_CORE_CONN_AG_CTX_CF9EN_MASK    0x1 /* cf9en */
492 #define E4_TSTORM_CORE_CONN_AG_CTX_CF9EN_SHIFT   5
493 #define E4_TSTORM_CORE_CONN_AG_CTX_CF10EN_MASK   0x1 /* cf10en */
494 #define E4_TSTORM_CORE_CONN_AG_CTX_CF10EN_SHIFT  6
495 #define E4_TSTORM_CORE_CONN_AG_CTX_RULE0EN_MASK  0x1 /* rule0en */
496 #define E4_TSTORM_CORE_CONN_AG_CTX_RULE0EN_SHIFT 7
497         u8 flags5;
498 #define E4_TSTORM_CORE_CONN_AG_CTX_RULE1EN_MASK  0x1 /* rule1en */
499 #define E4_TSTORM_CORE_CONN_AG_CTX_RULE1EN_SHIFT 0
500 #define E4_TSTORM_CORE_CONN_AG_CTX_RULE2EN_MASK  0x1 /* rule2en */
501 #define E4_TSTORM_CORE_CONN_AG_CTX_RULE2EN_SHIFT 1
502 #define E4_TSTORM_CORE_CONN_AG_CTX_RULE3EN_MASK  0x1 /* rule3en */
503 #define E4_TSTORM_CORE_CONN_AG_CTX_RULE3EN_SHIFT 2
504 #define E4_TSTORM_CORE_CONN_AG_CTX_RULE4EN_MASK  0x1 /* rule4en */
505 #define E4_TSTORM_CORE_CONN_AG_CTX_RULE4EN_SHIFT 3
506 #define E4_TSTORM_CORE_CONN_AG_CTX_RULE5EN_MASK  0x1 /* rule5en */
507 #define E4_TSTORM_CORE_CONN_AG_CTX_RULE5EN_SHIFT 4
508 #define E4_TSTORM_CORE_CONN_AG_CTX_RULE6EN_MASK  0x1 /* rule6en */
509 #define E4_TSTORM_CORE_CONN_AG_CTX_RULE6EN_SHIFT 5
510 #define E4_TSTORM_CORE_CONN_AG_CTX_RULE7EN_MASK  0x1 /* rule7en */
511 #define E4_TSTORM_CORE_CONN_AG_CTX_RULE7EN_SHIFT 6
512 #define E4_TSTORM_CORE_CONN_AG_CTX_RULE8EN_MASK  0x1 /* rule8en */
513 #define E4_TSTORM_CORE_CONN_AG_CTX_RULE8EN_SHIFT 7
514         __le32 reg0 /* reg0 */;
515         __le32 reg1 /* reg1 */;
516         __le32 reg2 /* reg2 */;
517         __le32 reg3 /* reg3 */;
518         __le32 reg4 /* reg4 */;
519         __le32 reg5 /* reg5 */;
520         __le32 reg6 /* reg6 */;
521         __le32 reg7 /* reg7 */;
522         __le32 reg8 /* reg8 */;
523         u8 byte2 /* byte2 */;
524         u8 byte3 /* byte3 */;
525         __le16 word0 /* word0 */;
526         u8 byte4 /* byte4 */;
527         u8 byte5 /* byte5 */;
528         __le16 word1 /* word1 */;
529         __le16 word2 /* conn_dpi */;
530         __le16 word3 /* word3 */;
531         __le32 reg9 /* reg9 */;
532         __le32 reg10 /* reg10 */;
533 };
534
535 struct e4_ustorm_core_conn_ag_ctx {
536         u8 reserved /* cdu_validation */;
537         u8 byte1 /* state */;
538         u8 flags0;
539 #define E4_USTORM_CORE_CONN_AG_CTX_BIT0_MASK     0x1 /* exist_in_qm0 */
540 #define E4_USTORM_CORE_CONN_AG_CTX_BIT0_SHIFT    0
541 #define E4_USTORM_CORE_CONN_AG_CTX_BIT1_MASK     0x1 /* exist_in_qm1 */
542 #define E4_USTORM_CORE_CONN_AG_CTX_BIT1_SHIFT    1
543 #define E4_USTORM_CORE_CONN_AG_CTX_CF0_MASK      0x3 /* timer0cf */
544 #define E4_USTORM_CORE_CONN_AG_CTX_CF0_SHIFT     2
545 #define E4_USTORM_CORE_CONN_AG_CTX_CF1_MASK      0x3 /* timer1cf */
546 #define E4_USTORM_CORE_CONN_AG_CTX_CF1_SHIFT     4
547 #define E4_USTORM_CORE_CONN_AG_CTX_CF2_MASK      0x3 /* timer2cf */
548 #define E4_USTORM_CORE_CONN_AG_CTX_CF2_SHIFT     6
549         u8 flags1;
550 #define E4_USTORM_CORE_CONN_AG_CTX_CF3_MASK      0x3 /* timer_stop_all */
551 #define E4_USTORM_CORE_CONN_AG_CTX_CF3_SHIFT     0
552 #define E4_USTORM_CORE_CONN_AG_CTX_CF4_MASK      0x3 /* cf4 */
553 #define E4_USTORM_CORE_CONN_AG_CTX_CF4_SHIFT     2
554 #define E4_USTORM_CORE_CONN_AG_CTX_CF5_MASK      0x3 /* cf5 */
555 #define E4_USTORM_CORE_CONN_AG_CTX_CF5_SHIFT     4
556 #define E4_USTORM_CORE_CONN_AG_CTX_CF6_MASK      0x3 /* cf6 */
557 #define E4_USTORM_CORE_CONN_AG_CTX_CF6_SHIFT     6
558         u8 flags2;
559 #define E4_USTORM_CORE_CONN_AG_CTX_CF0EN_MASK    0x1 /* cf0en */
560 #define E4_USTORM_CORE_CONN_AG_CTX_CF0EN_SHIFT   0
561 #define E4_USTORM_CORE_CONN_AG_CTX_CF1EN_MASK    0x1 /* cf1en */
562 #define E4_USTORM_CORE_CONN_AG_CTX_CF1EN_SHIFT   1
563 #define E4_USTORM_CORE_CONN_AG_CTX_CF2EN_MASK    0x1 /* cf2en */
564 #define E4_USTORM_CORE_CONN_AG_CTX_CF2EN_SHIFT   2
565 #define E4_USTORM_CORE_CONN_AG_CTX_CF3EN_MASK    0x1 /* cf3en */
566 #define E4_USTORM_CORE_CONN_AG_CTX_CF3EN_SHIFT   3
567 #define E4_USTORM_CORE_CONN_AG_CTX_CF4EN_MASK    0x1 /* cf4en */
568 #define E4_USTORM_CORE_CONN_AG_CTX_CF4EN_SHIFT   4
569 #define E4_USTORM_CORE_CONN_AG_CTX_CF5EN_MASK    0x1 /* cf5en */
570 #define E4_USTORM_CORE_CONN_AG_CTX_CF5EN_SHIFT   5
571 #define E4_USTORM_CORE_CONN_AG_CTX_CF6EN_MASK    0x1 /* cf6en */
572 #define E4_USTORM_CORE_CONN_AG_CTX_CF6EN_SHIFT   6
573 #define E4_USTORM_CORE_CONN_AG_CTX_RULE0EN_MASK  0x1 /* rule0en */
574 #define E4_USTORM_CORE_CONN_AG_CTX_RULE0EN_SHIFT 7
575         u8 flags3;
576 #define E4_USTORM_CORE_CONN_AG_CTX_RULE1EN_MASK  0x1 /* rule1en */
577 #define E4_USTORM_CORE_CONN_AG_CTX_RULE1EN_SHIFT 0
578 #define E4_USTORM_CORE_CONN_AG_CTX_RULE2EN_MASK  0x1 /* rule2en */
579 #define E4_USTORM_CORE_CONN_AG_CTX_RULE2EN_SHIFT 1
580 #define E4_USTORM_CORE_CONN_AG_CTX_RULE3EN_MASK  0x1 /* rule3en */
581 #define E4_USTORM_CORE_CONN_AG_CTX_RULE3EN_SHIFT 2
582 #define E4_USTORM_CORE_CONN_AG_CTX_RULE4EN_MASK  0x1 /* rule4en */
583 #define E4_USTORM_CORE_CONN_AG_CTX_RULE4EN_SHIFT 3
584 #define E4_USTORM_CORE_CONN_AG_CTX_RULE5EN_MASK  0x1 /* rule5en */
585 #define E4_USTORM_CORE_CONN_AG_CTX_RULE5EN_SHIFT 4
586 #define E4_USTORM_CORE_CONN_AG_CTX_RULE6EN_MASK  0x1 /* rule6en */
587 #define E4_USTORM_CORE_CONN_AG_CTX_RULE6EN_SHIFT 5
588 #define E4_USTORM_CORE_CONN_AG_CTX_RULE7EN_MASK  0x1 /* rule7en */
589 #define E4_USTORM_CORE_CONN_AG_CTX_RULE7EN_SHIFT 6
590 #define E4_USTORM_CORE_CONN_AG_CTX_RULE8EN_MASK  0x1 /* rule8en */
591 #define E4_USTORM_CORE_CONN_AG_CTX_RULE8EN_SHIFT 7
592         u8 byte2 /* byte2 */;
593         u8 byte3 /* byte3 */;
594         __le16 word0 /* conn_dpi */;
595         __le16 word1 /* word1 */;
596         __le32 rx_producers /* reg0 */;
597         __le32 reg1 /* reg1 */;
598         __le32 reg2 /* reg2 */;
599         __le32 reg3 /* reg3 */;
600         __le16 word2 /* word2 */;
601         __le16 word3 /* word3 */;
602 };
603
604 /*
605  * The core storm context for the Mstorm
606  */
607 struct mstorm_core_conn_st_ctx {
608         __le32 reserved[24];
609 };
610
611 /*
612  * The core storm context for the Ustorm
613  */
614 struct ustorm_core_conn_st_ctx {
615         __le32 reserved[4];
616 };
617
618 /*
619  * core connection context
620  */
621 struct core_conn_context {
622 /* ystorm storm context */
623         struct ystorm_core_conn_st_ctx ystorm_st_context;
624         struct regpair ystorm_st_padding[2] /* padding */;
625 /* pstorm storm context */
626         struct pstorm_core_conn_st_ctx pstorm_st_context;
627         struct regpair pstorm_st_padding[2] /* padding */;
628 /* xstorm storm context */
629         struct xstorm_core_conn_st_ctx xstorm_st_context;
630 /* xstorm aggregative context */
631         struct e4_xstorm_core_conn_ag_ctx xstorm_ag_context;
632 /* tstorm aggregative context */
633         struct e4_tstorm_core_conn_ag_ctx tstorm_ag_context;
634 /* ustorm aggregative context */
635         struct e4_ustorm_core_conn_ag_ctx ustorm_ag_context;
636 /* mstorm storm context */
637         struct mstorm_core_conn_st_ctx mstorm_st_context;
638 /* ustorm storm context */
639         struct ustorm_core_conn_st_ctx ustorm_st_context;
640         struct regpair ustorm_st_padding[2] /* padding */;
641 };
642
643
644 /*
645  * How ll2 should deal with packet upon errors
646  */
647 enum core_error_handle {
648         LL2_DROP_PACKET /* If error occurs drop packet */,
649         LL2_DO_NOTHING /* If error occurs do nothing */,
650         LL2_ASSERT /* If error occurs assert */,
651         MAX_CORE_ERROR_HANDLE
652 };
653
654
655 /*
656  * opcodes for the event ring
657  */
658 enum core_event_opcode {
659         CORE_EVENT_TX_QUEUE_START,
660         CORE_EVENT_TX_QUEUE_STOP,
661         CORE_EVENT_RX_QUEUE_START,
662         CORE_EVENT_RX_QUEUE_STOP,
663         CORE_EVENT_RX_QUEUE_FLUSH,
664         MAX_CORE_EVENT_OPCODE
665 };
666
667
668 /*
669  * The L4 pseudo checksum mode for Core
670  */
671 enum core_l4_pseudo_checksum_mode {
672 /* Pseudo Checksum on packet is calculated with the correct packet length. */
673         CORE_L4_PSEUDO_CSUM_CORRECT_LENGTH,
674 /* Pseudo Checksum on packet is calculated with zero length. */
675         CORE_L4_PSEUDO_CSUM_ZERO_LENGTH,
676         MAX_CORE_L4_PSEUDO_CHECKSUM_MODE
677 };
678
679
680 /*
681  * Light-L2 RX Producers in Tstorm RAM
682  */
683 struct core_ll2_port_stats {
684         struct regpair gsi_invalid_hdr;
685         struct regpair gsi_invalid_pkt_length;
686         struct regpair gsi_unsupported_pkt_typ;
687         struct regpair gsi_crcchksm_error;
688 };
689
690
691 /*
692  * Ethernet TX Per Queue Stats
693  */
694 struct core_ll2_pstorm_per_queue_stat {
695 /* number of total bytes sent without errors */
696         struct regpair sent_ucast_bytes;
697 /* number of total bytes sent without errors */
698         struct regpair sent_mcast_bytes;
699 /* number of total bytes sent without errors */
700         struct regpair sent_bcast_bytes;
701 /* number of total packets sent without errors */
702         struct regpair sent_ucast_pkts;
703 /* number of total packets sent without errors */
704         struct regpair sent_mcast_pkts;
705 /* number of total packets sent without errors */
706         struct regpair sent_bcast_pkts;
707 };
708
709
710 /*
711  * Light-L2 RX Producers in Tstorm RAM
712  */
713 struct core_ll2_rx_prod {
714         __le16 bd_prod /* BD Producer */;
715         __le16 cqe_prod /* CQE Producer */;
716         __le32 reserved;
717 };
718
719
720 struct core_ll2_tstorm_per_queue_stat {
721 /* Number of packets discarded because they are bigger than MTU */
722         struct regpair packet_too_big_discard;
723 /* Number of packets discarded due to lack of host buffers */
724         struct regpair no_buff_discard;
725 };
726
727
728 struct core_ll2_ustorm_per_queue_stat {
729         struct regpair rcv_ucast_bytes;
730         struct regpair rcv_mcast_bytes;
731         struct regpair rcv_bcast_bytes;
732         struct regpair rcv_ucast_pkts;
733         struct regpair rcv_mcast_pkts;
734         struct regpair rcv_bcast_pkts;
735 };
736
737
738 /*
739  * Core Ramrod Command IDs (light L2)
740  */
741 enum core_ramrod_cmd_id {
742         CORE_RAMROD_UNUSED,
743         CORE_RAMROD_RX_QUEUE_START /* RX Queue Start Ramrod */,
744         CORE_RAMROD_TX_QUEUE_START /* TX Queue Start Ramrod */,
745         CORE_RAMROD_RX_QUEUE_STOP /* RX Queue Stop Ramrod */,
746         CORE_RAMROD_TX_QUEUE_STOP /* TX Queue Stop Ramrod */,
747         CORE_RAMROD_RX_QUEUE_FLUSH /* RX Flush queue Ramrod */,
748         MAX_CORE_RAMROD_CMD_ID
749 };
750
751
752 /*
753  * Core RX CQE Type for Light L2
754  */
755 enum core_roce_flavor_type {
756         CORE_ROCE,
757         CORE_RROCE,
758         MAX_CORE_ROCE_FLAVOR_TYPE
759 };
760
761
762 /*
763  * Specifies how ll2 should deal with packets errors: packet_too_big and no_buff
764  */
765 struct core_rx_action_on_error {
766         u8 error_type;
767 /* ll2 how to handle error packet_too_big (use enum core_error_handle) */
768 #define CORE_RX_ACTION_ON_ERROR_PACKET_TOO_BIG_MASK  0x3
769 #define CORE_RX_ACTION_ON_ERROR_PACKET_TOO_BIG_SHIFT 0
770 /* ll2 how to handle error with no_buff  (use enum core_error_handle) */
771 #define CORE_RX_ACTION_ON_ERROR_NO_BUFF_MASK         0x3
772 #define CORE_RX_ACTION_ON_ERROR_NO_BUFF_SHIFT        2
773 #define CORE_RX_ACTION_ON_ERROR_RESERVED_MASK        0xF
774 #define CORE_RX_ACTION_ON_ERROR_RESERVED_SHIFT       4
775 };
776
777
778 /*
779  * Core RX BD for Light L2
780  */
781 struct core_rx_bd {
782         struct regpair addr;
783         __le16 reserved[4];
784 };
785
786
787 /*
788  * Core RX CM offload BD for Light L2
789  */
790 struct core_rx_bd_with_buff_len {
791         struct regpair addr;
792         __le16 buff_length;
793         __le16 reserved[3];
794 };
795
796 /*
797  * Core RX CM offload BD for Light L2
798  */
799 union core_rx_bd_union {
800         struct core_rx_bd rx_bd /* Core Rx Bd static buffer size */;
801 /* Core Rx Bd with dynamic buffer length */
802         struct core_rx_bd_with_buff_len rx_bd_with_len;
803 };
804
805
806
807 /*
808  * Opaque Data for Light L2 RX CQE .
809  */
810 struct core_rx_cqe_opaque_data {
811         __le32 data[2] /* Opaque CQE Data */;
812 };
813
814
815 /*
816  * Core RX CQE Type for Light L2
817  */
818 enum core_rx_cqe_type {
819         CORE_RX_CQE_ILLIGAL_TYPE /* Bad RX Cqe type */,
820         CORE_RX_CQE_TYPE_REGULAR /* Regular Core RX CQE */,
821         CORE_RX_CQE_TYPE_GSI_OFFLOAD /* Fp Gsi offload RX CQE */,
822         CORE_RX_CQE_TYPE_SLOW_PATH /* Slow path Core RX CQE */,
823         MAX_CORE_RX_CQE_TYPE
824 };
825
826
827 /*
828  * Core RX CQE for Light L2 .
829  */
830 struct core_rx_fast_path_cqe {
831         u8 type /* CQE type */;
832 /* Offset (in bytes) of the packet from start of the buffer */
833         u8 placement_offset;
834 /* Parsing and error flags from the parser */
835         struct parsing_and_err_flags parse_flags;
836         __le16 packet_length /* Total packet length (from the parser) */;
837         __le16 vlan /* 802.1q VLAN tag */;
838         struct core_rx_cqe_opaque_data opaque_data /* Opaque Data */;
839 /* bit- map: each bit represents a specific error. errors indications are
840  * provided by the cracker. see spec for detailed description
841  */
842         struct parsing_err_flags err_flags;
843         __le16 reserved0;
844         __le32 reserved1[3];
845 };
846
847 /*
848  * Core Rx CM offload CQE .
849  */
850 struct core_rx_gsi_offload_cqe {
851         u8 type /* CQE type */;
852         u8 data_length_error /* set if gsi data is bigger than buff */;
853 /* Parsing and error flags from the parser */
854         struct parsing_and_err_flags parse_flags;
855         __le16 data_length /* Total packet length (from the parser) */;
856         __le16 vlan /* 802.1q VLAN tag */;
857         __le32 src_mac_addrhi /* hi 4 bytes source mac address */;
858         __le16 src_mac_addrlo /* lo 2 bytes of source mac address */;
859         u8 reserved1[2];
860         __le32 gid_dst[4] /* Gid destination address */;
861 };
862
863 /*
864  * Core RX CQE for Light L2 .
865  */
866 struct core_rx_slow_path_cqe {
867         u8 type /* CQE type */;
868         u8 ramrod_cmd_id;
869         __le16 echo;
870         struct core_rx_cqe_opaque_data opaque_data /* Opaque Data */;
871         __le32 reserved1[5];
872 };
873
874 /*
875  * Core RX CM offload BD for Light L2
876  */
877 union core_rx_cqe_union {
878         struct core_rx_fast_path_cqe rx_cqe_fp /* Fast path CQE */;
879         struct core_rx_gsi_offload_cqe rx_cqe_gsi /* GSI offload CQE */;
880         struct core_rx_slow_path_cqe rx_cqe_sp /* Slow path CQE */;
881 };
882
883
884
885
886
887 /*
888  * Ramrod data for rx queue start ramrod
889  */
890 struct core_rx_start_ramrod_data {
891         struct regpair bd_base /* bd address of the first bd page */;
892         struct regpair cqe_pbl_addr /* Base address on host of CQE PBL */;
893         __le16 mtu /* Maximum transmission unit */;
894         __le16 sb_id /* Status block ID */;
895         u8 sb_index /* index of the protocol index */;
896         u8 complete_cqe_flg /* post completion to the CQE ring if set */;
897         u8 complete_event_flg /* post completion to the event ring if set */;
898         u8 drop_ttl0_flg /* drop packet with ttl0 if set */;
899         __le16 num_of_pbl_pages /* Num of pages in CQE PBL */;
900 /* if set, 802.1q tags will be removed and copied to CQE */
901         u8 inner_vlan_removal_en;
902         u8 queue_id /* Light L2 RX Queue ID */;
903         u8 main_func_queue /* Is this the main queue for the PF */;
904 /* Duplicate broadcast packets to LL2 main queue in mf_si mode. Valid if
905  * main_func_queue is set.
906  */
907         u8 mf_si_bcast_accept_all;
908 /* Duplicate multicast packets to LL2 main queue in mf_si mode. Valid if
909  * main_func_queue is set.
910  */
911         u8 mf_si_mcast_accept_all;
912 /* Specifies how ll2 should deal with packets errors: packet_too_big and
913  * no_buff
914  */
915         struct core_rx_action_on_error action_on_error;
916 /* set when in GSI offload mode on ROCE connection */
917         u8 gsi_offload_flag;
918         u8 reserved[7];
919 };
920
921
922 /*
923  * Ramrod data for rx queue stop ramrod
924  */
925 struct core_rx_stop_ramrod_data {
926         u8 complete_cqe_flg /* post completion to the CQE ring if set */;
927         u8 complete_event_flg /* post completion to the event ring if set */;
928         u8 queue_id /* Light L2 RX Queue ID */;
929         u8 reserved1;
930         __le16 reserved2[2];
931 };
932
933
934 /*
935  * Flags for Core TX BD
936  */
937 struct core_tx_bd_data {
938         __le16 as_bitfield;
939 /* Do not allow additional VLAN manipulations on this packet (DCB) */
940 #define CORE_TX_BD_DATA_FORCE_VLAN_MODE_MASK      0x1
941 #define CORE_TX_BD_DATA_FORCE_VLAN_MODE_SHIFT     0
942 /* Insert VLAN into packet */
943 #define CORE_TX_BD_DATA_VLAN_INSERTION_MASK       0x1
944 #define CORE_TX_BD_DATA_VLAN_INSERTION_SHIFT      1
945 /* This is the first BD of the packet (for debug) */
946 #define CORE_TX_BD_DATA_START_BD_MASK             0x1
947 #define CORE_TX_BD_DATA_START_BD_SHIFT            2
948 /* Calculate the IP checksum for the packet */
949 #define CORE_TX_BD_DATA_IP_CSUM_MASK              0x1
950 #define CORE_TX_BD_DATA_IP_CSUM_SHIFT             3
951 /* Calculate the L4 checksum for the packet */
952 #define CORE_TX_BD_DATA_L4_CSUM_MASK              0x1
953 #define CORE_TX_BD_DATA_L4_CSUM_SHIFT             4
954 /* Packet is IPv6 with extensions */
955 #define CORE_TX_BD_DATA_IPV6_EXT_MASK             0x1
956 #define CORE_TX_BD_DATA_IPV6_EXT_SHIFT            5
957 /* If IPv6+ext, and if l4_csum is 1, than this field indicates L4 protocol:
958  * 0-TCP, 1-UDP
959  */
960 #define CORE_TX_BD_DATA_L4_PROTOCOL_MASK          0x1
961 #define CORE_TX_BD_DATA_L4_PROTOCOL_SHIFT         6
962 /* The pseudo checksum mode to place in the L4 checksum field. Required only
963  * when IPv6+ext and l4_csum is set. (use enum core_l4_pseudo_checksum_mode)
964  */
965 #define CORE_TX_BD_DATA_L4_PSEUDO_CSUM_MODE_MASK  0x1
966 #define CORE_TX_BD_DATA_L4_PSEUDO_CSUM_MODE_SHIFT 7
967 /* Number of BDs that make up one packet - width wide enough to present
968  * CORE_LL2_TX_MAX_BDS_PER_PACKET
969  */
970 #define CORE_TX_BD_DATA_NBDS_MASK                 0xF
971 #define CORE_TX_BD_DATA_NBDS_SHIFT                8
972 /* Use roce_flavor enum - Differentiate between Roce flavors is valid when
973  * connType is ROCE (use enum core_roce_flavor_type)
974  */
975 #define CORE_TX_BD_DATA_ROCE_FLAV_MASK            0x1
976 #define CORE_TX_BD_DATA_ROCE_FLAV_SHIFT           12
977 /* Calculate ip length */
978 #define CORE_TX_BD_DATA_IP_LEN_MASK               0x1
979 #define CORE_TX_BD_DATA_IP_LEN_SHIFT              13
980 #define CORE_TX_BD_DATA_RESERVED0_MASK            0x3
981 #define CORE_TX_BD_DATA_RESERVED0_SHIFT           14
982 };
983
984 /*
985  * Core TX BD for Light L2
986  */
987 struct core_tx_bd {
988         struct regpair addr /* Buffer Address */;
989         __le16 nbytes /* Number of Bytes in Buffer */;
990 /* Network packets: VLAN to insert to packet (if insertion flag set) LoopBack
991  * packets: echo data to pass to Rx
992  */
993         __le16 nw_vlan_or_lb_echo;
994         struct core_tx_bd_data bd_data /* BD Flags */;
995         __le16 bitfield1;
996 /* L4 Header Offset from start of packet (in Words). This is needed if both
997  * l4_csum and ipv6_ext are set
998  */
999 #define CORE_TX_BD_L4_HDR_OFFSET_W_MASK  0x3FFF
1000 #define CORE_TX_BD_L4_HDR_OFFSET_W_SHIFT 0
1001 /* Packet destination - Network, LB (use enum core_tx_dest) */
1002 #define CORE_TX_BD_TX_DST_MASK           0x1
1003 #define CORE_TX_BD_TX_DST_SHIFT          14
1004 #define CORE_TX_BD_RESERVED_MASK         0x1
1005 #define CORE_TX_BD_RESERVED_SHIFT        15
1006 };
1007
1008
1009
1010 /*
1011  * Light L2 TX Destination
1012  */
1013 enum core_tx_dest {
1014         CORE_TX_DEST_NW /* Light L2 TX Destination to the Network */,
1015         CORE_TX_DEST_LB /* Light L2 TX Destination to the Loopback */,
1016         MAX_CORE_TX_DEST
1017 };
1018
1019
1020 /*
1021  * Ramrod data for tx queue start ramrod
1022  */
1023 struct core_tx_start_ramrod_data {
1024         struct regpair pbl_base_addr /* Address of the pbl page */;
1025         __le16 mtu /* Maximum transmission unit */;
1026         __le16 sb_id /* Status block ID */;
1027         u8 sb_index /* Status block protocol index */;
1028         u8 stats_en /* Statistics Enable */;
1029         u8 stats_id /* Statistics Counter ID */;
1030         u8 conn_type /* connection type that loaded ll2 */;
1031         __le16 pbl_size /* Number of BD pages pointed by PBL */;
1032         __le16 qm_pq_id /* QM PQ ID */;
1033 /* set when in GSI offload mode on ROCE connection */
1034         u8 gsi_offload_flag;
1035         u8 resrved[3];
1036 };
1037
1038
1039 /*
1040  * Ramrod data for tx queue stop ramrod
1041  */
1042 struct core_tx_stop_ramrod_data {
1043         __le32 reserved0[2];
1044 };
1045
1046
1047 /*
1048  * Enum flag for what type of dcb data to update
1049  */
1050 enum dcb_dscp_update_mode {
1051 /* use when no change should be done to dcb data */
1052         DONT_UPDATE_DCB_DSCP,
1053         UPDATE_DCB /* use to update only l2 (vlan) priority */,
1054         UPDATE_DSCP /* use to update only l3 dscp */,
1055         UPDATE_DCB_DSCP /* update vlan pri and dscp */,
1056         MAX_DCB_DSCP_UPDATE_FLAG
1057 };
1058
1059
1060 struct eth_mstorm_per_pf_stat {
1061         struct regpair gre_discard_pkts /* Dropped GRE RX packets */;
1062         struct regpair vxlan_discard_pkts /* Dropped VXLAN RX packets */;
1063         struct regpair geneve_discard_pkts /* Dropped GENEVE RX packets */;
1064         struct regpair lb_discard_pkts /* Dropped Tx switched packets */;
1065 };
1066
1067
1068 struct eth_mstorm_per_queue_stat {
1069 /* Number of packets discarded because TTL=0 (in IPv4) or hopLimit=0 (IPv6) */
1070         struct regpair ttl0_discard;
1071 /* Number of packets discarded because they are bigger than MTU */
1072         struct regpair packet_too_big_discard;
1073 /* Number of packets discarded due to lack of host buffers (BDs/SGEs/CQEs) */
1074         struct regpair no_buff_discard;
1075 /* Number of packets discarded because of no active Rx connection */
1076         struct regpair not_active_discard;
1077 /* number of coalesced packets in all TPA aggregations */
1078         struct regpair tpa_coalesced_pkts;
1079 /* total number of TPA aggregations */
1080         struct regpair tpa_coalesced_events;
1081 /* number of aggregations, which abnormally ended */
1082         struct regpair tpa_aborts_num;
1083 /* total TCP payload length in all TPA aggregations */
1084         struct regpair tpa_coalesced_bytes;
1085 };
1086
1087
1088 /*
1089  * Ethernet TX Per PF
1090  */
1091 struct eth_pstorm_per_pf_stat {
1092 /* number of total ucast bytes sent on loopback port without errors */
1093         struct regpair sent_lb_ucast_bytes;
1094 /* number of total mcast bytes sent on loopback port without errors */
1095         struct regpair sent_lb_mcast_bytes;
1096 /* number of total bcast bytes sent on loopback port without errors */
1097         struct regpair sent_lb_bcast_bytes;
1098 /* number of total ucast packets sent on loopback port without errors */
1099         struct regpair sent_lb_ucast_pkts;
1100 /* number of total mcast packets sent on loopback port without errors */
1101         struct regpair sent_lb_mcast_pkts;
1102 /* number of total bcast packets sent on loopback port without errors */
1103         struct regpair sent_lb_bcast_pkts;
1104         struct regpair sent_gre_bytes /* Sent GRE bytes */;
1105         struct regpair sent_vxlan_bytes /* Sent VXLAN bytes */;
1106         struct regpair sent_geneve_bytes /* Sent GENEVE bytes */;
1107         struct regpair sent_gre_pkts /* Sent GRE packets */;
1108         struct regpair sent_vxlan_pkts /* Sent VXLAN packets */;
1109         struct regpair sent_geneve_pkts /* Sent GENEVE packets */;
1110         struct regpair gre_drop_pkts /* Dropped GRE TX packets */;
1111         struct regpair vxlan_drop_pkts /* Dropped VXLAN TX packets */;
1112         struct regpair geneve_drop_pkts /* Dropped GENEVE TX packets */;
1113 };
1114
1115
1116 /*
1117  * Ethernet TX Per Queue Stats
1118  */
1119 struct eth_pstorm_per_queue_stat {
1120 /* number of total bytes sent without errors */
1121         struct regpair sent_ucast_bytes;
1122 /* number of total bytes sent without errors */
1123         struct regpair sent_mcast_bytes;
1124 /* number of total bytes sent without errors */
1125         struct regpair sent_bcast_bytes;
1126 /* number of total packets sent without errors */
1127         struct regpair sent_ucast_pkts;
1128 /* number of total packets sent without errors */
1129         struct regpair sent_mcast_pkts;
1130 /* number of total packets sent without errors */
1131         struct regpair sent_bcast_pkts;
1132 /* number of total packets dropped due to errors */
1133         struct regpair error_drop_pkts;
1134 };
1135
1136
1137 /*
1138  * ETH Rx producers data
1139  */
1140 struct eth_rx_rate_limit {
1141 /* Rate Limit Multiplier - (Storm Clock (MHz) * 8 / Desired Bandwidth (MB/s)) */
1142         __le16 mult;
1143 /* Constant term to add (or subtract from number of cycles) */
1144         __le16 cnst;
1145         u8 add_sub_cnst /* Add (1) or subtract (0) constant term */;
1146         u8 reserved0;
1147         __le16 reserved1;
1148 };
1149
1150
1151 struct eth_ustorm_per_pf_stat {
1152 /* number of total ucast bytes received on loopback port without errors */
1153         struct regpair rcv_lb_ucast_bytes;
1154 /* number of total mcast bytes received on loopback port without errors */
1155         struct regpair rcv_lb_mcast_bytes;
1156 /* number of total bcast bytes received on loopback port without errors */
1157         struct regpair rcv_lb_bcast_bytes;
1158 /* number of total ucast packets received on loopback port without errors */
1159         struct regpair rcv_lb_ucast_pkts;
1160 /* number of total mcast packets received on loopback port without errors */
1161         struct regpair rcv_lb_mcast_pkts;
1162 /* number of total bcast packets received on loopback port without errors */
1163         struct regpair rcv_lb_bcast_pkts;
1164         struct regpair rcv_gre_bytes /* Received GRE bytes */;
1165         struct regpair rcv_vxlan_bytes /* Received VXLAN bytes */;
1166         struct regpair rcv_geneve_bytes /* Received GENEVE bytes */;
1167         struct regpair rcv_gre_pkts /* Received GRE packets */;
1168         struct regpair rcv_vxlan_pkts /* Received VXLAN packets */;
1169         struct regpair rcv_geneve_pkts /* Received GENEVE packets */;
1170 };
1171
1172
1173 struct eth_ustorm_per_queue_stat {
1174         struct regpair rcv_ucast_bytes;
1175         struct regpair rcv_mcast_bytes;
1176         struct regpair rcv_bcast_bytes;
1177         struct regpair rcv_ucast_pkts;
1178         struct regpair rcv_mcast_pkts;
1179         struct regpair rcv_bcast_pkts;
1180 };
1181
1182
1183 /*
1184  * Event Ring Next Page Address
1185  */
1186 struct event_ring_next_addr {
1187         struct regpair addr /* Next Page Address */;
1188         __le32 reserved[2] /* Reserved */;
1189 };
1190
1191 /*
1192  * Event Ring Element
1193  */
1194 union event_ring_element {
1195         struct event_ring_entry entry /* Event Ring Entry */;
1196 /* Event Ring Next Page Address */
1197         struct event_ring_next_addr next_addr;
1198 };
1199
1200
1201
1202 /*
1203  * Ports mode
1204  */
1205 enum fw_flow_ctrl_mode {
1206         flow_ctrl_pause,
1207         flow_ctrl_pfc,
1208         MAX_FW_FLOW_CTRL_MODE
1209 };
1210
1211
1212 /*
1213  * Major and Minor hsi Versions
1214  */
1215 struct hsi_fp_ver_struct {
1216         u8 minor_ver_arr[2] /* Minor Version of hsi loading pf */;
1217         u8 major_ver_arr[2] /* Major Version of driver loading pf */;
1218 };
1219
1220
1221 /*
1222  * Integration Phase
1223  */
1224 enum integ_phase {
1225         INTEG_PHASE_BB_A0_LATEST = 3 /* BB A0 latest integration phase */,
1226         INTEG_PHASE_BB_B0_NO_MCP = 10 /* BB B0 without MCP */,
1227         INTEG_PHASE_BB_B0_WITH_MCP = 11 /* BB B0 with MCP */,
1228         MAX_INTEG_PHASE
1229 };
1230
1231
1232 /*
1233  * Ports mode
1234  */
1235 enum iwarp_ll2_tx_queues {
1236 /* LL2 queue for OOO packets sent in-order by the driver */
1237         IWARP_LL2_IN_ORDER_TX_QUEUE = 1,
1238 /* LL2 queue for unaligned packets sent aligned by the driver */
1239         IWARP_LL2_ALIGNED_TX_QUEUE,
1240 /* LL2 queue for unaligned packets sent aligned and was right-trimmed by the
1241  * driver
1242  */
1243         IWARP_LL2_ALIGNED_RIGHT_TRIMMED_TX_QUEUE,
1244         IWARP_LL2_ERROR /* Error indication */,
1245         MAX_IWARP_LL2_TX_QUEUES
1246 };
1247
1248
1249 /*
1250  * Malicious VF error ID
1251  */
1252 enum malicious_vf_error_id {
1253         MALICIOUS_VF_NO_ERROR /* Zero placeholder value */,
1254 /* Writing to VF/PF channel when it is not ready */
1255         VF_PF_CHANNEL_NOT_READY,
1256         VF_ZONE_MSG_NOT_VALID /* VF channel message is not valid */,
1257         VF_ZONE_FUNC_NOT_ENABLED /* Parent PF of VF channel is not active */,
1258 /* TX packet is shorter then reported on BDs or from minimal size */
1259         ETH_PACKET_TOO_SMALL,
1260 /* Tx packet with marked as insert VLAN when its illegal */
1261         ETH_ILLEGAL_VLAN_MODE,
1262         ETH_MTU_VIOLATION /* TX packet is greater then MTU */,
1263 /* TX packet has illegal inband tags marked */
1264         ETH_ILLEGAL_INBAND_TAGS,
1265 /* Vlan cant be added to inband tag */
1266         ETH_VLAN_INSERT_AND_INBAND_VLAN,
1267 /* indicated number of BDs for the packet is illegal */
1268         ETH_ILLEGAL_NBDS,
1269         ETH_FIRST_BD_WO_SOP /* 1st BD must have start_bd flag set */,
1270 /* There are not enough BDs for transmission of even one packet */
1271         ETH_INSUFFICIENT_BDS,
1272         ETH_ILLEGAL_LSO_HDR_NBDS /* Header NBDs value is illegal */,
1273         ETH_ILLEGAL_LSO_MSS /* LSO MSS value is more than allowed */,
1274 /* empty BD (which not contains control flags) is illegal  */
1275         ETH_ZERO_SIZE_BD,
1276         ETH_ILLEGAL_LSO_HDR_LEN /* LSO header size is above the limit  */,
1277 /* In LSO its expected that on the local BD ring there will be at least MSS
1278  * bytes of data
1279  */
1280         ETH_INSUFFICIENT_PAYLOAD,
1281         ETH_EDPM_OUT_OF_SYNC /* Valid BDs on local ring after EDPM L2 sync */,
1282 /* Tunneled packet with IPv6+Ext without a proper number of BDs */
1283         ETH_TUNN_IPV6_EXT_NBD_ERR,
1284         ETH_CONTROL_PACKET_VIOLATION /* VF sent control frame such as PFC */,
1285         ETH_ANTI_SPOOFING_ERR /* Anti-Spoofing verification failure */,
1286         MAX_MALICIOUS_VF_ERROR_ID
1287 };
1288
1289
1290
1291 /*
1292  * Mstorm non-triggering VF zone
1293  */
1294 struct mstorm_non_trigger_vf_zone {
1295 /* VF statistic bucket */
1296         struct eth_mstorm_per_queue_stat eth_queue_stat;
1297 /* VF RX queues producers */
1298         struct eth_rx_prod_data
1299                 eth_rx_queue_producers[ETH_MAX_NUM_RX_QUEUES_PER_VF_QUAD];
1300 };
1301
1302
1303 /*
1304  * Mstorm VF zone
1305  */
1306 struct mstorm_vf_zone {
1307 /* non-interrupt-triggering zone */
1308         struct mstorm_non_trigger_vf_zone non_trigger;
1309 };
1310
1311
1312 /*
1313  * personality per PF
1314  */
1315 enum personality_type {
1316         BAD_PERSONALITY_TYP,
1317         PERSONALITY_ISCSI /* iSCSI and LL2 */,
1318         PERSONALITY_FCOE /* Fcoe and LL2 */,
1319         PERSONALITY_RDMA_AND_ETH /* Roce or Iwarp, Eth and LL2 */,
1320         PERSONALITY_RDMA /* Roce and LL2 */,
1321         PERSONALITY_CORE /* CORE(LL2) */,
1322         PERSONALITY_ETH /* Ethernet */,
1323         PERSONALITY_TOE /* Toe and LL2 */,
1324         MAX_PERSONALITY_TYPE
1325 };
1326
1327
1328 /*
1329  * tunnel configuration
1330  */
1331 struct pf_start_tunnel_config {
1332 /* Set VXLAN tunnel UDP destination port to vxlan_udp_port. If not set -
1333  * FW will use a default port
1334  */
1335         u8 set_vxlan_udp_port_flg;
1336 /* Set GENEVE tunnel UDP destination port to geneve_udp_port. If not set -
1337  * FW will use a default port
1338  */
1339         u8 set_geneve_udp_port_flg;
1340         u8 tx_enable_vxlan /* If set, enable VXLAN tunnel in TX path. */;
1341 /* If set, enable l2 GENEVE tunnel in TX path. */
1342         u8 tx_enable_l2geneve;
1343 /* If set, enable IP GENEVE tunnel in TX path. */
1344         u8 tx_enable_ipgeneve;
1345         u8 tx_enable_l2gre /* If set, enable l2 GRE tunnel in TX path. */;
1346         u8 tx_enable_ipgre /* If set, enable IP GRE tunnel in TX path. */;
1347         u8 tunnel_clss_vxlan /* Classification scheme for VXLAN tunnel. */;
1348 /* Classification scheme for l2 GENEVE tunnel. */
1349         u8 tunnel_clss_l2geneve;
1350 /* Classification scheme for ip GENEVE tunnel. */
1351         u8 tunnel_clss_ipgeneve;
1352         u8 tunnel_clss_l2gre /* Classification scheme for l2 GRE tunnel. */;
1353         u8 tunnel_clss_ipgre /* Classification scheme for ip GRE tunnel. */;
1354 /* VXLAN tunnel UDP destination port. Valid if set_vxlan_udp_port_flg=1 */
1355         __le16 vxlan_udp_port;
1356 /* GENEVE tunnel UDP destination port. Valid if set_geneve_udp_port_flg=1 */
1357         __le16 geneve_udp_port;
1358 };
1359
1360 /*
1361  * Ramrod data for PF start ramrod
1362  */
1363 struct pf_start_ramrod_data {
1364         struct regpair event_ring_pbl_addr /* Address of event ring PBL */;
1365 /* PBL address of consolidation queue */
1366         struct regpair consolid_q_pbl_addr;
1367 /* tunnel configuration. */
1368         struct pf_start_tunnel_config tunnel_config;
1369         __le16 event_ring_sb_id /* Status block ID */;
1370 /* All VfIds owned by Pf will be from baseVfId till baseVfId+numVfs */
1371         u8 base_vf_id;
1372         u8 num_vfs /* Amount of vfs owned by PF */;
1373         u8 event_ring_num_pages /* Number of PBL pages in event ring */;
1374         u8 event_ring_sb_index /* Status block index */;
1375         u8 path_id /* HW path ID (engine ID) */;
1376         u8 warning_as_error /* In FW asserts, treat warning as error */;
1377 /* If not set - throw a warning for each ramrod (for debug) */
1378         u8 dont_log_ramrods;
1379         u8 personality /* define what type of personality is new PF */;
1380 /* Log type mask. Each bit set enables a corresponding event type logging.
1381  * Event types are defined as ASSERT_LOG_TYPE_xxx
1382  */
1383         __le16 log_type_mask;
1384         u8 mf_mode /* Multi function mode */;
1385         u8 integ_phase /* Integration phase */;
1386 /* If set, inter-pf tx switching is allowed in Switch Independent func mode */
1387         u8 allow_npar_tx_switching;
1388 /* Map from inner to outer priority. Set pri_map_valid when init map */
1389         u8 inner_to_outer_pri_map[8];
1390 /* If inner_to_outer_pri_map is initialize then set pri_map_valid */
1391         u8 pri_map_valid;
1392 /* In case mf_mode is MF_OVLAN, this field specifies the outer vlan
1393  * (lower 16 bits) and ethType to use (higher 16 bits)
1394  */
1395         __le32 outer_tag;
1396 /* FP HSI version to be used by FW */
1397         struct hsi_fp_ver_struct hsi_fp_ver;
1398 };
1399
1400
1401
1402 /*
1403  * Data for port update ramrod
1404  */
1405 struct protocol_dcb_data {
1406         u8 dcb_enable_flag /* dcbEnable flag value */;
1407         u8 dscp_enable_flag /* If set use dscp value */;
1408         u8 dcb_priority /* dcbPri flag value */;
1409         u8 dcb_tc /* dcb TC value */;
1410         u8 dscp_val /* dscp value to write if dscp_enable_flag is set */;
1411         u8 reserved0;
1412 };
1413
1414 /*
1415  * Update tunnel configuration
1416  */
1417 struct pf_update_tunnel_config {
1418 /* Update RX per PF tunnel classification scheme. */
1419         u8 update_rx_pf_clss;
1420 /* Update per PORT default tunnel RX classification scheme for traffic with
1421  * unknown unicast outer MAC in NPAR mode.
1422  */
1423         u8 update_rx_def_ucast_clss;
1424 /* Update per PORT default tunnel RX classification scheme for traffic with non
1425  * unicast outer MAC in NPAR mode.
1426  */
1427         u8 update_rx_def_non_ucast_clss;
1428 /* Update TX per PF tunnel classification scheme. used by pf update. */
1429         u8 update_tx_pf_clss;
1430 /* Update VXLAN tunnel UDP destination port. */
1431         u8 set_vxlan_udp_port_flg;
1432 /* Update GENEVE tunnel UDP destination port. */
1433         u8 set_geneve_udp_port_flg;
1434         u8 tx_enable_vxlan /* If set, enable VXLAN tunnel in TX path. */;
1435 /* If set, enable l2 GENEVE tunnel in TX path. */
1436         u8 tx_enable_l2geneve;
1437 /* If set, enable IP GENEVE tunnel in TX path. */
1438         u8 tx_enable_ipgeneve;
1439         u8 tx_enable_l2gre /* If set, enable l2 GRE tunnel in TX path. */;
1440         u8 tx_enable_ipgre /* If set, enable IP GRE tunnel in TX path. */;
1441         u8 tunnel_clss_vxlan /* Classification scheme for VXLAN tunnel. */;
1442 /* Classification scheme for l2 GENEVE tunnel. */
1443         u8 tunnel_clss_l2geneve;
1444 /* Classification scheme for ip GENEVE tunnel. */
1445         u8 tunnel_clss_ipgeneve;
1446         u8 tunnel_clss_l2gre /* Classification scheme for l2 GRE tunnel. */;
1447         u8 tunnel_clss_ipgre /* Classification scheme for ip GRE tunnel. */;
1448         __le16 vxlan_udp_port /* VXLAN tunnel UDP destination port. */;
1449         __le16 geneve_udp_port /* GENEVE tunnel UDP destination port. */;
1450         __le16 reserved[2];
1451 };
1452
1453 /*
1454  * Data for port update ramrod
1455  */
1456 struct pf_update_ramrod_data {
1457         u8 pf_id;
1458         u8 update_eth_dcb_data_mode /* Update Eth DCB  data indication */;
1459         u8 update_fcoe_dcb_data_mode /* Update FCOE DCB  data indication */;
1460         u8 update_iscsi_dcb_data_mode /* Update iSCSI DCB  data indication */;
1461         u8 update_roce_dcb_data_mode /* Update ROCE DCB  data indication */;
1462 /* Update RROCE (RoceV2) DCB  data indication */
1463         u8 update_rroce_dcb_data_mode;
1464         u8 update_iwarp_dcb_data_mode /* Update IWARP DCB  data indication */;
1465         u8 update_mf_vlan_flag /* Update MF outer vlan Id */;
1466         struct protocol_dcb_data eth_dcb_data /* core eth related fields */;
1467         struct protocol_dcb_data fcoe_dcb_data /* core fcoe related fields */;
1468 /* core iscsi related fields */
1469         struct protocol_dcb_data iscsi_dcb_data;
1470         struct protocol_dcb_data roce_dcb_data /* core roce related fields */;
1471 /* core roce related fields */
1472         struct protocol_dcb_data rroce_dcb_data;
1473 /* core iwarp related fields */
1474         struct protocol_dcb_data iwarp_dcb_data;
1475         __le16 mf_vlan /* new outer vlan id value */;
1476         __le16 reserved;
1477 /* tunnel configuration. */
1478         struct pf_update_tunnel_config tunnel_config;
1479 };
1480
1481
1482
1483 /*
1484  * Ports mode
1485  */
1486 enum ports_mode {
1487         ENGX2_PORTX1 /* 2 engines x 1 port */,
1488         ENGX2_PORTX2 /* 2 engines x 2 ports */,
1489         ENGX1_PORTX1 /* 1 engine  x 1 port */,
1490         ENGX1_PORTX2 /* 1 engine  x 2 ports */,
1491         ENGX1_PORTX4 /* 1 engine  x 4 ports */,
1492         MAX_PORTS_MODE
1493 };
1494
1495
1496
1497 /*
1498  * use to index in hsi_fp_[major|minor]_ver_arr per protocol
1499  */
1500 enum protocol_version_array_key {
1501         ETH_VER_KEY = 0,
1502         ROCE_VER_KEY,
1503         MAX_PROTOCOL_VERSION_ARRAY_KEY
1504 };
1505
1506
1507
1508 /*
1509  * RDMA TX Stats
1510  */
1511 struct rdma_sent_stats {
1512         struct regpair sent_bytes /* number of total RDMA bytes sent */;
1513         struct regpair sent_pkts /* number of total RDMA packets sent */;
1514 };
1515
1516 /*
1517  * Pstorm non-triggering VF zone
1518  */
1519 struct pstorm_non_trigger_vf_zone {
1520 /* VF statistic bucket */
1521         struct eth_pstorm_per_queue_stat eth_queue_stat;
1522         struct rdma_sent_stats rdma_stats /* RoCE sent statistics */;
1523 };
1524
1525
1526 /*
1527  * Pstorm VF zone
1528  */
1529 struct pstorm_vf_zone {
1530 /* non-interrupt-triggering zone */
1531         struct pstorm_non_trigger_vf_zone non_trigger;
1532         struct regpair reserved[7] /* vf_zone size mus be power of 2 */;
1533 };
1534
1535
1536 /*
1537  * Ramrod Header of SPQE
1538  */
1539 struct ramrod_header {
1540         __le32 cid /* Slowpath Connection CID */;
1541         u8 cmd_id /* Ramrod Cmd (Per Protocol Type) */;
1542         u8 protocol_id /* Ramrod Protocol ID */;
1543         __le16 echo /* Ramrod echo */;
1544 };
1545
1546
1547 /*
1548  * RDMA RX Stats
1549  */
1550 struct rdma_rcv_stats {
1551         struct regpair rcv_bytes /* number of total RDMA bytes received */;
1552         struct regpair rcv_pkts /* number of total RDMA packets received */;
1553 };
1554
1555
1556
1557 /*
1558  * Data for update QCN/DCQCN RL ramrod
1559  */
1560 struct rl_update_ramrod_data {
1561         u8 qcn_update_param_flg /* Update QCN global params: timeout. */;
1562 /* Update DCQCN global params: timeout, g, k. */
1563         u8 dcqcn_update_param_flg;
1564         u8 rl_init_flg /* Init RL parameters, when RL disabled. */;
1565         u8 rl_start_flg /* Start RL in IDLE state. Set rate to maximum. */;
1566         u8 rl_stop_flg /* Stop RL. */;
1567         u8 rl_id_first /* ID of first or single RL, that will be updated. */;
1568 /* ID of last RL, that will be updated. If clear, single RL will updated. */
1569         u8 rl_id_last;
1570         u8 rl_dc_qcn_flg /* If set, RL will used for DCQCN. */;
1571         __le32 rl_bc_rate /* Byte Counter Limit. */;
1572         __le16 rl_max_rate /* Maximum rate in 1.6 Mbps resolution. */;
1573         __le16 rl_r_ai /* Active increase rate. */;
1574         __le16 rl_r_hai /* Hyper active increase rate. */;
1575         __le16 dcqcn_g /* DCQCN Alpha update gain in 1/64K resolution . */;
1576         __le32 dcqcn_k_us /* DCQCN Alpha update interval. */;
1577         __le32 dcqcn_timeuot_us /* DCQCN timeout. */;
1578         __le32 qcn_timeuot_us /* QCN timeout. */;
1579         __le32 reserved[2];
1580 };
1581
1582
1583 /*
1584  * Slowpath Element (SPQE)
1585  */
1586 struct slow_path_element {
1587         struct ramrod_header hdr /* Ramrod Header */;
1588         struct regpair data_ptr /* Pointer to the Ramrod Data on the Host */;
1589 };
1590
1591
1592 /*
1593  * Tstorm non-triggering VF zone
1594  */
1595 struct tstorm_non_trigger_vf_zone {
1596         struct rdma_rcv_stats rdma_stats /* RoCE received statistics */;
1597 };
1598
1599
1600 struct tstorm_per_port_stat {
1601 /* packet is dropped because it was truncated in NIG */
1602         struct regpair trunc_error_discard;
1603 /* packet is dropped because of Ethernet FCS error */
1604         struct regpair mac_error_discard;
1605 /* packet is dropped because classification was unsuccessful */
1606         struct regpair mftag_filter_discard;
1607 /* packet was passed to Ethernet and dropped because of no mac filter match */
1608         struct regpair eth_mac_filter_discard;
1609 /* packet passed to Light L2 and dropped because Light L2 is not configured for
1610  * this PF
1611  */
1612         struct regpair ll2_mac_filter_discard;
1613 /* packet passed to Light L2 and dropped because Light L2 is not configured for
1614  * this PF
1615  */
1616         struct regpair ll2_conn_disabled_discard;
1617 /* packet is an ISCSI irregular packet */
1618         struct regpair iscsi_irregular_pkt;
1619 /* packet is an FCOE irregular packet */
1620         struct regpair fcoe_irregular_pkt;
1621 /* packet is an ROCE irregular packet */
1622         struct regpair roce_irregular_pkt;
1623 /* packet is an IWARP irregular packet */
1624         struct regpair iwarp_irregular_pkt;
1625 /* packet is an ETH irregular packet */
1626         struct regpair eth_irregular_pkt;
1627 /* packet is an TOE irregular packet */
1628         struct regpair toe_irregular_pkt;
1629 /* packet is an PREROCE irregular packet */
1630         struct regpair preroce_irregular_pkt;
1631         struct regpair eth_gre_tunn_filter_discard /* GRE dropped packets */;
1632 /* VXLAN dropped packets */
1633         struct regpair eth_vxlan_tunn_filter_discard;
1634 /* GENEVE dropped packets */
1635         struct regpair eth_geneve_tunn_filter_discard;
1636 };
1637
1638
1639 /*
1640  * Tstorm VF zone
1641  */
1642 struct tstorm_vf_zone {
1643 /* non-interrupt-triggering zone */
1644         struct tstorm_non_trigger_vf_zone non_trigger;
1645 };
1646
1647
1648 /*
1649  * Tunnel classification scheme
1650  */
1651 enum tunnel_clss {
1652 /* Use MAC and VLAN from first L2 header for vport classification. */
1653         TUNNEL_CLSS_MAC_VLAN = 0,
1654 /* Use MAC from first L2 header and VNI from tunnel header for vport
1655  * classification
1656  */
1657         TUNNEL_CLSS_MAC_VNI,
1658 /* Use MAC and VLAN from last L2 header for vport classification */
1659         TUNNEL_CLSS_INNER_MAC_VLAN,
1660 /* Use MAC from last L2 header and VNI from tunnel header for vport
1661  * classification
1662  */
1663         TUNNEL_CLSS_INNER_MAC_VNI,
1664 /* Use MAC and VLAN from last L2 header for vport classification. If no exact
1665  * match, use MAC and VLAN from first L2 header for classification.
1666  */
1667         TUNNEL_CLSS_MAC_VLAN_DUAL_STAGE,
1668         MAX_TUNNEL_CLSS
1669 };
1670
1671
1672
1673 /*
1674  * Ustorm non-triggering VF zone
1675  */
1676 struct ustorm_non_trigger_vf_zone {
1677 /* VF statistic bucket */
1678         struct eth_ustorm_per_queue_stat eth_queue_stat;
1679         struct regpair vf_pf_msg_addr /* VF-PF message address */;
1680 };
1681
1682
1683 /*
1684  * Ustorm triggering VF zone
1685  */
1686 struct ustorm_trigger_vf_zone {
1687         u8 vf_pf_msg_valid /* VF-PF message valid flag */;
1688         u8 reserved[7];
1689 };
1690
1691
1692 /*
1693  * Ustorm VF zone
1694  */
1695 struct ustorm_vf_zone {
1696 /* non-interrupt-triggering zone */
1697         struct ustorm_non_trigger_vf_zone non_trigger;
1698         struct ustorm_trigger_vf_zone trigger /* interrupt triggering zone */;
1699 };
1700
1701
1702 /*
1703  * VF-PF channel data
1704  */
1705 struct vf_pf_channel_data {
1706 /* 0: VF-PF Channel NOT ready. Waiting for ack from PF driver. 1: VF-PF Channel
1707  * is ready for a new transaction.
1708  */
1709         __le32 ready;
1710 /* 0: VF-PF Channel is invalid because of malicious VF. 1: VF-PF Channel is
1711  * valid.
1712  */
1713         u8 valid;
1714         u8 reserved0;
1715         __le16 reserved1;
1716 };
1717
1718
1719 /*
1720  * Ramrod data for VF start ramrod
1721  */
1722 struct vf_start_ramrod_data {
1723         u8 vf_id /* VF ID */;
1724 /* If set, initial cleanup ack will be sent to parent PF SP event queue */
1725         u8 enable_flr_ack;
1726         __le16 opaque_fid /* VF opaque FID */;
1727         u8 personality /* define what type of personality is new VF */;
1728         u8 reserved[7];
1729 /* FP HSI version to be used by FW */
1730         struct hsi_fp_ver_struct hsi_fp_ver;
1731 };
1732
1733
1734 /*
1735  * Ramrod data for VF start ramrod
1736  */
1737 struct vf_stop_ramrod_data {
1738         u8 vf_id /* VF ID */;
1739         u8 reserved0;
1740         __le16 reserved1;
1741         __le32 reserved2;
1742 };
1743
1744
1745 /*
1746  * VF zone size mode.
1747  */
1748 enum vf_zone_size_mode {
1749 /* Default VF zone size. Up to 192 VF supported. */
1750         VF_ZONE_SIZE_MODE_DEFAULT,
1751 /* Doubled VF zone size. Up to 96 VF supported. */
1752         VF_ZONE_SIZE_MODE_DOUBLE,
1753 /* Quad VF zone size. Up to 48 VF supported. */
1754         VF_ZONE_SIZE_MODE_QUAD,
1755         MAX_VF_ZONE_SIZE_MODE
1756 };
1757
1758
1759
1760
1761 /*
1762  * Attentions status block
1763  */
1764 struct atten_status_block {
1765         __le32 atten_bits;
1766         __le32 atten_ack;
1767         __le16 reserved0;
1768         __le16 sb_index /* status block running index */;
1769         __le32 reserved1;
1770 };
1771
1772
1773 /*
1774  * Igu cleanup bit values to distinguish between clean or producer consumer
1775  * update.
1776  */
1777 enum command_type_bit {
1778         IGU_COMMAND_TYPE_NOP = 0,
1779         IGU_COMMAND_TYPE_SET = 1,
1780         MAX_COMMAND_TYPE_BIT
1781 };
1782
1783
1784 /*
1785  * DMAE command
1786  */
1787 struct dmae_cmd {
1788         __le32 opcode;
1789 /* DMA Source. 0 - PCIe, 1 - GRC (use enum dmae_cmd_src_enum) */
1790 #define DMAE_CMD_SRC_MASK              0x1
1791 #define DMAE_CMD_SRC_SHIFT             0
1792 /* DMA destination. 0 - None, 1 - PCIe, 2 - GRC, 3 - None
1793  * (use enum dmae_cmd_dst_enum)
1794  */
1795 #define DMAE_CMD_DST_MASK              0x3
1796 #define DMAE_CMD_DST_SHIFT             1
1797 /* Completion destination. 0 - PCie, 1 - GRC (use enum dmae_cmd_c_dst_enum) */
1798 #define DMAE_CMD_C_DST_MASK            0x1
1799 #define DMAE_CMD_C_DST_SHIFT           3
1800 /* Reset the CRC result (do not use the previous result as the seed) */
1801 #define DMAE_CMD_CRC_RESET_MASK        0x1
1802 #define DMAE_CMD_CRC_RESET_SHIFT       4
1803 /* Reset the source address in the next go to the same source address of the
1804  * previous go
1805  */
1806 #define DMAE_CMD_SRC_ADDR_RESET_MASK   0x1
1807 #define DMAE_CMD_SRC_ADDR_RESET_SHIFT  5
1808 /* Reset the destination address in the next go to the same destination address
1809  * of the previous go
1810  */
1811 #define DMAE_CMD_DST_ADDR_RESET_MASK   0x1
1812 #define DMAE_CMD_DST_ADDR_RESET_SHIFT  6
1813 /* 0   completion function is the same as src function, 1 - 0 completion
1814  * function is the same as dst function (use enum dmae_cmd_comp_func_enum)
1815  */
1816 #define DMAE_CMD_COMP_FUNC_MASK        0x1
1817 #define DMAE_CMD_COMP_FUNC_SHIFT       7
1818 /* 0 - Do not write a completion word, 1 - Write a completion word
1819  * (use enum dmae_cmd_comp_word_en_enum)
1820  */
1821 #define DMAE_CMD_COMP_WORD_EN_MASK     0x1
1822 #define DMAE_CMD_COMP_WORD_EN_SHIFT    8
1823 /* 0 - Do not write a CRC word, 1 - Write a CRC word
1824  * (use enum dmae_cmd_comp_crc_en_enum)
1825  */
1826 #define DMAE_CMD_COMP_CRC_EN_MASK      0x1
1827 #define DMAE_CMD_COMP_CRC_EN_SHIFT     9
1828 /* The CRC word should be taken from the DMAE address space from address 9+X,
1829  * where X is the value in these bits.
1830  */
1831 #define DMAE_CMD_COMP_CRC_OFFSET_MASK  0x7
1832 #define DMAE_CMD_COMP_CRC_OFFSET_SHIFT 10
1833 #define DMAE_CMD_RESERVED1_MASK        0x1
1834 #define DMAE_CMD_RESERVED1_SHIFT       13
1835 #define DMAE_CMD_ENDIANITY_MODE_MASK   0x3
1836 #define DMAE_CMD_ENDIANITY_MODE_SHIFT  14
1837 /* The field specifies how the completion word is affected by PCIe read error. 0
1838  * Send a regular completion, 1 - Send a completion with an error indication,
1839  * 2 do not send a completion (use enum dmae_cmd_error_handling_enum)
1840  */
1841 #define DMAE_CMD_ERR_HANDLING_MASK     0x3
1842 #define DMAE_CMD_ERR_HANDLING_SHIFT    16
1843 /* The port ID to be placed on the  RF FID  field of the GRC bus. this field is
1844  * used both when GRC is the destination and when it is the source of the DMAE
1845  * transaction.
1846  */
1847 #define DMAE_CMD_PORT_ID_MASK          0x3
1848 #define DMAE_CMD_PORT_ID_SHIFT         18
1849 /* Source PCI function number [3:0] */
1850 #define DMAE_CMD_SRC_PF_ID_MASK        0xF
1851 #define DMAE_CMD_SRC_PF_ID_SHIFT       20
1852 /* Destination PCI function number [3:0] */
1853 #define DMAE_CMD_DST_PF_ID_MASK        0xF
1854 #define DMAE_CMD_DST_PF_ID_SHIFT       24
1855 #define DMAE_CMD_SRC_VF_ID_VALID_MASK  0x1 /* Source VFID valid */
1856 #define DMAE_CMD_SRC_VF_ID_VALID_SHIFT 28
1857 #define DMAE_CMD_DST_VF_ID_VALID_MASK  0x1 /* Destination VFID valid */
1858 #define DMAE_CMD_DST_VF_ID_VALID_SHIFT 29
1859 #define DMAE_CMD_RESERVED2_MASK        0x3
1860 #define DMAE_CMD_RESERVED2_SHIFT       30
1861 /* PCIe source address low in bytes or GRC source address in DW */
1862         __le32 src_addr_lo;
1863 /* PCIe source address high in bytes or reserved (if source is GRC) */
1864         __le32 src_addr_hi;
1865 /* PCIe destination address low in bytes or GRC destination address in DW */
1866         __le32 dst_addr_lo;
1867 /* PCIe destination address high in bytes or reserved (if destination is GRC) */
1868         __le32 dst_addr_hi;
1869         __le16 length_dw /* Length in DW */;
1870         __le16 opcode_b;
1871 #define DMAE_CMD_SRC_VF_ID_MASK        0xFF /* Source VF id */
1872 #define DMAE_CMD_SRC_VF_ID_SHIFT       0
1873 #define DMAE_CMD_DST_VF_ID_MASK        0xFF /* Destination VF id */
1874 #define DMAE_CMD_DST_VF_ID_SHIFT       8
1875 /* PCIe completion address low in bytes or GRC completion address in DW */
1876         __le32 comp_addr_lo;
1877 /* PCIe completion address high in bytes or reserved (if completion address is
1878  * GRC)
1879  */
1880         __le32 comp_addr_hi;
1881         __le32 comp_val /* Value to write to completion address */;
1882         __le32 crc32 /* crc16 result */;
1883         __le32 crc_32_c /* crc32_c result */;
1884         __le16 crc16 /* crc16 result */;
1885         __le16 crc16_c /* crc16_c result */;
1886         __le16 crc10 /* crc_t10 result */;
1887         __le16 reserved;
1888         __le16 xsum16 /* checksum16 result  */;
1889         __le16 xsum8 /* checksum8 result  */;
1890 };
1891
1892
1893 enum dmae_cmd_comp_crc_en_enum {
1894         dmae_cmd_comp_crc_disabled /* Do not write a CRC word */,
1895         dmae_cmd_comp_crc_enabled /* Write a CRC word */,
1896         MAX_DMAE_CMD_COMP_CRC_EN_ENUM
1897 };
1898
1899
1900 enum dmae_cmd_comp_func_enum {
1901 /* completion word and/or CRC will be sent to SRC-PCI function/SRC VFID */
1902         dmae_cmd_comp_func_to_src,
1903 /* completion word and/or CRC will be sent to DST-PCI function/DST VFID */
1904         dmae_cmd_comp_func_to_dst,
1905         MAX_DMAE_CMD_COMP_FUNC_ENUM
1906 };
1907
1908
1909 enum dmae_cmd_comp_word_en_enum {
1910         dmae_cmd_comp_word_disabled /* Do not write a completion word */,
1911         dmae_cmd_comp_word_enabled /* Write the completion word */,
1912         MAX_DMAE_CMD_COMP_WORD_EN_ENUM
1913 };
1914
1915
1916 enum dmae_cmd_c_dst_enum {
1917         dmae_cmd_c_dst_pcie,
1918         dmae_cmd_c_dst_grc,
1919         MAX_DMAE_CMD_C_DST_ENUM
1920 };
1921
1922
1923 enum dmae_cmd_dst_enum {
1924         dmae_cmd_dst_none_0,
1925         dmae_cmd_dst_pcie,
1926         dmae_cmd_dst_grc,
1927         dmae_cmd_dst_none_3,
1928         MAX_DMAE_CMD_DST_ENUM
1929 };
1930
1931
1932 enum dmae_cmd_error_handling_enum {
1933 /* Send a regular completion (with no error indication) */
1934         dmae_cmd_error_handling_send_regular_comp,
1935 /* Send a completion with an error indication (i.e. set bit 31 of the completion
1936  * word)
1937  */
1938         dmae_cmd_error_handling_send_comp_with_err,
1939         dmae_cmd_error_handling_dont_send_comp /* Do not send a completion */,
1940         MAX_DMAE_CMD_ERROR_HANDLING_ENUM
1941 };
1942
1943
1944 enum dmae_cmd_src_enum {
1945         dmae_cmd_src_pcie /* The source is the PCIe */,
1946         dmae_cmd_src_grc /* The source is the GRC */,
1947         MAX_DMAE_CMD_SRC_ENUM
1948 };
1949
1950
1951 struct e4_mstorm_core_conn_ag_ctx {
1952         u8 byte0 /* cdu_validation */;
1953         u8 byte1 /* state */;
1954         u8 flags0;
1955 #define E4_MSTORM_CORE_CONN_AG_CTX_BIT0_MASK     0x1 /* exist_in_qm0 */
1956 #define E4_MSTORM_CORE_CONN_AG_CTX_BIT0_SHIFT    0
1957 #define E4_MSTORM_CORE_CONN_AG_CTX_BIT1_MASK     0x1 /* exist_in_qm1 */
1958 #define E4_MSTORM_CORE_CONN_AG_CTX_BIT1_SHIFT    1
1959 #define E4_MSTORM_CORE_CONN_AG_CTX_CF0_MASK      0x3 /* cf0 */
1960 #define E4_MSTORM_CORE_CONN_AG_CTX_CF0_SHIFT     2
1961 #define E4_MSTORM_CORE_CONN_AG_CTX_CF1_MASK      0x3 /* cf1 */
1962 #define E4_MSTORM_CORE_CONN_AG_CTX_CF1_SHIFT     4
1963 #define E4_MSTORM_CORE_CONN_AG_CTX_CF2_MASK      0x3 /* cf2 */
1964 #define E4_MSTORM_CORE_CONN_AG_CTX_CF2_SHIFT     6
1965         u8 flags1;
1966 #define E4_MSTORM_CORE_CONN_AG_CTX_CF0EN_MASK    0x1 /* cf0en */
1967 #define E4_MSTORM_CORE_CONN_AG_CTX_CF0EN_SHIFT   0
1968 #define E4_MSTORM_CORE_CONN_AG_CTX_CF1EN_MASK    0x1 /* cf1en */
1969 #define E4_MSTORM_CORE_CONN_AG_CTX_CF1EN_SHIFT   1
1970 #define E4_MSTORM_CORE_CONN_AG_CTX_CF2EN_MASK    0x1 /* cf2en */
1971 #define E4_MSTORM_CORE_CONN_AG_CTX_CF2EN_SHIFT   2
1972 #define E4_MSTORM_CORE_CONN_AG_CTX_RULE0EN_MASK  0x1 /* rule0en */
1973 #define E4_MSTORM_CORE_CONN_AG_CTX_RULE0EN_SHIFT 3
1974 #define E4_MSTORM_CORE_CONN_AG_CTX_RULE1EN_MASK  0x1 /* rule1en */
1975 #define E4_MSTORM_CORE_CONN_AG_CTX_RULE1EN_SHIFT 4
1976 #define E4_MSTORM_CORE_CONN_AG_CTX_RULE2EN_MASK  0x1 /* rule2en */
1977 #define E4_MSTORM_CORE_CONN_AG_CTX_RULE2EN_SHIFT 5
1978 #define E4_MSTORM_CORE_CONN_AG_CTX_RULE3EN_MASK  0x1 /* rule3en */
1979 #define E4_MSTORM_CORE_CONN_AG_CTX_RULE3EN_SHIFT 6
1980 #define E4_MSTORM_CORE_CONN_AG_CTX_RULE4EN_MASK  0x1 /* rule4en */
1981 #define E4_MSTORM_CORE_CONN_AG_CTX_RULE4EN_SHIFT 7
1982         __le16 word0 /* word0 */;
1983         __le16 word1 /* word1 */;
1984         __le32 reg0 /* reg0 */;
1985         __le32 reg1 /* reg1 */;
1986 };
1987
1988
1989
1990
1991
1992 struct e4_ystorm_core_conn_ag_ctx {
1993         u8 byte0 /* cdu_validation */;
1994         u8 byte1 /* state */;
1995         u8 flags0;
1996 #define E4_YSTORM_CORE_CONN_AG_CTX_BIT0_MASK     0x1 /* exist_in_qm0 */
1997 #define E4_YSTORM_CORE_CONN_AG_CTX_BIT0_SHIFT    0
1998 #define E4_YSTORM_CORE_CONN_AG_CTX_BIT1_MASK     0x1 /* exist_in_qm1 */
1999 #define E4_YSTORM_CORE_CONN_AG_CTX_BIT1_SHIFT    1
2000 #define E4_YSTORM_CORE_CONN_AG_CTX_CF0_MASK      0x3 /* cf0 */
2001 #define E4_YSTORM_CORE_CONN_AG_CTX_CF0_SHIFT     2
2002 #define E4_YSTORM_CORE_CONN_AG_CTX_CF1_MASK      0x3 /* cf1 */
2003 #define E4_YSTORM_CORE_CONN_AG_CTX_CF1_SHIFT     4
2004 #define E4_YSTORM_CORE_CONN_AG_CTX_CF2_MASK      0x3 /* cf2 */
2005 #define E4_YSTORM_CORE_CONN_AG_CTX_CF2_SHIFT     6
2006         u8 flags1;
2007 #define E4_YSTORM_CORE_CONN_AG_CTX_CF0EN_MASK    0x1 /* cf0en */
2008 #define E4_YSTORM_CORE_CONN_AG_CTX_CF0EN_SHIFT   0
2009 #define E4_YSTORM_CORE_CONN_AG_CTX_CF1EN_MASK    0x1 /* cf1en */
2010 #define E4_YSTORM_CORE_CONN_AG_CTX_CF1EN_SHIFT   1
2011 #define E4_YSTORM_CORE_CONN_AG_CTX_CF2EN_MASK    0x1 /* cf2en */
2012 #define E4_YSTORM_CORE_CONN_AG_CTX_CF2EN_SHIFT   2
2013 #define E4_YSTORM_CORE_CONN_AG_CTX_RULE0EN_MASK  0x1 /* rule0en */
2014 #define E4_YSTORM_CORE_CONN_AG_CTX_RULE0EN_SHIFT 3
2015 #define E4_YSTORM_CORE_CONN_AG_CTX_RULE1EN_MASK  0x1 /* rule1en */
2016 #define E4_YSTORM_CORE_CONN_AG_CTX_RULE1EN_SHIFT 4
2017 #define E4_YSTORM_CORE_CONN_AG_CTX_RULE2EN_MASK  0x1 /* rule2en */
2018 #define E4_YSTORM_CORE_CONN_AG_CTX_RULE2EN_SHIFT 5
2019 #define E4_YSTORM_CORE_CONN_AG_CTX_RULE3EN_MASK  0x1 /* rule3en */
2020 #define E4_YSTORM_CORE_CONN_AG_CTX_RULE3EN_SHIFT 6
2021 #define E4_YSTORM_CORE_CONN_AG_CTX_RULE4EN_MASK  0x1 /* rule4en */
2022 #define E4_YSTORM_CORE_CONN_AG_CTX_RULE4EN_SHIFT 7
2023         u8 byte2 /* byte2 */;
2024         u8 byte3 /* byte3 */;
2025         __le16 word0 /* word0 */;
2026         __le32 reg0 /* reg0 */;
2027         __le32 reg1 /* reg1 */;
2028         __le16 word1 /* word1 */;
2029         __le16 word2 /* word2 */;
2030         __le16 word3 /* word3 */;
2031         __le16 word4 /* word4 */;
2032         __le32 reg2 /* reg2 */;
2033         __le32 reg3 /* reg3 */;
2034 };
2035
2036
2037 /*
2038  * IGU cleanup command
2039  */
2040 struct igu_cleanup {
2041         __le32 sb_id_and_flags;
2042 #define IGU_CLEANUP_RESERVED0_MASK     0x7FFFFFF
2043 #define IGU_CLEANUP_RESERVED0_SHIFT    0
2044 /* cleanup clear - 0, set - 1 */
2045 #define IGU_CLEANUP_CLEANUP_SET_MASK   0x1
2046 #define IGU_CLEANUP_CLEANUP_SET_SHIFT  27
2047 #define IGU_CLEANUP_CLEANUP_TYPE_MASK  0x7
2048 #define IGU_CLEANUP_CLEANUP_TYPE_SHIFT 28
2049 /* must always be set (use enum command_type_bit) */
2050 #define IGU_CLEANUP_COMMAND_TYPE_MASK  0x1
2051 #define IGU_CLEANUP_COMMAND_TYPE_SHIFT 31
2052         __le32 reserved1;
2053 };
2054
2055
2056 /*
2057  * IGU firmware driver command
2058  */
2059 union igu_command {
2060         struct igu_prod_cons_update prod_cons_update;
2061         struct igu_cleanup cleanup;
2062 };
2063
2064
2065 /*
2066  * IGU firmware driver command
2067  */
2068 struct igu_command_reg_ctrl {
2069         __le16 opaque_fid;
2070         __le16 igu_command_reg_ctrl_fields;
2071 #define IGU_COMMAND_REG_CTRL_PXP_BAR_ADDR_MASK  0xFFF
2072 #define IGU_COMMAND_REG_CTRL_PXP_BAR_ADDR_SHIFT 0
2073 #define IGU_COMMAND_REG_CTRL_RESERVED_MASK      0x7
2074 #define IGU_COMMAND_REG_CTRL_RESERVED_SHIFT     12
2075 /* command typ: 0 - read, 1 - write */
2076 #define IGU_COMMAND_REG_CTRL_COMMAND_TYPE_MASK  0x1
2077 #define IGU_COMMAND_REG_CTRL_COMMAND_TYPE_SHIFT 15
2078 };
2079
2080
2081 /*
2082  * IGU mapping line structure
2083  */
2084 struct igu_mapping_line {
2085         __le32 igu_mapping_line_fields;
2086 #define IGU_MAPPING_LINE_VALID_MASK            0x1
2087 #define IGU_MAPPING_LINE_VALID_SHIFT           0
2088 #define IGU_MAPPING_LINE_VECTOR_NUMBER_MASK    0xFF
2089 #define IGU_MAPPING_LINE_VECTOR_NUMBER_SHIFT   1
2090 /* In BB: VF-0-120, PF-0-7; In K2: VF-0-191, PF-0-15 */
2091 #define IGU_MAPPING_LINE_FUNCTION_NUMBER_MASK  0xFF
2092 #define IGU_MAPPING_LINE_FUNCTION_NUMBER_SHIFT 9
2093 #define IGU_MAPPING_LINE_PF_VALID_MASK         0x1 /* PF-1, VF-0 */
2094 #define IGU_MAPPING_LINE_PF_VALID_SHIFT        17
2095 #define IGU_MAPPING_LINE_IPS_GROUP_MASK        0x3F
2096 #define IGU_MAPPING_LINE_IPS_GROUP_SHIFT       18
2097 #define IGU_MAPPING_LINE_RESERVED_MASK         0xFF
2098 #define IGU_MAPPING_LINE_RESERVED_SHIFT        24
2099 };
2100
2101
2102 /*
2103  * IGU MSIX line structure
2104  */
2105 struct igu_msix_vector {
2106         struct regpair address;
2107         __le32 data;
2108         __le32 msix_vector_fields;
2109 #define IGU_MSIX_VECTOR_MASK_BIT_MASK      0x1
2110 #define IGU_MSIX_VECTOR_MASK_BIT_SHIFT     0
2111 #define IGU_MSIX_VECTOR_RESERVED0_MASK     0x7FFF
2112 #define IGU_MSIX_VECTOR_RESERVED0_SHIFT    1
2113 #define IGU_MSIX_VECTOR_STEERING_TAG_MASK  0xFF
2114 #define IGU_MSIX_VECTOR_STEERING_TAG_SHIFT 16
2115 #define IGU_MSIX_VECTOR_RESERVED1_MASK     0xFF
2116 #define IGU_MSIX_VECTOR_RESERVED1_SHIFT    24
2117 };
2118
2119
2120 /*
2121  * per encapsulation type enabling flags
2122  */
2123 struct prs_reg_encapsulation_type_en {
2124         u8 flags;
2125 /* Enable bit for Ethernet-over-GRE (L2 GRE) encapsulation. */
2126 #define PRS_REG_ENCAPSULATION_TYPE_EN_ETH_OVER_GRE_ENABLE_MASK     0x1
2127 #define PRS_REG_ENCAPSULATION_TYPE_EN_ETH_OVER_GRE_ENABLE_SHIFT    0
2128 /* Enable bit for IP-over-GRE (IP GRE) encapsulation. */
2129 #define PRS_REG_ENCAPSULATION_TYPE_EN_IP_OVER_GRE_ENABLE_MASK      0x1
2130 #define PRS_REG_ENCAPSULATION_TYPE_EN_IP_OVER_GRE_ENABLE_SHIFT     1
2131 /* Enable bit for VXLAN encapsulation. */
2132 #define PRS_REG_ENCAPSULATION_TYPE_EN_VXLAN_ENABLE_MASK            0x1
2133 #define PRS_REG_ENCAPSULATION_TYPE_EN_VXLAN_ENABLE_SHIFT           2
2134 /* Enable bit for T-Tag encapsulation. */
2135 #define PRS_REG_ENCAPSULATION_TYPE_EN_T_TAG_ENABLE_MASK            0x1
2136 #define PRS_REG_ENCAPSULATION_TYPE_EN_T_TAG_ENABLE_SHIFT           3
2137 /* Enable bit for Ethernet-over-GENEVE (L2 GENEVE) encapsulation. */
2138 #define PRS_REG_ENCAPSULATION_TYPE_EN_ETH_OVER_GENEVE_ENABLE_MASK  0x1
2139 #define PRS_REG_ENCAPSULATION_TYPE_EN_ETH_OVER_GENEVE_ENABLE_SHIFT 4
2140 /* Enable bit for IP-over-GENEVE (IP GENEVE) encapsulation. */
2141 #define PRS_REG_ENCAPSULATION_TYPE_EN_IP_OVER_GENEVE_ENABLE_MASK   0x1
2142 #define PRS_REG_ENCAPSULATION_TYPE_EN_IP_OVER_GENEVE_ENABLE_SHIFT  5
2143 #define PRS_REG_ENCAPSULATION_TYPE_EN_RESERVED_MASK                0x3
2144 #define PRS_REG_ENCAPSULATION_TYPE_EN_RESERVED_SHIFT               6
2145 };
2146
2147
2148 enum pxp_tph_st_hint {
2149         TPH_ST_HINT_BIDIR /* Read/Write access by Host and Device */,
2150         TPH_ST_HINT_REQUESTER /* Read/Write access by Device */,
2151 /* Device Write and Host Read, or Host Write and Device Read */
2152         TPH_ST_HINT_TARGET,
2153 /* Device Write and Host Read, or Host Write and Device Read - with temporal
2154  * reuse
2155  */
2156         TPH_ST_HINT_TARGET_PRIO,
2157         MAX_PXP_TPH_ST_HINT
2158 };
2159
2160
2161 /*
2162  * QM hardware structure of enable bypass credit mask
2163  */
2164 struct qm_rf_bypass_mask {
2165         u8 flags;
2166 #define QM_RF_BYPASS_MASK_LINEVOQ_MASK    0x1
2167 #define QM_RF_BYPASS_MASK_LINEVOQ_SHIFT   0
2168 #define QM_RF_BYPASS_MASK_RESERVED0_MASK  0x1
2169 #define QM_RF_BYPASS_MASK_RESERVED0_SHIFT 1
2170 #define QM_RF_BYPASS_MASK_PFWFQ_MASK      0x1
2171 #define QM_RF_BYPASS_MASK_PFWFQ_SHIFT     2
2172 #define QM_RF_BYPASS_MASK_VPWFQ_MASK      0x1
2173 #define QM_RF_BYPASS_MASK_VPWFQ_SHIFT     3
2174 #define QM_RF_BYPASS_MASK_PFRL_MASK       0x1
2175 #define QM_RF_BYPASS_MASK_PFRL_SHIFT      4
2176 #define QM_RF_BYPASS_MASK_VPQCNRL_MASK    0x1
2177 #define QM_RF_BYPASS_MASK_VPQCNRL_SHIFT   5
2178 #define QM_RF_BYPASS_MASK_FWPAUSE_MASK    0x1
2179 #define QM_RF_BYPASS_MASK_FWPAUSE_SHIFT   6
2180 #define QM_RF_BYPASS_MASK_RESERVED1_MASK  0x1
2181 #define QM_RF_BYPASS_MASK_RESERVED1_SHIFT 7
2182 };
2183
2184
2185 /*
2186  * QM hardware structure of opportunistic credit mask
2187  */
2188 struct qm_rf_opportunistic_mask {
2189         __le16 flags;
2190 #define QM_RF_OPPORTUNISTIC_MASK_LINEVOQ_MASK     0x1
2191 #define QM_RF_OPPORTUNISTIC_MASK_LINEVOQ_SHIFT    0
2192 #define QM_RF_OPPORTUNISTIC_MASK_BYTEVOQ_MASK     0x1
2193 #define QM_RF_OPPORTUNISTIC_MASK_BYTEVOQ_SHIFT    1
2194 #define QM_RF_OPPORTUNISTIC_MASK_PFWFQ_MASK       0x1
2195 #define QM_RF_OPPORTUNISTIC_MASK_PFWFQ_SHIFT      2
2196 #define QM_RF_OPPORTUNISTIC_MASK_VPWFQ_MASK       0x1
2197 #define QM_RF_OPPORTUNISTIC_MASK_VPWFQ_SHIFT      3
2198 #define QM_RF_OPPORTUNISTIC_MASK_PFRL_MASK        0x1
2199 #define QM_RF_OPPORTUNISTIC_MASK_PFRL_SHIFT       4
2200 #define QM_RF_OPPORTUNISTIC_MASK_VPQCNRL_MASK     0x1
2201 #define QM_RF_OPPORTUNISTIC_MASK_VPQCNRL_SHIFT    5
2202 #define QM_RF_OPPORTUNISTIC_MASK_FWPAUSE_MASK     0x1
2203 #define QM_RF_OPPORTUNISTIC_MASK_FWPAUSE_SHIFT    6
2204 #define QM_RF_OPPORTUNISTIC_MASK_RESERVED0_MASK   0x1
2205 #define QM_RF_OPPORTUNISTIC_MASK_RESERVED0_SHIFT  7
2206 #define QM_RF_OPPORTUNISTIC_MASK_QUEUEEMPTY_MASK  0x1
2207 #define QM_RF_OPPORTUNISTIC_MASK_QUEUEEMPTY_SHIFT 8
2208 #define QM_RF_OPPORTUNISTIC_MASK_RESERVED1_MASK   0x7F
2209 #define QM_RF_OPPORTUNISTIC_MASK_RESERVED1_SHIFT  9
2210 };
2211
2212
2213 /*
2214  * QM hardware structure of QM map memory
2215  */
2216 struct qm_rf_pq_map {
2217         __le32 reg;
2218 #define QM_RF_PQ_MAP_PQ_VALID_MASK          0x1 /* PQ active */
2219 #define QM_RF_PQ_MAP_PQ_VALID_SHIFT         0
2220 #define QM_RF_PQ_MAP_RL_ID_MASK             0xFF /* RL ID */
2221 #define QM_RF_PQ_MAP_RL_ID_SHIFT            1
2222 /* the first PQ associated with the VPORT and VOQ of this PQ */
2223 #define QM_RF_PQ_MAP_VP_PQ_ID_MASK          0x1FF
2224 #define QM_RF_PQ_MAP_VP_PQ_ID_SHIFT         9
2225 #define QM_RF_PQ_MAP_VOQ_MASK               0x1F /* VOQ */
2226 #define QM_RF_PQ_MAP_VOQ_SHIFT              18
2227 #define QM_RF_PQ_MAP_WRR_WEIGHT_GROUP_MASK  0x3 /* WRR weight */
2228 #define QM_RF_PQ_MAP_WRR_WEIGHT_GROUP_SHIFT 23
2229 #define QM_RF_PQ_MAP_RL_VALID_MASK          0x1 /* RL active */
2230 #define QM_RF_PQ_MAP_RL_VALID_SHIFT         25
2231 #define QM_RF_PQ_MAP_RESERVED_MASK          0x3F
2232 #define QM_RF_PQ_MAP_RESERVED_SHIFT         26
2233 };
2234
2235
2236 /*
2237  * Completion params for aggregated interrupt completion
2238  */
2239 struct sdm_agg_int_comp_params {
2240         __le16 params;
2241 /* the number of aggregated interrupt, 0-31 */
2242 #define SDM_AGG_INT_COMP_PARAMS_AGG_INT_INDEX_MASK      0x3F
2243 #define SDM_AGG_INT_COMP_PARAMS_AGG_INT_INDEX_SHIFT     0
2244 /* 1 - set a bit in aggregated vector, 0 - dont set */
2245 #define SDM_AGG_INT_COMP_PARAMS_AGG_VECTOR_ENABLE_MASK  0x1
2246 #define SDM_AGG_INT_COMP_PARAMS_AGG_VECTOR_ENABLE_SHIFT 6
2247 /* Number of bit in the aggregated vector, 0-279 (TBD) */
2248 #define SDM_AGG_INT_COMP_PARAMS_AGG_VECTOR_BIT_MASK     0x1FF
2249 #define SDM_AGG_INT_COMP_PARAMS_AGG_VECTOR_BIT_SHIFT    7
2250 };
2251
2252
2253 /*
2254  * SDM operation gen command (generate aggregative interrupt)
2255  */
2256 struct sdm_op_gen {
2257         __le32 command;
2258 /* completion parameters 0-15 */
2259 #define SDM_OP_GEN_COMP_PARAM_MASK  0xFFFF
2260 #define SDM_OP_GEN_COMP_PARAM_SHIFT 0
2261 #define SDM_OP_GEN_COMP_TYPE_MASK   0xF /* completion type 16-19 */
2262 #define SDM_OP_GEN_COMP_TYPE_SHIFT  16
2263 #define SDM_OP_GEN_RESERVED_MASK    0xFFF /* reserved 20-31 */
2264 #define SDM_OP_GEN_RESERVED_SHIFT   20
2265 };
2266
2267 struct ystorm_core_conn_ag_ctx {
2268         u8 byte0 /* cdu_validation */;
2269         u8 byte1 /* state */;
2270         u8 flags0;
2271 #define YSTORM_CORE_CONN_AG_CTX_BIT0_MASK     0x1 /* exist_in_qm0 */
2272 #define YSTORM_CORE_CONN_AG_CTX_BIT0_SHIFT    0
2273 #define YSTORM_CORE_CONN_AG_CTX_BIT1_MASK     0x1 /* exist_in_qm1 */
2274 #define YSTORM_CORE_CONN_AG_CTX_BIT1_SHIFT    1
2275 #define YSTORM_CORE_CONN_AG_CTX_CF0_MASK      0x3 /* cf0 */
2276 #define YSTORM_CORE_CONN_AG_CTX_CF0_SHIFT     2
2277 #define YSTORM_CORE_CONN_AG_CTX_CF1_MASK      0x3 /* cf1 */
2278 #define YSTORM_CORE_CONN_AG_CTX_CF1_SHIFT     4
2279 #define YSTORM_CORE_CONN_AG_CTX_CF2_MASK      0x3 /* cf2 */
2280 #define YSTORM_CORE_CONN_AG_CTX_CF2_SHIFT     6
2281         u8 flags1;
2282 #define YSTORM_CORE_CONN_AG_CTX_CF0EN_MASK    0x1 /* cf0en */
2283 #define YSTORM_CORE_CONN_AG_CTX_CF0EN_SHIFT   0
2284 #define YSTORM_CORE_CONN_AG_CTX_CF1EN_MASK    0x1 /* cf1en */
2285 #define YSTORM_CORE_CONN_AG_CTX_CF1EN_SHIFT   1
2286 #define YSTORM_CORE_CONN_AG_CTX_CF2EN_MASK    0x1 /* cf2en */
2287 #define YSTORM_CORE_CONN_AG_CTX_CF2EN_SHIFT   2
2288 #define YSTORM_CORE_CONN_AG_CTX_RULE0EN_MASK  0x1 /* rule0en */
2289 #define YSTORM_CORE_CONN_AG_CTX_RULE0EN_SHIFT 3
2290 #define YSTORM_CORE_CONN_AG_CTX_RULE1EN_MASK  0x1 /* rule1en */
2291 #define YSTORM_CORE_CONN_AG_CTX_RULE1EN_SHIFT 4
2292 #define YSTORM_CORE_CONN_AG_CTX_RULE2EN_MASK  0x1 /* rule2en */
2293 #define YSTORM_CORE_CONN_AG_CTX_RULE2EN_SHIFT 5
2294 #define YSTORM_CORE_CONN_AG_CTX_RULE3EN_MASK  0x1 /* rule3en */
2295 #define YSTORM_CORE_CONN_AG_CTX_RULE3EN_SHIFT 6
2296 #define YSTORM_CORE_CONN_AG_CTX_RULE4EN_MASK  0x1 /* rule4en */
2297 #define YSTORM_CORE_CONN_AG_CTX_RULE4EN_SHIFT 7
2298         u8 byte2 /* byte2 */;
2299         u8 byte3 /* byte3 */;
2300         __le16 word0 /* word0 */;
2301         __le32 reg0 /* reg0 */;
2302         __le32 reg1 /* reg1 */;
2303         __le16 word1 /* word1 */;
2304         __le16 word2 /* word2 */;
2305         __le16 word3 /* word3 */;
2306         __le16 word4 /* word4 */;
2307         __le32 reg2 /* reg2 */;
2308         __le32 reg3 /* reg3 */;
2309 };
2310
2311 #endif /* __ECORE_HSI_COMMON__ */