New upstream version 18.11-rc1
[deb_dpdk.git] / drivers / net / qede / base / ecore_iro.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright (c) 2016 - 2018 Cavium Inc.
3  * All rights reserved.
4  * www.cavium.com
5  */
6
7 #ifndef __IRO_H__
8 #define __IRO_H__
9
10 /* Ystorm flow control mode. Use enum fw_flow_ctrl_mode */
11 #define YSTORM_FLOW_CONTROL_MODE_OFFSET (IRO[0].base)
12 #define YSTORM_FLOW_CONTROL_MODE_SIZE (IRO[0].size)
13 /* Tstorm port statistics */
14 #define TSTORM_PORT_STAT_OFFSET(port_id) (IRO[1].base + ((port_id) * IRO[1].m1))
15 #define TSTORM_PORT_STAT_SIZE (IRO[1].size)
16 /* Tstorm ll2 port statistics */
17 #define TSTORM_LL2_PORT_STAT_OFFSET(port_id) (IRO[2].base + \
18         ((port_id) * IRO[2].m1))
19 #define TSTORM_LL2_PORT_STAT_SIZE (IRO[2].size)
20 /* Ustorm VF-PF Channel ready flag */
21 #define USTORM_VF_PF_CHANNEL_READY_OFFSET(vf_id) (IRO[3].base + \
22         ((vf_id) * IRO[3].m1))
23 #define USTORM_VF_PF_CHANNEL_READY_SIZE (IRO[3].size)
24 /* Ustorm Final flr cleanup ack */
25 #define USTORM_FLR_FINAL_ACK_OFFSET(pf_id) (IRO[4].base + ((pf_id) * IRO[4].m1))
26 #define USTORM_FLR_FINAL_ACK_SIZE (IRO[4].size)
27 /* Ustorm Event ring consumer */
28 #define USTORM_EQE_CONS_OFFSET(pf_id) (IRO[5].base + ((pf_id) * IRO[5].m1))
29 #define USTORM_EQE_CONS_SIZE (IRO[5].size)
30 /* Ustorm eth queue zone */
31 #define USTORM_ETH_QUEUE_ZONE_OFFSET(queue_zone_id) (IRO[6].base + \
32         ((queue_zone_id) * IRO[6].m1))
33 #define USTORM_ETH_QUEUE_ZONE_SIZE (IRO[6].size)
34 /* Ustorm Common Queue ring consumer */
35 #define USTORM_COMMON_QUEUE_CONS_OFFSET(queue_zone_id) (IRO[7].base + \
36         ((queue_zone_id) * IRO[7].m1))
37 #define USTORM_COMMON_QUEUE_CONS_SIZE (IRO[7].size)
38 /* Xstorm Integration Test Data */
39 #define XSTORM_INTEG_TEST_DATA_OFFSET (IRO[8].base)
40 #define XSTORM_INTEG_TEST_DATA_SIZE (IRO[8].size)
41 /* Ystorm Integration Test Data */
42 #define YSTORM_INTEG_TEST_DATA_OFFSET (IRO[9].base)
43 #define YSTORM_INTEG_TEST_DATA_SIZE (IRO[9].size)
44 /* Pstorm Integration Test Data */
45 #define PSTORM_INTEG_TEST_DATA_OFFSET (IRO[10].base)
46 #define PSTORM_INTEG_TEST_DATA_SIZE (IRO[10].size)
47 /* Tstorm Integration Test Data */
48 #define TSTORM_INTEG_TEST_DATA_OFFSET (IRO[11].base)
49 #define TSTORM_INTEG_TEST_DATA_SIZE (IRO[11].size)
50 /* Mstorm Integration Test Data */
51 #define MSTORM_INTEG_TEST_DATA_OFFSET (IRO[12].base)
52 #define MSTORM_INTEG_TEST_DATA_SIZE (IRO[12].size)
53 /* Ustorm Integration Test Data */
54 #define USTORM_INTEG_TEST_DATA_OFFSET (IRO[13].base)
55 #define USTORM_INTEG_TEST_DATA_SIZE (IRO[13].size)
56 /* Tstorm producers */
57 #define TSTORM_LL2_RX_PRODS_OFFSET(core_rx_queue_id) (IRO[14].base + \
58         ((core_rx_queue_id) * IRO[14].m1))
59 #define TSTORM_LL2_RX_PRODS_SIZE (IRO[14].size)
60 /* Tstorm LightL2 queue statistics */
61 #define CORE_LL2_TSTORM_PER_QUEUE_STAT_OFFSET(core_rx_queue_id) \
62         (IRO[15].base + ((core_rx_queue_id) * IRO[15].m1))
63 #define CORE_LL2_TSTORM_PER_QUEUE_STAT_SIZE (IRO[15].size)
64 /* Ustorm LiteL2 queue statistics */
65 #define CORE_LL2_USTORM_PER_QUEUE_STAT_OFFSET(core_rx_queue_id) \
66         (IRO[16].base + ((core_rx_queue_id) * IRO[16].m1))
67 #define CORE_LL2_USTORM_PER_QUEUE_STAT_SIZE (IRO[16].size)
68 /* Pstorm LiteL2 queue statistics */
69 #define CORE_LL2_PSTORM_PER_QUEUE_STAT_OFFSET(core_tx_stats_id) \
70         (IRO[17].base + ((core_tx_stats_id) * IRO[17].m1))
71 #define CORE_LL2_PSTORM_PER_QUEUE_STAT_SIZE (IRO[17].size)
72 /* Mstorm queue statistics */
73 #define MSTORM_QUEUE_STAT_OFFSET(stat_counter_id) (IRO[18].base + \
74         ((stat_counter_id) * IRO[18].m1))
75 #define MSTORM_QUEUE_STAT_SIZE (IRO[18].size)
76 /* Mstorm ETH PF queues producers */
77 #define MSTORM_ETH_PF_PRODS_OFFSET(queue_id) (IRO[19].base + \
78         ((queue_id) * IRO[19].m1))
79 #define MSTORM_ETH_PF_PRODS_SIZE (IRO[19].size)
80 /* Mstorm ETH VF queues producers offset in RAM. Used in default VF zone size
81  * mode.
82  */
83 #define MSTORM_ETH_VF_PRODS_OFFSET(vf_id, vf_queue_id) (IRO[20].base + \
84         ((vf_id) * IRO[20].m1) + ((vf_queue_id) * IRO[20].m2))
85 #define MSTORM_ETH_VF_PRODS_SIZE (IRO[20].size)
86 /* TPA agregation timeout in us resolution (on ASIC) */
87 #define MSTORM_TPA_TIMEOUT_US_OFFSET (IRO[21].base)
88 #define MSTORM_TPA_TIMEOUT_US_SIZE (IRO[21].size)
89 /* Mstorm pf statistics */
90 #define MSTORM_ETH_PF_STAT_OFFSET(pf_id) (IRO[22].base + ((pf_id) * IRO[22].m1))
91 #define MSTORM_ETH_PF_STAT_SIZE (IRO[22].size)
92 /* Ustorm queue statistics */
93 #define USTORM_QUEUE_STAT_OFFSET(stat_counter_id) (IRO[23].base + \
94         ((stat_counter_id) * IRO[23].m1))
95 #define USTORM_QUEUE_STAT_SIZE (IRO[23].size)
96 /* Ustorm pf statistics */
97 #define USTORM_ETH_PF_STAT_OFFSET(pf_id) (IRO[24].base + ((pf_id) * IRO[24].m1))
98 #define USTORM_ETH_PF_STAT_SIZE (IRO[24].size)
99 /* Pstorm queue statistics */
100 #define PSTORM_QUEUE_STAT_OFFSET(stat_counter_id) (IRO[25].base + \
101         ((stat_counter_id) * IRO[25].m1))
102 #define PSTORM_QUEUE_STAT_SIZE (IRO[25].size)
103 /* Pstorm pf statistics */
104 #define PSTORM_ETH_PF_STAT_OFFSET(pf_id) (IRO[26].base + ((pf_id) * IRO[26].m1))
105 #define PSTORM_ETH_PF_STAT_SIZE (IRO[26].size)
106 /* Control frame's EthType configuration for TX control frame security */
107 #define PSTORM_CTL_FRAME_ETHTYPE_OFFSET(ethType_id) (IRO[27].base + \
108         ((ethType_id) * IRO[27].m1))
109 #define PSTORM_CTL_FRAME_ETHTYPE_SIZE (IRO[27].size)
110 /* Tstorm last parser message */
111 #define TSTORM_ETH_PRS_INPUT_OFFSET (IRO[28].base)
112 #define TSTORM_ETH_PRS_INPUT_SIZE (IRO[28].size)
113 /* Tstorm Eth limit Rx rate */
114 #define ETH_RX_RATE_LIMIT_OFFSET(pf_id) (IRO[29].base + ((pf_id) * IRO[29].m1))
115 #define ETH_RX_RATE_LIMIT_SIZE (IRO[29].size)
116 /* RSS indirection table entry update command per PF offset in TSTORM PF BAR0.
117  * Use eth_tstorm_rss_update_data for update.
118  */
119 #define TSTORM_ETH_RSS_UPDATE_OFFSET(pf_id) (IRO[30].base + \
120         ((pf_id) * IRO[30].m1))
121 #define TSTORM_ETH_RSS_UPDATE_SIZE (IRO[30].size)
122 /* Xstorm queue zone */
123 #define XSTORM_ETH_QUEUE_ZONE_OFFSET(queue_id) (IRO[31].base + \
124         ((queue_id) * IRO[31].m1))
125 #define XSTORM_ETH_QUEUE_ZONE_SIZE (IRO[31].size)
126 /* Ystorm cqe producer */
127 #define YSTORM_TOE_CQ_PROD_OFFSET(rss_id) (IRO[32].base + \
128         ((rss_id) * IRO[32].m1))
129 #define YSTORM_TOE_CQ_PROD_SIZE (IRO[32].size)
130 /* Ustorm cqe producer */
131 #define USTORM_TOE_CQ_PROD_OFFSET(rss_id) (IRO[33].base + \
132         ((rss_id) * IRO[33].m1))
133 #define USTORM_TOE_CQ_PROD_SIZE (IRO[33].size)
134 /* Ustorm grq producer */
135 #define USTORM_TOE_GRQ_PROD_OFFSET(pf_id) (IRO[34].base + \
136         ((pf_id) * IRO[34].m1))
137 #define USTORM_TOE_GRQ_PROD_SIZE (IRO[34].size)
138 /* Tstorm cmdq-cons of given command queue-id */
139 #define TSTORM_SCSI_CMDQ_CONS_OFFSET(cmdq_queue_id) (IRO[35].base + \
140         ((cmdq_queue_id) * IRO[35].m1))
141 #define TSTORM_SCSI_CMDQ_CONS_SIZE (IRO[35].size)
142 /* Tstorm (reflects M-Storm) bdq-external-producer of given function ID,
143  * BDqueue-id
144  */
145 #define TSTORM_SCSI_BDQ_EXT_PROD_OFFSET(func_id, bdq_id) (IRO[36].base + \
146         ((func_id) * IRO[36].m1) + ((bdq_id) * IRO[36].m2))
147 #define TSTORM_SCSI_BDQ_EXT_PROD_SIZE (IRO[36].size)
148 /* Mstorm bdq-external-producer of given BDQ resource ID, BDqueue-id */
149 #define MSTORM_SCSI_BDQ_EXT_PROD_OFFSET(func_id, bdq_id) (IRO[37].base + \
150         ((func_id) * IRO[37].m1) + ((bdq_id) * IRO[37].m2))
151 #define MSTORM_SCSI_BDQ_EXT_PROD_SIZE (IRO[37].size)
152 /* Tstorm iSCSI RX stats */
153 #define TSTORM_ISCSI_RX_STATS_OFFSET(pf_id) (IRO[38].base + \
154         ((pf_id) * IRO[38].m1))
155 #define TSTORM_ISCSI_RX_STATS_SIZE (IRO[38].size)
156 /* Mstorm iSCSI RX stats */
157 #define MSTORM_ISCSI_RX_STATS_OFFSET(pf_id) (IRO[39].base + \
158         ((pf_id) * IRO[39].m1))
159 #define MSTORM_ISCSI_RX_STATS_SIZE (IRO[39].size)
160 /* Ustorm iSCSI RX stats */
161 #define USTORM_ISCSI_RX_STATS_OFFSET(pf_id) (IRO[40].base + \
162         ((pf_id) * IRO[40].m1))
163 #define USTORM_ISCSI_RX_STATS_SIZE (IRO[40].size)
164 /* Xstorm iSCSI TX stats */
165 #define XSTORM_ISCSI_TX_STATS_OFFSET(pf_id) (IRO[41].base + \
166         ((pf_id) * IRO[41].m1))
167 #define XSTORM_ISCSI_TX_STATS_SIZE (IRO[41].size)
168 /* Ystorm iSCSI TX stats */
169 #define YSTORM_ISCSI_TX_STATS_OFFSET(pf_id) (IRO[42].base + \
170         ((pf_id) * IRO[42].m1))
171 #define YSTORM_ISCSI_TX_STATS_SIZE (IRO[42].size)
172 /* Pstorm iSCSI TX stats */
173 #define PSTORM_ISCSI_TX_STATS_OFFSET(pf_id) (IRO[43].base + \
174         ((pf_id) * IRO[43].m1))
175 #define PSTORM_ISCSI_TX_STATS_SIZE (IRO[43].size)
176 /* Tstorm FCoE RX stats */
177 #define TSTORM_FCOE_RX_STATS_OFFSET(pf_id) (IRO[44].base + \
178         ((pf_id) * IRO[44].m1))
179 #define TSTORM_FCOE_RX_STATS_SIZE (IRO[44].size)
180 /* Pstorm FCoE TX stats */
181 #define PSTORM_FCOE_TX_STATS_OFFSET(pf_id) (IRO[45].base + \
182         ((pf_id) * IRO[45].m1))
183 #define PSTORM_FCOE_TX_STATS_SIZE (IRO[45].size)
184 /* Pstorm RDMA queue statistics */
185 #define PSTORM_RDMA_QUEUE_STAT_OFFSET(rdma_stat_counter_id) (IRO[46].base + \
186         ((rdma_stat_counter_id) * IRO[46].m1))
187 #define PSTORM_RDMA_QUEUE_STAT_SIZE (IRO[46].size)
188 /* Tstorm RDMA queue statistics */
189 #define TSTORM_RDMA_QUEUE_STAT_OFFSET(rdma_stat_counter_id) (IRO[47].base + \
190         ((rdma_stat_counter_id) * IRO[47].m1))
191 #define TSTORM_RDMA_QUEUE_STAT_SIZE (IRO[47].size)
192 /* Xstorm error level for assert */
193 #define XSTORM_RDMA_ASSERT_LEVEL_OFFSET(pf_id) (IRO[48].base + \
194         ((pf_id) * IRO[48].m1))
195 #define XSTORM_RDMA_ASSERT_LEVEL_SIZE (IRO[48].size)
196 /* Ystorm error level for assert */
197 #define YSTORM_RDMA_ASSERT_LEVEL_OFFSET(pf_id) (IRO[49].base + \
198         ((pf_id) * IRO[49].m1))
199 #define YSTORM_RDMA_ASSERT_LEVEL_SIZE (IRO[49].size)
200 /* Pstorm error level for assert */
201 #define PSTORM_RDMA_ASSERT_LEVEL_OFFSET(pf_id) (IRO[50].base + \
202         ((pf_id) * IRO[50].m1))
203 #define PSTORM_RDMA_ASSERT_LEVEL_SIZE (IRO[50].size)
204 /* Tstorm error level for assert */
205 #define TSTORM_RDMA_ASSERT_LEVEL_OFFSET(pf_id) (IRO[51].base + \
206         ((pf_id) * IRO[51].m1))
207 #define TSTORM_RDMA_ASSERT_LEVEL_SIZE (IRO[51].size)
208 /* Mstorm error level for assert */
209 #define MSTORM_RDMA_ASSERT_LEVEL_OFFSET(pf_id) (IRO[52].base + \
210         ((pf_id) * IRO[52].m1))
211 #define MSTORM_RDMA_ASSERT_LEVEL_SIZE (IRO[52].size)
212 /* Ustorm error level for assert */
213 #define USTORM_RDMA_ASSERT_LEVEL_OFFSET(pf_id) (IRO[53].base + \
214         ((pf_id) * IRO[53].m1))
215 #define USTORM_RDMA_ASSERT_LEVEL_SIZE (IRO[53].size)
216 /* Xstorm iWARP rxmit stats */
217 #define XSTORM_IWARP_RXMIT_STATS_OFFSET(pf_id) (IRO[54].base + \
218         ((pf_id) * IRO[54].m1))
219 #define XSTORM_IWARP_RXMIT_STATS_SIZE (IRO[54].size)
220 /* Tstorm RoCE Event Statistics */
221 #define TSTORM_ROCE_EVENTS_STAT_OFFSET(roce_pf_id) (IRO[55].base + \
222         ((roce_pf_id) * IRO[55].m1))
223 #define TSTORM_ROCE_EVENTS_STAT_SIZE (IRO[55].size)
224 /* DCQCN Received Statistics */
225 #define YSTORM_ROCE_DCQCN_RECEIVED_STATS_OFFSET(roce_pf_id) (IRO[56].base + \
226         ((roce_pf_id) * IRO[56].m1))
227 #define YSTORM_ROCE_DCQCN_RECEIVED_STATS_SIZE (IRO[56].size)
228 /* RoCE Error Statistics */
229 #define YSTORM_ROCE_ERROR_STATS_OFFSET(roce_pf_id) (IRO[57].base + \
230         ((roce_pf_id) * IRO[57].m1))
231 #define YSTORM_ROCE_ERROR_STATS_SIZE (IRO[57].size)
232 /* DCQCN Sent Statistics */
233 #define PSTORM_ROCE_DCQCN_SENT_STATS_OFFSET(roce_pf_id) (IRO[58].base + \
234         ((roce_pf_id) * IRO[58].m1))
235 #define PSTORM_ROCE_DCQCN_SENT_STATS_SIZE (IRO[58].size)
236 /* RoCE CQEs Statistics */
237 #define USTORM_ROCE_CQE_STATS_OFFSET(roce_pf_id) (IRO[59].base + \
238         ((roce_pf_id) * IRO[59].m1))
239 #define USTORM_ROCE_CQE_STATS_SIZE (IRO[59].size)
240
241 #endif /* __IRO_H__ */