New upstream version 18.08
[deb_dpdk.git] / drivers / net / qede / base / reg_addr.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  * Copyright (c) 2016 - 2018 Cavium Inc.
3  * All rights reserved.
4  * www.cavium.com
5  */
6
7 #define  CDU_REG_CID_ADDR_PARAMS_CONTEXT_SIZE_SHIFT \
8         0
9
10 #define  CDU_REG_CID_ADDR_PARAMS_CONTEXT_SIZE           ( \
11                 0xfff << 0)
12
13 #define  CDU_REG_CID_ADDR_PARAMS_BLOCK_WASTE_SHIFT \
14         12
15
16 #define  CDU_REG_CID_ADDR_PARAMS_BLOCK_WASTE            ( \
17                 0xfff << 12)
18
19 #define  CDU_REG_CID_ADDR_PARAMS_NCIB_SHIFT \
20         24
21
22 #define  CDU_REG_CID_ADDR_PARAMS_NCIB                   ( \
23                 0xffUL << 24) /* @DPDK */
24
25 #define  XSDM_REG_OPERATION_GEN \
26         0xf80408UL
27 #define  NIG_REG_RX_BRB_OUT_EN \
28         0x500e18UL
29 #define  NIG_REG_STORM_OUT_EN \
30         0x500e08UL
31 #define  PSWRQ2_REG_L2P_VALIDATE_VFID \
32         0x240c50UL
33 #define  PGLUE_B_REG_USE_CLIENTID_IN_TAG        \
34         0x2aae04UL
35 #define  PGLUE_B_REG_INTERNAL_PFID_ENABLE_MASTER        \
36         0x2aa16cUL
37 #define  BAR0_MAP_REG_MSDM_RAM \
38         0x1d00000UL
39 #define  BAR0_MAP_REG_USDM_RAM \
40         0x1d80000UL
41 #define  BAR0_MAP_REG_PSDM_RAM \
42         0x1f00000UL
43 #define  BAR0_MAP_REG_TSDM_RAM \
44         0x1c80000UL
45 #define  NIG_REG_RX_LLH_BRB_GATE_DNTFWD_PERPF \
46         0x5011f4UL
47 #define  PRS_REG_SEARCH_TCP \
48         0x1f0400UL
49 #define  PRS_REG_SEARCH_UDP \
50         0x1f0404UL
51 #define  PRS_REG_SEARCH_OPENFLOW        \
52         0x1f0434UL
53 #define  TM_REG_PF_ENABLE_CONN \
54         0x2c043cUL
55 #define  TM_REG_PF_ENABLE_TASK \
56         0x2c0444UL
57 #define  TM_REG_PF_SCAN_ACTIVE_CONN \
58         0x2c04fcUL
59 #define  TM_REG_PF_SCAN_ACTIVE_TASK \
60         0x2c0500UL
61 #define  IGU_REG_LEADING_EDGE_LATCH \
62         0x18082cUL
63 #define  IGU_REG_TRAILING_EDGE_LATCH \
64         0x180830UL
65 #define  QM_REG_USG_CNT_PF_TX \
66         0x2f2eacUL
67 #define  QM_REG_USG_CNT_PF_OTHER        \
68         0x2f2eb0UL
69 #define  DORQ_REG_PF_DB_ENABLE \
70         0x100508UL
71 #define  QM_REG_PF_EN \
72         0x2f2ea4UL
73 #define  TCFC_REG_STRONG_ENABLE_PF \
74         0x2d0708UL
75 #define  CCFC_REG_STRONG_ENABLE_PF \
76         0x2e0708UL
77 #define  PGLUE_B_REG_PGL_ADDR_88_F0 \
78         0x2aa404UL
79 #define  PGLUE_B_REG_PGL_ADDR_8C_F0 \
80         0x2aa408UL
81 #define  PGLUE_B_REG_PGL_ADDR_90_F0 \
82         0x2aa40cUL
83 #define  PGLUE_B_REG_PGL_ADDR_94_F0 \
84         0x2aa410UL
85 #define  PGLUE_B_REG_WAS_ERROR_PF_31_0_CLR \
86         0x2aa138UL
87 #define  PGLUE_B_REG_INTERNAL_PFID_ENABLE_TARGET_READ \
88         0x2aa174UL
89 #define  MISC_REG_GEN_PURP_CR0 \
90         0x008c80UL
91 #define  MCP_REG_SCRATCH        \
92         0xe20000UL
93 #define  CNIG_REG_NW_PORT_MODE_BB_B0 \
94         0x218200UL
95 #define  MISCS_REG_CHIP_NUM \
96         0x00976cUL
97 #define  MISCS_REG_CHIP_REV \
98         0x009770UL
99 #define  MISCS_REG_CMT_ENABLED_FOR_PAIR \
100         0x00971cUL
101 #define  MISCS_REG_CHIP_TEST_REG        \
102         0x009778UL
103 #define  MISCS_REG_CHIP_METAL \
104         0x009774UL
105 #define  BRB_REG_HEADER_SIZE \
106         0x340804UL
107 #define  BTB_REG_HEADER_SIZE \
108         0xdb0804UL
109 #define  CAU_REG_LONG_TIMEOUT_THRESHOLD \
110         0x1c0708UL
111 #define  CCFC_REG_ACTIVITY_COUNTER \
112         0x2e8800UL
113 #define  CDU_REG_CID_ADDR_PARAMS        \
114         0x580900UL
115 #define  DBG_REG_CLIENT_ENABLE \
116         0x010004UL
117 #define  DMAE_REG_INIT \
118         0x00c000UL
119 #define  DORQ_REG_IFEN \
120         0x100040UL
121 #define  GRC_REG_TIMEOUT_EN \
122         0x050404UL
123 #define  IGU_REG_BLOCK_CONFIGURATION \
124         0x180040UL
125 #define  MCM_REG_INIT \
126         0x1200000UL
127 #define  MCP2_REG_DBG_DWORD_ENABLE \
128         0x052404UL
129 #define  MISC_REG_PORT_MODE \
130         0x008c00UL
131 #define MISC_REG_BLOCK_256B_EN \
132         0x008c14UL
133 #define MISCS_REG_RESET_PL_HV \
134         0x009060UL
135 #define  MISCS_REG_CLK_100G_MODE        \
136         0x009070UL
137 #define MISCS_REG_RESET_PL_HV_2 \
138         0x009150UL
139 #define  MSDM_REG_ENABLE_IN1 \
140         0xfc0004UL
141 #define  MSEM_REG_ENABLE_IN \
142         0x1800004UL
143 #define  NIG_REG_CM_HDR \
144         0x500840UL
145 #define  NCSI_REG_CONFIG        \
146         0x040200UL
147 #define PSWRQ2_REG_RBC_DONE \
148         0x240000UL
149 #define PSWRQ2_REG_CFG_DONE \
150         0x240004UL
151 #define  PBF_REG_INIT \
152         0xd80000UL
153 #define  PTU_REG_ATC_INIT_ARRAY \
154         0x560000UL
155 #define  PCM_REG_INIT \
156         0x1100000UL
157 #define  PGLUE_B_REG_ADMIN_PER_PF_REGION        \
158         0x2a9000UL
159 #define  PRM_REG_DISABLE_PRM \
160         0x230000UL
161 #define  PRS_REG_SOFT_RST \
162         0x1f0000UL
163 #define  PSDM_REG_ENABLE_IN1 \
164         0xfa0004UL
165 #define  PSEM_REG_ENABLE_IN \
166         0x1600004UL
167 #define  PSWRQ_REG_DBG_SELECT \
168         0x280020UL
169 #define  PSWRQ2_REG_CDUT_P_SIZE \
170         0x24000cUL
171 #define  PSWHST_REG_DISCARD_INTERNAL_WRITES \
172         0x2a0040UL
173 #define  PSWHST2_REG_DBGSYN_ALMOST_FULL_THR \
174         0x29e050UL
175 #define  PSWRD_REG_DBG_SELECT \
176         0x29c040UL
177 #define  PSWRD2_REG_CONF11 \
178         0x29d064UL
179 #define  PSWWR_REG_USDM_FULL_TH \
180         0x29a040UL
181 #define  PSWWR2_REG_CDU_FULL_TH2        \
182         0x29b040UL
183 #define  QM_REG_MAXPQSIZE_0 \
184         0x2f0434UL
185 #define  RSS_REG_RSS_INIT_EN \
186         0x238804UL
187 #define  RDIF_REG_STOP_ON_ERROR \
188         0x300040UL
189 #define  SRC_REG_SOFT_RST \
190         0x23874cUL
191 #define  TCFC_REG_ACTIVITY_COUNTER \
192         0x2d8800UL
193 #define  TCM_REG_INIT \
194         0x1180000UL
195 #define  TM_REG_PXP_READ_DATA_FIFO_INIT \
196         0x2c0014UL
197 #define  TSDM_REG_ENABLE_IN1 \
198         0xfb0004UL
199 #define  TSEM_REG_ENABLE_IN \
200         0x1700004UL
201 #define  TDIF_REG_STOP_ON_ERROR \
202         0x310040UL
203 #define  UCM_REG_INIT \
204         0x1280000UL
205 #define  UMAC_REG_IPG_HD_BKP_CNTL_BB_B0 \
206         0x051004UL
207 #define  USDM_REG_ENABLE_IN1 \
208         0xfd0004UL
209 #define  USEM_REG_ENABLE_IN \
210         0x1900004UL
211 #define  XCM_REG_INIT \
212         0x1000000UL
213 #define  XSDM_REG_ENABLE_IN1 \
214         0xf80004UL
215 #define  XSEM_REG_ENABLE_IN \
216         0x1400004UL
217 #define  YCM_REG_INIT \
218         0x1080000UL
219 #define  YSDM_REG_ENABLE_IN1 \
220         0xf90004UL
221 #define  YSEM_REG_ENABLE_IN \
222         0x1500004UL
223 #define  XYLD_REG_SCBD_STRICT_PRIO \
224         0x4c0000UL
225 #define  TMLD_REG_SCBD_STRICT_PRIO \
226         0x4d0000UL
227 #define  MULD_REG_SCBD_STRICT_PRIO \
228         0x4e0000UL
229 #define  YULD_REG_SCBD_STRICT_PRIO \
230         0x4c8000UL
231 #define  MISC_REG_SHARED_MEM_ADDR \
232         0x008c20UL
233 #define  DMAE_REG_GO_C0 \
234         0x00c048UL
235 #define  DMAE_REG_GO_C1 \
236         0x00c04cUL
237 #define  DMAE_REG_GO_C2 \
238         0x00c050UL
239 #define  DMAE_REG_GO_C3 \
240         0x00c054UL
241 #define  DMAE_REG_GO_C4 \
242         0x00c058UL
243 #define  DMAE_REG_GO_C5 \
244         0x00c05cUL
245 #define  DMAE_REG_GO_C6 \
246         0x00c060UL
247 #define  DMAE_REG_GO_C7 \
248         0x00c064UL
249 #define  DMAE_REG_GO_C8 \
250         0x00c068UL
251 #define  DMAE_REG_GO_C9 \
252         0x00c06cUL
253 #define  DMAE_REG_GO_C10        \
254         0x00c070UL
255 #define  DMAE_REG_GO_C11        \
256         0x00c074UL
257 #define  DMAE_REG_GO_C12        \
258         0x00c078UL
259 #define  DMAE_REG_GO_C13        \
260         0x00c07cUL
261 #define  DMAE_REG_GO_C14        \
262         0x00c080UL
263 #define  DMAE_REG_GO_C15        \
264         0x00c084UL
265 #define  DMAE_REG_GO_C16        \
266         0x00c088UL
267 #define  DMAE_REG_GO_C17        \
268         0x00c08cUL
269 #define  DMAE_REG_GO_C18        \
270         0x00c090UL
271 #define  DMAE_REG_GO_C19        \
272         0x00c094UL
273 #define  DMAE_REG_GO_C20        \
274         0x00c098UL
275 #define  DMAE_REG_GO_C21        \
276         0x00c09cUL
277 #define  DMAE_REG_GO_C22        \
278         0x00c0a0UL
279 #define  DMAE_REG_GO_C23        \
280         0x00c0a4UL
281 #define  DMAE_REG_GO_C24        \
282         0x00c0a8UL
283 #define  DMAE_REG_GO_C25        \
284         0x00c0acUL
285 #define  DMAE_REG_GO_C26        \
286         0x00c0b0UL
287 #define  DMAE_REG_GO_C27        \
288         0x00c0b4UL
289 #define  DMAE_REG_GO_C28        \
290         0x00c0b8UL
291 #define  DMAE_REG_GO_C29        \
292         0x00c0bcUL
293 #define  DMAE_REG_GO_C30        \
294         0x00c0c0UL
295 #define  DMAE_REG_GO_C31        \
296         0x00c0c4UL
297 #define  DMAE_REG_CMD_MEM \
298         0x00c800UL
299 #define  QM_REG_MAXPQSIZETXSEL_0        \
300         0x2f0440UL
301 #define  QM_REG_SDMCMDREADY \
302         0x2f1e10UL
303 #define  QM_REG_SDMCMDADDR \
304         0x2f1e04UL
305 #define  QM_REG_SDMCMDDATALSB \
306         0x2f1e08UL
307 #define  QM_REG_SDMCMDDATAMSB \
308         0x2f1e0cUL
309 #define  QM_REG_SDMCMDGO        \
310         0x2f1e14UL
311 #define  QM_REG_RLPFCRD \
312         0x2f4d80UL
313 #define  QM_REG_RLPFINCVAL \
314         0x2f4c80UL
315 #define  QM_REG_RLGLBLCRD \
316         0x2f4400UL
317 #define  QM_REG_RLGLBLINCVAL \
318         0x2f3400UL
319 #define  IGU_REG_ATTENTION_ENABLE \
320         0x18083cUL
321 #define  IGU_REG_ATTN_MSG_ADDR_L        \
322         0x180820UL
323 #define  IGU_REG_ATTN_MSG_ADDR_H        \
324         0x180824UL
325 #define  MISC_REG_AEU_GENERAL_ATTN_0 \
326         0x008400UL
327 #define  CAU_REG_SB_ADDR_MEMORY \
328         0x1c8000UL
329 #define  CAU_REG_SB_VAR_MEMORY \
330         0x1c6000UL
331 #define  CAU_REG_PI_MEMORY \
332         0x1d0000UL
333 #define  IGU_REG_PF_CONFIGURATION \
334         0x180800UL
335 #define  MISC_REG_AEU_ENABLE1_IGU_OUT_0 \
336         0x00849cUL
337 #define  MISC_REG_AEU_MASK_ATTN_IGU \
338         0x008494UL
339 #define  IGU_REG_CLEANUP_STATUS_0 \
340         0x180980UL
341 #define  IGU_REG_CLEANUP_STATUS_1 \
342         0x180a00UL
343 #define  IGU_REG_CLEANUP_STATUS_2 \
344         0x180a80UL
345 #define  IGU_REG_CLEANUP_STATUS_3 \
346         0x180b00UL
347 #define  IGU_REG_CLEANUP_STATUS_4 \
348         0x180b80UL
349 #define  IGU_REG_COMMAND_REG_32LSB_DATA \
350         0x180840UL
351 #define  IGU_REG_COMMAND_REG_CTRL \
352         0x180848UL
353 #define  IGU_REG_BLOCK_CONFIGURATION_VF_CLEANUP_EN      ( \
354                 0x1 << 1)
355 #define  IGU_REG_BLOCK_CONFIGURATION_PXP_TPH_INTERFACE_EN       ( \
356                 0x1 << 0)
357 #define  IGU_REG_MAPPING_MEMORY \
358         0x184000UL
359 #define  MISCS_REG_GENERIC_POR_0        \
360         0x0096d4UL
361 #define  MCP_REG_NVM_CFG4 \
362         0xe0642cUL
363 #define  MCP_REG_NVM_CFG4_FLASH_SIZE    ( \
364                 0x7 << 0)
365 #define  MCP_REG_NVM_CFG4_FLASH_SIZE_SHIFT \
366         0
367 #define CCFC_REG_STRONG_ENABLE_VF 0x2e070cUL
368 #define CNIG_REG_PMEG_IF_CMD_BB_B0 0x21821cUL
369 #define CNIG_REG_PMEG_IF_ADDR_BB_B0 0x218224UL
370 #define CNIG_REG_PMEG_IF_WRDATA_BB_B0 0x218228UL
371 #define NWM_REG_MAC0 0x800400UL
372 #define NWM_REG_MAC0_SIZE 256
373 #define CNIG_REG_NIG_PORT0_CONF_K2 0x218200UL
374 #define CNIG_REG_NIG_PORT0_CONF_NIG_PORT_ENABLE_0_SHIFT 0
375 #define CNIG_REG_NIG_PORT0_CONF_NIG_PORT_NWM_PORT_MAP_0_SHIFT 1
376 #define CNIG_REG_NIG_PORT0_CONF_NIG_PORT_RATE_0_SHIFT 3
377 #define ETH_MAC_REG_XIF_MODE 0x000080UL
378 #define ETH_MAC_REG_XIF_MODE_XGMII_SHIFT 0
379 #define ETH_MAC_REG_FRM_LENGTH 0x000014UL
380 #define ETH_MAC_REG_FRM_LENGTH_FRM_LENGTH_SHIFT 0
381 #define ETH_MAC_REG_TX_IPG_LENGTH 0x000044UL
382 #define ETH_MAC_REG_TX_IPG_LENGTH_TXIPG_SHIFT 0
383 #define ETH_MAC_REG_RX_FIFO_SECTIONS 0x00001cUL
384 #define ETH_MAC_REG_RX_FIFO_SECTIONS_RX_SECTION_FULL_SHIFT 0
385 #define ETH_MAC_REG_TX_FIFO_SECTIONS 0x000020UL
386 #define ETH_MAC_REG_TX_FIFO_SECTIONS_TX_SECTION_EMPTY_SHIFT 16
387 #define ETH_MAC_REG_TX_FIFO_SECTIONS_TX_SECTION_FULL_SHIFT 0
388 #define ETH_MAC_REG_COMMAND_CONFIG 0x000008UL
389 #define MISC_REG_RESET_PL_PDA_VAUX 0x008090UL
390 #define MISC_REG_XMAC_CORE_PORT_MODE 0x008c08UL
391 #define MISC_REG_XMAC_PHY_PORT_MODE 0x008c04UL
392 #define XMAC_REG_MODE 0x210008UL
393 #define XMAC_REG_RX_MAX_SIZE 0x210040UL
394 #define XMAC_REG_TX_CTRL_LO 0x210020UL
395 #define XMAC_REG_CTRL 0x210000UL
396 #define XMAC_REG_RX_CTRL 0x210030UL
397 #define XMAC_REG_RX_CTRL_PROCESS_VARIABLE_PREAMBLE (0x1 << 12)
398 #define MISC_REG_CLK_100G_MODE 0x008c10UL
399 #define MISC_REG_OPTE_MODE 0x008c0cUL
400 #define NIG_REG_LLH_ENG_CLS_TCP_4_TUPLE_SEARCH 0x501b84UL
401 #define NIG_REG_LLH_ENG_CLS_ENG_ID_TBL 0x501b90UL
402 #define PRS_REG_SEARCH_TAG1 0x1f0444UL
403 #define PRS_REG_SEARCH_TCP_FIRST_FRAG 0x1f0410UL
404 #define MISCS_REG_PLL_MAIN_CTRL_4 0x00974cUL
405 #define MISCS_REG_ECO_RESERVED 0x0097b4UL
406 #define PGLUE_B_REG_PF_BAR0_SIZE 0x2aae60UL
407 #define PGLUE_B_REG_PF_BAR1_SIZE 0x2aae64UL
408 #define NIG_REG_LLH_FUNC_FILTER_EN_SIZE 16
409 #define NIG_REG_LLH_FUNC_FILTER_EN 0x501a80UL
410 #define NIG_REG_LLH_FUNC_FILTER_VALUE 0x501a00UL
411 #define NIG_REG_LLH_FUNC_FILTER_PROTOCOL_TYPE 0x501b00UL
412 #define NIG_REG_LLH_FUNC_FILTER_EN_SIZE 16
413 #define NIG_REG_LLH_FUNC_FILTER_VALUE 0x501a00UL
414 #define NIG_REG_LLH_FUNC_FILTER_EN 0x501a80UL
415 #define NIG_REG_LLH_FUNC_FILTER_EN_SIZE 16
416 #define NIG_REG_LLH_FUNC_FILTER_EN 0x501a80UL
417 #define NIG_REG_LLH_FUNC_FILTER_VALUE 0x501a00UL
418 #define NIG_REG_LLH_FUNC_FILTER_MODE 0x501ac0UL
419 #define NIG_REG_LLH_FUNC_FILTER_PROTOCOL_TYPE 0x501b00UL
420 #define NIG_REG_LLH_FUNC_FILTER_EN_SIZE 16
421 #define NIG_REG_LLH_FUNC_FILTER_VALUE 0x501a00UL
422 #define NIG_REG_LLH_FUNC_FILTER_EN 0x501a80UL
423 #define NIG_REG_LLH_FUNC_FILTER_EN_SIZE 16
424 #define NIG_REG_LLH_FUNC_FILTER_EN 0x501a80UL
425 #define NIG_REG_LLH_FUNC_FILTER_EN_SIZE 16
426 #define NIG_REG_LLH_FUNC_FILTER_VALUE 0x501a00UL
427 #define XMAC_REG_CTRL_TX_EN (0x1 << 0)
428 #define XMAC_REG_CTRL_RX_EN (0x1 << 1)
429 #define CDU_REG_SEGMENT0_PARAMS_T0_TID_SIZE (0xffUL << 24) /* @DPDK */
430 #define CDU_REG_SEGMENT0_PARAMS_T0_TID_BLOCK_WASTE (0xff << 16)
431 #define CDU_REG_SEGMENT0_PARAMS_T0_TID_BLOCK_WASTE_SHIFT 16
432 #define CDU_REG_SEGMENT1_PARAMS_T1_TID_BLOCK_WASTE (0xff << 16)
433 #define CDU_REG_SEGMENT1_PARAMS_T1_TID_SIZE (0xffUL << 24) /* @DPDK */
434 #define CDU_REG_SEGMENT1_PARAMS_T1_NUM_TIDS_IN_BLOCK (0xfff << 0)
435 #define CDU_REG_SEGMENT1_PARAMS_T1_NUM_TIDS_IN_BLOCK_SHIFT 0
436 #define CDU_REG_SEGMENT0_PARAMS_T0_NUM_TIDS_IN_BLOCK (0xfff << 0)
437 #define CDU_REG_SEGMENT0_PARAMS_T0_NUM_TIDS_IN_BLOCK_SHIFT 0
438 #define PSWRQ2_REG_ILT_MEMORY 0x260000UL
439 #define QM_REG_WFQPFWEIGHT 0x2f4e80UL
440 #define QM_REG_WFQVPWEIGHT 0x2fa000UL
441 #define NIG_REG_LB_ARB_CREDIT_WEIGHT_0 0x50160cUL
442 #define NIG_REG_TX_ARB_CREDIT_WEIGHT_0 0x501f88UL
443 #define NIG_REG_LB_ARB_CREDIT_WEIGHT_1 0x501610UL
444 #define NIG_REG_TX_ARB_CREDIT_WEIGHT_1 0x501f8cUL
445 #define NIG_REG_LB_ARB_CREDIT_UPPER_BOUND_0 0x5015e4UL
446 #define NIG_REG_TX_ARB_CREDIT_UPPER_BOUND_0 0x501f58UL
447 #define NIG_REG_LB_ARB_CREDIT_UPPER_BOUND_1 0x5015e8UL
448 #define NIG_REG_TX_ARB_CREDIT_UPPER_BOUND_1 0x501f5cUL
449 #define NIG_REG_LB_ARB_CLIENT_IS_STRICT 0x5015c0UL
450 #define NIG_REG_TX_ARB_CLIENT_IS_STRICT 0x501f34UL
451 #define NIG_REG_LB_ARB_CLIENT_IS_SUBJECT2WFQ 0x5015c4UL
452 #define NIG_REG_TX_ARB_CLIENT_IS_SUBJECT2WFQ 0x501f38UL
453 #define NIG_REG_TX_LB_GLBRATELIMIT_CTRL_TX_LB_GLBRATELIMIT_BASE_TYPE_SHIFT 1
454 #define NIG_REG_TX_LB_GLBRATELIMIT_CTRL 0x501f1cUL
455 #define NIG_REG_TX_LB_GLBRATELIMIT_INC_PERIOD 0x501f20UL
456 #define NIG_REG_TX_LB_GLBRATELIMIT_INC_VALUE 0x501f24UL
457 #define NIG_REG_TX_LB_GLBRATELIMIT_MAX_VALUE 0x501f28UL
458 #define NIG_REG_TX_LB_GLBRATELIMIT_CTRL_TX_LB_GLBRATELIMIT_EN_SHIFT 0
459 #define NIG_REG_LB_BRBRATELIMIT_CTRL_LB_BRBRATELIMIT_BASE_TYPE_SHIFT 1
460 #define NIG_REG_LB_BRBRATELIMIT_CTRL 0x50150cUL
461 #define NIG_REG_LB_BRBRATELIMIT_INC_PERIOD 0x501510UL
462 #define NIG_REG_LB_BRBRATELIMIT_INC_VALUE 0x501514UL
463 #define NIG_REG_LB_BRBRATELIMIT_MAX_VALUE 0x501518UL
464 #define NIG_REG_LB_BRBRATELIMIT_CTRL_LB_BRBRATELIMIT_EN_SHIFT 0
465 #define NIG_REG_LB_TCRATELIMIT_CTRL_0_LB_TCRATELIMIT_BASE_TYPE_0_SHIFT 1
466 #define NIG_REG_LB_TCRATELIMIT_CTRL_0 0x501520UL
467 #define NIG_REG_LB_TCRATELIMIT_INC_PERIOD_0 0x501540UL
468 #define NIG_REG_LB_TCRATELIMIT_INC_VALUE_0 0x501560UL
469 #define NIG_REG_LB_TCRATELIMIT_MAX_VALUE_0 0x501580UL
470 #define NIG_REG_LB_TCRATELIMIT_CTRL_0_LB_TCRATELIMIT_EN_0_SHIFT 0
471 #define NIG_REG_PRIORITY_FOR_TC_0 0x501bccUL
472 #define NIG_REG_RX_TC0_PRIORITY_MASK 0x501becUL
473 #define PRS_REG_ETS_ARB_CREDIT_WEIGHT_1 0x1f0540UL
474 #define PRS_REG_ETS_ARB_CREDIT_WEIGHT_0 0x1f0534UL
475 #define PRS_REG_ETS_ARB_CREDIT_UPPER_BOUND_1 0x1f053cUL
476 #define PRS_REG_ETS_ARB_CREDIT_UPPER_BOUND_0 0x1f0530UL
477 #define PRS_REG_ETS_ARB_CLIENT_IS_STRICT 0x1f0514UL
478 #define PRS_REG_ETS_ARB_CLIENT_IS_SUBJECT2WFQ 0x1f0518UL
479 #define BRB_REG_TOTAL_MAC_SIZE 0x3408c0UL
480 #define BRB_REG_SHARED_HR_AREA 0x340880UL
481 #define BRB_REG_TC_GUARANTIED_0 0x340900UL
482 #define BRB_REG_MAIN_TC_GUARANTIED_HYST_0 0x340978UL
483 #define BRB_REG_LB_TC_FULL_XOFF_THRESHOLD_0 0x340c60UL
484 #define BRB_REG_LB_TC_FULL_XON_THRESHOLD_0 0x340d38UL
485 #define BRB_REG_LB_TC_PAUSE_XOFF_THRESHOLD_0 0x340ab0UL
486 #define BRB_REG_LB_TC_PAUSE_XON_THRESHOLD_0 0x340b88UL
487 #define BRB_REG_MAIN_TC_FULL_XOFF_THRESHOLD_0 0x340c00UL
488 #define BRB_REG_MAIN_TC_FULL_XON_THRESHOLD_0 0x340cd8UL
489 #define BRB_REG_MAIN_TC_PAUSE_XOFF_THRESHOLD_0 0x340a50UL
490 #define BRB_REG_MAIN_TC_PAUSE_XON_THRESHOLD_0 0x340b28UL
491 #define PRS_REG_VXLAN_PORT 0x1f0738UL
492 #define NIG_REG_VXLAN_PORT 0x50105cUL
493 #define PBF_REG_VXLAN_PORT 0xd80518UL
494 #define PRS_REG_ENCAPSULATION_TYPE_EN 0x1f0730UL
495 #define PRS_REG_OUTPUT_FORMAT_4_0 0x1f099cUL
496 #define NIG_REG_ENC_TYPE_ENABLE 0x501058UL
497 #define NIG_REG_ENC_TYPE_ENABLE_VXLAN_ENABLE_SHIFT 2
498 #define DORQ_REG_L2_EDPM_TUNNEL_VXLAN_EN 0x100914UL
499 #define PRS_REG_ENCAPSULATION_TYPE_EN 0x1f0730UL
500 #define PRS_REG_OUTPUT_FORMAT_4_0 0x1f099cUL
501 #define NIG_REG_ENC_TYPE_ENABLE 0x501058UL
502 #define NIG_REG_ENC_TYPE_ENABLE_ETH_OVER_GRE_ENABLE_SHIFT 0
503 #define NIG_REG_ENC_TYPE_ENABLE_IP_OVER_GRE_ENABLE_SHIFT 1
504 #define DORQ_REG_L2_EDPM_TUNNEL_GRE_ETH_EN 0x10090cUL
505 #define DORQ_REG_L2_EDPM_TUNNEL_GRE_IP_EN 0x100910UL
506 #define PRS_REG_NGE_PORT 0x1f086cUL
507 #define NIG_REG_NGE_PORT 0x508b38UL
508 #define PBF_REG_NGE_PORT 0xd8051cUL
509 #define PRS_REG_ENCAPSULATION_TYPE_EN 0x1f0730UL
510 #define PRS_REG_OUTPUT_FORMAT_4_0 0x1f099cUL
511 #define NIG_REG_NGE_ETH_ENABLE 0x508b2cUL
512 #define NIG_REG_NGE_IP_ENABLE 0x508b28UL
513 #define NIG_REG_NGE_COMP_VER 0x508b30UL
514 #define PBF_REG_NGE_COMP_VER 0xd80524UL
515 #define PRS_REG_NGE_COMP_VER 0x1f0878UL
516 #define DORQ_REG_L2_EDPM_TUNNEL_NGE_ETH_EN 0x100930UL
517 #define DORQ_REG_L2_EDPM_TUNNEL_NGE_IP_EN 0x10092cUL
518 #define NIG_REG_PKT_PRIORITY_TO_TC 0x501ba4UL
519 #define PGLUE_B_REG_START_INIT_PTT_GTT 0x2a8008UL
520 #define PGLUE_B_REG_INIT_DONE_PTT_GTT 0x2a800cUL
521 #define MISC_REG_AEU_GENERAL_ATTN_35 0x00848cUL
522 #define MCP_REG_CPU_STATE 0xe05004UL
523 #define MCP_REG_CPU_MODE 0xe05000UL
524 #define MCP_REG_CPU_MODE_SOFT_HALT (0x1 << 10)
525 #define MCP_REG_CPU_EVENT_MASK 0xe05008UL
526 #define PSWHST_REG_VF_DISABLED_ERROR_VALID 0x2a0060UL
527 #define PSWHST_REG_VF_DISABLED_ERROR_ADDRESS 0x2a0064UL
528 #define PSWHST_REG_VF_DISABLED_ERROR_DATA 0x2a005cUL
529 #define PSWHST_REG_INCORRECT_ACCESS_VALID 0x2a0070UL
530 #define PSWHST_REG_INCORRECT_ACCESS_ADDRESS 0x2a0074UL
531 #define PSWHST_REG_INCORRECT_ACCESS_DATA 0x2a0068UL
532 #define PSWHST_REG_INCORRECT_ACCESS_LENGTH 0x2a006cUL
533 #define GRC_REG_TIMEOUT_ATTN_ACCESS_VALID 0x050054UL
534 #define GRC_REG_TIMEOUT_ATTN_ACCESS_DATA_0 0x05004cUL
535 #define GRC_REG_TIMEOUT_ATTN_ACCESS_DATA_1 0x050050UL
536 #define PGLUE_B_REG_TX_ERR_WR_DETAILS2 0x2aa150UL
537 #define PGLUE_B_REG_TX_ERR_WR_ADD_31_0 0x2aa144UL
538 #define PGLUE_B_REG_TX_ERR_WR_ADD_63_32 0x2aa148UL
539 #define PGLUE_B_REG_TX_ERR_WR_DETAILS 0x2aa14cUL
540 #define PGLUE_B_REG_TX_ERR_RD_DETAILS2 0x2aa160UL
541 #define PGLUE_B_REG_TX_ERR_RD_ADD_31_0 0x2aa154UL
542 #define PGLUE_B_REG_TX_ERR_RD_ADD_63_32 0x2aa158UL
543 #define PGLUE_B_REG_TX_ERR_RD_DETAILS 0x2aa15cUL
544 #define PGLUE_B_REG_TX_ERR_WR_DETAILS_ICPL 0x2aa164UL
545 #define PGLUE_B_REG_MASTER_ZLR_ERR_DETAILS 0x2aa54cUL
546 #define PGLUE_B_REG_MASTER_ZLR_ERR_ADD_31_0 0x2aa544UL
547 #define PGLUE_B_REG_MASTER_ZLR_ERR_ADD_63_32 0x2aa548UL
548 #define PGLUE_B_REG_VF_ILT_ERR_DETAILS2 0x2aae80UL
549 #define PGLUE_B_REG_VF_ILT_ERR_ADD_31_0 0x2aae74UL
550 #define PGLUE_B_REG_VF_ILT_ERR_ADD_63_32 0x2aae78UL
551 #define PGLUE_B_REG_VF_ILT_ERR_DETAILS 0x2aae7cUL
552 #define PGLUE_B_REG_LATCHED_ERRORS_CLR 0x2aa3bcUL
553 #define NIG_REG_INT_MASK_3_P0_LB_TC1_PAUSE_TOO_LONG_INT (0x1 << 10)
554 #define DORQ_REG_DB_DROP_REASON 0x100a2cUL
555 #define DORQ_REG_DB_DROP_DETAILS 0x100a24UL
556 #define TM_REG_INT_STS_1 0x2c0190UL
557 #define TM_REG_INT_STS_1_PEND_TASK_SCAN (0x1 << 6)
558 #define TM_REG_INT_STS_1_PEND_CONN_SCAN (0x1 << 5)
559 #define TM_REG_INT_MASK_1 0x2c0194UL
560 #define TM_REG_INT_MASK_1_PEND_CONN_SCAN (0x1 << 5)
561 #define TM_REG_INT_MASK_1_PEND_TASK_SCAN (0x1 << 6)
562 #define MISC_REG_AEU_AFTER_INVERT_1_IGU 0x0087b4UL
563 #define MISC_REG_AEU_ENABLE4_IGU_OUT_0 0x0084a8UL
564 #define MISC_REG_AEU_ENABLE3_IGU_OUT_0 0x0084a4UL
565 #define YSEM_REG_FAST_MEMORY 0x1540000UL
566 #define NIG_REG_FLOWCTRL_MODE 0x501ba0UL
567 #define TSEM_REG_FAST_MEMORY 0x1740000UL
568 #define TSEM_REG_DBG_FRAME_MODE 0x1701408UL
569 #define TSEM_REG_SLOW_DBG_ACTIVE 0x1701400UL
570 #define TSEM_REG_SLOW_DBG_MODE 0x1701404UL
571 #define TSEM_REG_DBG_MODE1_CFG 0x1701420UL
572 #define TSEM_REG_SYNC_DBG_EMPTY 0x1701160UL
573 #define TSEM_REG_SLOW_DBG_EMPTY 0x1701140UL
574 #define TCM_REG_CTX_RBC_ACCS 0x11814c0UL
575 #define TCM_REG_AGG_CON_CTX 0x11814c4UL
576 #define TCM_REG_SM_CON_CTX 0x11814ccUL
577 #define TCM_REG_AGG_TASK_CTX 0x11814c8UL
578 #define TCM_REG_SM_TASK_CTX 0x11814d0UL
579 #define MSEM_REG_FAST_MEMORY 0x1840000UL
580 #define MSEM_REG_DBG_FRAME_MODE 0x1801408UL
581 #define MSEM_REG_SLOW_DBG_ACTIVE 0x1801400UL
582 #define MSEM_REG_SLOW_DBG_MODE 0x1801404UL
583 #define MSEM_REG_DBG_MODE1_CFG 0x1801420UL
584 #define MSEM_REG_SYNC_DBG_EMPTY 0x1801160UL
585 #define MSEM_REG_SLOW_DBG_EMPTY 0x1801140UL
586 #define MCM_REG_CTX_RBC_ACCS 0x1201800UL
587 #define MCM_REG_AGG_CON_CTX 0x1201804UL
588 #define MCM_REG_SM_CON_CTX 0x120180cUL
589 #define MCM_REG_AGG_TASK_CTX 0x1201808UL
590 #define MCM_REG_SM_TASK_CTX 0x1201810UL
591 #define USEM_REG_FAST_MEMORY 0x1940000UL
592 #define USEM_REG_DBG_FRAME_MODE 0x1901408UL
593 #define USEM_REG_SLOW_DBG_ACTIVE 0x1901400UL
594 #define USEM_REG_SLOW_DBG_MODE 0x1901404UL
595 #define USEM_REG_DBG_MODE1_CFG 0x1901420UL
596 #define USEM_REG_SYNC_DBG_EMPTY 0x1901160UL
597 #define USEM_REG_SLOW_DBG_EMPTY 0x1901140UL
598 #define UCM_REG_CTX_RBC_ACCS 0x1281700UL
599 #define UCM_REG_AGG_CON_CTX 0x1281704UL
600 #define UCM_REG_SM_CON_CTX 0x128170cUL
601 #define UCM_REG_AGG_TASK_CTX 0x1281708UL
602 #define UCM_REG_SM_TASK_CTX 0x1281710UL
603 #define XSEM_REG_FAST_MEMORY 0x1440000UL
604 #define XSEM_REG_DBG_FRAME_MODE 0x1401408UL
605 #define XSEM_REG_SLOW_DBG_ACTIVE 0x1401400UL
606 #define XSEM_REG_SLOW_DBG_MODE 0x1401404UL
607 #define XSEM_REG_DBG_MODE1_CFG 0x1401420UL
608 #define XSEM_REG_SYNC_DBG_EMPTY 0x1401160UL
609 #define XSEM_REG_SLOW_DBG_EMPTY 0x1401140UL
610 #define XCM_REG_CTX_RBC_ACCS 0x1001800UL
611 #define XCM_REG_AGG_CON_CTX 0x1001804UL
612 #define XCM_REG_SM_CON_CTX 0x1001808UL
613 #define YSEM_REG_DBG_FRAME_MODE 0x1501408UL
614 #define YSEM_REG_SLOW_DBG_ACTIVE 0x1501400UL
615 #define YSEM_REG_SLOW_DBG_MODE 0x1501404UL
616 #define YSEM_REG_DBG_MODE1_CFG 0x1501420UL
617 #define YSEM_REG_SYNC_DBG_EMPTY 0x1501160UL
618 #define YCM_REG_CTX_RBC_ACCS 0x1081800UL
619 #define YCM_REG_AGG_CON_CTX 0x1081804UL
620 #define YCM_REG_SM_CON_CTX 0x108180cUL
621 #define YCM_REG_AGG_TASK_CTX 0x1081808UL
622 #define YCM_REG_SM_TASK_CTX 0x1081810UL
623 #define PSEM_REG_FAST_MEMORY 0x1640000UL
624 #define PSEM_REG_DBG_FRAME_MODE 0x1601408UL
625 #define PSEM_REG_SLOW_DBG_ACTIVE 0x1601400UL
626 #define PSEM_REG_SLOW_DBG_MODE 0x1601404UL
627 #define PSEM_REG_DBG_MODE1_CFG 0x1601420UL
628 #define PSEM_REG_SYNC_DBG_EMPTY 0x1601160UL
629 #define PSEM_REG_SLOW_DBG_EMPTY 0x1601140UL
630 #define PCM_REG_CTX_RBC_ACCS 0x1101440UL
631 #define PCM_REG_SM_CON_CTX 0x1101444UL
632 #define GRC_REG_DBG_SELECT 0x0500a4UL
633 #define GRC_REG_DBG_DWORD_ENABLE 0x0500a8UL
634 #define GRC_REG_DBG_SHIFT 0x0500acUL
635 #define GRC_REG_DBG_FORCE_VALID 0x0500b0UL
636 #define GRC_REG_DBG_FORCE_FRAME 0x0500b4UL
637 #define PGLUE_B_REG_DBG_SELECT 0x2a8400UL
638 #define PGLUE_B_REG_DBG_DWORD_ENABLE 0x2a8404UL
639 #define PGLUE_B_REG_DBG_SHIFT 0x2a8408UL
640 #define PGLUE_B_REG_DBG_FORCE_VALID 0x2a840cUL
641 #define PGLUE_B_REG_DBG_FORCE_FRAME 0x2a8410UL
642 #define CNIG_REG_DBG_SELECT_K2 0x218254UL
643 #define CNIG_REG_DBG_DWORD_ENABLE_K2 0x218258UL
644 #define CNIG_REG_DBG_SHIFT_K2 0x21825cUL
645 #define CNIG_REG_DBG_FORCE_VALID_K2 0x218260UL
646 #define CNIG_REG_DBG_FORCE_FRAME_K2 0x218264UL
647 #define NCSI_REG_DBG_SELECT 0x040474UL
648 #define NCSI_REG_DBG_DWORD_ENABLE 0x040478UL
649 #define NCSI_REG_DBG_SHIFT 0x04047cUL
650 #define NCSI_REG_DBG_FORCE_VALID 0x040480UL
651 #define NCSI_REG_DBG_FORCE_FRAME 0x040484UL
652 #define BMB_REG_DBG_SELECT 0x540a7cUL
653 #define BMB_REG_DBG_DWORD_ENABLE 0x540a80UL
654 #define BMB_REG_DBG_SHIFT 0x540a84UL
655 #define BMB_REG_DBG_FORCE_VALID 0x540a88UL
656 #define BMB_REG_DBG_FORCE_FRAME 0x540a8cUL
657 #define PCIE_REG_DBG_SELECT 0x0547e8UL
658 #define PHY_PCIE_REG_DBG_SELECT 0x629fe8UL
659 #define PCIE_REG_DBG_DWORD_ENABLE 0x0547ecUL
660 #define PHY_PCIE_REG_DBG_DWORD_ENABLE 0x629fecUL
661 #define PCIE_REG_DBG_SHIFT 0x0547f0UL
662 #define PHY_PCIE_REG_DBG_SHIFT 0x629ff0UL
663 #define PCIE_REG_DBG_FORCE_VALID 0x0547f4UL
664 #define PHY_PCIE_REG_DBG_FORCE_VALID 0x629ff4UL
665 #define PCIE_REG_DBG_FORCE_FRAME 0x0547f8UL
666 #define PHY_PCIE_REG_DBG_FORCE_FRAME 0x629ff8UL
667 #define MCP2_REG_DBG_SELECT 0x052400UL
668 #define MCP2_REG_DBG_SHIFT 0x052408UL
669 #define MCP2_REG_DBG_FORCE_VALID 0x052440UL
670 #define MCP2_REG_DBG_FORCE_FRAME 0x052444UL
671 #define PSWHST_REG_DBG_SELECT 0x2a0100UL
672 #define PSWHST_REG_DBG_DWORD_ENABLE 0x2a0104UL
673 #define PSWHST_REG_DBG_SHIFT 0x2a0108UL
674 #define PSWHST_REG_DBG_FORCE_VALID 0x2a010cUL
675 #define PSWHST_REG_DBG_FORCE_FRAME 0x2a0110UL
676 #define PSWHST2_REG_DBG_SELECT 0x29e058UL
677 #define PSWHST2_REG_DBG_DWORD_ENABLE 0x29e05cUL
678 #define PSWHST2_REG_DBG_SHIFT 0x29e060UL
679 #define PSWHST2_REG_DBG_FORCE_VALID 0x29e064UL
680 #define PSWHST2_REG_DBG_FORCE_FRAME 0x29e068UL
681 #define PSWRD_REG_DBG_DWORD_ENABLE 0x29c044UL
682 #define PSWRD_REG_DBG_SHIFT 0x29c048UL
683 #define PSWRD_REG_DBG_FORCE_VALID 0x29c04cUL
684 #define PSWRD_REG_DBG_FORCE_FRAME 0x29c050UL
685 #define PSWRD2_REG_DBG_SELECT 0x29d400UL
686 #define PSWRD2_REG_DBG_DWORD_ENABLE 0x29d404UL
687 #define PSWRD2_REG_DBG_SHIFT 0x29d408UL
688 #define PSWRD2_REG_DBG_FORCE_VALID 0x29d40cUL
689 #define PSWRD2_REG_DBG_FORCE_FRAME 0x29d410UL
690 #define PSWWR_REG_DBG_SELECT 0x29a084UL
691 #define PSWWR_REG_DBG_DWORD_ENABLE 0x29a088UL
692 #define PSWWR_REG_DBG_SHIFT 0x29a08cUL
693 #define PSWWR_REG_DBG_FORCE_VALID 0x29a090UL
694 #define PSWWR_REG_DBG_FORCE_FRAME 0x29a094UL
695 #define PSWRQ_REG_DBG_DWORD_ENABLE 0x280024UL
696 #define PSWRQ_REG_DBG_SHIFT 0x280028UL
697 #define PSWRQ_REG_DBG_FORCE_VALID 0x28002cUL
698 #define PSWRQ_REG_DBG_FORCE_FRAME 0x280030UL
699 #define PSWRQ2_REG_DBG_SELECT 0x240100UL
700 #define PSWRQ2_REG_DBG_DWORD_ENABLE 0x240104UL
701 #define PSWRQ2_REG_DBG_SHIFT 0x240108UL
702 #define PSWRQ2_REG_DBG_FORCE_VALID 0x24010cUL
703 #define PSWRQ2_REG_DBG_FORCE_FRAME 0x240110UL
704 #define PGLCS_REG_DBG_SELECT 0x001d14UL
705 #define PGLCS_REG_DBG_DWORD_ENABLE 0x001d18UL
706 #define PGLCS_REG_DBG_SHIFT 0x001d1cUL
707 #define PGLCS_REG_DBG_FORCE_VALID 0x001d20UL
708 #define PGLCS_REG_DBG_FORCE_FRAME 0x001d24UL
709 #define PTU_REG_DBG_SELECT 0x560100UL
710 #define PTU_REG_DBG_DWORD_ENABLE 0x560104UL
711 #define PTU_REG_DBG_SHIFT 0x560108UL
712 #define PTU_REG_DBG_FORCE_VALID 0x56010cUL
713 #define PTU_REG_DBG_FORCE_FRAME 0x560110UL
714 #define DMAE_REG_DBG_SELECT 0x00c510UL
715 #define DMAE_REG_DBG_DWORD_ENABLE 0x00c514UL
716 #define DMAE_REG_DBG_SHIFT 0x00c518UL
717 #define DMAE_REG_DBG_FORCE_VALID 0x00c51cUL
718 #define DMAE_REG_DBG_FORCE_FRAME 0x00c520UL
719 #define TCM_REG_DBG_SELECT 0x1180040UL
720 #define TCM_REG_DBG_DWORD_ENABLE 0x1180044UL
721 #define TCM_REG_DBG_SHIFT 0x1180048UL
722 #define TCM_REG_DBG_FORCE_VALID 0x118004cUL
723 #define TCM_REG_DBG_FORCE_FRAME 0x1180050UL
724 #define MCM_REG_DBG_SELECT 0x1200040UL
725 #define MCM_REG_DBG_DWORD_ENABLE 0x1200044UL
726 #define MCM_REG_DBG_SHIFT 0x1200048UL
727 #define MCM_REG_DBG_FORCE_VALID 0x120004cUL
728 #define MCM_REG_DBG_FORCE_FRAME 0x1200050UL
729 #define UCM_REG_DBG_SELECT 0x1280050UL
730 #define UCM_REG_DBG_DWORD_ENABLE 0x1280054UL
731 #define UCM_REG_DBG_SHIFT 0x1280058UL
732 #define UCM_REG_DBG_FORCE_VALID 0x128005cUL
733 #define UCM_REG_DBG_FORCE_FRAME 0x1280060UL
734 #define XCM_REG_DBG_SELECT 0x1000040UL
735 #define XCM_REG_DBG_DWORD_ENABLE 0x1000044UL
736 #define XCM_REG_DBG_SHIFT 0x1000048UL
737 #define XCM_REG_DBG_FORCE_VALID 0x100004cUL
738 #define XCM_REG_DBG_FORCE_FRAME 0x1000050UL
739 #define YCM_REG_DBG_SELECT 0x1080040UL
740 #define YCM_REG_DBG_DWORD_ENABLE 0x1080044UL
741 #define YCM_REG_DBG_SHIFT 0x1080048UL
742 #define YCM_REG_DBG_FORCE_VALID 0x108004cUL
743 #define YCM_REG_DBG_FORCE_FRAME 0x1080050UL
744 #define PCM_REG_DBG_SELECT 0x1100040UL
745 #define PCM_REG_DBG_DWORD_ENABLE 0x1100044UL
746 #define PCM_REG_DBG_SHIFT 0x1100048UL
747 #define PCM_REG_DBG_FORCE_VALID 0x110004cUL
748 #define PCM_REG_DBG_FORCE_FRAME 0x1100050UL
749 #define QM_REG_DBG_SELECT 0x2f2e74UL
750 #define QM_REG_DBG_DWORD_ENABLE 0x2f2e78UL
751 #define QM_REG_DBG_SHIFT 0x2f2e7cUL
752 #define QM_REG_DBG_FORCE_VALID 0x2f2e80UL
753 #define QM_REG_DBG_FORCE_FRAME 0x2f2e84UL
754 #define TM_REG_DBG_SELECT 0x2c07a8UL
755 #define TM_REG_DBG_DWORD_ENABLE 0x2c07acUL
756 #define TM_REG_DBG_SHIFT 0x2c07b0UL
757 #define TM_REG_DBG_FORCE_VALID 0x2c07b4UL
758 #define TM_REG_DBG_FORCE_FRAME 0x2c07b8UL
759 #define DORQ_REG_DBG_SELECT 0x100ad0UL
760 #define DORQ_REG_DBG_DWORD_ENABLE 0x100ad4UL
761 #define DORQ_REG_DBG_SHIFT 0x100ad8UL
762 #define DORQ_REG_DBG_FORCE_VALID 0x100adcUL
763 #define DORQ_REG_DBG_FORCE_FRAME 0x100ae0UL
764 #define BRB_REG_DBG_SELECT 0x340ed0UL
765 #define BRB_REG_DBG_DWORD_ENABLE 0x340ed4UL
766 #define BRB_REG_DBG_SHIFT 0x340ed8UL
767 #define BRB_REG_DBG_FORCE_VALID 0x340edcUL
768 #define BRB_REG_DBG_FORCE_FRAME 0x340ee0UL
769 #define SRC_REG_DBG_SELECT 0x238700UL
770 #define SRC_REG_DBG_DWORD_ENABLE 0x238704UL
771 #define SRC_REG_DBG_SHIFT 0x238708UL
772 #define SRC_REG_DBG_FORCE_VALID 0x23870cUL
773 #define SRC_REG_DBG_FORCE_FRAME 0x238710UL
774 #define PRS_REG_DBG_SELECT 0x1f0b6cUL
775 #define PRS_REG_DBG_DWORD_ENABLE 0x1f0b70UL
776 #define PRS_REG_DBG_SHIFT 0x1f0b74UL
777 #define PRS_REG_DBG_FORCE_VALID 0x1f0ba0UL
778 #define PRS_REG_DBG_FORCE_FRAME 0x1f0ba4UL
779 #define TSDM_REG_DBG_SELECT 0xfb0e28UL
780 #define TSDM_REG_DBG_DWORD_ENABLE 0xfb0e2cUL
781 #define TSDM_REG_DBG_SHIFT 0xfb0e30UL
782 #define TSDM_REG_DBG_FORCE_VALID 0xfb0e34UL
783 #define TSDM_REG_DBG_FORCE_FRAME 0xfb0e38UL
784 #define MSDM_REG_DBG_SELECT 0xfc0e28UL
785 #define MSDM_REG_DBG_DWORD_ENABLE 0xfc0e2cUL
786 #define MSDM_REG_DBG_SHIFT 0xfc0e30UL
787 #define MSDM_REG_DBG_FORCE_VALID 0xfc0e34UL
788 #define MSDM_REG_DBG_FORCE_FRAME 0xfc0e38UL
789 #define USDM_REG_DBG_SELECT 0xfd0e28UL
790 #define USDM_REG_DBG_DWORD_ENABLE 0xfd0e2cUL
791 #define USDM_REG_DBG_SHIFT 0xfd0e30UL
792 #define USDM_REG_DBG_FORCE_VALID 0xfd0e34UL
793 #define USDM_REG_DBG_FORCE_FRAME 0xfd0e38UL
794 #define XSDM_REG_DBG_SELECT 0xf80e28UL
795 #define XSDM_REG_DBG_DWORD_ENABLE 0xf80e2cUL
796 #define XSDM_REG_DBG_SHIFT 0xf80e30UL
797 #define XSDM_REG_DBG_FORCE_VALID 0xf80e34UL
798 #define XSDM_REG_DBG_FORCE_FRAME 0xf80e38UL
799 #define YSDM_REG_DBG_SELECT 0xf90e28UL
800 #define YSDM_REG_DBG_DWORD_ENABLE 0xf90e2cUL
801 #define YSDM_REG_DBG_SHIFT 0xf90e30UL
802 #define YSDM_REG_DBG_FORCE_VALID 0xf90e34UL
803 #define YSDM_REG_DBG_FORCE_FRAME 0xf90e38UL
804 #define PSDM_REG_DBG_SELECT 0xfa0e28UL
805 #define PSDM_REG_DBG_DWORD_ENABLE 0xfa0e2cUL
806 #define PSDM_REG_DBG_SHIFT 0xfa0e30UL
807 #define PSDM_REG_DBG_FORCE_VALID 0xfa0e34UL
808 #define PSDM_REG_DBG_FORCE_FRAME 0xfa0e38UL
809 #define TSEM_REG_DBG_SELECT 0x1701528UL
810 #define TSEM_REG_DBG_DWORD_ENABLE 0x170152cUL
811 #define TSEM_REG_DBG_SHIFT 0x1701530UL
812 #define TSEM_REG_DBG_FORCE_VALID 0x1701534UL
813 #define TSEM_REG_DBG_FORCE_FRAME 0x1701538UL
814 #define MSEM_REG_DBG_SELECT 0x1801528UL
815 #define MSEM_REG_DBG_DWORD_ENABLE 0x180152cUL
816 #define MSEM_REG_DBG_SHIFT 0x1801530UL
817 #define MSEM_REG_DBG_FORCE_VALID 0x1801534UL
818 #define MSEM_REG_DBG_FORCE_FRAME 0x1801538UL
819 #define USEM_REG_DBG_SELECT 0x1901528UL
820 #define USEM_REG_DBG_DWORD_ENABLE 0x190152cUL
821 #define USEM_REG_DBG_SHIFT 0x1901530UL
822 #define USEM_REG_DBG_FORCE_VALID 0x1901534UL
823 #define USEM_REG_DBG_FORCE_FRAME 0x1901538UL
824 #define XSEM_REG_DBG_SELECT 0x1401528UL
825 #define XSEM_REG_DBG_DWORD_ENABLE 0x140152cUL
826 #define XSEM_REG_DBG_SHIFT 0x1401530UL
827 #define XSEM_REG_DBG_FORCE_VALID 0x1401534UL
828 #define XSEM_REG_DBG_FORCE_FRAME 0x1401538UL
829 #define YSEM_REG_DBG_SELECT 0x1501528UL
830 #define YSEM_REG_DBG_DWORD_ENABLE 0x150152cUL
831 #define YSEM_REG_DBG_SHIFT 0x1501530UL
832 #define YSEM_REG_DBG_FORCE_VALID 0x1501534UL
833 #define YSEM_REG_DBG_FORCE_FRAME 0x1501538UL
834 #define PSEM_REG_DBG_SELECT 0x1601528UL
835 #define PSEM_REG_DBG_DWORD_ENABLE 0x160152cUL
836 #define PSEM_REG_DBG_SHIFT 0x1601530UL
837 #define PSEM_REG_DBG_FORCE_VALID 0x1601534UL
838 #define PSEM_REG_DBG_FORCE_FRAME 0x1601538UL
839 #define RSS_REG_DBG_SELECT 0x238c4cUL
840 #define RSS_REG_DBG_DWORD_ENABLE 0x238c50UL
841 #define RSS_REG_DBG_SHIFT 0x238c54UL
842 #define RSS_REG_DBG_FORCE_VALID 0x238c58UL
843 #define RSS_REG_DBG_FORCE_FRAME 0x238c5cUL
844 #define TMLD_REG_DBG_SELECT 0x4d1600UL
845 #define TMLD_REG_DBG_DWORD_ENABLE 0x4d1604UL
846 #define TMLD_REG_DBG_SHIFT 0x4d1608UL
847 #define TMLD_REG_DBG_FORCE_VALID 0x4d160cUL
848 #define TMLD_REG_DBG_FORCE_FRAME 0x4d1610UL
849 #define MULD_REG_DBG_SELECT 0x4e1600UL
850 #define MULD_REG_DBG_DWORD_ENABLE 0x4e1604UL
851 #define MULD_REG_DBG_SHIFT 0x4e1608UL
852 #define MULD_REG_DBG_FORCE_VALID 0x4e160cUL
853 #define MULD_REG_DBG_FORCE_FRAME 0x4e1610UL
854 #define YULD_REG_DBG_SELECT 0x4c9600UL
855 #define YULD_REG_DBG_DWORD_ENABLE 0x4c9604UL
856 #define YULD_REG_DBG_SHIFT 0x4c9608UL
857 #define YULD_REG_DBG_FORCE_VALID 0x4c960cUL
858 #define YULD_REG_DBG_FORCE_FRAME 0x4c9610UL
859 #define XYLD_REG_DBG_SELECT 0x4c1600UL
860 #define XYLD_REG_DBG_DWORD_ENABLE 0x4c1604UL
861 #define XYLD_REG_DBG_SHIFT 0x4c1608UL
862 #define XYLD_REG_DBG_FORCE_VALID 0x4c160cUL
863 #define XYLD_REG_DBG_FORCE_FRAME 0x4c1610UL
864 #define PRM_REG_DBG_SELECT 0x2306a8UL
865 #define PRM_REG_DBG_DWORD_ENABLE 0x2306acUL
866 #define PRM_REG_DBG_SHIFT 0x2306b0UL
867 #define PRM_REG_DBG_FORCE_VALID 0x2306b4UL
868 #define PRM_REG_DBG_FORCE_FRAME 0x2306b8UL
869 #define PBF_PB1_REG_DBG_SELECT 0xda0728UL
870 #define PBF_PB1_REG_DBG_DWORD_ENABLE 0xda072cUL
871 #define PBF_PB1_REG_DBG_SHIFT 0xda0730UL
872 #define PBF_PB1_REG_DBG_FORCE_VALID 0xda0734UL
873 #define PBF_PB1_REG_DBG_FORCE_FRAME 0xda0738UL
874 #define PBF_PB2_REG_DBG_SELECT 0xda4728UL
875 #define PBF_PB2_REG_DBG_DWORD_ENABLE 0xda472cUL
876 #define PBF_PB2_REG_DBG_SHIFT 0xda4730UL
877 #define PBF_PB2_REG_DBG_FORCE_VALID 0xda4734UL
878 #define PBF_PB2_REG_DBG_FORCE_FRAME 0xda4738UL
879 #define RPB_REG_DBG_SELECT 0x23c728UL
880 #define RPB_REG_DBG_DWORD_ENABLE 0x23c72cUL
881 #define RPB_REG_DBG_SHIFT 0x23c730UL
882 #define RPB_REG_DBG_FORCE_VALID 0x23c734UL
883 #define RPB_REG_DBG_FORCE_FRAME 0x23c738UL
884 #define BTB_REG_DBG_SELECT 0xdb08c8UL
885 #define BTB_REG_DBG_DWORD_ENABLE 0xdb08ccUL
886 #define BTB_REG_DBG_SHIFT 0xdb08d0UL
887 #define BTB_REG_DBG_FORCE_VALID 0xdb08d4UL
888 #define BTB_REG_DBG_FORCE_FRAME 0xdb08d8UL
889 #define PBF_REG_DBG_SELECT 0xd80060UL
890 #define PBF_REG_DBG_DWORD_ENABLE 0xd80064UL
891 #define PBF_REG_DBG_SHIFT 0xd80068UL
892 #define PBF_REG_DBG_FORCE_VALID 0xd8006cUL
893 #define PBF_REG_DBG_FORCE_FRAME 0xd80070UL
894 #define RDIF_REG_DBG_SELECT 0x300500UL
895 #define RDIF_REG_DBG_DWORD_ENABLE 0x300504UL
896 #define RDIF_REG_DBG_SHIFT 0x300508UL
897 #define RDIF_REG_DBG_FORCE_VALID 0x30050cUL
898 #define RDIF_REG_DBG_FORCE_FRAME 0x300510UL
899 #define TDIF_REG_DBG_SELECT 0x310500UL
900 #define TDIF_REG_DBG_DWORD_ENABLE 0x310504UL
901 #define TDIF_REG_DBG_SHIFT 0x310508UL
902 #define TDIF_REG_DBG_FORCE_VALID 0x31050cUL
903 #define TDIF_REG_DBG_FORCE_FRAME 0x310510UL
904 #define CDU_REG_DBG_SELECT 0x580704UL
905 #define CDU_REG_DBG_DWORD_ENABLE 0x580708UL
906 #define CDU_REG_DBG_SHIFT 0x58070cUL
907 #define CDU_REG_DBG_FORCE_VALID 0x580710UL
908 #define CDU_REG_DBG_FORCE_FRAME 0x580714UL
909 #define CCFC_REG_DBG_SELECT 0x2e0500UL
910 #define CCFC_REG_DBG_DWORD_ENABLE 0x2e0504UL
911 #define CCFC_REG_DBG_SHIFT 0x2e0508UL
912 #define CCFC_REG_DBG_FORCE_VALID 0x2e050cUL
913 #define CCFC_REG_DBG_FORCE_FRAME 0x2e0510UL
914 #define TCFC_REG_DBG_SELECT 0x2d0500UL
915 #define TCFC_REG_DBG_DWORD_ENABLE 0x2d0504UL
916 #define TCFC_REG_DBG_SHIFT 0x2d0508UL
917 #define TCFC_REG_DBG_FORCE_VALID 0x2d050cUL
918 #define TCFC_REG_DBG_FORCE_FRAME 0x2d0510UL
919 #define IGU_REG_DBG_SELECT 0x181578UL
920 #define IGU_REG_DBG_DWORD_ENABLE 0x18157cUL
921 #define IGU_REG_DBG_SHIFT 0x181580UL
922 #define IGU_REG_DBG_FORCE_VALID 0x181584UL
923 #define IGU_REG_DBG_FORCE_FRAME 0x181588UL
924 #define CAU_REG_DBG_SELECT 0x1c0ea8UL
925 #define CAU_REG_DBG_DWORD_ENABLE 0x1c0eacUL
926 #define CAU_REG_DBG_SHIFT 0x1c0eb0UL
927 #define CAU_REG_DBG_FORCE_VALID 0x1c0eb4UL
928 #define CAU_REG_DBG_FORCE_FRAME 0x1c0eb8UL
929 #define UMAC_REG_DBG_SELECT 0x051094UL
930 #define UMAC_REG_DBG_DWORD_ENABLE 0x051098UL
931 #define UMAC_REG_DBG_SHIFT 0x05109cUL
932 #define UMAC_REG_DBG_FORCE_VALID 0x0510a0UL
933 #define UMAC_REG_DBG_FORCE_FRAME 0x0510a4UL
934 #define NIG_REG_DBG_SELECT 0x502140UL
935 #define NIG_REG_DBG_DWORD_ENABLE 0x502144UL
936 #define NIG_REG_DBG_SHIFT 0x502148UL
937 #define NIG_REG_DBG_FORCE_VALID 0x50214cUL
938 #define NIG_REG_DBG_FORCE_FRAME 0x502150UL
939 #define WOL_REG_DBG_SELECT 0x600140UL
940 #define WOL_REG_DBG_DWORD_ENABLE 0x600144UL
941 #define WOL_REG_DBG_SHIFT 0x600148UL
942 #define WOL_REG_DBG_FORCE_VALID 0x60014cUL
943 #define WOL_REG_DBG_FORCE_FRAME 0x600150UL
944 #define BMBN_REG_DBG_SELECT 0x610140UL
945 #define BMBN_REG_DBG_DWORD_ENABLE 0x610144UL
946 #define BMBN_REG_DBG_SHIFT 0x610148UL
947 #define BMBN_REG_DBG_FORCE_VALID 0x61014cUL
948 #define BMBN_REG_DBG_FORCE_FRAME 0x610150UL
949 #define NWM_REG_DBG_SELECT 0x8000ecUL
950 #define NWM_REG_DBG_DWORD_ENABLE 0x8000f0UL
951 #define NWM_REG_DBG_SHIFT 0x8000f4UL
952 #define NWM_REG_DBG_FORCE_VALID 0x8000f8UL
953 #define NWM_REG_DBG_FORCE_FRAME 0x8000fcUL
954 #define BRB_REG_BIG_RAM_ADDRESS 0x340800UL
955 #define BRB_REG_BIG_RAM_DATA 0x341500UL
956 #define BTB_REG_BIG_RAM_ADDRESS 0xdb0800UL
957 #define BTB_REG_BIG_RAM_DATA 0xdb0c00UL
958 #define BMB_REG_BIG_RAM_ADDRESS 0x540800UL
959 #define BMB_REG_BIG_RAM_DATA 0x540f00UL
960 #define MISCS_REG_RESET_PL_UA 0x009050UL
961 #define MISC_REG_RESET_PL_UA 0x008050UL
962 #define MISC_REG_RESET_PL_HV 0x008060UL
963 #define MISC_REG_RESET_PL_PDA_VMAIN_1 0x008070UL
964 #define MISC_REG_RESET_PL_PDA_VMAIN_2 0x008080UL
965 #define SEM_FAST_REG_INT_RAM 0x020000UL
966 #define DBG_REG_DBG_BLOCK_ON 0x010454UL
967 #define DBG_REG_FRAMING_MODE 0x010058UL
968 #define SEM_FAST_REG_DEBUG_MODE 0x000744UL
969 #define SEM_FAST_REG_DEBUG_ACTIVE 0x000740UL
970 #define SEM_FAST_REG_DBG_MODE6_SRC_DISABLE 0x000750UL
971 #define SEM_FAST_REG_FILTER_CID 0x000754UL
972 #define SEM_FAST_REG_EVENT_ID_RANGE_STRT 0x000760UL
973 #define SEM_FAST_REG_EVENT_ID_RANGE_END 0x000764UL
974 #define SEM_FAST_REG_FILTER_EVENT_ID 0x000758UL
975 #define SEM_FAST_REG_EVENT_ID_MASK 0x00075cUL
976 #define SEM_FAST_REG_RECORD_FILTER_ENABLE 0x000768UL
977 #define SEM_FAST_REG_DBG_MODE6_SRC_DISABLE 0x000750UL
978 #define SEM_FAST_REG_DEBUG_ACTIVE 0x000740UL
979 #define SEM_FAST_REG_RECORD_FILTER_ENABLE 0x000768UL
980 #define DBG_REG_TIMESTAMP_VALID_EN 0x010b58UL
981 #define DBG_REG_FILTER_ENABLE 0x0109d0UL
982 #define DBG_REG_TRIGGER_ENABLE 0x01054cUL
983 #define DBG_REG_FILTER_CNSTR_OPRTN_0 0x010a28UL
984 #define DBG_REG_TRIGGER_STATE_SET_CNSTR_OPRTN_0 0x01071cUL
985 #define DBG_REG_FILTER_CNSTR_DATA_0 0x0109d8UL
986 #define DBG_REG_TRIGGER_STATE_SET_CNSTR_DATA_0 0x01059cUL
987 #define DBG_REG_FILTER_CNSTR_DATA_MASK_0 0x0109f8UL
988 #define DBG_REG_TRIGGER_STATE_SET_CNSTR_DATA_MASK_0 0x01065cUL
989 #define DBG_REG_FILTER_CNSTR_FRAME_0 0x0109e8UL
990 #define DBG_REG_TRIGGER_STATE_SET_CNSTR_FRAME_0 0x0105fcUL
991 #define DBG_REG_FILTER_CNSTR_FRAME_MASK_0 0x010a08UL
992 #define DBG_REG_TRIGGER_STATE_SET_CNSTR_FRAME_MASK_0 0x0106bcUL
993 #define DBG_REG_FILTER_CNSTR_OFFSET_0 0x010a18UL
994 #define DBG_REG_TRIGGER_STATE_SET_CNSTR_OFFSET_0 0x0107dcUL
995 #define DBG_REG_FILTER_CNSTR_RANGE_0 0x010a38UL
996 #define DBG_REG_TRIGGER_STATE_SET_CNSTR_RANGE_0 0x01077cUL
997 #define DBG_REG_FILTER_CNSTR_CYCLIC_0 0x010a68UL
998 #define DBG_REG_TRIGGER_STATE_SET_CNSTR_CYCLIC_0 0x0108fcUL
999 #define DBG_REG_FILTER_CNSTR_MUST_0 0x010a48UL
1000 #define DBG_REG_TRIGGER_STATE_SET_CNSTR_MUST_0 0x01083cUL
1001 #define DBG_REG_INTR_BUFFER 0x014000UL
1002 #define DBG_REG_INTR_BUFFER_WR_PTR 0x010404UL
1003 #define DBG_REG_WRAP_ON_INT_BUFFER 0x010418UL
1004 #define DBG_REG_INTR_BUFFER_RD_PTR 0x010400UL
1005 #define DBG_REG_EXT_BUFFER_WR_PTR 0x010410UL
1006 #define DBG_REG_WRAP_ON_EXT_BUFFER 0x01041cUL
1007 #define SEM_FAST_REG_STALL_0 0x000488UL
1008 #define SEM_FAST_REG_STALLED 0x000494UL
1009 #define SEM_FAST_REG_STORM_REG_FILE 0x008000UL
1010 #define SEM_FAST_REG_VFC_DATA_WR 0x000b40UL
1011 #define SEM_FAST_REG_VFC_ADDR 0x000b44UL
1012 #define SEM_FAST_REG_VFC_DATA_RD 0x000b48UL
1013 #define SEM_FAST_REG_VFC_DATA_WR 0x000b40UL
1014 #define SEM_FAST_REG_VFC_ADDR 0x000b44UL
1015 #define SEM_FAST_REG_VFC_DATA_RD 0x000b48UL
1016 #define RSS_REG_RSS_RAM_ADDR 0x238c30UL
1017 #define RSS_REG_RSS_RAM_DATA 0x238c20UL
1018 #define MISCS_REG_BLOCK_256B_EN 0x009074UL
1019 #define MCP_REG_CPU_REG_FILE 0xe05200UL
1020 #define MCP_REG_CPU_REG_FILE_SIZE 32
1021 #define DBG_REG_CALENDAR_OUT_DATA 0x010480UL
1022 #define DBG_REG_FULL_MODE 0x010060UL
1023 #define DBG_REG_PCI_EXT_BUFFER_STRT_ADDR_LSB 0x010430UL
1024 #define DBG_REG_PCI_EXT_BUFFER_STRT_ADDR_MSB 0x010434UL
1025 #define DBG_REG_TARGET_PACKET_SIZE 0x010b3cUL
1026 #define DBG_REG_PCI_EXT_BUFFER_SIZE 0x010438UL
1027 #define DBG_REG_PCI_FUNC_NUM 0x010a98UL
1028 #define DBG_REG_PCI_LOGIC_ADDR 0x010460UL
1029 #define DBG_REG_PCI_REQ_CREDIT 0x010440UL
1030 #define DBG_REG_DEBUG_TARGET 0x01005cUL
1031 #define DBG_REG_OUTPUT_ENABLE 0x01000cUL
1032 #define DBG_REG_OUTPUT_ENABLE 0x01000cUL
1033 #define DBG_REG_DEBUG_TARGET 0x01005cUL
1034 #define DBG_REG_OTHER_ENGINE_MODE 0x010010UL
1035 #define NIG_REG_DEBUG_PORT 0x5020d0UL
1036 #define DBG_REG_ETHERNET_HDR_WIDTH 0x010b38UL
1037 #define DBG_REG_ETHERNET_HDR_7 0x010b34UL
1038 #define DBG_REG_ETHERNET_HDR_6 0x010b30UL
1039 #define DBG_REG_ETHERNET_HDR_5 0x010b2cUL
1040 #define DBG_REG_ETHERNET_HDR_4 0x010b28UL
1041 #define DBG_REG_TARGET_PACKET_SIZE 0x010b3cUL
1042 #define DBG_REG_NIG_DATA_LIMIT_SIZE 0x01043cUL
1043 #define DBG_REG_TIMESTAMP_VALID_EN 0x010b58UL
1044 #define DBG_REG_TIMESTAMP_FRAME_EN 0x010b54UL
1045 #define DBG_REG_TIMESTAMP_TICK 0x010b50UL
1046 #define DBG_REG_FILTER_ID_NUM 0x0109d4UL
1047 #define DBG_REG_FILTER_MSG_LENGTH_ENABLE 0x010a78UL
1048 #define DBG_REG_FILTER_MSG_LENGTH 0x010a7cUL
1049 #define DBG_REG_RCRD_ON_WINDOW_PRE_NUM_CHUNKS 0x010a90UL
1050 #define DBG_REG_RCRD_ON_WINDOW_POST_NUM_CYCLES 0x010a94UL
1051 #define DBG_REG_RCRD_ON_WINDOW_PRE_TRGR_EVNT_MODE 0x010a88UL
1052 #define DBG_REG_RCRD_ON_WINDOW_POST_TRGR_EVNT_MODE 0x010a8cUL
1053 #define DBG_REG_TRIGGER_ENABLE 0x01054cUL
1054 #define DBG_REG_TRIGGER_STATE_ID_0 0x010554UL
1055 #define DBG_REG_TRIGGER_STATE_MSG_LENGTH_ENABLE_0 0x01095cUL
1056 #define DBG_REG_TRIGGER_STATE_MSG_LENGTH_0 0x010968UL
1057 #define DBG_REG_TRIGGER_STATE_SET_COUNT_0 0x010584UL
1058 #define DBG_REG_TRIGGER_STATE_SET_NXT_STATE_0 0x01056cUL
1059 #define DBG_REG_NO_GRANT_ON_FULL 0x010458UL
1060 #define DBG_REG_STORM_ID_NUM 0x010b14UL
1061 #define DBG_REG_CALENDAR_SLOT0 0x010014UL
1062 #define DBG_REG_HW_ID_NUM 0x010b10UL
1063 #define DBG_REG_FILTER_ENABLE 0x0109d0UL
1064 #define DBG_REG_TIMESTAMP 0x010b4cUL
1065 #define DBG_REG_CPU_TIMEOUT 0x010450UL
1066 #define DBG_REG_TRIGGER_STATUS_CUR_STATE 0x010b60UL
1067 #define GRC_REG_TRACE_FIFO_VALID_DATA 0x050064UL
1068 #define GRC_REG_TRACE_FIFO 0x050068UL
1069 #define IGU_REG_ERROR_HANDLING_DATA_VALID 0x181530UL
1070 #define IGU_REG_ERROR_HANDLING_MEMORY 0x181520UL
1071 #define GRC_REG_NUMBER_VALID_OVERRIDE_WINDOW 0x05040cUL
1072 #define GRC_REG_NUMBER_VALID_OVERRIDE_WINDOW 0x05040cUL
1073 #define GRC_REG_PROTECTION_OVERRIDE_WINDOW 0x050500UL
1074 #define TSEM_REG_VF_ERROR 0x1700408UL
1075 #define USEM_REG_VF_ERROR 0x1900408UL
1076 #define MSEM_REG_VF_ERROR 0x1800408UL
1077 #define XSEM_REG_VF_ERROR 0x1400408UL
1078 #define YSEM_REG_VF_ERROR 0x1500408UL
1079 #define PSEM_REG_VF_ERROR 0x1600408UL
1080 #define PGLUE_B_REG_WAS_ERROR_VF_31_0_CLR 0x2aa118UL
1081 #define IGU_REG_STATISTIC_NUM_VF_MSG_SENT 0x180408UL
1082 #define IGU_REG_VF_CONFIGURATION 0x180804UL
1083 #define PSWHST_REG_ZONE_PERMISSION_TABLE 0x2a0800UL
1084 #define DORQ_REG_VF_USAGE_CNT 0x1009c4UL
1085 #define PBF_REG_NUM_BLOCKS_ALLOCATED_CONS_VOQ0 0xd806ccUL
1086 #define PBF_REG_NUM_BLOCKS_ALLOCATED_PROD_VOQ0 0xd806c8UL
1087 #define PRS_REG_MSG_CT_MAIN_0 0x1f0a24UL
1088 #define PRS_REG_MSG_CT_LB_0 0x1f0a28UL
1089 #define BRB_REG_PER_TC_COUNTERS 0x341a00UL
1090
1091 /* added */
1092 #define DORQ_REG_PF_DPI_BIT_SHIFT 0x100450UL
1093 #define DORQ_REG_PF_ICID_BIT_SHIFT_NORM 0x100448UL
1094 #define DORQ_REG_PF_MIN_ADDR_REG1 0x100400UL
1095 #define MISCS_REG_FUNCTION_HIDE 0x0096f0UL
1096 #define PCIE_REG_PRTY_MASK 0x0547b4UL
1097 #define PGLUE_B_REG_VF_BAR0_SIZE 0x2aaeb4UL
1098 #define BAR0_MAP_REG_YSDM_RAM 0x1e80000UL
1099 #define SEM_FAST_REG_INT_RAM_SIZE 20480
1100 #define MCP_REG_SCRATCH_SIZE 57344
1101
1102 #define CDU_REG_SEGMENT0_PARAMS_T0_TID_SIZE_SHIFT 24
1103 #define CDU_REG_SEGMENT1_PARAMS_T1_TID_SIZE_SHIFT 24
1104 #define CDU_REG_SEGMENT1_PARAMS_T1_TID_BLOCK_WASTE_SHIFT 16
1105 #define DORQ_REG_DB_DROP_DETAILS_ADDRESS 0x100a1cUL
1106
1107 /* 8.10.9.0 FW */
1108 #define NIG_REG_VXLAN_CTRL 0x50105cUL
1109 #define PRS_REG_SEARCH_ROCE 0x1f040cUL
1110 #define PRS_REG_CM_HDR_GFT 0x1f11c8UL
1111 #define PRS_REG_CM_HDR_GFT_EVENT_ID_SHIFT 0
1112 #define PRS_REG_CM_HDR_GFT_CM_HDR_SHIFT 8
1113 #define CCFC_REG_WEAK_ENABLE_VF 0x2e0704UL
1114 #define TCFC_REG_STRONG_ENABLE_VF 0x2d070cUL
1115 #define TCFC_REG_WEAK_ENABLE_VF 0x2d0704UL
1116 #define PRS_REG_SEARCH_GFT 0x1f11bcUL
1117 #define PRS_REG_LOAD_L2_FILTER 0x1f0198UL
1118 #define PRS_REG_GFT_CAM 0x1f1100UL
1119 #define PRS_REG_GFT_PROFILE_MASK_RAM 0x1f1000UL
1120 #define PGLUE_B_REG_MSDM_VF_SHIFT_B 0x2aa1c4UL
1121 #define PGLUE_B_REG_MSDM_OFFSET_MASK_B 0x2aa1c0UL
1122 #define PRS_REG_PKT_LEN_STAT_TAGS_NOT_COUNTED_FIRST 0x1f0a0cUL
1123 #define PRS_REG_SEARCH_FCOE 0x1f0408UL
1124 #define PGLUE_B_REG_PGL_ADDR_E8_F0 0x2aaf98UL
1125 #define NIG_REG_DSCP_TO_TC_MAP_ENABLE 0x5088f8UL
1126 #define PGLUE_B_REG_PGL_ADDR_EC_F0 0x2aaf9cUL
1127 #define PGLUE_B_REG_PGL_ADDR_F0_F0 0x2aafa0UL
1128 #define PRS_REG_ROCE_DEST_QP_MAX_PF 0x1f0430UL
1129 #define PGLUE_B_REG_PGL_ADDR_F4_F0 0x2aafa4UL
1130 #define IGU_REG_WRITE_DONE_PENDING 0x180900UL
1131 #define NIG_REG_LLH_TAGMAC_DEF_PF_VECTOR 0x50196cUL
1132 #define PRS_REG_MSG_INFO 0x1f0a1cUL
1133 #define BAR0_MAP_REG_XSDM_RAM 0x1e00000UL
1134
1135 /* 8.18.7.0 FW */
1136 #define BRB_REG_INT_MASK_10 0x3401b8UL
1137
1138 #define IGU_REG_PRODUCER_MEMORY 0x182000UL
1139 #define IGU_REG_CONSUMER_MEM 0x183000UL
1140
1141 #define CDU_REG_CCFC_CTX_VALID0 0x580400UL
1142 #define CDU_REG_CCFC_CTX_VALID1 0x580404UL
1143 #define CDU_REG_TCFC_CTX_VALID0 0x580408UL
1144
1145 #define DORQ_REG_L2_EDPM_TUNNEL_NGE_IP_EN_K2_E5 0x10092cUL
1146 #define DORQ_REG_L2_EDPM_TUNNEL_NGE_ETH_EN_K2_E5 0x100930UL
1147 #define MISCS_REG_RESET_PL_HV_2_K2_E5 0x009150UL
1148 #define CNIG_REG_NW_PORT_MODE_BB 0x218200UL
1149 #define CNIG_REG_PMEG_IF_CMD_BB 0x21821cUL
1150 #define CNIG_REG_PMEG_IF_ADDR_BB 0x218224UL
1151 #define CNIG_REG_PMEG_IF_WRDATA_BB 0x218228UL
1152 #define NWM_REG_MAC0_K2_E5 0x800400UL
1153 #define CNIG_REG_NIG_PORT0_CONF_K2_E5 0x218200UL
1154 #define CNIG_REG_NIG_PORT0_CONF_NIG_PORT_ENABLE_0_K2_E5_SHIFT 0
1155 #define CNIG_REG_NIG_PORT0_CONF_NIG_PORT_NWM_PORT_MAP_0_K2_E5_SHIFT 1
1156 #define CNIG_REG_NIG_PORT0_CONF_NIG_PORT_RATE_0_K2_E5_SHIFT 3
1157 #define ETH_MAC_REG_XIF_MODE_K2_E5 0x000080UL
1158 #define ETH_MAC_REG_XIF_MODE_XGMII_K2_E5_SHIFT 0
1159 #define ETH_MAC_REG_FRM_LENGTH_K2_E5 0x000014UL
1160 #define ETH_MAC_REG_FRM_LENGTH_FRM_LENGTH_K2_E5_SHIFT 0
1161 #define ETH_MAC_REG_TX_IPG_LENGTH_K2_E5 0x000044UL
1162 #define ETH_MAC_REG_TX_IPG_LENGTH_TXIPG_K2_E5_SHIFT 0
1163 #define ETH_MAC_REG_RX_FIFO_SECTIONS_K2_E5 0x00001cUL
1164 #define ETH_MAC_REG_RX_FIFO_SECTIONS_RX_SECTION_FULL_K2_E5_SHIFT 0
1165 #define ETH_MAC_REG_TX_FIFO_SECTIONS_K2_E5 0x000020UL
1166 #define ETH_MAC_REG_TX_FIFO_SECTIONS_TX_SECTION_EMPTY_K2_E5_SHIFT 16
1167 #define ETH_MAC_REG_TX_FIFO_SECTIONS_TX_SECTION_FULL_K2_E5_SHIFT 0
1168 #define ETH_MAC_REG_COMMAND_CONFIG_K2_E5 0x000008UL
1169 #define MISC_REG_XMAC_CORE_PORT_MODE_BB 0x008c08UL
1170 #define MISC_REG_XMAC_PHY_PORT_MODE_BB 0x008c04UL
1171 #define XMAC_REG_MODE_BB 0x210008UL
1172 #define XMAC_REG_RX_MAX_SIZE_BB  0x210040UL
1173 #define XMAC_REG_TX_CTRL_LO_BB 0x210020UL
1174 #define XMAC_REG_CTRL_BB 0x210000UL
1175 #define XMAC_REG_CTRL_TX_EN_BB (0x1 << 0)
1176 #define XMAC_REG_CTRL_RX_EN_BB (0x1 << 1)
1177 #define XMAC_REG_RX_CTRL_BB 0x210030UL
1178 #define XMAC_REG_RX_CTRL_PROCESS_VARIABLE_PREAMBLE_BB (0x1 << 12)
1179
1180 #define PGLUE_B_REG_PGL_ADDR_E8_F0_K2_E5 0x2aaf98UL
1181 #define PGLUE_B_REG_PGL_ADDR_EC_F0_K2_E5 0x2aaf9cUL
1182 #define PGLUE_B_REG_PGL_ADDR_F0_F0_K2_E5 0x2aafa0UL
1183 #define PGLUE_B_REG_PGL_ADDR_F4_F0_K2_E5 0x2aafa4UL
1184 #define PGLUE_B_REG_PGL_ADDR_88_F0_BB 0x2aa404UL
1185 #define PGLUE_B_REG_PGL_ADDR_8C_F0_BB 0x2aa408UL
1186 #define PGLUE_B_REG_PGL_ADDR_90_F0_BB 0x2aa40cUL
1187 #define PGLUE_B_REG_PGL_ADDR_94_F0_BB 0x2aa410UL
1188 #define MISCS_REG_FUNCTION_HIDE_BB_K2 0x0096f0UL
1189 #define PCIE_REG_PRTY_MASK_K2_E5 0x0547b4UL
1190 #define PGLUE_B_REG_VF_BAR0_SIZE_K2_E5 0x2aaeb4UL
1191
1192 #define PRS_REG_OUTPUT_FORMAT_4_0_BB_K2 0x1f099cUL
1193
1194 #define NIG_REG_LLH_FUNC_FILTER_VALUE_BB_K2 0x501a00UL
1195 #define NIG_REG_LLH_FUNC_FILTER_EN_BB_K2 0x501a80UL
1196 #define NIG_REG_LLH_FUNC_FILTER_MODE_BB_K2 0x501ac0UL
1197 #define NIG_REG_LLH_FUNC_FILTER_PROTOCOL_TYPE_BB_K2 0x501b00UL
1198
1199 #define PSWRQ2_REG_WR_MBS0 0x240400UL
1200 #define PGLUE_B_REG_MASTER_WRITE_PAD_ENABLE 0x2aae30UL
1201 #define DORQ_REG_PF_USAGE_CNT 0x1009c0UL
1202 #define DORQ_REG_DPM_FORCE_ABORT 0x1009d8UL
1203 #define DORQ_REG_PF_OVFL_STICKY 0x1009d0UL
1204 #define DORQ_REG_INT_STS 0x100180UL
1205   #define DORQ_REG_INT_STS_DB_DROP (0x1 << 1)
1206   #define DORQ_REG_INT_STS_DORQ_FIFO_OVFL_ERR (0x1 << 2)
1207   #define DORQ_REG_INT_STS_DORQ_FIFO_AFULL (0x1 << 3)
1208 #define DORQ_REG_DB_DROP_DETAILS_REL 0x100a28UL
1209 #define DORQ_REG_INT_STS_WR 0x100188UL
1210 #define DORQ_REG_DB_DROP_DETAILS_REASON 0x100a20UL
1211 #define MCP_REG_CPU_PROGRAM_COUNTER 0xe0501cUL
1212   #define MCP_REG_CPU_STATE_SOFT_HALTED (0x1 << 10)
1213 #define PRS_REG_SEARCH_TENANT_ID 0x1f044cUL
1214 #define PGLUE_B_REG_VF_BAR1_SIZE 0x2aae68UL
1215
1216 #define RSS_REG_RSS_RAM_MASK 0x238c10UL