New upstream version 18.02
[deb_dpdk.git] / drivers / net / sfc / base / ef10_ev.c
1 /* SPDX-License-Identifier: BSD-3-Clause
2  *
3  * Copyright (c) 2012-2018 Solarflare Communications Inc.
4  * All rights reserved.
5  */
6
7 #include "efx.h"
8 #include "efx_impl.h"
9 #if EFSYS_OPT_MON_STATS
10 #include "mcdi_mon.h"
11 #endif
12
13 #if EFSYS_OPT_HUNTINGTON || EFSYS_OPT_MEDFORD
14
15 #if EFSYS_OPT_QSTATS
16 #define EFX_EV_QSTAT_INCR(_eep, _stat)                                  \
17         do {                                                            \
18                 (_eep)->ee_stat[_stat]++;                               \
19         _NOTE(CONSTANTCONDITION)                                        \
20         } while (B_FALSE)
21 #else
22 #define EFX_EV_QSTAT_INCR(_eep, _stat)
23 #endif
24
25 /*
26  * Non-interrupting event queue requires interrrupting event queue to
27  * refer to for wake-up events even if wake ups are never used.
28  * It could be even non-allocated event queue.
29  */
30 #define EFX_EF10_ALWAYS_INTERRUPTING_EVQ_INDEX  (0)
31
32 static  __checkReturn   boolean_t
33 ef10_ev_rx(
34         __in            efx_evq_t *eep,
35         __in            efx_qword_t *eqp,
36         __in            const efx_ev_callbacks_t *eecp,
37         __in_opt        void *arg);
38
39 static  __checkReturn   boolean_t
40 ef10_ev_tx(
41         __in            efx_evq_t *eep,
42         __in            efx_qword_t *eqp,
43         __in            const efx_ev_callbacks_t *eecp,
44         __in_opt        void *arg);
45
46 static  __checkReturn   boolean_t
47 ef10_ev_driver(
48         __in            efx_evq_t *eep,
49         __in            efx_qword_t *eqp,
50         __in            const efx_ev_callbacks_t *eecp,
51         __in_opt        void *arg);
52
53 static  __checkReturn   boolean_t
54 ef10_ev_drv_gen(
55         __in            efx_evq_t *eep,
56         __in            efx_qword_t *eqp,
57         __in            const efx_ev_callbacks_t *eecp,
58         __in_opt        void *arg);
59
60 static  __checkReturn   boolean_t
61 ef10_ev_mcdi(
62         __in            efx_evq_t *eep,
63         __in            efx_qword_t *eqp,
64         __in            const efx_ev_callbacks_t *eecp,
65         __in_opt        void *arg);
66
67
68 static  __checkReturn   efx_rc_t
69 efx_mcdi_set_evq_tmr(
70         __in            efx_nic_t *enp,
71         __in            uint32_t instance,
72         __in            uint32_t mode,
73         __in            uint32_t timer_ns)
74 {
75         efx_mcdi_req_t req;
76         uint8_t payload[MAX(MC_CMD_SET_EVQ_TMR_IN_LEN,
77                             MC_CMD_SET_EVQ_TMR_OUT_LEN)];
78         efx_rc_t rc;
79
80         (void) memset(payload, 0, sizeof (payload));
81         req.emr_cmd = MC_CMD_SET_EVQ_TMR;
82         req.emr_in_buf = payload;
83         req.emr_in_length = MC_CMD_SET_EVQ_TMR_IN_LEN;
84         req.emr_out_buf = payload;
85         req.emr_out_length = MC_CMD_SET_EVQ_TMR_OUT_LEN;
86
87         MCDI_IN_SET_DWORD(req, SET_EVQ_TMR_IN_INSTANCE, instance);
88         MCDI_IN_SET_DWORD(req, SET_EVQ_TMR_IN_TMR_LOAD_REQ_NS, timer_ns);
89         MCDI_IN_SET_DWORD(req, SET_EVQ_TMR_IN_TMR_RELOAD_REQ_NS, timer_ns);
90         MCDI_IN_SET_DWORD(req, SET_EVQ_TMR_IN_TMR_MODE, mode);
91
92         efx_mcdi_execute(enp, &req);
93
94         if (req.emr_rc != 0) {
95                 rc = req.emr_rc;
96                 goto fail1;
97         }
98
99         if (req.emr_out_length_used < MC_CMD_SET_EVQ_TMR_OUT_LEN) {
100                 rc = EMSGSIZE;
101                 goto fail2;
102         }
103
104         return (0);
105
106 fail2:
107         EFSYS_PROBE(fail2);
108 fail1:
109         EFSYS_PROBE1(fail1, efx_rc_t, rc);
110
111         return (rc);
112 }
113
114 static  __checkReturn   efx_rc_t
115 efx_mcdi_init_evq(
116         __in            efx_nic_t *enp,
117         __in            unsigned int instance,
118         __in            efsys_mem_t *esmp,
119         __in            size_t nevs,
120         __in            uint32_t irq,
121         __in            uint32_t us,
122         __in            uint32_t flags,
123         __in            boolean_t low_latency)
124 {
125         efx_mcdi_req_t req;
126         uint8_t payload[
127             MAX(MC_CMD_INIT_EVQ_IN_LEN(EFX_EVQ_NBUFS(EFX_EVQ_MAXNEVS)),
128                 MC_CMD_INIT_EVQ_OUT_LEN)];
129         efx_qword_t *dma_addr;
130         uint64_t addr;
131         int npages;
132         int i;
133         boolean_t interrupting;
134         int ev_cut_through;
135         efx_rc_t rc;
136
137         npages = EFX_EVQ_NBUFS(nevs);
138         if (MC_CMD_INIT_EVQ_IN_LEN(npages) > MC_CMD_INIT_EVQ_IN_LENMAX) {
139                 rc = EINVAL;
140                 goto fail1;
141         }
142
143         (void) memset(payload, 0, sizeof (payload));
144         req.emr_cmd = MC_CMD_INIT_EVQ;
145         req.emr_in_buf = payload;
146         req.emr_in_length = MC_CMD_INIT_EVQ_IN_LEN(npages);
147         req.emr_out_buf = payload;
148         req.emr_out_length = MC_CMD_INIT_EVQ_OUT_LEN;
149
150         MCDI_IN_SET_DWORD(req, INIT_EVQ_IN_SIZE, nevs);
151         MCDI_IN_SET_DWORD(req, INIT_EVQ_IN_INSTANCE, instance);
152         MCDI_IN_SET_DWORD(req, INIT_EVQ_IN_IRQ_NUM, irq);
153
154         interrupting = ((flags & EFX_EVQ_FLAGS_NOTIFY_MASK) ==
155             EFX_EVQ_FLAGS_NOTIFY_INTERRUPT);
156
157         /*
158          * On Huntington RX and TX event batching can only be requested together
159          * (even if the datapath firmware doesn't actually support RX
160          * batching). If event cut through is enabled no RX batching will occur.
161          *
162          * So always enable RX and TX event batching, and enable event cut
163          * through if we want low latency operation.
164          */
165         switch (flags & EFX_EVQ_FLAGS_TYPE_MASK) {
166         case EFX_EVQ_FLAGS_TYPE_AUTO:
167                 ev_cut_through = low_latency ? 1 : 0;
168                 break;
169         case EFX_EVQ_FLAGS_TYPE_THROUGHPUT:
170                 ev_cut_through = 0;
171                 break;
172         case EFX_EVQ_FLAGS_TYPE_LOW_LATENCY:
173                 ev_cut_through = 1;
174                 break;
175         default:
176                 rc = EINVAL;
177                 goto fail2;
178         }
179         MCDI_IN_POPULATE_DWORD_6(req, INIT_EVQ_IN_FLAGS,
180             INIT_EVQ_IN_FLAG_INTERRUPTING, interrupting,
181             INIT_EVQ_IN_FLAG_RPTR_DOS, 0,
182             INIT_EVQ_IN_FLAG_INT_ARMD, 0,
183             INIT_EVQ_IN_FLAG_CUT_THRU, ev_cut_through,
184             INIT_EVQ_IN_FLAG_RX_MERGE, 1,
185             INIT_EVQ_IN_FLAG_TX_MERGE, 1);
186
187         /* If the value is zero then disable the timer */
188         if (us == 0) {
189                 MCDI_IN_SET_DWORD(req, INIT_EVQ_IN_TMR_MODE,
190                     MC_CMD_INIT_EVQ_IN_TMR_MODE_DIS);
191                 MCDI_IN_SET_DWORD(req, INIT_EVQ_IN_TMR_LOAD, 0);
192                 MCDI_IN_SET_DWORD(req, INIT_EVQ_IN_TMR_RELOAD, 0);
193         } else {
194                 unsigned int ticks;
195
196                 if ((rc = efx_ev_usecs_to_ticks(enp, us, &ticks)) != 0)
197                         goto fail3;
198
199                 MCDI_IN_SET_DWORD(req, INIT_EVQ_IN_TMR_MODE,
200                     MC_CMD_INIT_EVQ_IN_TMR_INT_HLDOFF);
201                 MCDI_IN_SET_DWORD(req, INIT_EVQ_IN_TMR_LOAD, ticks);
202                 MCDI_IN_SET_DWORD(req, INIT_EVQ_IN_TMR_RELOAD, ticks);
203         }
204
205         MCDI_IN_SET_DWORD(req, INIT_EVQ_IN_COUNT_MODE,
206             MC_CMD_INIT_EVQ_IN_COUNT_MODE_DIS);
207         MCDI_IN_SET_DWORD(req, INIT_EVQ_IN_COUNT_THRSHLD, 0);
208
209         dma_addr = MCDI_IN2(req, efx_qword_t, INIT_EVQ_IN_DMA_ADDR);
210         addr = EFSYS_MEM_ADDR(esmp);
211
212         for (i = 0; i < npages; i++) {
213                 EFX_POPULATE_QWORD_2(*dma_addr,
214                     EFX_DWORD_1, (uint32_t)(addr >> 32),
215                     EFX_DWORD_0, (uint32_t)(addr & 0xffffffff));
216
217                 dma_addr++;
218                 addr += EFX_BUF_SIZE;
219         }
220
221         efx_mcdi_execute(enp, &req);
222
223         if (req.emr_rc != 0) {
224                 rc = req.emr_rc;
225                 goto fail4;
226         }
227
228         if (req.emr_out_length_used < MC_CMD_INIT_EVQ_OUT_LEN) {
229                 rc = EMSGSIZE;
230                 goto fail5;
231         }
232
233         /* NOTE: ignore the returned IRQ param as firmware does not set it. */
234
235         return (0);
236
237 fail5:
238         EFSYS_PROBE(fail5);
239 fail4:
240         EFSYS_PROBE(fail4);
241 fail3:
242         EFSYS_PROBE(fail3);
243 fail2:
244         EFSYS_PROBE(fail2);
245 fail1:
246         EFSYS_PROBE1(fail1, efx_rc_t, rc);
247
248         return (rc);
249 }
250
251
252 static  __checkReturn   efx_rc_t
253 efx_mcdi_init_evq_v2(
254         __in            efx_nic_t *enp,
255         __in            unsigned int instance,
256         __in            efsys_mem_t *esmp,
257         __in            size_t nevs,
258         __in            uint32_t irq,
259         __in            uint32_t us,
260         __in            uint32_t flags)
261 {
262         efx_mcdi_req_t req;
263         uint8_t payload[
264                 MAX(MC_CMD_INIT_EVQ_V2_IN_LEN(EFX_EVQ_NBUFS(EFX_EVQ_MAXNEVS)),
265                     MC_CMD_INIT_EVQ_V2_OUT_LEN)];
266         boolean_t interrupting;
267         unsigned int evq_type;
268         efx_qword_t *dma_addr;
269         uint64_t addr;
270         int npages;
271         int i;
272         efx_rc_t rc;
273
274         npages = EFX_EVQ_NBUFS(nevs);
275         if (MC_CMD_INIT_EVQ_V2_IN_LEN(npages) > MC_CMD_INIT_EVQ_V2_IN_LENMAX) {
276                 rc = EINVAL;
277                 goto fail1;
278         }
279
280         (void) memset(payload, 0, sizeof (payload));
281         req.emr_cmd = MC_CMD_INIT_EVQ;
282         req.emr_in_buf = payload;
283         req.emr_in_length = MC_CMD_INIT_EVQ_V2_IN_LEN(npages);
284         req.emr_out_buf = payload;
285         req.emr_out_length = MC_CMD_INIT_EVQ_V2_OUT_LEN;
286
287         MCDI_IN_SET_DWORD(req, INIT_EVQ_V2_IN_SIZE, nevs);
288         MCDI_IN_SET_DWORD(req, INIT_EVQ_V2_IN_INSTANCE, instance);
289         MCDI_IN_SET_DWORD(req, INIT_EVQ_V2_IN_IRQ_NUM, irq);
290
291         interrupting = ((flags & EFX_EVQ_FLAGS_NOTIFY_MASK) ==
292             EFX_EVQ_FLAGS_NOTIFY_INTERRUPT);
293
294         switch (flags & EFX_EVQ_FLAGS_TYPE_MASK) {
295         case EFX_EVQ_FLAGS_TYPE_AUTO:
296                 evq_type = MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_AUTO;
297                 break;
298         case EFX_EVQ_FLAGS_TYPE_THROUGHPUT:
299                 evq_type = MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_THROUGHPUT;
300                 break;
301         case EFX_EVQ_FLAGS_TYPE_LOW_LATENCY:
302                 evq_type = MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_LOW_LATENCY;
303                 break;
304         default:
305                 rc = EINVAL;
306                 goto fail2;
307         }
308         MCDI_IN_POPULATE_DWORD_4(req, INIT_EVQ_V2_IN_FLAGS,
309             INIT_EVQ_V2_IN_FLAG_INTERRUPTING, interrupting,
310             INIT_EVQ_V2_IN_FLAG_RPTR_DOS, 0,
311             INIT_EVQ_V2_IN_FLAG_INT_ARMD, 0,
312             INIT_EVQ_V2_IN_FLAG_TYPE, evq_type);
313
314         /* If the value is zero then disable the timer */
315         if (us == 0) {
316                 MCDI_IN_SET_DWORD(req, INIT_EVQ_V2_IN_TMR_MODE,
317                     MC_CMD_INIT_EVQ_V2_IN_TMR_MODE_DIS);
318                 MCDI_IN_SET_DWORD(req, INIT_EVQ_V2_IN_TMR_LOAD, 0);
319                 MCDI_IN_SET_DWORD(req, INIT_EVQ_V2_IN_TMR_RELOAD, 0);
320         } else {
321                 unsigned int ticks;
322
323                 if ((rc = efx_ev_usecs_to_ticks(enp, us, &ticks)) != 0)
324                         goto fail3;
325
326                 MCDI_IN_SET_DWORD(req, INIT_EVQ_V2_IN_TMR_MODE,
327                     MC_CMD_INIT_EVQ_V2_IN_TMR_INT_HLDOFF);
328                 MCDI_IN_SET_DWORD(req, INIT_EVQ_V2_IN_TMR_LOAD, ticks);
329                 MCDI_IN_SET_DWORD(req, INIT_EVQ_V2_IN_TMR_RELOAD, ticks);
330         }
331
332         MCDI_IN_SET_DWORD(req, INIT_EVQ_V2_IN_COUNT_MODE,
333             MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_DIS);
334         MCDI_IN_SET_DWORD(req, INIT_EVQ_V2_IN_COUNT_THRSHLD, 0);
335
336         dma_addr = MCDI_IN2(req, efx_qword_t, INIT_EVQ_V2_IN_DMA_ADDR);
337         addr = EFSYS_MEM_ADDR(esmp);
338
339         for (i = 0; i < npages; i++) {
340                 EFX_POPULATE_QWORD_2(*dma_addr,
341                     EFX_DWORD_1, (uint32_t)(addr >> 32),
342                     EFX_DWORD_0, (uint32_t)(addr & 0xffffffff));
343
344                 dma_addr++;
345                 addr += EFX_BUF_SIZE;
346         }
347
348         efx_mcdi_execute(enp, &req);
349
350         if (req.emr_rc != 0) {
351                 rc = req.emr_rc;
352                 goto fail4;
353         }
354
355         if (req.emr_out_length_used < MC_CMD_INIT_EVQ_V2_OUT_LEN) {
356                 rc = EMSGSIZE;
357                 goto fail5;
358         }
359
360         /* NOTE: ignore the returned IRQ param as firmware does not set it. */
361
362         EFSYS_PROBE1(mcdi_evq_flags, uint32_t,
363                     MCDI_OUT_DWORD(req, INIT_EVQ_V2_OUT_FLAGS));
364
365         return (0);
366
367 fail5:
368         EFSYS_PROBE(fail5);
369 fail4:
370         EFSYS_PROBE(fail4);
371 fail3:
372         EFSYS_PROBE(fail3);
373 fail2:
374         EFSYS_PROBE(fail2);
375 fail1:
376         EFSYS_PROBE1(fail1, efx_rc_t, rc);
377
378         return (rc);
379 }
380
381 static  __checkReturn   efx_rc_t
382 efx_mcdi_fini_evq(
383         __in            efx_nic_t *enp,
384         __in            uint32_t instance)
385 {
386         efx_mcdi_req_t req;
387         uint8_t payload[MAX(MC_CMD_FINI_EVQ_IN_LEN,
388                             MC_CMD_FINI_EVQ_OUT_LEN)];
389         efx_rc_t rc;
390
391         (void) memset(payload, 0, sizeof (payload));
392         req.emr_cmd = MC_CMD_FINI_EVQ;
393         req.emr_in_buf = payload;
394         req.emr_in_length = MC_CMD_FINI_EVQ_IN_LEN;
395         req.emr_out_buf = payload;
396         req.emr_out_length = MC_CMD_FINI_EVQ_OUT_LEN;
397
398         MCDI_IN_SET_DWORD(req, FINI_EVQ_IN_INSTANCE, instance);
399
400         efx_mcdi_execute_quiet(enp, &req);
401
402         if (req.emr_rc != 0) {
403                 rc = req.emr_rc;
404                 goto fail1;
405         }
406
407         return (0);
408
409 fail1:
410         /*
411          * EALREADY is not an error, but indicates that the MC has rebooted and
412          * that the EVQ has already been destroyed.
413          */
414         if (rc != EALREADY)
415                 EFSYS_PROBE1(fail1, efx_rc_t, rc);
416
417         return (rc);
418 }
419
420
421
422         __checkReturn   efx_rc_t
423 ef10_ev_init(
424         __in            efx_nic_t *enp)
425 {
426         _NOTE(ARGUNUSED(enp))
427         return (0);
428 }
429
430                         void
431 ef10_ev_fini(
432         __in            efx_nic_t *enp)
433 {
434         _NOTE(ARGUNUSED(enp))
435 }
436
437         __checkReturn   efx_rc_t
438 ef10_ev_qcreate(
439         __in            efx_nic_t *enp,
440         __in            unsigned int index,
441         __in            efsys_mem_t *esmp,
442         __in            size_t ndescs,
443         __in            uint32_t id,
444         __in            uint32_t us,
445         __in            uint32_t flags,
446         __in            efx_evq_t *eep)
447 {
448         efx_nic_cfg_t *encp = &(enp->en_nic_cfg);
449         uint32_t irq;
450         efx_rc_t rc;
451
452         _NOTE(ARGUNUSED(id))    /* buftbl id managed by MC */
453         EFX_STATIC_ASSERT(ISP2(EFX_EVQ_MAXNEVS));
454         EFX_STATIC_ASSERT(ISP2(EFX_EVQ_MINNEVS));
455
456         if (!ISP2(ndescs) ||
457             (ndescs < EFX_EVQ_MINNEVS) || (ndescs > EFX_EVQ_MAXNEVS)) {
458                 rc = EINVAL;
459                 goto fail1;
460         }
461
462         if (index >= encp->enc_evq_limit) {
463                 rc = EINVAL;
464                 goto fail2;
465         }
466
467         if (us > encp->enc_evq_timer_max_us) {
468                 rc = EINVAL;
469                 goto fail3;
470         }
471
472         /* Set up the handler table */
473         eep->ee_rx      = ef10_ev_rx;
474         eep->ee_tx      = ef10_ev_tx;
475         eep->ee_driver  = ef10_ev_driver;
476         eep->ee_drv_gen = ef10_ev_drv_gen;
477         eep->ee_mcdi    = ef10_ev_mcdi;
478
479         /* Set up the event queue */
480         /* INIT_EVQ expects function-relative vector number */
481         if ((flags & EFX_EVQ_FLAGS_NOTIFY_MASK) ==
482             EFX_EVQ_FLAGS_NOTIFY_INTERRUPT) {
483                 irq = index;
484         } else if (index == EFX_EF10_ALWAYS_INTERRUPTING_EVQ_INDEX) {
485                 irq = index;
486                 flags = (flags & ~EFX_EVQ_FLAGS_NOTIFY_MASK) |
487                     EFX_EVQ_FLAGS_NOTIFY_INTERRUPT;
488         } else {
489                 irq = EFX_EF10_ALWAYS_INTERRUPTING_EVQ_INDEX;
490         }
491
492         /*
493          * Interrupts may be raised for events immediately after the queue is
494          * created. See bug58606.
495          */
496
497         if (encp->enc_init_evq_v2_supported) {
498                 /*
499                  * On Medford the low latency license is required to enable RX
500                  * and event cut through and to disable RX batching.  If event
501                  * queue type in flags is auto, we let the firmware decide the
502                  * settings to use. If the adapter has a low latency license,
503                  * it will choose the best settings for low latency, otherwise
504                  * it will choose the best settings for throughput.
505                  */
506                 rc = efx_mcdi_init_evq_v2(enp, index, esmp, ndescs, irq, us,
507                     flags);
508                 if (rc != 0)
509                         goto fail4;
510         } else {
511                 /*
512                  * On Huntington we need to specify the settings to use.
513                  * If event queue type in flags is auto, we favour throughput
514                  * if the adapter is running virtualization supporting firmware
515                  * (i.e. the full featured firmware variant)
516                  * and latency otherwise. The Ethernet Virtual Bridging
517                  * capability is used to make this decision. (Note though that
518                  * the low latency firmware variant is also best for
519                  * throughput and corresponding type should be specified
520                  * to choose it.)
521                  */
522                 boolean_t low_latency = encp->enc_datapath_cap_evb ? 0 : 1;
523                 rc = efx_mcdi_init_evq(enp, index, esmp, ndescs, irq, us, flags,
524                     low_latency);
525                 if (rc != 0)
526                         goto fail5;
527         }
528
529         return (0);
530
531 fail5:
532         EFSYS_PROBE(fail5);
533 fail4:
534         EFSYS_PROBE(fail4);
535 fail3:
536         EFSYS_PROBE(fail3);
537 fail2:
538         EFSYS_PROBE(fail2);
539 fail1:
540         EFSYS_PROBE1(fail1, efx_rc_t, rc);
541
542         return (rc);
543 }
544
545                         void
546 ef10_ev_qdestroy(
547         __in            efx_evq_t *eep)
548 {
549         efx_nic_t *enp = eep->ee_enp;
550
551         EFSYS_ASSERT(enp->en_family == EFX_FAMILY_HUNTINGTON ||
552             enp->en_family == EFX_FAMILY_MEDFORD);
553
554         (void) efx_mcdi_fini_evq(enp, eep->ee_index);
555 }
556
557         __checkReturn   efx_rc_t
558 ef10_ev_qprime(
559         __in            efx_evq_t *eep,
560         __in            unsigned int count)
561 {
562         efx_nic_t *enp = eep->ee_enp;
563         uint32_t rptr;
564         efx_dword_t dword;
565
566         rptr = count & eep->ee_mask;
567
568         if (enp->en_nic_cfg.enc_bug35388_workaround) {
569                 EFX_STATIC_ASSERT(EFX_EVQ_MINNEVS >
570                     (1 << ERF_DD_EVQ_IND_RPTR_WIDTH));
571                 EFX_STATIC_ASSERT(EFX_EVQ_MAXNEVS <
572                     (1 << 2 * ERF_DD_EVQ_IND_RPTR_WIDTH));
573
574                 EFX_POPULATE_DWORD_2(dword,
575                     ERF_DD_EVQ_IND_RPTR_FLAGS,
576                     EFE_DD_EVQ_IND_RPTR_FLAGS_HIGH,
577                     ERF_DD_EVQ_IND_RPTR,
578                     (rptr >> ERF_DD_EVQ_IND_RPTR_WIDTH));
579                 EFX_BAR_TBL_WRITED(enp, ER_DD_EVQ_INDIRECT, eep->ee_index,
580                     &dword, B_FALSE);
581
582                 EFX_POPULATE_DWORD_2(dword,
583                     ERF_DD_EVQ_IND_RPTR_FLAGS,
584                     EFE_DD_EVQ_IND_RPTR_FLAGS_LOW,
585                     ERF_DD_EVQ_IND_RPTR,
586                     rptr & ((1 << ERF_DD_EVQ_IND_RPTR_WIDTH) - 1));
587                 EFX_BAR_TBL_WRITED(enp, ER_DD_EVQ_INDIRECT, eep->ee_index,
588                     &dword, B_FALSE);
589         } else {
590                 EFX_POPULATE_DWORD_1(dword, ERF_DZ_EVQ_RPTR, rptr);
591                 EFX_BAR_TBL_WRITED(enp, ER_DZ_EVQ_RPTR_REG, eep->ee_index,
592                     &dword, B_FALSE);
593         }
594
595         return (0);
596 }
597
598 static  __checkReturn   efx_rc_t
599 efx_mcdi_driver_event(
600         __in            efx_nic_t *enp,
601         __in            uint32_t evq,
602         __in            efx_qword_t data)
603 {
604         efx_mcdi_req_t req;
605         uint8_t payload[MAX(MC_CMD_DRIVER_EVENT_IN_LEN,
606                             MC_CMD_DRIVER_EVENT_OUT_LEN)];
607         efx_rc_t rc;
608
609         req.emr_cmd = MC_CMD_DRIVER_EVENT;
610         req.emr_in_buf = payload;
611         req.emr_in_length = MC_CMD_DRIVER_EVENT_IN_LEN;
612         req.emr_out_buf = payload;
613         req.emr_out_length = MC_CMD_DRIVER_EVENT_OUT_LEN;
614
615         MCDI_IN_SET_DWORD(req, DRIVER_EVENT_IN_EVQ, evq);
616
617         MCDI_IN_SET_DWORD(req, DRIVER_EVENT_IN_DATA_LO,
618             EFX_QWORD_FIELD(data, EFX_DWORD_0));
619         MCDI_IN_SET_DWORD(req, DRIVER_EVENT_IN_DATA_HI,
620             EFX_QWORD_FIELD(data, EFX_DWORD_1));
621
622         efx_mcdi_execute(enp, &req);
623
624         if (req.emr_rc != 0) {
625                 rc = req.emr_rc;
626                 goto fail1;
627         }
628
629         return (0);
630
631 fail1:
632         EFSYS_PROBE1(fail1, efx_rc_t, rc);
633
634         return (rc);
635 }
636
637                         void
638 ef10_ev_qpost(
639         __in    efx_evq_t *eep,
640         __in    uint16_t data)
641 {
642         efx_nic_t *enp = eep->ee_enp;
643         efx_qword_t event;
644
645         EFX_POPULATE_QWORD_3(event,
646             ESF_DZ_DRV_CODE, ESE_DZ_EV_CODE_DRV_GEN_EV,
647             ESF_DZ_DRV_SUB_CODE, 0,
648             ESF_DZ_DRV_SUB_DATA_DW0, (uint32_t)data);
649
650         (void) efx_mcdi_driver_event(enp, eep->ee_index, event);
651 }
652
653         __checkReturn   efx_rc_t
654 ef10_ev_qmoderate(
655         __in            efx_evq_t *eep,
656         __in            unsigned int us)
657 {
658         efx_nic_t *enp = eep->ee_enp;
659         efx_nic_cfg_t *encp = &(enp->en_nic_cfg);
660         efx_dword_t dword;
661         uint32_t mode;
662         efx_rc_t rc;
663
664         /* Check that hardware and MCDI use the same timer MODE values */
665         EFX_STATIC_ASSERT(FFE_CZ_TIMER_MODE_DIS ==
666             MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_DIS);
667         EFX_STATIC_ASSERT(FFE_CZ_TIMER_MODE_IMMED_START ==
668             MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_IMMED_START);
669         EFX_STATIC_ASSERT(FFE_CZ_TIMER_MODE_TRIG_START ==
670             MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_TRIG_START);
671         EFX_STATIC_ASSERT(FFE_CZ_TIMER_MODE_INT_HLDOFF ==
672             MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_INT_HLDOFF);
673
674         if (us > encp->enc_evq_timer_max_us) {
675                 rc = EINVAL;
676                 goto fail1;
677         }
678
679         /* If the value is zero then disable the timer */
680         if (us == 0) {
681                 mode = FFE_CZ_TIMER_MODE_DIS;
682         } else {
683                 mode = FFE_CZ_TIMER_MODE_INT_HLDOFF;
684         }
685
686         if (encp->enc_bug61265_workaround) {
687                 uint32_t ns = us * 1000;
688
689                 rc = efx_mcdi_set_evq_tmr(enp, eep->ee_index, mode, ns);
690                 if (rc != 0)
691                         goto fail2;
692         } else {
693                 unsigned int ticks;
694
695                 if ((rc = efx_ev_usecs_to_ticks(enp, us, &ticks)) != 0)
696                         goto fail3;
697
698                 if (encp->enc_bug35388_workaround) {
699                         EFX_POPULATE_DWORD_3(dword,
700                             ERF_DD_EVQ_IND_TIMER_FLAGS,
701                             EFE_DD_EVQ_IND_TIMER_FLAGS,
702                             ERF_DD_EVQ_IND_TIMER_MODE, mode,
703                             ERF_DD_EVQ_IND_TIMER_VAL, ticks);
704                         EFX_BAR_TBL_WRITED(enp, ER_DD_EVQ_INDIRECT,
705                             eep->ee_index, &dword, 0);
706                 } else {
707                         EFX_POPULATE_DWORD_2(dword,
708                             ERF_DZ_TC_TIMER_MODE, mode,
709                             ERF_DZ_TC_TIMER_VAL, ticks);
710                         EFX_BAR_TBL_WRITED(enp, ER_DZ_EVQ_TMR_REG,
711                             eep->ee_index, &dword, 0);
712                 }
713         }
714
715         return (0);
716
717 fail3:
718         EFSYS_PROBE(fail3);
719 fail2:
720         EFSYS_PROBE(fail2);
721 fail1:
722         EFSYS_PROBE1(fail1, efx_rc_t, rc);
723
724         return (rc);
725 }
726
727
728 #if EFSYS_OPT_QSTATS
729                         void
730 ef10_ev_qstats_update(
731         __in                            efx_evq_t *eep,
732         __inout_ecount(EV_NQSTATS)      efsys_stat_t *stat)
733 {
734         unsigned int id;
735
736         for (id = 0; id < EV_NQSTATS; id++) {
737                 efsys_stat_t *essp = &stat[id];
738
739                 EFSYS_STAT_INCR(essp, eep->ee_stat[id]);
740                 eep->ee_stat[id] = 0;
741         }
742 }
743 #endif /* EFSYS_OPT_QSTATS */
744
745 #if EFSYS_OPT_RX_PACKED_STREAM
746
747 static  __checkReturn   boolean_t
748 ef10_ev_rx_packed_stream(
749         __in            efx_evq_t *eep,
750         __in            efx_qword_t *eqp,
751         __in            const efx_ev_callbacks_t *eecp,
752         __in_opt        void *arg)
753 {
754         uint32_t label;
755         uint32_t pkt_count_lbits;
756         uint16_t flags;
757         boolean_t should_abort;
758         efx_evq_rxq_state_t *eersp;
759         unsigned int pkt_count;
760         unsigned int current_id;
761         boolean_t new_buffer;
762
763         pkt_count_lbits = EFX_QWORD_FIELD(*eqp, ESF_DZ_RX_DSC_PTR_LBITS);
764         label = EFX_QWORD_FIELD(*eqp, ESF_DZ_RX_QLABEL);
765         new_buffer = EFX_QWORD_FIELD(*eqp, ESF_DZ_RX_EV_ROTATE);
766
767         flags = 0;
768
769         eersp = &eep->ee_rxq_state[label];
770
771         /*
772          * RX_DSC_PTR_LBITS has least significant bits of the global
773          * (not per-buffer) packet counter. It is guaranteed that
774          * maximum number of completed packets fits in lbits-mask.
775          * So, modulo lbits-mask arithmetic should be used to calculate
776          * packet counter increment.
777          */
778         pkt_count = (pkt_count_lbits - eersp->eers_rx_stream_npackets) &
779             EFX_MASK32(ESF_DZ_RX_DSC_PTR_LBITS);
780         eersp->eers_rx_stream_npackets += pkt_count;
781
782         if (new_buffer) {
783                 flags |= EFX_PKT_PACKED_STREAM_NEW_BUFFER;
784                 eersp->eers_rx_packed_stream_credits++;
785                 eersp->eers_rx_read_ptr++;
786         }
787         current_id = eersp->eers_rx_read_ptr & eersp->eers_rx_mask;
788
789         /* Check for errors that invalidate checksum and L3/L4 fields */
790         if (EFX_QWORD_FIELD(*eqp, ESF_DZ_RX_ECC_ERR) != 0) {
791                 /* RX frame truncated (error flag is misnamed) */
792                 EFX_EV_QSTAT_INCR(eep, EV_RX_FRM_TRUNC);
793                 flags |= EFX_DISCARD;
794                 goto deliver;
795         }
796         if (EFX_QWORD_FIELD(*eqp, ESF_DZ_RX_ECRC_ERR) != 0) {
797                 /* Bad Ethernet frame CRC */
798                 EFX_EV_QSTAT_INCR(eep, EV_RX_ETH_CRC_ERR);
799                 flags |= EFX_DISCARD;
800                 goto deliver;
801         }
802
803         if (EFX_QWORD_FIELD(*eqp, ESF_DZ_RX_PARSE_INCOMPLETE)) {
804                 flags |= EFX_PKT_PACKED_STREAM_PARSE_INCOMPLETE;
805                 goto deliver;
806         }
807
808         if (EFX_QWORD_FIELD(*eqp, ESF_DZ_RX_IPCKSUM_ERR))
809                 EFX_EV_QSTAT_INCR(eep, EV_RX_IPV4_HDR_CHKSUM_ERR);
810
811         if (EFX_QWORD_FIELD(*eqp, ESF_DZ_RX_TCPUDP_CKSUM_ERR))
812                 EFX_EV_QSTAT_INCR(eep, EV_RX_TCP_UDP_CHKSUM_ERR);
813
814 deliver:
815         /* If we're not discarding the packet then it is ok */
816         if (~flags & EFX_DISCARD)
817                 EFX_EV_QSTAT_INCR(eep, EV_RX_OK);
818
819         EFSYS_ASSERT(eecp->eec_rx_ps != NULL);
820         should_abort = eecp->eec_rx_ps(arg, label, current_id, pkt_count,
821             flags);
822
823         return (should_abort);
824 }
825
826 #endif /* EFSYS_OPT_RX_PACKED_STREAM */
827
828 static  __checkReturn   boolean_t
829 ef10_ev_rx(
830         __in            efx_evq_t *eep,
831         __in            efx_qword_t *eqp,
832         __in            const efx_ev_callbacks_t *eecp,
833         __in_opt        void *arg)
834 {
835         efx_nic_t *enp = eep->ee_enp;
836         uint32_t size;
837         uint32_t label;
838         uint32_t mac_class;
839         uint32_t eth_tag_class;
840         uint32_t l3_class;
841         uint32_t l4_class;
842         uint32_t next_read_lbits;
843         uint16_t flags;
844         boolean_t cont;
845         boolean_t should_abort;
846         efx_evq_rxq_state_t *eersp;
847         unsigned int desc_count;
848         unsigned int last_used_id;
849
850         EFX_EV_QSTAT_INCR(eep, EV_RX);
851
852         /* Discard events after RXQ/TXQ errors */
853         if (enp->en_reset_flags & (EFX_RESET_RXQ_ERR | EFX_RESET_TXQ_ERR))
854                 return (B_FALSE);
855
856         /* Basic packet information */
857         label = EFX_QWORD_FIELD(*eqp, ESF_DZ_RX_QLABEL);
858         eersp = &eep->ee_rxq_state[label];
859
860 #if EFSYS_OPT_RX_PACKED_STREAM
861         /*
862          * Packed stream events are very different,
863          * so handle them separately
864          */
865         if (eersp->eers_rx_packed_stream)
866                 return (ef10_ev_rx_packed_stream(eep, eqp, eecp, arg));
867 #endif
868
869         size = EFX_QWORD_FIELD(*eqp, ESF_DZ_RX_BYTES);
870         next_read_lbits = EFX_QWORD_FIELD(*eqp, ESF_DZ_RX_DSC_PTR_LBITS);
871         eth_tag_class = EFX_QWORD_FIELD(*eqp, ESF_DZ_RX_ETH_TAG_CLASS);
872         mac_class = EFX_QWORD_FIELD(*eqp, ESF_DZ_RX_MAC_CLASS);
873         l3_class = EFX_QWORD_FIELD(*eqp, ESF_DZ_RX_L3_CLASS);
874         l4_class = EFX_QWORD_FIELD(*eqp, ESF_DZ_RX_L4_CLASS);
875         cont = EFX_QWORD_FIELD(*eqp, ESF_DZ_RX_CONT);
876
877         if (EFX_QWORD_FIELD(*eqp, ESF_DZ_RX_DROP_EVENT) != 0) {
878                 /* Drop this event */
879                 return (B_FALSE);
880         }
881         flags = 0;
882
883         if (cont != 0) {
884                 /*
885                  * This may be part of a scattered frame, or it may be a
886                  * truncated frame if scatter is disabled on this RXQ.
887                  * Overlength frames can be received if e.g. a VF is configured
888                  * for 1500 MTU but connected to a port set to 9000 MTU
889                  * (see bug56567).
890                  * FIXME: There is not yet any driver that supports scatter on
891                  * Huntington.  Scatter support is required for OSX.
892                  */
893                 flags |= EFX_PKT_CONT;
894         }
895
896         if (mac_class == ESE_DZ_MAC_CLASS_UCAST)
897                 flags |= EFX_PKT_UNICAST;
898
899         /* Increment the count of descriptors read */
900         desc_count = (next_read_lbits - eersp->eers_rx_read_ptr) &
901             EFX_MASK32(ESF_DZ_RX_DSC_PTR_LBITS);
902         eersp->eers_rx_read_ptr += desc_count;
903
904         /*
905          * FIXME: add error checking to make sure this a batched event.
906          * This could also be an aborted scatter, see Bug36629.
907          */
908         if (desc_count > 1) {
909                 EFX_EV_QSTAT_INCR(eep, EV_RX_BATCH);
910                 flags |= EFX_PKT_PREFIX_LEN;
911         }
912
913         /* Calculate the index of the last descriptor consumed */
914         last_used_id = (eersp->eers_rx_read_ptr - 1) & eersp->eers_rx_mask;
915
916         /* Check for errors that invalidate checksum and L3/L4 fields */
917         if (EFX_QWORD_FIELD(*eqp, ESF_DZ_RX_ECC_ERR) != 0) {
918                 /* RX frame truncated (error flag is misnamed) */
919                 EFX_EV_QSTAT_INCR(eep, EV_RX_FRM_TRUNC);
920                 flags |= EFX_DISCARD;
921                 goto deliver;
922         }
923         if (EFX_QWORD_FIELD(*eqp, ESF_DZ_RX_ECRC_ERR) != 0) {
924                 /* Bad Ethernet frame CRC */
925                 EFX_EV_QSTAT_INCR(eep, EV_RX_ETH_CRC_ERR);
926                 flags |= EFX_DISCARD;
927                 goto deliver;
928         }
929         if (EFX_QWORD_FIELD(*eqp, ESF_DZ_RX_PARSE_INCOMPLETE)) {
930                 /*
931                  * Hardware parse failed, due to malformed headers
932                  * or headers that are too long for the parser.
933                  * Headers and checksums must be validated by the host.
934                  */
935                 /* TODO: EFX_EV_QSTAT_INCR(eep, EV_RX_PARSE_INCOMPLETE); */
936                 goto deliver;
937         }
938
939         if ((eth_tag_class == ESE_DZ_ETH_TAG_CLASS_VLAN1) ||
940             (eth_tag_class == ESE_DZ_ETH_TAG_CLASS_VLAN2)) {
941                 flags |= EFX_PKT_VLAN_TAGGED;
942         }
943
944         switch (l3_class) {
945         case ESE_DZ_L3_CLASS_IP4:
946         case ESE_DZ_L3_CLASS_IP4_FRAG:
947                 flags |= EFX_PKT_IPV4;
948                 if (EFX_QWORD_FIELD(*eqp, ESF_DZ_RX_IPCKSUM_ERR)) {
949                         EFX_EV_QSTAT_INCR(eep, EV_RX_IPV4_HDR_CHKSUM_ERR);
950                 } else {
951                         flags |= EFX_CKSUM_IPV4;
952                 }
953
954                 if (l4_class == ESE_DZ_L4_CLASS_TCP) {
955                         EFX_EV_QSTAT_INCR(eep, EV_RX_TCP_IPV4);
956                         flags |= EFX_PKT_TCP;
957                 } else if (l4_class == ESE_DZ_L4_CLASS_UDP) {
958                         EFX_EV_QSTAT_INCR(eep, EV_RX_UDP_IPV4);
959                         flags |= EFX_PKT_UDP;
960                 } else {
961                         EFX_EV_QSTAT_INCR(eep, EV_RX_OTHER_IPV4);
962                 }
963                 break;
964
965         case ESE_DZ_L3_CLASS_IP6:
966         case ESE_DZ_L3_CLASS_IP6_FRAG:
967                 flags |= EFX_PKT_IPV6;
968
969                 if (l4_class == ESE_DZ_L4_CLASS_TCP) {
970                         EFX_EV_QSTAT_INCR(eep, EV_RX_TCP_IPV6);
971                         flags |= EFX_PKT_TCP;
972                 } else if (l4_class == ESE_DZ_L4_CLASS_UDP) {
973                         EFX_EV_QSTAT_INCR(eep, EV_RX_UDP_IPV6);
974                         flags |= EFX_PKT_UDP;
975                 } else {
976                         EFX_EV_QSTAT_INCR(eep, EV_RX_OTHER_IPV6);
977                 }
978                 break;
979
980         default:
981                 EFX_EV_QSTAT_INCR(eep, EV_RX_NON_IP);
982                 break;
983         }
984
985         if (flags & (EFX_PKT_TCP | EFX_PKT_UDP)) {
986                 if (EFX_QWORD_FIELD(*eqp, ESF_DZ_RX_TCPUDP_CKSUM_ERR)) {
987                         EFX_EV_QSTAT_INCR(eep, EV_RX_TCP_UDP_CHKSUM_ERR);
988                 } else {
989                         flags |= EFX_CKSUM_TCPUDP;
990                 }
991         }
992
993 deliver:
994         /* If we're not discarding the packet then it is ok */
995         if (~flags & EFX_DISCARD)
996                 EFX_EV_QSTAT_INCR(eep, EV_RX_OK);
997
998         EFSYS_ASSERT(eecp->eec_rx != NULL);
999         should_abort = eecp->eec_rx(arg, label, last_used_id, size, flags);
1000
1001         return (should_abort);
1002 }
1003
1004 static  __checkReturn   boolean_t
1005 ef10_ev_tx(
1006         __in            efx_evq_t *eep,
1007         __in            efx_qword_t *eqp,
1008         __in            const efx_ev_callbacks_t *eecp,
1009         __in_opt        void *arg)
1010 {
1011         efx_nic_t *enp = eep->ee_enp;
1012         uint32_t id;
1013         uint32_t label;
1014         boolean_t should_abort;
1015
1016         EFX_EV_QSTAT_INCR(eep, EV_TX);
1017
1018         /* Discard events after RXQ/TXQ errors */
1019         if (enp->en_reset_flags & (EFX_RESET_RXQ_ERR | EFX_RESET_TXQ_ERR))
1020                 return (B_FALSE);
1021
1022         if (EFX_QWORD_FIELD(*eqp, ESF_DZ_TX_DROP_EVENT) != 0) {
1023                 /* Drop this event */
1024                 return (B_FALSE);
1025         }
1026
1027         /* Per-packet TX completion (was per-descriptor for Falcon/Siena) */
1028         id = EFX_QWORD_FIELD(*eqp, ESF_DZ_TX_DESCR_INDX);
1029         label = EFX_QWORD_FIELD(*eqp, ESF_DZ_TX_QLABEL);
1030
1031         EFSYS_PROBE2(tx_complete, uint32_t, label, uint32_t, id);
1032
1033         EFSYS_ASSERT(eecp->eec_tx != NULL);
1034         should_abort = eecp->eec_tx(arg, label, id);
1035
1036         return (should_abort);
1037 }
1038
1039 static  __checkReturn   boolean_t
1040 ef10_ev_driver(
1041         __in            efx_evq_t *eep,
1042         __in            efx_qword_t *eqp,
1043         __in            const efx_ev_callbacks_t *eecp,
1044         __in_opt        void *arg)
1045 {
1046         unsigned int code;
1047         boolean_t should_abort;
1048
1049         EFX_EV_QSTAT_INCR(eep, EV_DRIVER);
1050         should_abort = B_FALSE;
1051
1052         code = EFX_QWORD_FIELD(*eqp, ESF_DZ_DRV_SUB_CODE);
1053         switch (code) {
1054         case ESE_DZ_DRV_TIMER_EV: {
1055                 uint32_t id;
1056
1057                 id = EFX_QWORD_FIELD(*eqp, ESF_DZ_DRV_TMR_ID);
1058
1059                 EFSYS_ASSERT(eecp->eec_timer != NULL);
1060                 should_abort = eecp->eec_timer(arg, id);
1061                 break;
1062         }
1063
1064         case ESE_DZ_DRV_WAKE_UP_EV: {
1065                 uint32_t id;
1066
1067                 id = EFX_QWORD_FIELD(*eqp, ESF_DZ_DRV_EVQ_ID);
1068
1069                 EFSYS_ASSERT(eecp->eec_wake_up != NULL);
1070                 should_abort = eecp->eec_wake_up(arg, id);
1071                 break;
1072         }
1073
1074         case ESE_DZ_DRV_START_UP_EV:
1075                 EFSYS_ASSERT(eecp->eec_initialized != NULL);
1076                 should_abort = eecp->eec_initialized(arg);
1077                 break;
1078
1079         default:
1080                 EFSYS_PROBE3(bad_event, unsigned int, eep->ee_index,
1081                     uint32_t, EFX_QWORD_FIELD(*eqp, EFX_DWORD_1),
1082                     uint32_t, EFX_QWORD_FIELD(*eqp, EFX_DWORD_0));
1083                 break;
1084         }
1085
1086         return (should_abort);
1087 }
1088
1089 static  __checkReturn   boolean_t
1090 ef10_ev_drv_gen(
1091         __in            efx_evq_t *eep,
1092         __in            efx_qword_t *eqp,
1093         __in            const efx_ev_callbacks_t *eecp,
1094         __in_opt        void *arg)
1095 {
1096         uint32_t data;
1097         boolean_t should_abort;
1098
1099         EFX_EV_QSTAT_INCR(eep, EV_DRV_GEN);
1100         should_abort = B_FALSE;
1101
1102         data = EFX_QWORD_FIELD(*eqp, ESF_DZ_DRV_SUB_DATA_DW0);
1103         if (data >= ((uint32_t)1 << 16)) {
1104                 EFSYS_PROBE3(bad_event, unsigned int, eep->ee_index,
1105                     uint32_t, EFX_QWORD_FIELD(*eqp, EFX_DWORD_1),
1106                     uint32_t, EFX_QWORD_FIELD(*eqp, EFX_DWORD_0));
1107
1108                 return (B_TRUE);
1109         }
1110
1111         EFSYS_ASSERT(eecp->eec_software != NULL);
1112         should_abort = eecp->eec_software(arg, (uint16_t)data);
1113
1114         return (should_abort);
1115 }
1116
1117 static  __checkReturn   boolean_t
1118 ef10_ev_mcdi(
1119         __in            efx_evq_t *eep,
1120         __in            efx_qword_t *eqp,
1121         __in            const efx_ev_callbacks_t *eecp,
1122         __in_opt        void *arg)
1123 {
1124         efx_nic_t *enp = eep->ee_enp;
1125         unsigned int code;
1126         boolean_t should_abort = B_FALSE;
1127
1128         EFX_EV_QSTAT_INCR(eep, EV_MCDI_RESPONSE);
1129
1130         code = EFX_QWORD_FIELD(*eqp, MCDI_EVENT_CODE);
1131         switch (code) {
1132         case MCDI_EVENT_CODE_BADSSERT:
1133                 efx_mcdi_ev_death(enp, EINTR);
1134                 break;
1135
1136         case MCDI_EVENT_CODE_CMDDONE:
1137                 efx_mcdi_ev_cpl(enp,
1138                     MCDI_EV_FIELD(eqp, CMDDONE_SEQ),
1139                     MCDI_EV_FIELD(eqp, CMDDONE_DATALEN),
1140                     MCDI_EV_FIELD(eqp, CMDDONE_ERRNO));
1141                 break;
1142
1143 #if EFSYS_OPT_MCDI_PROXY_AUTH
1144         case MCDI_EVENT_CODE_PROXY_RESPONSE:
1145                 /*
1146                  * This event notifies a function that an authorization request
1147                  * has been processed. If the request was authorized then the
1148                  * function can now re-send the original MCDI request.
1149                  * See SF-113652-SW "SR-IOV Proxied Network Access Control".
1150                  */
1151                 efx_mcdi_ev_proxy_response(enp,
1152                     MCDI_EV_FIELD(eqp, PROXY_RESPONSE_HANDLE),
1153                     MCDI_EV_FIELD(eqp, PROXY_RESPONSE_RC));
1154                 break;
1155 #endif /* EFSYS_OPT_MCDI_PROXY_AUTH */
1156
1157         case MCDI_EVENT_CODE_LINKCHANGE: {
1158                 efx_link_mode_t link_mode;
1159
1160                 ef10_phy_link_ev(enp, eqp, &link_mode);
1161                 should_abort = eecp->eec_link_change(arg, link_mode);
1162                 break;
1163         }
1164
1165         case MCDI_EVENT_CODE_SENSOREVT: {
1166 #if EFSYS_OPT_MON_STATS
1167                 efx_mon_stat_t id;
1168                 efx_mon_stat_value_t value;
1169                 efx_rc_t rc;
1170
1171                 /* Decode monitor stat for MCDI sensor (if supported) */
1172                 if ((rc = mcdi_mon_ev(enp, eqp, &id, &value)) == 0) {
1173                         /* Report monitor stat change */
1174                         should_abort = eecp->eec_monitor(arg, id, value);
1175                 } else if (rc == ENOTSUP) {
1176                         should_abort = eecp->eec_exception(arg,
1177                                 EFX_EXCEPTION_UNKNOWN_SENSOREVT,
1178                                 MCDI_EV_FIELD(eqp, DATA));
1179                 } else {
1180                         EFSYS_ASSERT(rc == ENODEV);     /* Wrong port */
1181                 }
1182 #endif
1183                 break;
1184         }
1185
1186         case MCDI_EVENT_CODE_SCHEDERR:
1187                 /* Informational only */
1188                 break;
1189
1190         case MCDI_EVENT_CODE_REBOOT:
1191                 /* Falcon/Siena only (should not been seen with Huntington). */
1192                 efx_mcdi_ev_death(enp, EIO);
1193                 break;
1194
1195         case MCDI_EVENT_CODE_MC_REBOOT:
1196                 /* MC_REBOOT event is used for Huntington (EF10) and later. */
1197                 efx_mcdi_ev_death(enp, EIO);
1198                 break;
1199
1200         case MCDI_EVENT_CODE_MAC_STATS_DMA:
1201 #if EFSYS_OPT_MAC_STATS
1202                 if (eecp->eec_mac_stats != NULL) {
1203                         eecp->eec_mac_stats(arg,
1204                             MCDI_EV_FIELD(eqp, MAC_STATS_DMA_GENERATION));
1205                 }
1206 #endif
1207                 break;
1208
1209         case MCDI_EVENT_CODE_FWALERT: {
1210                 uint32_t reason = MCDI_EV_FIELD(eqp, FWALERT_REASON);
1211
1212                 if (reason == MCDI_EVENT_FWALERT_REASON_SRAM_ACCESS)
1213                         should_abort = eecp->eec_exception(arg,
1214                                 EFX_EXCEPTION_FWALERT_SRAM,
1215                                 MCDI_EV_FIELD(eqp, FWALERT_DATA));
1216                 else
1217                         should_abort = eecp->eec_exception(arg,
1218                                 EFX_EXCEPTION_UNKNOWN_FWALERT,
1219                                 MCDI_EV_FIELD(eqp, DATA));
1220                 break;
1221         }
1222
1223         case MCDI_EVENT_CODE_TX_ERR: {
1224                 /*
1225                  * After a TXQ error is detected, firmware sends a TX_ERR event.
1226                  * This may be followed by TX completions (which we discard),
1227                  * and then finally by a TX_FLUSH event. Firmware destroys the
1228                  * TXQ automatically after sending the TX_FLUSH event.
1229                  */
1230                 enp->en_reset_flags |= EFX_RESET_TXQ_ERR;
1231
1232                 EFSYS_PROBE2(tx_descq_err,
1233                             uint32_t, EFX_QWORD_FIELD(*eqp, EFX_DWORD_1),
1234                             uint32_t, EFX_QWORD_FIELD(*eqp, EFX_DWORD_0));
1235
1236                 /* Inform the driver that a reset is required. */
1237                 eecp->eec_exception(arg, EFX_EXCEPTION_TX_ERROR,
1238                     MCDI_EV_FIELD(eqp, TX_ERR_DATA));
1239                 break;
1240         }
1241
1242         case MCDI_EVENT_CODE_TX_FLUSH: {
1243                 uint32_t txq_index = MCDI_EV_FIELD(eqp, TX_FLUSH_TXQ);
1244
1245                 /*
1246                  * EF10 firmware sends two TX_FLUSH events: one to the txq's
1247                  * event queue, and one to evq 0 (with TX_FLUSH_TO_DRIVER set).
1248                  * We want to wait for all completions, so ignore the events
1249                  * with TX_FLUSH_TO_DRIVER.
1250                  */
1251                 if (MCDI_EV_FIELD(eqp, TX_FLUSH_TO_DRIVER) != 0) {
1252                         should_abort = B_FALSE;
1253                         break;
1254                 }
1255
1256                 EFX_EV_QSTAT_INCR(eep, EV_DRIVER_TX_DESCQ_FLS_DONE);
1257
1258                 EFSYS_PROBE1(tx_descq_fls_done, uint32_t, txq_index);
1259
1260                 EFSYS_ASSERT(eecp->eec_txq_flush_done != NULL);
1261                 should_abort = eecp->eec_txq_flush_done(arg, txq_index);
1262                 break;
1263         }
1264
1265         case MCDI_EVENT_CODE_RX_ERR: {
1266                 /*
1267                  * After an RXQ error is detected, firmware sends an RX_ERR
1268                  * event. This may be followed by RX events (which we discard),
1269                  * and then finally by an RX_FLUSH event. Firmware destroys the
1270                  * RXQ automatically after sending the RX_FLUSH event.
1271                  */
1272                 enp->en_reset_flags |= EFX_RESET_RXQ_ERR;
1273
1274                 EFSYS_PROBE2(rx_descq_err,
1275                             uint32_t, EFX_QWORD_FIELD(*eqp, EFX_DWORD_1),
1276                             uint32_t, EFX_QWORD_FIELD(*eqp, EFX_DWORD_0));
1277
1278                 /* Inform the driver that a reset is required. */
1279                 eecp->eec_exception(arg, EFX_EXCEPTION_RX_ERROR,
1280                     MCDI_EV_FIELD(eqp, RX_ERR_DATA));
1281                 break;
1282         }
1283
1284         case MCDI_EVENT_CODE_RX_FLUSH: {
1285                 uint32_t rxq_index = MCDI_EV_FIELD(eqp, RX_FLUSH_RXQ);
1286
1287                 /*
1288                  * EF10 firmware sends two RX_FLUSH events: one to the rxq's
1289                  * event queue, and one to evq 0 (with RX_FLUSH_TO_DRIVER set).
1290                  * We want to wait for all completions, so ignore the events
1291                  * with RX_FLUSH_TO_DRIVER.
1292                  */
1293                 if (MCDI_EV_FIELD(eqp, RX_FLUSH_TO_DRIVER) != 0) {
1294                         should_abort = B_FALSE;
1295                         break;
1296                 }
1297
1298                 EFX_EV_QSTAT_INCR(eep, EV_DRIVER_RX_DESCQ_FLS_DONE);
1299
1300                 EFSYS_PROBE1(rx_descq_fls_done, uint32_t, rxq_index);
1301
1302                 EFSYS_ASSERT(eecp->eec_rxq_flush_done != NULL);
1303                 should_abort = eecp->eec_rxq_flush_done(arg, rxq_index);
1304                 break;
1305         }
1306
1307         default:
1308                 EFSYS_PROBE3(bad_event, unsigned int, eep->ee_index,
1309                     uint32_t, EFX_QWORD_FIELD(*eqp, EFX_DWORD_1),
1310                     uint32_t, EFX_QWORD_FIELD(*eqp, EFX_DWORD_0));
1311                 break;
1312         }
1313
1314         return (should_abort);
1315 }
1316
1317                 void
1318 ef10_ev_rxlabel_init(
1319         __in            efx_evq_t *eep,
1320         __in            efx_rxq_t *erp,
1321         __in            unsigned int label,
1322         __in            efx_rxq_type_t type)
1323 {
1324         efx_evq_rxq_state_t *eersp;
1325 #if EFSYS_OPT_RX_PACKED_STREAM
1326         boolean_t packed_stream = (type == EFX_RXQ_TYPE_PACKED_STREAM);
1327 #endif
1328
1329         _NOTE(ARGUNUSED(type))
1330         EFSYS_ASSERT3U(label, <, EFX_ARRAY_SIZE(eep->ee_rxq_state));
1331         eersp = &eep->ee_rxq_state[label];
1332
1333         EFSYS_ASSERT3U(eersp->eers_rx_mask, ==, 0);
1334
1335 #if EFSYS_OPT_RX_PACKED_STREAM
1336         /*
1337          * For packed stream modes, the very first event will
1338          * have a new buffer flag set, so it will be incremented,
1339          * yielding the correct pointer. That results in a simpler
1340          * code than trying to detect start-of-the-world condition
1341          * in the event handler.
1342          */
1343         eersp->eers_rx_read_ptr = packed_stream ? ~0 : 0;
1344 #else
1345         eersp->eers_rx_read_ptr = 0;
1346 #endif
1347         eersp->eers_rx_mask = erp->er_mask;
1348 #if EFSYS_OPT_RX_PACKED_STREAM
1349         eersp->eers_rx_stream_npackets = 0;
1350         eersp->eers_rx_packed_stream = packed_stream;
1351         if (packed_stream) {
1352                 eersp->eers_rx_packed_stream_credits = (eep->ee_mask + 1) /
1353                     EFX_DIV_ROUND_UP(EFX_RX_PACKED_STREAM_MEM_PER_CREDIT,
1354                     EFX_RX_PACKED_STREAM_MIN_PACKET_SPACE);
1355                 EFSYS_ASSERT3U(eersp->eers_rx_packed_stream_credits, !=, 0);
1356                 /*
1357                  * A single credit is allocated to the queue when it is started.
1358                  * It is immediately spent by the first packet which has NEW
1359                  * BUFFER flag set, though, but still we shall take into
1360                  * account, as to not wrap around the maximum number of credits
1361                  * accidentally
1362                  */
1363                 eersp->eers_rx_packed_stream_credits--;
1364                 EFSYS_ASSERT3U(eersp->eers_rx_packed_stream_credits, <=,
1365                     EFX_RX_PACKED_STREAM_MAX_CREDITS);
1366         }
1367 #endif
1368 }
1369
1370                 void
1371 ef10_ev_rxlabel_fini(
1372         __in            efx_evq_t *eep,
1373         __in            unsigned int label)
1374 {
1375         efx_evq_rxq_state_t *eersp;
1376
1377         EFSYS_ASSERT3U(label, <, EFX_ARRAY_SIZE(eep->ee_rxq_state));
1378         eersp = &eep->ee_rxq_state[label];
1379
1380         EFSYS_ASSERT3U(eersp->eers_rx_mask, !=, 0);
1381
1382         eersp->eers_rx_read_ptr = 0;
1383         eersp->eers_rx_mask = 0;
1384 #if EFSYS_OPT_RX_PACKED_STREAM
1385         eersp->eers_rx_stream_npackets = 0;
1386         eersp->eers_rx_packed_stream = B_FALSE;
1387         eersp->eers_rx_packed_stream_credits = 0;
1388 #endif
1389 }
1390
1391 #endif  /* EFSYS_OPT_HUNTINGTON || EFSYS_OPT_MEDFORD */