New upstream version 18.11-rc1
[deb_dpdk.git] / drivers / net / sfc / base / ef10_mac.c
1 /* SPDX-License-Identifier: BSD-3-Clause
2  *
3  * Copyright (c) 2012-2018 Solarflare Communications Inc.
4  * All rights reserved.
5  */
6
7 #include "efx.h"
8 #include "efx_impl.h"
9
10
11 #if EFSYS_OPT_HUNTINGTON || EFSYS_OPT_MEDFORD || EFSYS_OPT_MEDFORD2
12
13         __checkReturn   efx_rc_t
14 ef10_mac_poll(
15         __in            efx_nic_t *enp,
16         __out           efx_link_mode_t *link_modep)
17 {
18         efx_port_t *epp = &(enp->en_port);
19         ef10_link_state_t els;
20         efx_rc_t rc;
21
22         if ((rc = ef10_phy_get_link(enp, &els)) != 0)
23                 goto fail1;
24
25         epp->ep_adv_cap_mask = els.epls.epls_adv_cap_mask;
26         epp->ep_fcntl = els.epls.epls_fcntl;
27
28         *link_modep = els.epls.epls_link_mode;
29
30         return (0);
31
32 fail1:
33         EFSYS_PROBE1(fail1, efx_rc_t, rc);
34
35         *link_modep = EFX_LINK_UNKNOWN;
36
37         return (rc);
38 }
39
40         __checkReturn   efx_rc_t
41 ef10_mac_up(
42         __in            efx_nic_t *enp,
43         __out           boolean_t *mac_upp)
44 {
45         ef10_link_state_t els;
46         efx_rc_t rc;
47
48         /*
49          * Because EF10 doesn't *require* polling, we can't rely on
50          * ef10_mac_poll() being executed to populate epp->ep_mac_up.
51          */
52         if ((rc = ef10_phy_get_link(enp, &els)) != 0)
53                 goto fail1;
54
55         *mac_upp = els.els_mac_up;
56
57         return (0);
58
59 fail1:
60         EFSYS_PROBE1(fail1, efx_rc_t, rc);
61
62         return (rc);
63 }
64
65 /*
66  * EF10 adapters use MC_CMD_VADAPTOR_SET_MAC to set the
67  * MAC address; the address field in MC_CMD_SET_MAC has no
68  * effect.
69  * MC_CMD_VADAPTOR_SET_MAC requires mac-spoofing privilege and
70  * the port to have no filters or queues active.
71  */
72 static  __checkReturn   efx_rc_t
73 efx_mcdi_vadapter_set_mac(
74         __in            efx_nic_t *enp)
75 {
76         efx_port_t *epp = &(enp->en_port);
77         efx_mcdi_req_t req;
78         EFX_MCDI_DECLARE_BUF(payload, MC_CMD_VADAPTOR_SET_MAC_IN_LEN,
79                 MC_CMD_VADAPTOR_SET_MAC_OUT_LEN);
80         efx_rc_t rc;
81
82         req.emr_cmd = MC_CMD_VADAPTOR_SET_MAC;
83         req.emr_in_buf = payload;
84         req.emr_in_length = MC_CMD_VADAPTOR_SET_MAC_IN_LEN;
85         req.emr_out_buf = payload;
86         req.emr_out_length = MC_CMD_VADAPTOR_SET_MAC_OUT_LEN;
87
88         MCDI_IN_SET_DWORD(req, VADAPTOR_SET_MAC_IN_UPSTREAM_PORT_ID,
89             enp->en_vport_id);
90         EFX_MAC_ADDR_COPY(MCDI_IN2(req, uint8_t, VADAPTOR_SET_MAC_IN_MACADDR),
91             epp->ep_mac_addr);
92
93         efx_mcdi_execute(enp, &req);
94
95         if (req.emr_rc != 0) {
96                 rc = req.emr_rc;
97                 goto fail1;
98         }
99
100         return (0);
101
102 fail1:
103         EFSYS_PROBE1(fail1, efx_rc_t, rc);
104
105         return (rc);
106 }
107
108         __checkReturn   efx_rc_t
109 ef10_mac_addr_set(
110         __in            efx_nic_t *enp)
111 {
112         efx_rc_t rc;
113
114         if ((rc = efx_mcdi_vadapter_set_mac(enp)) != 0) {
115                 if (rc != ENOTSUP)
116                         goto fail1;
117
118                 /*
119                  * Fallback for older Huntington firmware without Vadapter
120                  * support.
121                  */
122                 if ((rc = ef10_mac_reconfigure(enp)) != 0)
123                         goto fail2;
124         }
125
126         return (0);
127
128 fail2:
129         EFSYS_PROBE(fail2);
130
131 fail1:
132         EFSYS_PROBE1(fail1, efx_rc_t, rc);
133
134         return (rc);
135 }
136
137 static  __checkReturn   efx_rc_t
138 efx_mcdi_mtu_set(
139         __in            efx_nic_t *enp,
140         __in            uint32_t mtu)
141 {
142         efx_mcdi_req_t req;
143         EFX_MCDI_DECLARE_BUF(payload, MC_CMD_SET_MAC_EXT_IN_LEN,
144                 MC_CMD_SET_MAC_OUT_LEN);
145         efx_rc_t rc;
146
147         req.emr_cmd = MC_CMD_SET_MAC;
148         req.emr_in_buf = payload;
149         req.emr_in_length = MC_CMD_SET_MAC_EXT_IN_LEN;
150         req.emr_out_buf = payload;
151         req.emr_out_length = MC_CMD_SET_MAC_OUT_LEN;
152
153         /* Only configure the MTU in this call to MC_CMD_SET_MAC */
154         MCDI_IN_SET_DWORD(req, SET_MAC_EXT_IN_MTU, mtu);
155         MCDI_IN_POPULATE_DWORD_1(req, SET_MAC_EXT_IN_CONTROL,
156                             SET_MAC_EXT_IN_CFG_MTU, 1);
157
158         efx_mcdi_execute(enp, &req);
159
160         if (req.emr_rc != 0) {
161                 rc = req.emr_rc;
162                 goto fail1;
163         }
164
165         return (0);
166
167 fail1:
168         EFSYS_PROBE1(fail1, efx_rc_t, rc);
169
170         return (rc);
171 }
172
173 static  __checkReturn           efx_rc_t
174 efx_mcdi_mtu_get(
175         __in            efx_nic_t *enp,
176         __out           size_t *mtu)
177 {
178         efx_mcdi_req_t req;
179         EFX_MCDI_DECLARE_BUF(payload, MC_CMD_SET_MAC_EXT_IN_LEN,
180                 MC_CMD_SET_MAC_V2_OUT_LEN);
181         efx_rc_t rc;
182
183         req.emr_cmd = MC_CMD_SET_MAC;
184         req.emr_in_buf = payload;
185         req.emr_in_length = MC_CMD_SET_MAC_EXT_IN_LEN;
186         req.emr_out_buf = payload;
187         req.emr_out_length = MC_CMD_SET_MAC_V2_OUT_LEN;
188
189         /*
190          * With MC_CMD_SET_MAC_EXT_IN_CONTROL set to 0, this just queries the
191          * MTU.  This should always be supported on Medford, but it is not
192          * supported on older Huntington firmware.
193          */
194         MCDI_IN_SET_DWORD(req, SET_MAC_EXT_IN_CONTROL, 0);
195
196         efx_mcdi_execute(enp, &req);
197
198         if (req.emr_rc != 0) {
199                 rc = req.emr_rc;
200                 goto fail1;
201         }
202         if (req.emr_out_length_used < MC_CMD_SET_MAC_V2_OUT_MTU_OFST + 4) {
203                 rc = EMSGSIZE;
204                 goto fail2;
205         }
206
207         *mtu = MCDI_OUT_DWORD(req, SET_MAC_V2_OUT_MTU);
208
209         return (0);
210
211 fail2:
212         EFSYS_PROBE(fail2);
213 fail1:
214         EFSYS_PROBE1(fail1, efx_rc_t, rc);
215
216         return (rc);
217 }
218
219         __checkReturn   efx_rc_t
220 ef10_mac_pdu_set(
221         __in            efx_nic_t *enp)
222 {
223         efx_port_t *epp = &(enp->en_port);
224         efx_nic_cfg_t *encp = &(enp->en_nic_cfg);
225         efx_rc_t rc;
226
227         if (encp->enc_enhanced_set_mac_supported) {
228                 if ((rc = efx_mcdi_mtu_set(enp, epp->ep_mac_pdu)) != 0)
229                         goto fail1;
230         } else {
231                 /*
232                  * Fallback for older Huntington firmware, which always
233                  * configure all of the parameters to MC_CMD_SET_MAC. This isn't
234                  * suitable for setting the MTU on unpriviliged functions.
235                  */
236                 if ((rc = ef10_mac_reconfigure(enp)) != 0)
237                         goto fail2;
238         }
239
240         return (0);
241
242 fail2:
243         EFSYS_PROBE(fail2);
244 fail1:
245         EFSYS_PROBE1(fail1, efx_rc_t, rc);
246
247         return (rc);
248 }
249
250         __checkReturn           efx_rc_t
251 ef10_mac_pdu_get(
252         __in            efx_nic_t *enp,
253         __out           size_t *pdu)
254 {
255         efx_rc_t rc;
256
257         if ((rc = efx_mcdi_mtu_get(enp, pdu)) != 0)
258                 goto fail1;
259
260         return (0);
261
262 fail1:
263         EFSYS_PROBE1(fail1, efx_rc_t, rc);
264
265         return (rc);
266 }
267
268 __checkReturn   efx_rc_t
269 ef10_mac_reconfigure(
270         __in            efx_nic_t *enp)
271 {
272         efx_port_t *epp = &(enp->en_port);
273         efx_mcdi_req_t req;
274         EFX_MCDI_DECLARE_BUF(payload, MC_CMD_SET_MAC_IN_LEN,
275                 MC_CMD_SET_MAC_OUT_LEN);
276         efx_rc_t rc;
277
278         req.emr_cmd = MC_CMD_SET_MAC;
279         req.emr_in_buf = payload;
280         req.emr_in_length = MC_CMD_SET_MAC_IN_LEN;
281         req.emr_out_buf = payload;
282         req.emr_out_length = MC_CMD_SET_MAC_OUT_LEN;
283
284         MCDI_IN_SET_DWORD(req, SET_MAC_IN_MTU, epp->ep_mac_pdu);
285         MCDI_IN_SET_DWORD(req, SET_MAC_IN_DRAIN, epp->ep_mac_drain ? 1 : 0);
286         EFX_MAC_ADDR_COPY(MCDI_IN2(req, uint8_t, SET_MAC_IN_ADDR),
287                             epp->ep_mac_addr);
288
289         /*
290          * Note: The Huntington MAC does not support REJECT_BRDCST.
291          * The REJECT_UNCST flag will also prevent multicast traffic
292          * from reaching the filters. As Huntington filters drop any
293          * traffic that does not match a filter it is ok to leave the
294          * MAC running in promiscuous mode. See bug41141.
295          *
296          * FIXME: Does REJECT_UNCST behave the same way on Medford?
297          */
298         MCDI_IN_POPULATE_DWORD_2(req, SET_MAC_IN_REJECT,
299                                     SET_MAC_IN_REJECT_UNCST, 0,
300                                     SET_MAC_IN_REJECT_BRDCST, 0);
301
302         /*
303          * Flow control, whether it is auto-negotiated or not,
304          * is set via the PHY advertised capabilities.  When set to
305          * automatic the MAC will use the PHY settings to determine
306          * the flow control settings.
307          */
308         MCDI_IN_SET_DWORD(req, SET_MAC_IN_FCNTL, MC_CMD_FCNTL_AUTO);
309
310         /* Do not include the Ethernet frame checksum in RX packets */
311         MCDI_IN_POPULATE_DWORD_1(req, SET_MAC_IN_FLAGS,
312                                     SET_MAC_IN_FLAG_INCLUDE_FCS, 0);
313
314         efx_mcdi_execute_quiet(enp, &req);
315
316         if (req.emr_rc != 0) {
317                 /*
318                  * Unprivileged functions cannot control link state,
319                  * but still need to configure filters.
320                  */
321                 if (req.emr_rc != EACCES) {
322                         rc = req.emr_rc;
323                         goto fail1;
324                 }
325         }
326
327         /*
328          * Apply the filters for the MAC configuration.
329          * If the NIC isn't ready to accept filters this may
330          * return success without setting anything.
331          */
332         rc = efx_filter_reconfigure(enp, epp->ep_mac_addr,
333                                     epp->ep_all_unicst, epp->ep_mulcst,
334                                     epp->ep_all_mulcst, epp->ep_brdcst,
335                                     epp->ep_mulcst_addr_list,
336                                     epp->ep_mulcst_addr_count);
337
338         return (0);
339
340 fail1:
341         EFSYS_PROBE1(fail1, efx_rc_t, rc);
342
343         return (rc);
344 }
345
346         __checkReturn                   efx_rc_t
347 ef10_mac_multicast_list_set(
348         __in                            efx_nic_t *enp)
349 {
350         efx_port_t *epp = &(enp->en_port);
351         const efx_mac_ops_t *emop = epp->ep_emop;
352         efx_rc_t rc;
353
354         EFSYS_ASSERT(enp->en_family == EFX_FAMILY_HUNTINGTON ||
355             enp->en_family == EFX_FAMILY_MEDFORD ||
356             enp->en_family == EFX_FAMILY_MEDFORD2);
357
358         if ((rc = emop->emo_reconfigure(enp)) != 0)
359                 goto fail1;
360
361         return (0);
362
363 fail1:
364         EFSYS_PROBE1(fail1, efx_rc_t, rc);
365
366         return (rc);
367 }
368
369         __checkReturn   efx_rc_t
370 ef10_mac_filter_default_rxq_set(
371         __in            efx_nic_t *enp,
372         __in            efx_rxq_t *erp,
373         __in            boolean_t using_rss)
374 {
375         efx_port_t *epp = &(enp->en_port);
376         efx_rxq_t *old_rxq;
377         boolean_t old_using_rss;
378         efx_rc_t rc;
379
380         ef10_filter_get_default_rxq(enp, &old_rxq, &old_using_rss);
381
382         ef10_filter_default_rxq_set(enp, erp, using_rss);
383
384         rc = efx_filter_reconfigure(enp, epp->ep_mac_addr,
385                                     epp->ep_all_unicst, epp->ep_mulcst,
386                                     epp->ep_all_mulcst, epp->ep_brdcst,
387                                     epp->ep_mulcst_addr_list,
388                                     epp->ep_mulcst_addr_count);
389
390         if (rc != 0)
391                 goto fail1;
392
393         return (0);
394
395 fail1:
396         EFSYS_PROBE1(fail1, efx_rc_t, rc);
397
398         ef10_filter_default_rxq_set(enp, old_rxq, old_using_rss);
399
400         return (rc);
401 }
402
403                         void
404 ef10_mac_filter_default_rxq_clear(
405         __in            efx_nic_t *enp)
406 {
407         efx_port_t *epp = &(enp->en_port);
408
409         ef10_filter_default_rxq_clear(enp);
410
411         (void) efx_filter_reconfigure(enp, epp->ep_mac_addr,
412                                     epp->ep_all_unicst, epp->ep_mulcst,
413                                     epp->ep_all_mulcst, epp->ep_brdcst,
414                                     epp->ep_mulcst_addr_list,
415                                     epp->ep_mulcst_addr_count);
416 }
417
418
419 #if EFSYS_OPT_LOOPBACK
420
421         __checkReturn   efx_rc_t
422 ef10_mac_loopback_set(
423         __in            efx_nic_t *enp,
424         __in            efx_link_mode_t link_mode,
425         __in            efx_loopback_type_t loopback_type)
426 {
427         efx_port_t *epp = &(enp->en_port);
428         const efx_phy_ops_t *epop = epp->ep_epop;
429         efx_loopback_type_t old_loopback_type;
430         efx_link_mode_t old_loopback_link_mode;
431         efx_rc_t rc;
432
433         /* The PHY object handles this on EF10 */
434         old_loopback_type = epp->ep_loopback_type;
435         old_loopback_link_mode = epp->ep_loopback_link_mode;
436         epp->ep_loopback_type = loopback_type;
437         epp->ep_loopback_link_mode = link_mode;
438
439         if ((rc = epop->epo_reconfigure(enp)) != 0)
440                 goto fail1;
441
442         return (0);
443
444 fail1:
445         EFSYS_PROBE1(fail1, efx_rc_t, rc);
446
447         epp->ep_loopback_type = old_loopback_type;
448         epp->ep_loopback_link_mode = old_loopback_link_mode;
449
450         return (rc);
451 }
452
453 #endif  /* EFSYS_OPT_LOOPBACK */
454
455 #if EFSYS_OPT_MAC_STATS
456
457         __checkReturn                   efx_rc_t
458 ef10_mac_stats_get_mask(
459         __in                            efx_nic_t *enp,
460         __inout_bcount(mask_size)       uint32_t *maskp,
461         __in                            size_t mask_size)
462 {
463         const struct efx_mac_stats_range ef10_common[] = {
464                 { EFX_MAC_RX_OCTETS, EFX_MAC_RX_GE_15XX_PKTS },
465                 { EFX_MAC_RX_FCS_ERRORS, EFX_MAC_RX_DROP_EVENTS },
466                 { EFX_MAC_RX_JABBER_PKTS, EFX_MAC_RX_JABBER_PKTS },
467                 { EFX_MAC_RX_NODESC_DROP_CNT, EFX_MAC_TX_PAUSE_PKTS },
468         };
469         const struct efx_mac_stats_range ef10_tx_size_bins[] = {
470                 { EFX_MAC_TX_LE_64_PKTS, EFX_MAC_TX_GE_15XX_PKTS },
471         };
472         efx_nic_cfg_t *encp = &(enp->en_nic_cfg);
473         efx_port_t *epp = &(enp->en_port);
474         efx_rc_t rc;
475
476         if ((rc = efx_mac_stats_mask_add_ranges(maskp, mask_size,
477             ef10_common, EFX_ARRAY_SIZE(ef10_common))) != 0)
478                 goto fail1;
479
480         if (epp->ep_phy_cap_mask & (1 << MC_CMD_PHY_CAP_40000FDX_LBN)) {
481                 const struct efx_mac_stats_range ef10_40g_extra[] = {
482                         { EFX_MAC_RX_ALIGN_ERRORS, EFX_MAC_RX_ALIGN_ERRORS },
483                 };
484
485                 if ((rc = efx_mac_stats_mask_add_ranges(maskp, mask_size,
486                     ef10_40g_extra, EFX_ARRAY_SIZE(ef10_40g_extra))) != 0)
487                         goto fail2;
488
489                 if (encp->enc_mac_stats_40g_tx_size_bins) {
490                         if ((rc = efx_mac_stats_mask_add_ranges(maskp,
491                             mask_size, ef10_tx_size_bins,
492                             EFX_ARRAY_SIZE(ef10_tx_size_bins))) != 0)
493                                 goto fail3;
494                 }
495         } else {
496                 if ((rc = efx_mac_stats_mask_add_ranges(maskp, mask_size,
497                     ef10_tx_size_bins, EFX_ARRAY_SIZE(ef10_tx_size_bins))) != 0)
498                         goto fail4;
499         }
500
501         if (encp->enc_pm_and_rxdp_counters) {
502                 const struct efx_mac_stats_range ef10_pm_and_rxdp[] = {
503                         { EFX_MAC_PM_TRUNC_BB_OVERFLOW, EFX_MAC_RXDP_HLB_WAIT },
504                 };
505
506                 if ((rc = efx_mac_stats_mask_add_ranges(maskp, mask_size,
507                     ef10_pm_and_rxdp, EFX_ARRAY_SIZE(ef10_pm_and_rxdp))) != 0)
508                         goto fail5;
509         }
510
511         if (encp->enc_datapath_cap_evb) {
512                 const struct efx_mac_stats_range ef10_vadaptor[] = {
513                         { EFX_MAC_VADAPTER_RX_UNICAST_PACKETS,
514                             EFX_MAC_VADAPTER_TX_OVERFLOW },
515                 };
516
517                 if ((rc = efx_mac_stats_mask_add_ranges(maskp, mask_size,
518                     ef10_vadaptor, EFX_ARRAY_SIZE(ef10_vadaptor))) != 0)
519                         goto fail6;
520         }
521
522         if (encp->enc_fec_counters) {
523                 const struct efx_mac_stats_range ef10_fec[] = {
524                         { EFX_MAC_FEC_UNCORRECTED_ERRORS,
525                             EFX_MAC_FEC_CORRECTED_SYMBOLS_LANE3 },
526                 };
527                 if ((rc = efx_mac_stats_mask_add_ranges(maskp, mask_size,
528                     ef10_fec, EFX_ARRAY_SIZE(ef10_fec))) != 0)
529                         goto fail7;
530         }
531
532         if (encp->enc_mac_stats_nstats >= MC_CMD_MAC_NSTATS_V4) {
533                 const struct efx_mac_stats_range ef10_rxdp_sdt[] = {
534                         { EFX_MAC_RXDP_SCATTER_DISABLED_TRUNC,
535                             EFX_MAC_RXDP_SCATTER_DISABLED_TRUNC },
536                 };
537
538                 if ((rc = efx_mac_stats_mask_add_ranges(maskp, mask_size,
539                     ef10_rxdp_sdt, EFX_ARRAY_SIZE(ef10_rxdp_sdt))) != 0)
540                         goto fail8;
541         }
542
543         if (encp->enc_hlb_counters) {
544                 const struct efx_mac_stats_range ef10_hlb[] = {
545                         { EFX_MAC_RXDP_HLB_IDLE, EFX_MAC_RXDP_HLB_TIMEOUT },
546                 };
547                 if ((rc = efx_mac_stats_mask_add_ranges(maskp, mask_size,
548                     ef10_hlb, EFX_ARRAY_SIZE(ef10_hlb))) != 0)
549                         goto fail9;
550         }
551
552         return (0);
553
554 fail9:
555         EFSYS_PROBE(fail9);
556 fail8:
557         EFSYS_PROBE(fail8);
558 fail7:
559         EFSYS_PROBE(fail7);
560 fail6:
561         EFSYS_PROBE(fail6);
562 fail5:
563         EFSYS_PROBE(fail5);
564 fail4:
565         EFSYS_PROBE(fail4);
566 fail3:
567         EFSYS_PROBE(fail3);
568 fail2:
569         EFSYS_PROBE(fail2);
570 fail1:
571         EFSYS_PROBE1(fail1, efx_rc_t, rc);
572
573         return (rc);
574 }
575
576 #define EF10_MAC_STAT_READ(_esmp, _field, _eqp)                 \
577         EFSYS_MEM_READQ((_esmp), (_field) * sizeof (efx_qword_t), _eqp)
578
579
580         __checkReturn                   efx_rc_t
581 ef10_mac_stats_update(
582         __in                            efx_nic_t *enp,
583         __in                            efsys_mem_t *esmp,
584         __inout_ecount(EFX_MAC_NSTATS)  efsys_stat_t *stat,
585         __inout_opt                     uint32_t *generationp)
586 {
587         const efx_nic_cfg_t *encp = &enp->en_nic_cfg;
588         efx_qword_t generation_start;
589         efx_qword_t generation_end;
590         efx_qword_t value;
591         efx_rc_t rc;
592
593         /*
594          * The MAC_STATS contain start and end generation counters used to
595          * detect when the DMA buffer has been updated during stats decode.
596          * All stats counters are 64bit unsigned values.
597          *
598          * Siena-compatible MAC stats contain MC_CMD_MAC_NSTATS 64bit counters.
599          * The generation end counter is at index MC_CMD_MAC_GENERATION_END
600          * (same as MC_CMD_MAC_NSTATS-1).
601          *
602          * Medford2 and later use a larger DMA buffer: MAC_STATS_NUM_STATS from
603          * MC_CMD_GET_CAPABILITIES_V4_OUT reports the number of 64bit counters.
604          *
605          * Firmware writes the generation end counter as the last counter in the
606          * DMA buffer. Do not use MC_CMD_MAC_GENERATION_END, as that is only
607          * correct for legacy Siena-compatible MAC stats.
608          */
609
610         if (encp->enc_mac_stats_nstats < MC_CMD_MAC_NSTATS) {
611                 /* MAC stats count too small for legacy MAC stats */
612                 rc = ENOSPC;
613                 goto fail1;
614         }
615         if (EFSYS_MEM_SIZE(esmp) <
616             (encp->enc_mac_stats_nstats * sizeof (efx_qword_t))) {
617                 /* DMA buffer too small */
618                 rc = ENOSPC;
619                 goto fail2;
620         }
621
622         /* Read END first so we don't race with the MC */
623         EFSYS_DMA_SYNC_FOR_KERNEL(esmp, 0, EFSYS_MEM_SIZE(esmp));
624         EF10_MAC_STAT_READ(esmp, (encp->enc_mac_stats_nstats - 1),
625             &generation_end);
626         EFSYS_MEM_READ_BARRIER();
627
628         /* TX */
629         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_TX_PKTS, &value);
630         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_TX_PKTS]), &value);
631
632         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_TX_CONTROL_PKTS, &value);
633         EFSYS_STAT_SUBR_QWORD(&(stat[EFX_MAC_TX_PKTS]), &value);
634
635         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_TX_PAUSE_PKTS, &value);
636         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_TX_PAUSE_PKTS]), &value);
637
638         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_TX_UNICAST_PKTS, &value);
639         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_TX_UNICST_PKTS]), &value);
640
641         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_TX_MULTICAST_PKTS, &value);
642         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_TX_MULTICST_PKTS]), &value);
643
644         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_TX_BROADCAST_PKTS, &value);
645         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_TX_BRDCST_PKTS]), &value);
646
647         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_TX_BYTES, &value);
648         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_TX_OCTETS]), &value);
649
650         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_TX_LT64_PKTS, &value);
651         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_TX_LE_64_PKTS]), &value);
652         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_TX_64_PKTS, &value);
653         EFSYS_STAT_INCR_QWORD(&(stat[EFX_MAC_TX_LE_64_PKTS]), &value);
654
655         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_TX_65_TO_127_PKTS, &value);
656         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_TX_65_TO_127_PKTS]), &value);
657
658         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_TX_128_TO_255_PKTS, &value);
659         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_TX_128_TO_255_PKTS]), &value);
660
661         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_TX_256_TO_511_PKTS, &value);
662         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_TX_256_TO_511_PKTS]), &value);
663
664         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_TX_512_TO_1023_PKTS, &value);
665         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_TX_512_TO_1023_PKTS]), &value);
666
667         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_TX_1024_TO_15XX_PKTS, &value);
668         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_TX_1024_TO_15XX_PKTS]), &value);
669
670         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_TX_15XX_TO_JUMBO_PKTS, &value);
671         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_TX_GE_15XX_PKTS]), &value);
672         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_TX_GTJUMBO_PKTS, &value);
673         EFSYS_STAT_INCR_QWORD(&(stat[EFX_MAC_TX_GE_15XX_PKTS]), &value);
674
675         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_TX_BAD_FCS_PKTS, &value);
676         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_TX_ERRORS]), &value);
677
678         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_TX_SINGLE_COLLISION_PKTS, &value);
679         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_TX_SGL_COL_PKTS]), &value);
680
681         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_TX_MULTIPLE_COLLISION_PKTS,
682                             &value);
683         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_TX_MULT_COL_PKTS]), &value);
684
685         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_TX_EXCESSIVE_COLLISION_PKTS,
686                             &value);
687         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_TX_EX_COL_PKTS]), &value);
688
689         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_TX_LATE_COLLISION_PKTS, &value);
690         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_TX_LATE_COL_PKTS]), &value);
691
692         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_TX_DEFERRED_PKTS, &value);
693         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_TX_DEF_PKTS]), &value);
694
695         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_TX_EXCESSIVE_DEFERRED_PKTS,
696             &value);
697         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_TX_EX_DEF_PKTS]), &value);
698
699         /* RX */
700         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_BYTES, &value);
701         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RX_OCTETS]), &value);
702
703         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_PKTS, &value);
704         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RX_PKTS]), &value);
705
706         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_UNICAST_PKTS, &value);
707         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RX_UNICST_PKTS]), &value);
708
709         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_MULTICAST_PKTS, &value);
710         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RX_MULTICST_PKTS]), &value);
711
712         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_BROADCAST_PKTS, &value);
713         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RX_BRDCST_PKTS]), &value);
714
715         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_PAUSE_PKTS, &value);
716         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RX_PAUSE_PKTS]), &value);
717
718         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_UNDERSIZE_PKTS, &value);
719         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RX_LE_64_PKTS]), &value);
720         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_64_PKTS, &value);
721         EFSYS_STAT_INCR_QWORD(&(stat[EFX_MAC_RX_LE_64_PKTS]), &value);
722
723         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_65_TO_127_PKTS, &value);
724         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RX_65_TO_127_PKTS]), &value);
725
726         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_128_TO_255_PKTS, &value);
727         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RX_128_TO_255_PKTS]), &value);
728
729         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_256_TO_511_PKTS, &value);
730         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RX_256_TO_511_PKTS]), &value);
731
732         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_512_TO_1023_PKTS, &value);
733         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RX_512_TO_1023_PKTS]), &value);
734
735         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_1024_TO_15XX_PKTS, &value);
736         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RX_1024_TO_15XX_PKTS]), &value);
737
738         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_15XX_TO_JUMBO_PKTS, &value);
739         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RX_GE_15XX_PKTS]), &value);
740         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_GTJUMBO_PKTS, &value);
741         EFSYS_STAT_INCR_QWORD(&(stat[EFX_MAC_RX_GE_15XX_PKTS]), &value);
742
743         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_BAD_FCS_PKTS, &value);
744         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RX_FCS_ERRORS]), &value);
745
746         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_OVERFLOW_PKTS, &value);
747         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RX_DROP_EVENTS]), &value);
748
749         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_FALSE_CARRIER_PKTS, &value);
750         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RX_FALSE_CARRIER_ERRORS]), &value);
751
752         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_SYMBOL_ERROR_PKTS, &value);
753         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RX_SYMBOL_ERRORS]), &value);
754
755         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_ALIGN_ERROR_PKTS, &value);
756         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RX_ALIGN_ERRORS]), &value);
757
758         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_INTERNAL_ERROR_PKTS, &value);
759         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RX_INTERNAL_ERRORS]), &value);
760
761         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_JABBER_PKTS, &value);
762         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RX_JABBER_PKTS]), &value);
763
764         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_LANES01_CHAR_ERR, &value);
765         EFSYS_STAT_SET_DWORD(&(stat[EFX_MAC_RX_LANE0_CHAR_ERR]),
766                             &(value.eq_dword[0]));
767         EFSYS_STAT_SET_DWORD(&(stat[EFX_MAC_RX_LANE1_CHAR_ERR]),
768                             &(value.eq_dword[1]));
769
770         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_LANES23_CHAR_ERR, &value);
771         EFSYS_STAT_SET_DWORD(&(stat[EFX_MAC_RX_LANE2_CHAR_ERR]),
772                             &(value.eq_dword[0]));
773         EFSYS_STAT_SET_DWORD(&(stat[EFX_MAC_RX_LANE3_CHAR_ERR]),
774                             &(value.eq_dword[1]));
775
776         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_LANES01_DISP_ERR, &value);
777         EFSYS_STAT_SET_DWORD(&(stat[EFX_MAC_RX_LANE0_DISP_ERR]),
778                             &(value.eq_dword[0]));
779         EFSYS_STAT_SET_DWORD(&(stat[EFX_MAC_RX_LANE1_DISP_ERR]),
780                             &(value.eq_dword[1]));
781
782         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_LANES23_DISP_ERR, &value);
783         EFSYS_STAT_SET_DWORD(&(stat[EFX_MAC_RX_LANE2_DISP_ERR]),
784                             &(value.eq_dword[0]));
785         EFSYS_STAT_SET_DWORD(&(stat[EFX_MAC_RX_LANE3_DISP_ERR]),
786                             &(value.eq_dword[1]));
787
788         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_MATCH_FAULT, &value);
789         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RX_MATCH_FAULT]), &value);
790
791         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RX_NODESC_DROPS, &value);
792         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RX_NODESC_DROP_CNT]), &value);
793
794         /* Packet memory (EF10 only) */
795         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_PM_TRUNC_BB_OVERFLOW, &value);
796         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_PM_TRUNC_BB_OVERFLOW]), &value);
797
798         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_PM_DISCARD_BB_OVERFLOW, &value);
799         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_PM_DISCARD_BB_OVERFLOW]), &value);
800
801         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_PM_TRUNC_VFIFO_FULL, &value);
802         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_PM_TRUNC_VFIFO_FULL]), &value);
803
804         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_PM_DISCARD_VFIFO_FULL, &value);
805         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_PM_DISCARD_VFIFO_FULL]), &value);
806
807         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_PM_TRUNC_QBB, &value);
808         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_PM_TRUNC_QBB]), &value);
809
810         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_PM_DISCARD_QBB, &value);
811         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_PM_DISCARD_QBB]), &value);
812
813         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_PM_DISCARD_MAPPING, &value);
814         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_PM_DISCARD_MAPPING]), &value);
815
816         /* RX datapath */
817         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RXDP_Q_DISABLED_PKTS, &value);
818         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RXDP_Q_DISABLED_PKTS]), &value);
819
820         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RXDP_DI_DROPPED_PKTS, &value);
821         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RXDP_DI_DROPPED_PKTS]), &value);
822
823         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RXDP_STREAMING_PKTS, &value);
824         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RXDP_STREAMING_PKTS]), &value);
825
826         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RXDP_HLB_FETCH_CONDITIONS, &value);
827         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RXDP_HLB_FETCH]), &value);
828
829         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RXDP_HLB_WAIT_CONDITIONS, &value);
830         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RXDP_HLB_WAIT]), &value);
831
832
833         /* VADAPTER RX */
834         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_VADAPTER_RX_UNICAST_PACKETS,
835             &value);
836         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_VADAPTER_RX_UNICAST_PACKETS]),
837             &value);
838
839         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_VADAPTER_RX_UNICAST_BYTES,
840             &value);
841         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_VADAPTER_RX_UNICAST_BYTES]),
842             &value);
843
844         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_VADAPTER_RX_MULTICAST_PACKETS,
845             &value);
846         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_VADAPTER_RX_MULTICAST_PACKETS]),
847             &value);
848
849         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_VADAPTER_RX_MULTICAST_BYTES,
850             &value);
851         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_VADAPTER_RX_MULTICAST_BYTES]),
852             &value);
853
854         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_VADAPTER_RX_BROADCAST_PACKETS,
855             &value);
856         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_VADAPTER_RX_BROADCAST_PACKETS]),
857             &value);
858
859         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_VADAPTER_RX_BROADCAST_BYTES,
860             &value);
861         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_VADAPTER_RX_BROADCAST_BYTES]),
862             &value);
863
864         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_VADAPTER_RX_BAD_PACKETS,
865             &value);
866         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_VADAPTER_RX_BAD_PACKETS]),
867             &value);
868
869         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_VADAPTER_RX_BAD_BYTES, &value);
870         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_VADAPTER_RX_BAD_BYTES]), &value);
871
872         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_VADAPTER_RX_OVERFLOW, &value);
873         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_VADAPTER_RX_OVERFLOW]), &value);
874
875         /* VADAPTER TX */
876         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_VADAPTER_TX_UNICAST_PACKETS,
877             &value);
878         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_VADAPTER_TX_UNICAST_PACKETS]),
879             &value);
880
881         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_VADAPTER_TX_UNICAST_BYTES,
882             &value);
883         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_VADAPTER_TX_UNICAST_BYTES]),
884             &value);
885
886         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_VADAPTER_TX_MULTICAST_PACKETS,
887             &value);
888         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_VADAPTER_TX_MULTICAST_PACKETS]),
889             &value);
890
891         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_VADAPTER_TX_MULTICAST_BYTES,
892             &value);
893         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_VADAPTER_TX_MULTICAST_BYTES]),
894             &value);
895
896         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_VADAPTER_TX_BROADCAST_PACKETS,
897             &value);
898         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_VADAPTER_TX_BROADCAST_PACKETS]),
899             &value);
900
901         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_VADAPTER_TX_BROADCAST_BYTES,
902             &value);
903         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_VADAPTER_TX_BROADCAST_BYTES]),
904             &value);
905
906         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_VADAPTER_TX_BAD_PACKETS, &value);
907         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_VADAPTER_TX_BAD_PACKETS]), &value);
908
909         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_VADAPTER_TX_BAD_BYTES, &value);
910         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_VADAPTER_TX_BAD_BYTES]), &value);
911
912         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_VADAPTER_TX_OVERFLOW, &value);
913         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_VADAPTER_TX_OVERFLOW]), &value);
914
915
916         if (encp->enc_mac_stats_nstats < MC_CMD_MAC_NSTATS_V2)
917                 goto done;
918
919         /* FEC */
920         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_FEC_UNCORRECTED_ERRORS, &value);
921         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_FEC_UNCORRECTED_ERRORS]), &value);
922
923         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_FEC_CORRECTED_ERRORS, &value);
924         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_FEC_CORRECTED_ERRORS]), &value);
925
926         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE0,
927             &value);
928         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_FEC_CORRECTED_SYMBOLS_LANE0]),
929             &value);
930
931         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE1,
932             &value);
933         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_FEC_CORRECTED_SYMBOLS_LANE1]),
934             &value);
935
936         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE2,
937             &value);
938         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_FEC_CORRECTED_SYMBOLS_LANE2]),
939             &value);
940
941         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE3,
942             &value);
943         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_FEC_CORRECTED_SYMBOLS_LANE3]),
944             &value);
945
946         if (encp->enc_mac_stats_nstats < MC_CMD_MAC_NSTATS_V3)
947                 goto done;
948
949         /* CTPIO exceptions */
950         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_CTPIO_VI_BUSY_FALLBACK, &value);
951         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_CTPIO_VI_BUSY_FALLBACK]), &value);
952
953         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_CTPIO_LONG_WRITE_SUCCESS, &value);
954         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_CTPIO_LONG_WRITE_SUCCESS]), &value);
955
956         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_CTPIO_MISSING_DBELL_FAIL, &value);
957         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_CTPIO_MISSING_DBELL_FAIL]), &value);
958
959         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_CTPIO_OVERFLOW_FAIL, &value);
960         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_CTPIO_OVERFLOW_FAIL]), &value);
961
962         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_CTPIO_UNDERFLOW_FAIL, &value);
963         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_CTPIO_UNDERFLOW_FAIL]), &value);
964
965         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_CTPIO_TIMEOUT_FAIL, &value);
966         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_CTPIO_TIMEOUT_FAIL]), &value);
967
968         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_CTPIO_NONCONTIG_WR_FAIL, &value);
969         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_CTPIO_NONCONTIG_WR_FAIL]), &value);
970
971         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_CTPIO_FRM_CLOBBER_FAIL, &value);
972         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_CTPIO_FRM_CLOBBER_FAIL]), &value);
973
974         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_CTPIO_INVALID_WR_FAIL, &value);
975         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_CTPIO_INVALID_WR_FAIL]), &value);
976
977         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_CTPIO_VI_CLOBBER_FALLBACK, &value);
978         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_CTPIO_VI_CLOBBER_FALLBACK]),
979             &value);
980
981         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_CTPIO_UNQUALIFIED_FALLBACK, &value);
982         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_CTPIO_UNQUALIFIED_FALLBACK]),
983             &value);
984
985         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_CTPIO_RUNT_FALLBACK, &value);
986         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_CTPIO_RUNT_FALLBACK]), &value);
987
988         /* CTPIO per-port stats */
989         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_CTPIO_SUCCESS, &value);
990         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_CTPIO_SUCCESS]), &value);
991
992         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_CTPIO_FALLBACK, &value);
993         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_CTPIO_FALLBACK]), &value);
994
995         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_CTPIO_POISON, &value);
996         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_CTPIO_POISON]), &value);
997
998         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_CTPIO_ERASE, &value);
999         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_CTPIO_ERASE]), &value);
1000
1001         if (encp->enc_mac_stats_nstats < MC_CMD_MAC_NSTATS_V4)
1002                 goto done;
1003
1004         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RXDP_SCATTER_DISABLED_TRUNC,
1005             &value);
1006         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RXDP_SCATTER_DISABLED_TRUNC]),
1007             &value);
1008
1009         /* Head-of-line blocking */
1010         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RXDP_HLB_IDLE, &value);
1011         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RXDP_HLB_IDLE]), &value);
1012
1013         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_RXDP_HLB_TIMEOUT, &value);
1014         EFSYS_STAT_SET_QWORD(&(stat[EFX_MAC_RXDP_HLB_TIMEOUT]), &value);
1015
1016 done:
1017         /* Read START generation counter */
1018         EFSYS_DMA_SYNC_FOR_KERNEL(esmp, 0, EFSYS_MEM_SIZE(esmp));
1019         EFSYS_MEM_READ_BARRIER();
1020         EF10_MAC_STAT_READ(esmp, MC_CMD_MAC_GENERATION_START,
1021                             &generation_start);
1022
1023         /* Check that we didn't read the stats in the middle of a DMA */
1024         /* Not a good enough check ? */
1025         if (memcmp(&generation_start, &generation_end,
1026             sizeof (generation_start)))
1027                 return (EAGAIN);
1028
1029         if (generationp)
1030                 *generationp = EFX_QWORD_FIELD(generation_start, EFX_DWORD_0);
1031
1032         return (0);
1033
1034 fail2:
1035         EFSYS_PROBE(fail2);
1036 fail1:
1037         EFSYS_PROBE1(fail1, efx_rc_t, rc);
1038
1039         return (rc);
1040 }
1041
1042 #endif  /* EFSYS_OPT_MAC_STATS */
1043
1044 #endif  /* EFSYS_OPT_HUNTINGTON || EFSYS_OPT_MEDFORD || EFSYS_OPT_MEDFORD2 */