7eabc37029f55e1c35dc1c11d93d81911d6a7eb9
[deb_dpdk.git] / drivers / net / sfc / base / efx.h
1 /*
2  * Copyright (c) 2006-2016 Solarflare Communications Inc.
3  * All rights reserved.
4  *
5  * Redistribution and use in source and binary forms, with or without
6  * modification, are permitted provided that the following conditions are met:
7  *
8  * 1. Redistributions of source code must retain the above copyright notice,
9  *    this list of conditions and the following disclaimer.
10  * 2. Redistributions in binary form must reproduce the above copyright notice,
11  *    this list of conditions and the following disclaimer in the documentation
12  *    and/or other materials provided with the distribution.
13  *
14  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
15  * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO,
16  * THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR
17  * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR
18  * CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL,
19  * EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO,
20  * PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS;
21  * OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY,
22  * WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR
23  * OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE,
24  * EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
25  *
26  * The views and conclusions contained in the software and documentation are
27  * those of the authors and should not be interpreted as representing official
28  * policies, either expressed or implied, of the FreeBSD Project.
29  */
30
31 #ifndef _SYS_EFX_H
32 #define _SYS_EFX_H
33
34 #include "efsys.h"
35 #include "efx_check.h"
36 #include "efx_phy_ids.h"
37
38 #ifdef  __cplusplus
39 extern "C" {
40 #endif
41
42 #define EFX_STATIC_ASSERT(_cond)                \
43         ((void)sizeof(char[(_cond) ? 1 : -1]))
44
45 #define EFX_ARRAY_SIZE(_array)                  \
46         (sizeof(_array) / sizeof((_array)[0]))
47
48 #define EFX_FIELD_OFFSET(_type, _field)         \
49         ((size_t) &(((_type *)0)->_field))
50
51 /* Return codes */
52
53 typedef __success(return == 0) int efx_rc_t;
54
55
56 /* Chip families */
57
58 typedef enum efx_family_e {
59         EFX_FAMILY_INVALID,
60         EFX_FAMILY_FALCON,      /* Obsolete and not supported */
61         EFX_FAMILY_SIENA,
62         EFX_FAMILY_HUNTINGTON,
63         EFX_FAMILY_MEDFORD,
64         EFX_FAMILY_NTYPES
65 } efx_family_t;
66
67 extern  __checkReturn   efx_rc_t
68 efx_family(
69         __in            uint16_t venid,
70         __in            uint16_t devid,
71         __out           efx_family_t *efp);
72
73
74 #define EFX_PCI_VENID_SFC                       0x1924
75
76 #define EFX_PCI_DEVID_FALCON                    0x0710  /* SFC4000 */
77
78 #define EFX_PCI_DEVID_BETHPAGE                  0x0803  /* SFC9020 */
79 #define EFX_PCI_DEVID_SIENA                     0x0813  /* SFL9021 */
80 #define EFX_PCI_DEVID_SIENA_F1_UNINIT           0x0810
81
82 #define EFX_PCI_DEVID_HUNTINGTON_PF_UNINIT      0x0901
83 #define EFX_PCI_DEVID_FARMINGDALE               0x0903  /* SFC9120 PF */
84 #define EFX_PCI_DEVID_GREENPORT                 0x0923  /* SFC9140 PF */
85
86 #define EFX_PCI_DEVID_FARMINGDALE_VF            0x1903  /* SFC9120 VF */
87 #define EFX_PCI_DEVID_GREENPORT_VF              0x1923  /* SFC9140 VF */
88
89 #define EFX_PCI_DEVID_MEDFORD_PF_UNINIT         0x0913
90 #define EFX_PCI_DEVID_MEDFORD                   0x0A03  /* SFC9240 PF */
91 #define EFX_PCI_DEVID_MEDFORD_VF                0x1A03  /* SFC9240 VF */
92
93 #define EFX_MEM_BAR     2
94
95 /* Error codes */
96
97 enum {
98         EFX_ERR_INVALID,
99         EFX_ERR_SRAM_OOB,
100         EFX_ERR_BUFID_DC_OOB,
101         EFX_ERR_MEM_PERR,
102         EFX_ERR_RBUF_OWN,
103         EFX_ERR_TBUF_OWN,
104         EFX_ERR_RDESQ_OWN,
105         EFX_ERR_TDESQ_OWN,
106         EFX_ERR_EVQ_OWN,
107         EFX_ERR_EVFF_OFLO,
108         EFX_ERR_ILL_ADDR,
109         EFX_ERR_SRAM_PERR,
110         EFX_ERR_NCODES
111 };
112
113 /* Calculate the IEEE 802.3 CRC32 of a MAC addr */
114 extern  __checkReturn           uint32_t
115 efx_crc32_calculate(
116         __in                    uint32_t crc_init,
117         __in_ecount(length)     uint8_t const *input,
118         __in                    int length);
119
120
121 /* Type prototypes */
122
123 typedef struct efx_rxq_s        efx_rxq_t;
124
125 /* NIC */
126
127 typedef struct efx_nic_s        efx_nic_t;
128
129 extern  __checkReturn   efx_rc_t
130 efx_nic_create(
131         __in            efx_family_t family,
132         __in            efsys_identifier_t *esip,
133         __in            efsys_bar_t *esbp,
134         __in            efsys_lock_t *eslp,
135         __deref_out     efx_nic_t **enpp);
136
137 extern  __checkReturn   efx_rc_t
138 efx_nic_probe(
139         __in            efx_nic_t *enp);
140
141 extern  __checkReturn   efx_rc_t
142 efx_nic_init(
143         __in            efx_nic_t *enp);
144
145 extern  __checkReturn   efx_rc_t
146 efx_nic_reset(
147         __in            efx_nic_t *enp);
148
149 #if EFSYS_OPT_DIAG
150
151 extern  __checkReturn   efx_rc_t
152 efx_nic_register_test(
153         __in            efx_nic_t *enp);
154
155 #endif  /* EFSYS_OPT_DIAG */
156
157 extern          void
158 efx_nic_fini(
159         __in            efx_nic_t *enp);
160
161 extern          void
162 efx_nic_unprobe(
163         __in            efx_nic_t *enp);
164
165 extern          void
166 efx_nic_destroy(
167         __in    efx_nic_t *enp);
168
169 #define EFX_PCIE_LINK_SPEED_GEN1                1
170 #define EFX_PCIE_LINK_SPEED_GEN2                2
171 #define EFX_PCIE_LINK_SPEED_GEN3                3
172
173 typedef enum efx_pcie_link_performance_e {
174         EFX_PCIE_LINK_PERFORMANCE_UNKNOWN_BANDWIDTH,
175         EFX_PCIE_LINK_PERFORMANCE_SUBOPTIMAL_BANDWIDTH,
176         EFX_PCIE_LINK_PERFORMANCE_SUBOPTIMAL_LATENCY,
177         EFX_PCIE_LINK_PERFORMANCE_OPTIMAL
178 } efx_pcie_link_performance_t;
179
180 extern  __checkReturn   efx_rc_t
181 efx_nic_calculate_pcie_link_bandwidth(
182         __in            uint32_t pcie_link_width,
183         __in            uint32_t pcie_link_gen,
184         __out           uint32_t *bandwidth_mbpsp);
185
186 extern  __checkReturn   efx_rc_t
187 efx_nic_check_pcie_link_speed(
188         __in            efx_nic_t *enp,
189         __in            uint32_t pcie_link_width,
190         __in            uint32_t pcie_link_gen,
191         __out           efx_pcie_link_performance_t *resultp);
192
193 #if EFSYS_OPT_MCDI
194
195 #if EFSYS_OPT_HUNTINGTON || EFSYS_OPT_MEDFORD
196 /* Huntington and Medford require MCDIv2 commands */
197 #define WITH_MCDI_V2 1
198 #endif
199
200 typedef struct efx_mcdi_req_s efx_mcdi_req_t;
201
202 typedef enum efx_mcdi_exception_e {
203         EFX_MCDI_EXCEPTION_MC_REBOOT,
204         EFX_MCDI_EXCEPTION_MC_BADASSERT,
205 } efx_mcdi_exception_t;
206
207 #if EFSYS_OPT_MCDI_LOGGING
208 typedef enum efx_log_msg_e {
209         EFX_LOG_INVALID,
210         EFX_LOG_MCDI_REQUEST,
211         EFX_LOG_MCDI_RESPONSE,
212 } efx_log_msg_t;
213 #endif /* EFSYS_OPT_MCDI_LOGGING */
214
215 typedef struct efx_mcdi_transport_s {
216         void            *emt_context;
217         efsys_mem_t     *emt_dma_mem;
218         void            (*emt_execute)(void *, efx_mcdi_req_t *);
219         void            (*emt_ev_cpl)(void *);
220         void            (*emt_exception)(void *, efx_mcdi_exception_t);
221 #if EFSYS_OPT_MCDI_LOGGING
222         void            (*emt_logger)(void *, efx_log_msg_t,
223                                         void *, size_t, void *, size_t);
224 #endif /* EFSYS_OPT_MCDI_LOGGING */
225 #if EFSYS_OPT_MCDI_PROXY_AUTH
226         void            (*emt_ev_proxy_response)(void *, uint32_t, efx_rc_t);
227 #endif /* EFSYS_OPT_MCDI_PROXY_AUTH */
228 } efx_mcdi_transport_t;
229
230 extern  __checkReturn   efx_rc_t
231 efx_mcdi_init(
232         __in            efx_nic_t *enp,
233         __in            const efx_mcdi_transport_t *mtp);
234
235 extern  __checkReturn   efx_rc_t
236 efx_mcdi_reboot(
237         __in            efx_nic_t *enp);
238
239                         void
240 efx_mcdi_new_epoch(
241         __in            efx_nic_t *enp);
242
243 extern                  void
244 efx_mcdi_get_timeout(
245         __in            efx_nic_t *enp,
246         __in            efx_mcdi_req_t *emrp,
247         __out           uint32_t *usec_timeoutp);
248
249 extern                  void
250 efx_mcdi_request_start(
251         __in            efx_nic_t *enp,
252         __in            efx_mcdi_req_t *emrp,
253         __in            boolean_t ev_cpl);
254
255 extern  __checkReturn   boolean_t
256 efx_mcdi_request_poll(
257         __in            efx_nic_t *enp);
258
259 extern  __checkReturn   boolean_t
260 efx_mcdi_request_abort(
261         __in            efx_nic_t *enp);
262
263 extern                  void
264 efx_mcdi_fini(
265         __in            efx_nic_t *enp);
266
267 #endif  /* EFSYS_OPT_MCDI */
268
269 /* INTR */
270
271 #define EFX_NINTR_SIENA 1024
272
273 typedef enum efx_intr_type_e {
274         EFX_INTR_INVALID = 0,
275         EFX_INTR_LINE,
276         EFX_INTR_MESSAGE,
277         EFX_INTR_NTYPES
278 } efx_intr_type_t;
279
280 #define EFX_INTR_SIZE   (sizeof (efx_oword_t))
281
282 extern  __checkReturn   efx_rc_t
283 efx_intr_init(
284         __in            efx_nic_t *enp,
285         __in            efx_intr_type_t type,
286         __in            efsys_mem_t *esmp);
287
288 extern                  void
289 efx_intr_enable(
290         __in            efx_nic_t *enp);
291
292 extern                  void
293 efx_intr_disable(
294         __in            efx_nic_t *enp);
295
296 extern                  void
297 efx_intr_disable_unlocked(
298         __in            efx_nic_t *enp);
299
300 #define EFX_INTR_NEVQS  32
301
302 extern  __checkReturn   efx_rc_t
303 efx_intr_trigger(
304         __in            efx_nic_t *enp,
305         __in            unsigned int level);
306
307 extern                  void
308 efx_intr_status_line(
309         __in            efx_nic_t *enp,
310         __out           boolean_t *fatalp,
311         __out           uint32_t *maskp);
312
313 extern                  void
314 efx_intr_status_message(
315         __in            efx_nic_t *enp,
316         __in            unsigned int message,
317         __out           boolean_t *fatalp);
318
319 extern                  void
320 efx_intr_fatal(
321         __in            efx_nic_t *enp);
322
323 extern                  void
324 efx_intr_fini(
325         __in            efx_nic_t *enp);
326
327 /* MAC */
328
329 #if EFSYS_OPT_MAC_STATS
330
331 /* START MKCONFIG GENERATED EfxHeaderMacBlock e323546097fd7c65 */
332 typedef enum efx_mac_stat_e {
333         EFX_MAC_RX_OCTETS,
334         EFX_MAC_RX_PKTS,
335         EFX_MAC_RX_UNICST_PKTS,
336         EFX_MAC_RX_MULTICST_PKTS,
337         EFX_MAC_RX_BRDCST_PKTS,
338         EFX_MAC_RX_PAUSE_PKTS,
339         EFX_MAC_RX_LE_64_PKTS,
340         EFX_MAC_RX_65_TO_127_PKTS,
341         EFX_MAC_RX_128_TO_255_PKTS,
342         EFX_MAC_RX_256_TO_511_PKTS,
343         EFX_MAC_RX_512_TO_1023_PKTS,
344         EFX_MAC_RX_1024_TO_15XX_PKTS,
345         EFX_MAC_RX_GE_15XX_PKTS,
346         EFX_MAC_RX_ERRORS,
347         EFX_MAC_RX_FCS_ERRORS,
348         EFX_MAC_RX_DROP_EVENTS,
349         EFX_MAC_RX_FALSE_CARRIER_ERRORS,
350         EFX_MAC_RX_SYMBOL_ERRORS,
351         EFX_MAC_RX_ALIGN_ERRORS,
352         EFX_MAC_RX_INTERNAL_ERRORS,
353         EFX_MAC_RX_JABBER_PKTS,
354         EFX_MAC_RX_LANE0_CHAR_ERR,
355         EFX_MAC_RX_LANE1_CHAR_ERR,
356         EFX_MAC_RX_LANE2_CHAR_ERR,
357         EFX_MAC_RX_LANE3_CHAR_ERR,
358         EFX_MAC_RX_LANE0_DISP_ERR,
359         EFX_MAC_RX_LANE1_DISP_ERR,
360         EFX_MAC_RX_LANE2_DISP_ERR,
361         EFX_MAC_RX_LANE3_DISP_ERR,
362         EFX_MAC_RX_MATCH_FAULT,
363         EFX_MAC_RX_NODESC_DROP_CNT,
364         EFX_MAC_TX_OCTETS,
365         EFX_MAC_TX_PKTS,
366         EFX_MAC_TX_UNICST_PKTS,
367         EFX_MAC_TX_MULTICST_PKTS,
368         EFX_MAC_TX_BRDCST_PKTS,
369         EFX_MAC_TX_PAUSE_PKTS,
370         EFX_MAC_TX_LE_64_PKTS,
371         EFX_MAC_TX_65_TO_127_PKTS,
372         EFX_MAC_TX_128_TO_255_PKTS,
373         EFX_MAC_TX_256_TO_511_PKTS,
374         EFX_MAC_TX_512_TO_1023_PKTS,
375         EFX_MAC_TX_1024_TO_15XX_PKTS,
376         EFX_MAC_TX_GE_15XX_PKTS,
377         EFX_MAC_TX_ERRORS,
378         EFX_MAC_TX_SGL_COL_PKTS,
379         EFX_MAC_TX_MULT_COL_PKTS,
380         EFX_MAC_TX_EX_COL_PKTS,
381         EFX_MAC_TX_LATE_COL_PKTS,
382         EFX_MAC_TX_DEF_PKTS,
383         EFX_MAC_TX_EX_DEF_PKTS,
384         EFX_MAC_PM_TRUNC_BB_OVERFLOW,
385         EFX_MAC_PM_DISCARD_BB_OVERFLOW,
386         EFX_MAC_PM_TRUNC_VFIFO_FULL,
387         EFX_MAC_PM_DISCARD_VFIFO_FULL,
388         EFX_MAC_PM_TRUNC_QBB,
389         EFX_MAC_PM_DISCARD_QBB,
390         EFX_MAC_PM_DISCARD_MAPPING,
391         EFX_MAC_RXDP_Q_DISABLED_PKTS,
392         EFX_MAC_RXDP_DI_DROPPED_PKTS,
393         EFX_MAC_RXDP_STREAMING_PKTS,
394         EFX_MAC_RXDP_HLB_FETCH,
395         EFX_MAC_RXDP_HLB_WAIT,
396         EFX_MAC_VADAPTER_RX_UNICAST_PACKETS,
397         EFX_MAC_VADAPTER_RX_UNICAST_BYTES,
398         EFX_MAC_VADAPTER_RX_MULTICAST_PACKETS,
399         EFX_MAC_VADAPTER_RX_MULTICAST_BYTES,
400         EFX_MAC_VADAPTER_RX_BROADCAST_PACKETS,
401         EFX_MAC_VADAPTER_RX_BROADCAST_BYTES,
402         EFX_MAC_VADAPTER_RX_BAD_PACKETS,
403         EFX_MAC_VADAPTER_RX_BAD_BYTES,
404         EFX_MAC_VADAPTER_RX_OVERFLOW,
405         EFX_MAC_VADAPTER_TX_UNICAST_PACKETS,
406         EFX_MAC_VADAPTER_TX_UNICAST_BYTES,
407         EFX_MAC_VADAPTER_TX_MULTICAST_PACKETS,
408         EFX_MAC_VADAPTER_TX_MULTICAST_BYTES,
409         EFX_MAC_VADAPTER_TX_BROADCAST_PACKETS,
410         EFX_MAC_VADAPTER_TX_BROADCAST_BYTES,
411         EFX_MAC_VADAPTER_TX_BAD_PACKETS,
412         EFX_MAC_VADAPTER_TX_BAD_BYTES,
413         EFX_MAC_VADAPTER_TX_OVERFLOW,
414         EFX_MAC_NSTATS
415 } efx_mac_stat_t;
416
417 /* END MKCONFIG GENERATED EfxHeaderMacBlock */
418
419 #endif  /* EFSYS_OPT_MAC_STATS */
420
421 typedef enum efx_link_mode_e {
422         EFX_LINK_UNKNOWN = 0,
423         EFX_LINK_DOWN,
424         EFX_LINK_10HDX,
425         EFX_LINK_10FDX,
426         EFX_LINK_100HDX,
427         EFX_LINK_100FDX,
428         EFX_LINK_1000HDX,
429         EFX_LINK_1000FDX,
430         EFX_LINK_10000FDX,
431         EFX_LINK_40000FDX,
432         EFX_LINK_NMODES
433 } efx_link_mode_t;
434
435 #define EFX_MAC_ADDR_LEN 6
436
437 #define EFX_MAC_ADDR_IS_MULTICAST(_address) (((uint8_t *)_address)[0] & 0x01)
438
439 #define EFX_MAC_MULTICAST_LIST_MAX      256
440
441 #define EFX_MAC_SDU_MAX 9202
442
443 #define EFX_MAC_PDU_ADJUSTMENT                                  \
444         (/* EtherII */ 14                                       \
445             + /* VLAN */ 4                                      \
446             + /* CRC */ 4                                       \
447             + /* bug16011 */ 16)                                \
448
449 #define EFX_MAC_PDU(_sdu)                                       \
450         P2ROUNDUP((_sdu) + EFX_MAC_PDU_ADJUSTMENT, 8)
451
452 /*
453  * Due to the P2ROUNDUP in EFX_MAC_PDU(), EFX_MAC_SDU_FROM_PDU() may give
454  * the SDU rounded up slightly.
455  */
456 #define EFX_MAC_SDU_FROM_PDU(_pdu)      ((_pdu) - EFX_MAC_PDU_ADJUSTMENT)
457
458 #define EFX_MAC_PDU_MIN 60
459 #define EFX_MAC_PDU_MAX EFX_MAC_PDU(EFX_MAC_SDU_MAX)
460
461 extern  __checkReturn   efx_rc_t
462 efx_mac_pdu_get(
463         __in            efx_nic_t *enp,
464         __out           size_t *pdu);
465
466 extern  __checkReturn   efx_rc_t
467 efx_mac_pdu_set(
468         __in            efx_nic_t *enp,
469         __in            size_t pdu);
470
471 extern  __checkReturn   efx_rc_t
472 efx_mac_addr_set(
473         __in            efx_nic_t *enp,
474         __in            uint8_t *addr);
475
476 extern  __checkReturn                   efx_rc_t
477 efx_mac_filter_set(
478         __in                            efx_nic_t *enp,
479         __in                            boolean_t all_unicst,
480         __in                            boolean_t mulcst,
481         __in                            boolean_t all_mulcst,
482         __in                            boolean_t brdcst);
483
484 extern  __checkReturn   efx_rc_t
485 efx_mac_multicast_list_set(
486         __in                            efx_nic_t *enp,
487         __in_ecount(6*count)            uint8_t const *addrs,
488         __in                            int count);
489
490 extern  __checkReturn   efx_rc_t
491 efx_mac_filter_default_rxq_set(
492         __in            efx_nic_t *enp,
493         __in            efx_rxq_t *erp,
494         __in            boolean_t using_rss);
495
496 extern                  void
497 efx_mac_filter_default_rxq_clear(
498         __in            efx_nic_t *enp);
499
500 extern  __checkReturn   efx_rc_t
501 efx_mac_drain(
502         __in            efx_nic_t *enp,
503         __in            boolean_t enabled);
504
505 extern  __checkReturn   efx_rc_t
506 efx_mac_up(
507         __in            efx_nic_t *enp,
508         __out           boolean_t *mac_upp);
509
510 #define EFX_FCNTL_RESPOND       0x00000001
511 #define EFX_FCNTL_GENERATE      0x00000002
512
513 extern  __checkReturn   efx_rc_t
514 efx_mac_fcntl_set(
515         __in            efx_nic_t *enp,
516         __in            unsigned int fcntl,
517         __in            boolean_t autoneg);
518
519 extern                  void
520 efx_mac_fcntl_get(
521         __in            efx_nic_t *enp,
522         __out           unsigned int *fcntl_wantedp,
523         __out           unsigned int *fcntl_linkp);
524
525
526 #if EFSYS_OPT_MAC_STATS
527
528 #if EFSYS_OPT_NAMES
529
530 extern  __checkReturn                   const char *
531 efx_mac_stat_name(
532         __in                            efx_nic_t *enp,
533         __in                            unsigned int id);
534
535 #endif  /* EFSYS_OPT_NAMES */
536
537 #define EFX_MAC_STATS_MASK_BITS_PER_PAGE        (8 * sizeof (uint32_t))
538
539 #define EFX_MAC_STATS_MASK_NPAGES       \
540         (P2ROUNDUP(EFX_MAC_NSTATS, EFX_MAC_STATS_MASK_BITS_PER_PAGE) / \
541             EFX_MAC_STATS_MASK_BITS_PER_PAGE)
542
543 /*
544  * Get mask of MAC statistics supported by the hardware.
545  *
546  * If mask_size is insufficient to return the mask, EINVAL error is
547  * returned. EFX_MAC_STATS_MASK_NPAGES multiplied by size of the page
548  * (which is sizeof (uint32_t)) is sufficient.
549  */
550 extern  __checkReturn                   efx_rc_t
551 efx_mac_stats_get_mask(
552         __in                            efx_nic_t *enp,
553         __out_bcount(mask_size)         uint32_t *maskp,
554         __in                            size_t mask_size);
555
556 #define EFX_MAC_STAT_SUPPORTED(_mask, _stat)    \
557         ((_mask)[(_stat) / EFX_MAC_STATS_MASK_BITS_PER_PAGE] &  \
558          (1ULL << ((_stat) & (EFX_MAC_STATS_MASK_BITS_PER_PAGE - 1))))
559
560 #define EFX_MAC_STATS_SIZE 0x400
561
562 extern  __checkReturn                   efx_rc_t
563 efx_mac_stats_clear(
564         __in                            efx_nic_t *enp);
565
566 /*
567  * Upload mac statistics supported by the hardware into the given buffer.
568  *
569  * The reference buffer must be at least %EFX_MAC_STATS_SIZE bytes,
570  * and page aligned.
571  *
572  * The hardware will only DMA statistics that it understands (of course).
573  * Drivers should not make any assumptions about which statistics are
574  * supported, especially when the statistics are generated by firmware.
575  *
576  * Thus, drivers should zero this buffer before use, so that not-understood
577  * statistics read back as zero.
578  */
579 extern  __checkReturn                   efx_rc_t
580 efx_mac_stats_upload(
581         __in                            efx_nic_t *enp,
582         __in                            efsys_mem_t *esmp);
583
584 extern  __checkReturn                   efx_rc_t
585 efx_mac_stats_periodic(
586         __in                            efx_nic_t *enp,
587         __in                            efsys_mem_t *esmp,
588         __in                            uint16_t period_ms,
589         __in                            boolean_t events);
590
591 extern  __checkReturn                   efx_rc_t
592 efx_mac_stats_update(
593         __in                            efx_nic_t *enp,
594         __in                            efsys_mem_t *esmp,
595         __inout_ecount(EFX_MAC_NSTATS)  efsys_stat_t *stat,
596         __inout_opt                     uint32_t *generationp);
597
598 #endif  /* EFSYS_OPT_MAC_STATS */
599
600 /* MON */
601
602 typedef enum efx_mon_type_e {
603         EFX_MON_INVALID = 0,
604         EFX_MON_SFC90X0,
605         EFX_MON_SFC91X0,
606         EFX_MON_SFC92X0,
607         EFX_MON_NTYPES
608 } efx_mon_type_t;
609
610 #if EFSYS_OPT_NAMES
611
612 extern          const char *
613 efx_mon_name(
614         __in    efx_nic_t *enp);
615
616 #endif  /* EFSYS_OPT_NAMES */
617
618 extern  __checkReturn   efx_rc_t
619 efx_mon_init(
620         __in            efx_nic_t *enp);
621
622 #if EFSYS_OPT_MON_STATS
623
624 #define EFX_MON_STATS_PAGE_SIZE 0x100
625 #define EFX_MON_MASK_ELEMENT_SIZE 32
626
627 /* START MKCONFIG GENERATED MonitorHeaderStatsBlock 5d4ee5185e419abe */
628 typedef enum efx_mon_stat_e {
629         EFX_MON_STAT_2_5V,
630         EFX_MON_STAT_VCCP1,
631         EFX_MON_STAT_VCC,
632         EFX_MON_STAT_5V,
633         EFX_MON_STAT_12V,
634         EFX_MON_STAT_VCCP2,
635         EFX_MON_STAT_EXT_TEMP,
636         EFX_MON_STAT_INT_TEMP,
637         EFX_MON_STAT_AIN1,
638         EFX_MON_STAT_AIN2,
639         EFX_MON_STAT_INT_COOLING,
640         EFX_MON_STAT_EXT_COOLING,
641         EFX_MON_STAT_1V,
642         EFX_MON_STAT_1_2V,
643         EFX_MON_STAT_1_8V,
644         EFX_MON_STAT_3_3V,
645         EFX_MON_STAT_1_2VA,
646         EFX_MON_STAT_VREF,
647         EFX_MON_STAT_VAOE,
648         EFX_MON_STAT_AOE_TEMP,
649         EFX_MON_STAT_PSU_AOE_TEMP,
650         EFX_MON_STAT_PSU_TEMP,
651         EFX_MON_STAT_FAN0,
652         EFX_MON_STAT_FAN1,
653         EFX_MON_STAT_FAN2,
654         EFX_MON_STAT_FAN3,
655         EFX_MON_STAT_FAN4,
656         EFX_MON_STAT_VAOE_IN,
657         EFX_MON_STAT_IAOE,
658         EFX_MON_STAT_IAOE_IN,
659         EFX_MON_STAT_NIC_POWER,
660         EFX_MON_STAT_0_9V,
661         EFX_MON_STAT_I0_9V,
662         EFX_MON_STAT_I1_2V,
663         EFX_MON_STAT_0_9V_ADC,
664         EFX_MON_STAT_INT_TEMP2,
665         EFX_MON_STAT_VREG_TEMP,
666         EFX_MON_STAT_VREG_0_9V_TEMP,
667         EFX_MON_STAT_VREG_1_2V_TEMP,
668         EFX_MON_STAT_INT_VPTAT,
669         EFX_MON_STAT_INT_ADC_TEMP,
670         EFX_MON_STAT_EXT_VPTAT,
671         EFX_MON_STAT_EXT_ADC_TEMP,
672         EFX_MON_STAT_AMBIENT_TEMP,
673         EFX_MON_STAT_AIRFLOW,
674         EFX_MON_STAT_VDD08D_VSS08D_CSR,
675         EFX_MON_STAT_VDD08D_VSS08D_CSR_EXTADC,
676         EFX_MON_STAT_HOTPOINT_TEMP,
677         EFX_MON_STAT_PHY_POWER_SWITCH_PORT0,
678         EFX_MON_STAT_PHY_POWER_SWITCH_PORT1,
679         EFX_MON_STAT_MUM_VCC,
680         EFX_MON_STAT_0V9_A,
681         EFX_MON_STAT_I0V9_A,
682         EFX_MON_STAT_0V9_A_TEMP,
683         EFX_MON_STAT_0V9_B,
684         EFX_MON_STAT_I0V9_B,
685         EFX_MON_STAT_0V9_B_TEMP,
686         EFX_MON_STAT_CCOM_AVREG_1V2_SUPPLY,
687         EFX_MON_STAT_CCOM_AVREG_1V2_SUPPLY_EXT_ADC,
688         EFX_MON_STAT_CCOM_AVREG_1V8_SUPPLY,
689         EFX_MON_STAT_CCOM_AVREG_1V8_SUPPLY_EXT_ADC,
690         EFX_MON_STAT_CONTROLLER_MASTER_VPTAT,
691         EFX_MON_STAT_CONTROLLER_MASTER_INTERNAL_TEMP,
692         EFX_MON_STAT_CONTROLLER_MASTER_VPTAT_EXT_ADC,
693         EFX_MON_STAT_CONTROLLER_MASTER_INTERNAL_TEMP_EXT_ADC,
694         EFX_MON_STAT_CONTROLLER_SLAVE_VPTAT,
695         EFX_MON_STAT_CONTROLLER_SLAVE_INTERNAL_TEMP,
696         EFX_MON_STAT_CONTROLLER_SLAVE_VPTAT_EXT_ADC,
697         EFX_MON_STAT_CONTROLLER_SLAVE_INTERNAL_TEMP_EXT_ADC,
698         EFX_MON_STAT_SODIMM_VOUT,
699         EFX_MON_STAT_SODIMM_0_TEMP,
700         EFX_MON_STAT_SODIMM_1_TEMP,
701         EFX_MON_STAT_PHY0_VCC,
702         EFX_MON_STAT_PHY1_VCC,
703         EFX_MON_STAT_CONTROLLER_TDIODE_TEMP,
704         EFX_MON_STAT_BOARD_FRONT_TEMP,
705         EFX_MON_STAT_BOARD_BACK_TEMP,
706         EFX_MON_NSTATS
707 } efx_mon_stat_t;
708
709 /* END MKCONFIG GENERATED MonitorHeaderStatsBlock */
710
711 typedef enum efx_mon_stat_state_e {
712         EFX_MON_STAT_STATE_OK = 0,
713         EFX_MON_STAT_STATE_WARNING = 1,
714         EFX_MON_STAT_STATE_FATAL = 2,
715         EFX_MON_STAT_STATE_BROKEN = 3,
716         EFX_MON_STAT_STATE_NO_READING = 4,
717 } efx_mon_stat_state_t;
718
719 typedef struct efx_mon_stat_value_s {
720         uint16_t        emsv_value;
721         uint16_t        emsv_state;
722 } efx_mon_stat_value_t;
723
724 #if EFSYS_OPT_NAMES
725
726 extern                                  const char *
727 efx_mon_stat_name(
728         __in                            efx_nic_t *enp,
729         __in                            efx_mon_stat_t id);
730
731 #endif  /* EFSYS_OPT_NAMES */
732
733 extern  __checkReturn                   efx_rc_t
734 efx_mon_stats_update(
735         __in                            efx_nic_t *enp,
736         __in                            efsys_mem_t *esmp,
737         __inout_ecount(EFX_MON_NSTATS)  efx_mon_stat_value_t *values);
738
739 #endif  /* EFSYS_OPT_MON_STATS */
740
741 extern          void
742 efx_mon_fini(
743         __in    efx_nic_t *enp);
744
745 /* PHY */
746
747 extern  __checkReturn   efx_rc_t
748 efx_phy_verify(
749         __in            efx_nic_t *enp);
750
751 #if EFSYS_OPT_PHY_LED_CONTROL
752
753 typedef enum efx_phy_led_mode_e {
754         EFX_PHY_LED_DEFAULT = 0,
755         EFX_PHY_LED_OFF,
756         EFX_PHY_LED_ON,
757         EFX_PHY_LED_FLASH,
758         EFX_PHY_LED_NMODES
759 } efx_phy_led_mode_t;
760
761 extern  __checkReturn   efx_rc_t
762 efx_phy_led_set(
763         __in    efx_nic_t *enp,
764         __in    efx_phy_led_mode_t mode);
765
766 #endif  /* EFSYS_OPT_PHY_LED_CONTROL */
767
768 extern  __checkReturn   efx_rc_t
769 efx_port_init(
770         __in            efx_nic_t *enp);
771
772 #if EFSYS_OPT_LOOPBACK
773
774 typedef enum efx_loopback_type_e {
775         EFX_LOOPBACK_OFF = 0,
776         EFX_LOOPBACK_DATA = 1,
777         EFX_LOOPBACK_GMAC = 2,
778         EFX_LOOPBACK_XGMII = 3,
779         EFX_LOOPBACK_XGXS = 4,
780         EFX_LOOPBACK_XAUI = 5,
781         EFX_LOOPBACK_GMII = 6,
782         EFX_LOOPBACK_SGMII = 7,
783         EFX_LOOPBACK_XGBR = 8,
784         EFX_LOOPBACK_XFI = 9,
785         EFX_LOOPBACK_XAUI_FAR = 10,
786         EFX_LOOPBACK_GMII_FAR = 11,
787         EFX_LOOPBACK_SGMII_FAR = 12,
788         EFX_LOOPBACK_XFI_FAR = 13,
789         EFX_LOOPBACK_GPHY = 14,
790         EFX_LOOPBACK_PHY_XS = 15,
791         EFX_LOOPBACK_PCS = 16,
792         EFX_LOOPBACK_PMA_PMD = 17,
793         EFX_LOOPBACK_XPORT = 18,
794         EFX_LOOPBACK_XGMII_WS = 19,
795         EFX_LOOPBACK_XAUI_WS = 20,
796         EFX_LOOPBACK_XAUI_WS_FAR = 21,
797         EFX_LOOPBACK_XAUI_WS_NEAR = 22,
798         EFX_LOOPBACK_GMII_WS = 23,
799         EFX_LOOPBACK_XFI_WS = 24,
800         EFX_LOOPBACK_XFI_WS_FAR = 25,
801         EFX_LOOPBACK_PHYXS_WS = 26,
802         EFX_LOOPBACK_PMA_INT = 27,
803         EFX_LOOPBACK_SD_NEAR = 28,
804         EFX_LOOPBACK_SD_FAR = 29,
805         EFX_LOOPBACK_PMA_INT_WS = 30,
806         EFX_LOOPBACK_SD_FEP2_WS = 31,
807         EFX_LOOPBACK_SD_FEP1_5_WS = 32,
808         EFX_LOOPBACK_SD_FEP_WS = 33,
809         EFX_LOOPBACK_SD_FES_WS = 34,
810         EFX_LOOPBACK_NTYPES
811 } efx_loopback_type_t;
812
813 typedef enum efx_loopback_kind_e {
814         EFX_LOOPBACK_KIND_OFF = 0,
815         EFX_LOOPBACK_KIND_ALL,
816         EFX_LOOPBACK_KIND_MAC,
817         EFX_LOOPBACK_KIND_PHY,
818         EFX_LOOPBACK_NKINDS
819 } efx_loopback_kind_t;
820
821 extern                  void
822 efx_loopback_mask(
823         __in    efx_loopback_kind_t loopback_kind,
824         __out   efx_qword_t *maskp);
825
826 extern  __checkReturn   efx_rc_t
827 efx_port_loopback_set(
828         __in    efx_nic_t *enp,
829         __in    efx_link_mode_t link_mode,
830         __in    efx_loopback_type_t type);
831
832 #if EFSYS_OPT_NAMES
833
834 extern  __checkReturn   const char *
835 efx_loopback_type_name(
836         __in            efx_nic_t *enp,
837         __in            efx_loopback_type_t type);
838
839 #endif  /* EFSYS_OPT_NAMES */
840
841 #endif  /* EFSYS_OPT_LOOPBACK */
842
843 extern  __checkReturn   efx_rc_t
844 efx_port_poll(
845         __in            efx_nic_t *enp,
846         __out_opt       efx_link_mode_t *link_modep);
847
848 extern          void
849 efx_port_fini(
850         __in    efx_nic_t *enp);
851
852 typedef enum efx_phy_cap_type_e {
853         EFX_PHY_CAP_INVALID = 0,
854         EFX_PHY_CAP_10HDX,
855         EFX_PHY_CAP_10FDX,
856         EFX_PHY_CAP_100HDX,
857         EFX_PHY_CAP_100FDX,
858         EFX_PHY_CAP_1000HDX,
859         EFX_PHY_CAP_1000FDX,
860         EFX_PHY_CAP_10000FDX,
861         EFX_PHY_CAP_PAUSE,
862         EFX_PHY_CAP_ASYM,
863         EFX_PHY_CAP_AN,
864         EFX_PHY_CAP_40000FDX,
865         EFX_PHY_CAP_NTYPES
866 } efx_phy_cap_type_t;
867
868
869 #define EFX_PHY_CAP_CURRENT     0x00000000
870 #define EFX_PHY_CAP_DEFAULT     0x00000001
871 #define EFX_PHY_CAP_PERM        0x00000002
872
873 extern          void
874 efx_phy_adv_cap_get(
875         __in            efx_nic_t *enp,
876         __in            uint32_t flag,
877         __out           uint32_t *maskp);
878
879 extern  __checkReturn   efx_rc_t
880 efx_phy_adv_cap_set(
881         __in            efx_nic_t *enp,
882         __in            uint32_t mask);
883
884 extern                  void
885 efx_phy_lp_cap_get(
886         __in            efx_nic_t *enp,
887         __out           uint32_t *maskp);
888
889 extern  __checkReturn   efx_rc_t
890 efx_phy_oui_get(
891         __in            efx_nic_t *enp,
892         __out           uint32_t *ouip);
893
894 typedef enum efx_phy_media_type_e {
895         EFX_PHY_MEDIA_INVALID = 0,
896         EFX_PHY_MEDIA_XAUI,
897         EFX_PHY_MEDIA_CX4,
898         EFX_PHY_MEDIA_KX4,
899         EFX_PHY_MEDIA_XFP,
900         EFX_PHY_MEDIA_SFP_PLUS,
901         EFX_PHY_MEDIA_BASE_T,
902         EFX_PHY_MEDIA_QSFP_PLUS,
903         EFX_PHY_MEDIA_NTYPES
904 } efx_phy_media_type_t;
905
906 /* Get the type of medium currently used.  If the board has ports for
907  * modules, a module is present, and we recognise the media type of
908  * the module, then this will be the media type of the module.
909  * Otherwise it will be the media type of the port.
910  */
911 extern                  void
912 efx_phy_media_type_get(
913         __in            efx_nic_t *enp,
914         __out           efx_phy_media_type_t *typep);
915
916 extern                                  efx_rc_t
917 efx_phy_module_get_info(
918         __in                            efx_nic_t *enp,
919         __in                            uint8_t dev_addr,
920         __in                            uint8_t offset,
921         __in                            uint8_t len,
922         __out_bcount(len)               uint8_t *data);
923
924 #if EFSYS_OPT_PHY_STATS
925
926 /* START MKCONFIG GENERATED PhyHeaderStatsBlock 30ed56ad501f8e36 */
927 typedef enum efx_phy_stat_e {
928         EFX_PHY_STAT_OUI,
929         EFX_PHY_STAT_PMA_PMD_LINK_UP,
930         EFX_PHY_STAT_PMA_PMD_RX_FAULT,
931         EFX_PHY_STAT_PMA_PMD_TX_FAULT,
932         EFX_PHY_STAT_PMA_PMD_REV_A,
933         EFX_PHY_STAT_PMA_PMD_REV_B,
934         EFX_PHY_STAT_PMA_PMD_REV_C,
935         EFX_PHY_STAT_PMA_PMD_REV_D,
936         EFX_PHY_STAT_PCS_LINK_UP,
937         EFX_PHY_STAT_PCS_RX_FAULT,
938         EFX_PHY_STAT_PCS_TX_FAULT,
939         EFX_PHY_STAT_PCS_BER,
940         EFX_PHY_STAT_PCS_BLOCK_ERRORS,
941         EFX_PHY_STAT_PHY_XS_LINK_UP,
942         EFX_PHY_STAT_PHY_XS_RX_FAULT,
943         EFX_PHY_STAT_PHY_XS_TX_FAULT,
944         EFX_PHY_STAT_PHY_XS_ALIGN,
945         EFX_PHY_STAT_PHY_XS_SYNC_A,
946         EFX_PHY_STAT_PHY_XS_SYNC_B,
947         EFX_PHY_STAT_PHY_XS_SYNC_C,
948         EFX_PHY_STAT_PHY_XS_SYNC_D,
949         EFX_PHY_STAT_AN_LINK_UP,
950         EFX_PHY_STAT_AN_MASTER,
951         EFX_PHY_STAT_AN_LOCAL_RX_OK,
952         EFX_PHY_STAT_AN_REMOTE_RX_OK,
953         EFX_PHY_STAT_CL22EXT_LINK_UP,
954         EFX_PHY_STAT_SNR_A,
955         EFX_PHY_STAT_SNR_B,
956         EFX_PHY_STAT_SNR_C,
957         EFX_PHY_STAT_SNR_D,
958         EFX_PHY_STAT_PMA_PMD_SIGNAL_A,
959         EFX_PHY_STAT_PMA_PMD_SIGNAL_B,
960         EFX_PHY_STAT_PMA_PMD_SIGNAL_C,
961         EFX_PHY_STAT_PMA_PMD_SIGNAL_D,
962         EFX_PHY_STAT_AN_COMPLETE,
963         EFX_PHY_STAT_PMA_PMD_REV_MAJOR,
964         EFX_PHY_STAT_PMA_PMD_REV_MINOR,
965         EFX_PHY_STAT_PMA_PMD_REV_MICRO,
966         EFX_PHY_STAT_PCS_FW_VERSION_0,
967         EFX_PHY_STAT_PCS_FW_VERSION_1,
968         EFX_PHY_STAT_PCS_FW_VERSION_2,
969         EFX_PHY_STAT_PCS_FW_VERSION_3,
970         EFX_PHY_STAT_PCS_FW_BUILD_YY,
971         EFX_PHY_STAT_PCS_FW_BUILD_MM,
972         EFX_PHY_STAT_PCS_FW_BUILD_DD,
973         EFX_PHY_STAT_PCS_OP_MODE,
974         EFX_PHY_NSTATS
975 } efx_phy_stat_t;
976
977 /* END MKCONFIG GENERATED PhyHeaderStatsBlock */
978
979 #if EFSYS_OPT_NAMES
980
981 extern                                  const char *
982 efx_phy_stat_name(
983         __in                            efx_nic_t *enp,
984         __in                            efx_phy_stat_t stat);
985
986 #endif  /* EFSYS_OPT_NAMES */
987
988 #define EFX_PHY_STATS_SIZE 0x100
989
990 extern  __checkReturn                   efx_rc_t
991 efx_phy_stats_update(
992         __in                            efx_nic_t *enp,
993         __in                            efsys_mem_t *esmp,
994         __inout_ecount(EFX_PHY_NSTATS)  uint32_t *stat);
995
996 #endif  /* EFSYS_OPT_PHY_STATS */
997
998
999 #if EFSYS_OPT_BIST
1000
1001 typedef enum efx_bist_type_e {
1002         EFX_BIST_TYPE_UNKNOWN,
1003         EFX_BIST_TYPE_PHY_NORMAL,
1004         EFX_BIST_TYPE_PHY_CABLE_SHORT,
1005         EFX_BIST_TYPE_PHY_CABLE_LONG,
1006         EFX_BIST_TYPE_MC_MEM,   /* Test the MC DMEM and IMEM */
1007         EFX_BIST_TYPE_SAT_MEM,  /* Test the DMEM and IMEM of satellite cpus*/
1008         EFX_BIST_TYPE_REG,      /* Test the register memories */
1009         EFX_BIST_TYPE_NTYPES,
1010 } efx_bist_type_t;
1011
1012 typedef enum efx_bist_result_e {
1013         EFX_BIST_RESULT_UNKNOWN,
1014         EFX_BIST_RESULT_RUNNING,
1015         EFX_BIST_RESULT_PASSED,
1016         EFX_BIST_RESULT_FAILED,
1017 } efx_bist_result_t;
1018
1019 typedef enum efx_phy_cable_status_e {
1020         EFX_PHY_CABLE_STATUS_OK,
1021         EFX_PHY_CABLE_STATUS_INVALID,
1022         EFX_PHY_CABLE_STATUS_OPEN,
1023         EFX_PHY_CABLE_STATUS_INTRAPAIRSHORT,
1024         EFX_PHY_CABLE_STATUS_INTERPAIRSHORT,
1025         EFX_PHY_CABLE_STATUS_BUSY,
1026 } efx_phy_cable_status_t;
1027
1028 typedef enum efx_bist_value_e {
1029         EFX_BIST_PHY_CABLE_LENGTH_A,
1030         EFX_BIST_PHY_CABLE_LENGTH_B,
1031         EFX_BIST_PHY_CABLE_LENGTH_C,
1032         EFX_BIST_PHY_CABLE_LENGTH_D,
1033         EFX_BIST_PHY_CABLE_STATUS_A,
1034         EFX_BIST_PHY_CABLE_STATUS_B,
1035         EFX_BIST_PHY_CABLE_STATUS_C,
1036         EFX_BIST_PHY_CABLE_STATUS_D,
1037         EFX_BIST_FAULT_CODE,
1038         /* Memory BIST specific values. These match to the MC_CMD_BIST_POLL
1039          * response. */
1040         EFX_BIST_MEM_TEST,
1041         EFX_BIST_MEM_ADDR,
1042         EFX_BIST_MEM_BUS,
1043         EFX_BIST_MEM_EXPECT,
1044         EFX_BIST_MEM_ACTUAL,
1045         EFX_BIST_MEM_ECC,
1046         EFX_BIST_MEM_ECC_PARITY,
1047         EFX_BIST_MEM_ECC_FATAL,
1048         EFX_BIST_NVALUES,
1049 } efx_bist_value_t;
1050
1051 extern  __checkReturn           efx_rc_t
1052 efx_bist_enable_offline(
1053         __in                    efx_nic_t *enp);
1054
1055 extern  __checkReturn           efx_rc_t
1056 efx_bist_start(
1057         __in                    efx_nic_t *enp,
1058         __in                    efx_bist_type_t type);
1059
1060 extern  __checkReturn           efx_rc_t
1061 efx_bist_poll(
1062         __in                    efx_nic_t *enp,
1063         __in                    efx_bist_type_t type,
1064         __out                   efx_bist_result_t *resultp,
1065         __out_opt               uint32_t *value_maskp,
1066         __out_ecount_opt(count) unsigned long *valuesp,
1067         __in                    size_t count);
1068
1069 extern                          void
1070 efx_bist_stop(
1071         __in                    efx_nic_t *enp,
1072         __in                    efx_bist_type_t type);
1073
1074 #endif  /* EFSYS_OPT_BIST */
1075
1076 #define EFX_FEATURE_IPV6                0x00000001
1077 #define EFX_FEATURE_LFSR_HASH_INSERT    0x00000002
1078 #define EFX_FEATURE_LINK_EVENTS         0x00000004
1079 #define EFX_FEATURE_PERIODIC_MAC_STATS  0x00000008
1080 #define EFX_FEATURE_MCDI                0x00000020
1081 #define EFX_FEATURE_LOOKAHEAD_SPLIT     0x00000040
1082 #define EFX_FEATURE_MAC_HEADER_FILTERS  0x00000080
1083 #define EFX_FEATURE_TURBO               0x00000100
1084 #define EFX_FEATURE_MCDI_DMA            0x00000200
1085 #define EFX_FEATURE_TX_SRC_FILTERS      0x00000400
1086 #define EFX_FEATURE_PIO_BUFFERS         0x00000800
1087 #define EFX_FEATURE_FW_ASSISTED_TSO     0x00001000
1088 #define EFX_FEATURE_FW_ASSISTED_TSO_V2  0x00002000
1089 #define EFX_FEATURE_PACKED_STREAM       0x00004000
1090
1091 typedef struct efx_nic_cfg_s {
1092         uint32_t                enc_board_type;
1093         uint32_t                enc_phy_type;
1094 #if EFSYS_OPT_NAMES
1095         char                    enc_phy_name[21];
1096 #endif
1097         char                    enc_phy_revision[21];
1098         efx_mon_type_t          enc_mon_type;
1099 #if EFSYS_OPT_MON_STATS
1100         uint32_t                enc_mon_stat_dma_buf_size;
1101         uint32_t                enc_mon_stat_mask[(EFX_MON_NSTATS + 31) / 32];
1102 #endif
1103         unsigned int            enc_features;
1104         uint8_t                 enc_mac_addr[6];
1105         uint8_t                 enc_port;       /* PHY port number */
1106         uint32_t                enc_intr_vec_base;
1107         uint32_t                enc_intr_limit;
1108         uint32_t                enc_evq_limit;
1109         uint32_t                enc_txq_limit;
1110         uint32_t                enc_rxq_limit;
1111         uint32_t                enc_txq_max_ndescs;
1112         uint32_t                enc_buftbl_limit;
1113         uint32_t                enc_piobuf_limit;
1114         uint32_t                enc_piobuf_size;
1115         uint32_t                enc_piobuf_min_alloc_size;
1116         uint32_t                enc_evq_timer_quantum_ns;
1117         uint32_t                enc_evq_timer_max_us;
1118         uint32_t                enc_clk_mult;
1119         uint32_t                enc_rx_prefix_size;
1120         uint32_t                enc_rx_buf_align_start;
1121         uint32_t                enc_rx_buf_align_end;
1122 #if EFSYS_OPT_LOOPBACK
1123         efx_qword_t             enc_loopback_types[EFX_LINK_NMODES];
1124 #endif  /* EFSYS_OPT_LOOPBACK */
1125 #if EFSYS_OPT_PHY_FLAGS
1126         uint32_t                enc_phy_flags_mask;
1127 #endif  /* EFSYS_OPT_PHY_FLAGS */
1128 #if EFSYS_OPT_PHY_LED_CONTROL
1129         uint32_t                enc_led_mask;
1130 #endif  /* EFSYS_OPT_PHY_LED_CONTROL */
1131 #if EFSYS_OPT_PHY_STATS
1132         uint64_t                enc_phy_stat_mask;
1133 #endif  /* EFSYS_OPT_PHY_STATS */
1134 #if EFSYS_OPT_MCDI
1135         uint8_t                 enc_mcdi_mdio_channel;
1136 #if EFSYS_OPT_PHY_STATS
1137         uint32_t                enc_mcdi_phy_stat_mask;
1138 #endif  /* EFSYS_OPT_PHY_STATS */
1139 #if EFSYS_OPT_MON_STATS
1140         uint32_t                *enc_mcdi_sensor_maskp;
1141         uint32_t                enc_mcdi_sensor_mask_size;
1142 #endif  /* EFSYS_OPT_MON_STATS */
1143 #endif  /* EFSYS_OPT_MCDI */
1144 #if EFSYS_OPT_BIST
1145         uint32_t                enc_bist_mask;
1146 #endif  /* EFSYS_OPT_BIST */
1147 #if EFSYS_OPT_HUNTINGTON || EFSYS_OPT_MEDFORD
1148         uint32_t                enc_pf;
1149         uint32_t                enc_vf;
1150         uint32_t                enc_privilege_mask;
1151 #endif /* EFSYS_OPT_HUNTINGTON || EFSYS_OPT_MEDFORD */
1152         boolean_t               enc_bug26807_workaround;
1153         boolean_t               enc_bug35388_workaround;
1154         boolean_t               enc_bug41750_workaround;
1155         boolean_t               enc_bug61265_workaround;
1156         boolean_t               enc_rx_batching_enabled;
1157         /* Maximum number of descriptors completed in an rx event. */
1158         uint32_t                enc_rx_batch_max;
1159         /* Number of rx descriptors the hardware requires for a push. */
1160         uint32_t                enc_rx_push_align;
1161         /* Maximum amount of data in DMA descriptor */
1162         uint32_t                enc_tx_dma_desc_size_max;
1163         /*
1164          * Boundary which DMA descriptor data must not cross or 0 if no
1165          * limitation.
1166          */
1167         uint32_t                enc_tx_dma_desc_boundary;
1168         /*
1169          * Maximum number of bytes into the packet the TCP header can start for
1170          * the hardware to apply TSO packet edits.
1171          */
1172         uint32_t                enc_tx_tso_tcp_header_offset_limit;
1173         boolean_t               enc_fw_assisted_tso_enabled;
1174         boolean_t               enc_fw_assisted_tso_v2_enabled;
1175         /* Number of TSO contexts on the NIC (FATSOv2) */
1176         uint32_t                enc_fw_assisted_tso_v2_n_contexts;
1177         boolean_t               enc_hw_tx_insert_vlan_enabled;
1178         /* Number of PFs on the NIC */
1179         uint32_t                enc_hw_pf_count;
1180         /* Datapath firmware vadapter/vport/vswitch support */
1181         boolean_t               enc_datapath_cap_evb;
1182         boolean_t               enc_rx_disable_scatter_supported;
1183         boolean_t               enc_allow_set_mac_with_installed_filters;
1184         boolean_t               enc_enhanced_set_mac_supported;
1185         boolean_t               enc_init_evq_v2_supported;
1186         boolean_t               enc_rx_packed_stream_supported;
1187         boolean_t               enc_rx_var_packed_stream_supported;
1188         boolean_t               enc_pm_and_rxdp_counters;
1189         boolean_t               enc_mac_stats_40g_tx_size_bins;
1190         /* External port identifier */
1191         uint8_t                 enc_external_port;
1192         uint32_t                enc_mcdi_max_payload_length;
1193         /* VPD may be per-PF or global */
1194         boolean_t               enc_vpd_is_global;
1195         /* Minimum unidirectional bandwidth in Mb/s to max out all ports */
1196         uint32_t                enc_required_pcie_bandwidth_mbps;
1197         uint32_t                enc_max_pcie_link_gen;
1198         /* Firmware verifies integrity of NVRAM updates */
1199         uint32_t                enc_fw_verified_nvram_update_required;
1200 } efx_nic_cfg_t;
1201
1202 #define EFX_PCI_FUNCTION_IS_PF(_encp)   ((_encp)->enc_vf == 0xffff)
1203 #define EFX_PCI_FUNCTION_IS_VF(_encp)   ((_encp)->enc_vf != 0xffff)
1204
1205 #define EFX_PCI_FUNCTION(_encp) \
1206         (EFX_PCI_FUNCTION_IS_PF(_encp) ? (_encp)->enc_pf : (_encp)->enc_vf)
1207
1208 #define EFX_PCI_VF_PARENT(_encp)        ((_encp)->enc_pf)
1209
1210 extern                  const efx_nic_cfg_t *
1211 efx_nic_cfg_get(
1212         __in            efx_nic_t *enp);
1213
1214 typedef struct efx_nic_fw_info_s {
1215         /* Basic FW version information */
1216         uint16_t        enfi_mc_fw_version[4];
1217         /*
1218          * If datapath capabilities can be detected,
1219          * additional FW information is to be shown
1220          */
1221         boolean_t       enfi_dpcpu_fw_ids_valid;
1222         /* Rx and Tx datapath CPU FW IDs */
1223         uint16_t        enfi_rx_dpcpu_fw_id;
1224         uint16_t        enfi_tx_dpcpu_fw_id;
1225 } efx_nic_fw_info_t;
1226
1227 extern  __checkReturn           efx_rc_t
1228 efx_nic_get_fw_version(
1229         __in                    efx_nic_t *enp,
1230         __out                   efx_nic_fw_info_t *enfip);
1231
1232 /* Driver resource limits (minimum required/maximum usable). */
1233 typedef struct efx_drv_limits_s {
1234         uint32_t        edl_min_evq_count;
1235         uint32_t        edl_max_evq_count;
1236
1237         uint32_t        edl_min_rxq_count;
1238         uint32_t        edl_max_rxq_count;
1239
1240         uint32_t        edl_min_txq_count;
1241         uint32_t        edl_max_txq_count;
1242
1243         /* PIO blocks (sub-allocated from piobuf) */
1244         uint32_t        edl_min_pio_alloc_size;
1245         uint32_t        edl_max_pio_alloc_count;
1246 } efx_drv_limits_t;
1247
1248 extern  __checkReturn   efx_rc_t
1249 efx_nic_set_drv_limits(
1250         __inout         efx_nic_t *enp,
1251         __in            efx_drv_limits_t *edlp);
1252
1253 typedef enum efx_nic_region_e {
1254         EFX_REGION_VI,                  /* Memory BAR UC mapping */
1255         EFX_REGION_PIO_WRITE_VI,        /* Memory BAR WC mapping */
1256 } efx_nic_region_t;
1257
1258 extern  __checkReturn   efx_rc_t
1259 efx_nic_get_bar_region(
1260         __in            efx_nic_t *enp,
1261         __in            efx_nic_region_t region,
1262         __out           uint32_t *offsetp,
1263         __out           size_t *sizep);
1264
1265 extern  __checkReturn   efx_rc_t
1266 efx_nic_get_vi_pool(
1267         __in            efx_nic_t *enp,
1268         __out           uint32_t *evq_countp,
1269         __out           uint32_t *rxq_countp,
1270         __out           uint32_t *txq_countp);
1271
1272
1273 #if EFSYS_OPT_VPD
1274
1275 typedef enum efx_vpd_tag_e {
1276         EFX_VPD_ID = 0x02,
1277         EFX_VPD_END = 0x0f,
1278         EFX_VPD_RO = 0x10,
1279         EFX_VPD_RW = 0x11,
1280 } efx_vpd_tag_t;
1281
1282 typedef uint16_t efx_vpd_keyword_t;
1283
1284 typedef struct efx_vpd_value_s {
1285         efx_vpd_tag_t           evv_tag;
1286         efx_vpd_keyword_t       evv_keyword;
1287         uint8_t                 evv_length;
1288         uint8_t                 evv_value[0x100];
1289 } efx_vpd_value_t;
1290
1291
1292 #define EFX_VPD_KEYWORD(x, y) ((x) | ((y) << 8))
1293
1294 extern  __checkReturn           efx_rc_t
1295 efx_vpd_init(
1296         __in                    efx_nic_t *enp);
1297
1298 extern  __checkReturn           efx_rc_t
1299 efx_vpd_size(
1300         __in                    efx_nic_t *enp,
1301         __out                   size_t *sizep);
1302
1303 extern  __checkReturn           efx_rc_t
1304 efx_vpd_read(
1305         __in                    efx_nic_t *enp,
1306         __out_bcount(size)      caddr_t data,
1307         __in                    size_t size);
1308
1309 extern  __checkReturn           efx_rc_t
1310 efx_vpd_verify(
1311         __in                    efx_nic_t *enp,
1312         __in_bcount(size)       caddr_t data,
1313         __in                    size_t size);
1314
1315 extern  __checkReturn           efx_rc_t
1316 efx_vpd_reinit(
1317         __in                    efx_nic_t *enp,
1318         __in_bcount(size)       caddr_t data,
1319         __in                    size_t size);
1320
1321 extern  __checkReturn           efx_rc_t
1322 efx_vpd_get(
1323         __in                    efx_nic_t *enp,
1324         __in_bcount(size)       caddr_t data,
1325         __in                    size_t size,
1326         __inout                 efx_vpd_value_t *evvp);
1327
1328 extern  __checkReturn           efx_rc_t
1329 efx_vpd_set(
1330         __in                    efx_nic_t *enp,
1331         __inout_bcount(size)    caddr_t data,
1332         __in                    size_t size,
1333         __in                    efx_vpd_value_t *evvp);
1334
1335 extern  __checkReturn           efx_rc_t
1336 efx_vpd_next(
1337         __in                    efx_nic_t *enp,
1338         __inout_bcount(size)    caddr_t data,
1339         __in                    size_t size,
1340         __out                   efx_vpd_value_t *evvp,
1341         __inout                 unsigned int *contp);
1342
1343 extern  __checkReturn           efx_rc_t
1344 efx_vpd_write(
1345         __in                    efx_nic_t *enp,
1346         __in_bcount(size)       caddr_t data,
1347         __in                    size_t size);
1348
1349 extern                          void
1350 efx_vpd_fini(
1351         __in                    efx_nic_t *enp);
1352
1353 #endif  /* EFSYS_OPT_VPD */
1354
1355 /* NVRAM */
1356
1357 #if EFSYS_OPT_NVRAM
1358
1359 typedef enum efx_nvram_type_e {
1360         EFX_NVRAM_INVALID = 0,
1361         EFX_NVRAM_BOOTROM,
1362         EFX_NVRAM_BOOTROM_CFG,
1363         EFX_NVRAM_MC_FIRMWARE,
1364         EFX_NVRAM_MC_GOLDEN,
1365         EFX_NVRAM_PHY,
1366         EFX_NVRAM_NULLPHY,
1367         EFX_NVRAM_FPGA,
1368         EFX_NVRAM_FCFW,
1369         EFX_NVRAM_CPLD,
1370         EFX_NVRAM_FPGA_BACKUP,
1371         EFX_NVRAM_DYNAMIC_CFG,
1372         EFX_NVRAM_LICENSE,
1373         EFX_NVRAM_UEFIROM,
1374         EFX_NVRAM_NTYPES,
1375 } efx_nvram_type_t;
1376
1377 extern  __checkReturn           efx_rc_t
1378 efx_nvram_init(
1379         __in                    efx_nic_t *enp);
1380
1381 #if EFSYS_OPT_DIAG
1382
1383 extern  __checkReturn           efx_rc_t
1384 efx_nvram_test(
1385         __in                    efx_nic_t *enp);
1386
1387 #endif  /* EFSYS_OPT_DIAG */
1388
1389 extern  __checkReturn           efx_rc_t
1390 efx_nvram_size(
1391         __in                    efx_nic_t *enp,
1392         __in                    efx_nvram_type_t type,
1393         __out                   size_t *sizep);
1394
1395 extern  __checkReturn           efx_rc_t
1396 efx_nvram_rw_start(
1397         __in                    efx_nic_t *enp,
1398         __in                    efx_nvram_type_t type,
1399         __out_opt               size_t *pref_chunkp);
1400
1401 extern  __checkReturn           efx_rc_t
1402 efx_nvram_rw_finish(
1403         __in                    efx_nic_t *enp,
1404         __in                    efx_nvram_type_t type);
1405
1406 extern  __checkReturn           efx_rc_t
1407 efx_nvram_get_version(
1408         __in                    efx_nic_t *enp,
1409         __in                    efx_nvram_type_t type,
1410         __out                   uint32_t *subtypep,
1411         __out_ecount(4)         uint16_t version[4]);
1412
1413 extern  __checkReturn           efx_rc_t
1414 efx_nvram_read_chunk(
1415         __in                    efx_nic_t *enp,
1416         __in                    efx_nvram_type_t type,
1417         __in                    unsigned int offset,
1418         __out_bcount(size)      caddr_t data,
1419         __in                    size_t size);
1420
1421 extern  __checkReturn           efx_rc_t
1422 efx_nvram_set_version(
1423         __in                    efx_nic_t *enp,
1424         __in                    efx_nvram_type_t type,
1425         __in_ecount(4)          uint16_t version[4]);
1426
1427 extern  __checkReturn           efx_rc_t
1428 efx_nvram_validate(
1429         __in                    efx_nic_t *enp,
1430         __in                    efx_nvram_type_t type,
1431         __in_bcount(partn_size) caddr_t partn_data,
1432         __in                    size_t partn_size);
1433
1434 extern   __checkReturn          efx_rc_t
1435 efx_nvram_erase(
1436         __in                    efx_nic_t *enp,
1437         __in                    efx_nvram_type_t type);
1438
1439 extern  __checkReturn           efx_rc_t
1440 efx_nvram_write_chunk(
1441         __in                    efx_nic_t *enp,
1442         __in                    efx_nvram_type_t type,
1443         __in                    unsigned int offset,
1444         __in_bcount(size)       caddr_t data,
1445         __in                    size_t size);
1446
1447 extern                          void
1448 efx_nvram_fini(
1449         __in                    efx_nic_t *enp);
1450
1451 #endif  /* EFSYS_OPT_NVRAM */
1452
1453 #if EFSYS_OPT_BOOTCFG
1454
1455 /* Report size and offset of bootcfg sector in NVRAM partition. */
1456 extern  __checkReturn           efx_rc_t
1457 efx_bootcfg_sector_info(
1458         __in                    efx_nic_t *enp,
1459         __in                    uint32_t pf,
1460         __out_opt               uint32_t *sector_countp,
1461         __out                   size_t *offsetp,
1462         __out                   size_t *max_sizep);
1463
1464 /*
1465  * Copy bootcfg sector data to a target buffer which may differ in size.
1466  * Optionally corrects format errors in source buffer.
1467  */
1468 extern                          efx_rc_t
1469 efx_bootcfg_copy_sector(
1470         __in                    efx_nic_t *enp,
1471         __inout_bcount(sector_length)
1472                                 uint8_t *sector,
1473         __in                    size_t sector_length,
1474         __out_bcount(data_size) uint8_t *data,
1475         __in                    size_t data_size,
1476         __in                    boolean_t handle_format_errors);
1477
1478 extern                          efx_rc_t
1479 efx_bootcfg_read(
1480         __in                    efx_nic_t *enp,
1481         __out_bcount(size)      caddr_t data,
1482         __in                    size_t size);
1483
1484 extern                          efx_rc_t
1485 efx_bootcfg_write(
1486         __in                    efx_nic_t *enp,
1487         __in_bcount(size)       caddr_t data,
1488         __in                    size_t size);
1489
1490 #endif  /* EFSYS_OPT_BOOTCFG */
1491
1492 #if EFSYS_OPT_DIAG
1493
1494 typedef enum efx_pattern_type_t {
1495         EFX_PATTERN_BYTE_INCREMENT = 0,
1496         EFX_PATTERN_ALL_THE_SAME,
1497         EFX_PATTERN_BIT_ALTERNATE,
1498         EFX_PATTERN_BYTE_ALTERNATE,
1499         EFX_PATTERN_BYTE_CHANGING,
1500         EFX_PATTERN_BIT_SWEEP,
1501         EFX_PATTERN_NTYPES
1502 } efx_pattern_type_t;
1503
1504 typedef                 void
1505 (*efx_sram_pattern_fn_t)(
1506         __in            size_t row,
1507         __in            boolean_t negate,
1508         __out           efx_qword_t *eqp);
1509
1510 extern  __checkReturn   efx_rc_t
1511 efx_sram_test(
1512         __in            efx_nic_t *enp,
1513         __in            efx_pattern_type_t type);
1514
1515 #endif  /* EFSYS_OPT_DIAG */
1516
1517 extern  __checkReturn   efx_rc_t
1518 efx_sram_buf_tbl_set(
1519         __in            efx_nic_t *enp,
1520         __in            uint32_t id,
1521         __in            efsys_mem_t *esmp,
1522         __in            size_t n);
1523
1524 extern          void
1525 efx_sram_buf_tbl_clear(
1526         __in    efx_nic_t *enp,
1527         __in    uint32_t id,
1528         __in    size_t n);
1529
1530 #define EFX_BUF_TBL_SIZE        0x20000
1531
1532 #define EFX_BUF_SIZE            4096
1533
1534 /* EV */
1535
1536 typedef struct efx_evq_s        efx_evq_t;
1537
1538 #if EFSYS_OPT_QSTATS
1539
1540 /* START MKCONFIG GENERATED EfxHeaderEventQueueBlock 6f3843f5fe7cc843 */
1541 typedef enum efx_ev_qstat_e {
1542         EV_ALL,
1543         EV_RX,
1544         EV_RX_OK,
1545         EV_RX_FRM_TRUNC,
1546         EV_RX_TOBE_DISC,
1547         EV_RX_PAUSE_FRM_ERR,
1548         EV_RX_BUF_OWNER_ID_ERR,
1549         EV_RX_IPV4_HDR_CHKSUM_ERR,
1550         EV_RX_TCP_UDP_CHKSUM_ERR,
1551         EV_RX_ETH_CRC_ERR,
1552         EV_RX_IP_FRAG_ERR,
1553         EV_RX_MCAST_PKT,
1554         EV_RX_MCAST_HASH_MATCH,
1555         EV_RX_TCP_IPV4,
1556         EV_RX_TCP_IPV6,
1557         EV_RX_UDP_IPV4,
1558         EV_RX_UDP_IPV6,
1559         EV_RX_OTHER_IPV4,
1560         EV_RX_OTHER_IPV6,
1561         EV_RX_NON_IP,
1562         EV_RX_BATCH,
1563         EV_TX,
1564         EV_TX_WQ_FF_FULL,
1565         EV_TX_PKT_ERR,
1566         EV_TX_PKT_TOO_BIG,
1567         EV_TX_UNEXPECTED,
1568         EV_GLOBAL,
1569         EV_GLOBAL_MNT,
1570         EV_DRIVER,
1571         EV_DRIVER_SRM_UPD_DONE,
1572         EV_DRIVER_TX_DESCQ_FLS_DONE,
1573         EV_DRIVER_RX_DESCQ_FLS_DONE,
1574         EV_DRIVER_RX_DESCQ_FLS_FAILED,
1575         EV_DRIVER_RX_DSC_ERROR,
1576         EV_DRIVER_TX_DSC_ERROR,
1577         EV_DRV_GEN,
1578         EV_MCDI_RESPONSE,
1579         EV_NQSTATS
1580 } efx_ev_qstat_t;
1581
1582 /* END MKCONFIG GENERATED EfxHeaderEventQueueBlock */
1583
1584 #endif  /* EFSYS_OPT_QSTATS */
1585
1586 extern  __checkReturn   efx_rc_t
1587 efx_ev_init(
1588         __in            efx_nic_t *enp);
1589
1590 extern          void
1591 efx_ev_fini(
1592         __in            efx_nic_t *enp);
1593
1594 #define EFX_EVQ_MAXNEVS         32768
1595 #define EFX_EVQ_MINNEVS         512
1596
1597 #define EFX_EVQ_SIZE(_nevs)     ((_nevs) * sizeof (efx_qword_t))
1598 #define EFX_EVQ_NBUFS(_nevs)    (EFX_EVQ_SIZE(_nevs) / EFX_BUF_SIZE)
1599
1600 #define EFX_EVQ_FLAGS_TYPE_MASK         (0x3)
1601 #define EFX_EVQ_FLAGS_TYPE_AUTO         (0x0)
1602 #define EFX_EVQ_FLAGS_TYPE_THROUGHPUT   (0x1)
1603 #define EFX_EVQ_FLAGS_TYPE_LOW_LATENCY  (0x2)
1604
1605 #define EFX_EVQ_FLAGS_NOTIFY_MASK       (0xC)
1606 #define EFX_EVQ_FLAGS_NOTIFY_INTERRUPT  (0x0)   /* Interrupting (default) */
1607 #define EFX_EVQ_FLAGS_NOTIFY_DISABLED   (0x4)   /* Non-interrupting */
1608
1609 extern  __checkReturn   efx_rc_t
1610 efx_ev_qcreate(
1611         __in            efx_nic_t *enp,
1612         __in            unsigned int index,
1613         __in            efsys_mem_t *esmp,
1614         __in            size_t n,
1615         __in            uint32_t id,
1616         __in            uint32_t us,
1617         __in            uint32_t flags,
1618         __deref_out     efx_evq_t **eepp);
1619
1620 extern          void
1621 efx_ev_qpost(
1622         __in            efx_evq_t *eep,
1623         __in            uint16_t data);
1624
1625 typedef __checkReturn   boolean_t
1626 (*efx_initialized_ev_t)(
1627         __in_opt        void *arg);
1628
1629 #define EFX_PKT_UNICAST         0x0004
1630 #define EFX_PKT_START           0x0008
1631
1632 #define EFX_PKT_VLAN_TAGGED     0x0010
1633 #define EFX_CKSUM_TCPUDP        0x0020
1634 #define EFX_CKSUM_IPV4          0x0040
1635 #define EFX_PKT_CONT            0x0080
1636
1637 #define EFX_CHECK_VLAN          0x0100
1638 #define EFX_PKT_TCP             0x0200
1639 #define EFX_PKT_UDP             0x0400
1640 #define EFX_PKT_IPV4            0x0800
1641
1642 #define EFX_PKT_IPV6            0x1000
1643 #define EFX_PKT_PREFIX_LEN      0x2000
1644 #define EFX_ADDR_MISMATCH       0x4000
1645 #define EFX_DISCARD             0x8000
1646
1647 /*
1648  * The following flags are used only for packed stream
1649  * mode. The values for the flags are reused to fit into 16 bit,
1650  * since EFX_PKT_START and EFX_PKT_CONT are never used in
1651  * packed stream mode
1652  */
1653 #define EFX_PKT_PACKED_STREAM_NEW_BUFFER        EFX_PKT_START
1654 #define EFX_PKT_PACKED_STREAM_PARSE_INCOMPLETE  EFX_PKT_CONT
1655
1656
1657 #define EFX_EV_RX_NLABELS       32
1658 #define EFX_EV_TX_NLABELS       32
1659
1660 typedef __checkReturn   boolean_t
1661 (*efx_rx_ev_t)(
1662         __in_opt        void *arg,
1663         __in            uint32_t label,
1664         __in            uint32_t id,
1665         __in            uint32_t size,
1666         __in            uint16_t flags);
1667
1668 #if EFSYS_OPT_RX_PACKED_STREAM
1669
1670 /*
1671  * Packed stream mode is documented in SF-112241-TC.
1672  * The general idea is that, instead of putting each incoming
1673  * packet into a separate buffer which is specified in a RX
1674  * descriptor, a large buffer is provided to the hardware and
1675  * packets are put there in a continuous stream.
1676  * The main advantage of such an approach is that RX queue refilling
1677  * happens much less frequently.
1678  */
1679
1680 typedef __checkReturn   boolean_t
1681 (*efx_rx_ps_ev_t)(
1682         __in_opt        void *arg,
1683         __in            uint32_t label,
1684         __in            uint32_t id,
1685         __in            uint32_t pkt_count,
1686         __in            uint16_t flags);
1687
1688 #endif
1689
1690 typedef __checkReturn   boolean_t
1691 (*efx_tx_ev_t)(
1692         __in_opt        void *arg,
1693         __in            uint32_t label,
1694         __in            uint32_t id);
1695
1696 #define EFX_EXCEPTION_RX_RECOVERY       0x00000001
1697 #define EFX_EXCEPTION_RX_DSC_ERROR      0x00000002
1698 #define EFX_EXCEPTION_TX_DSC_ERROR      0x00000003
1699 #define EFX_EXCEPTION_UNKNOWN_SENSOREVT 0x00000004
1700 #define EFX_EXCEPTION_FWALERT_SRAM      0x00000005
1701 #define EFX_EXCEPTION_UNKNOWN_FWALERT   0x00000006
1702 #define EFX_EXCEPTION_RX_ERROR          0x00000007
1703 #define EFX_EXCEPTION_TX_ERROR          0x00000008
1704 #define EFX_EXCEPTION_EV_ERROR          0x00000009
1705
1706 typedef __checkReturn   boolean_t
1707 (*efx_exception_ev_t)(
1708         __in_opt        void *arg,
1709         __in            uint32_t label,
1710         __in            uint32_t data);
1711
1712 typedef __checkReturn   boolean_t
1713 (*efx_rxq_flush_done_ev_t)(
1714         __in_opt        void *arg,
1715         __in            uint32_t rxq_index);
1716
1717 typedef __checkReturn   boolean_t
1718 (*efx_rxq_flush_failed_ev_t)(
1719         __in_opt        void *arg,
1720         __in            uint32_t rxq_index);
1721
1722 typedef __checkReturn   boolean_t
1723 (*efx_txq_flush_done_ev_t)(
1724         __in_opt        void *arg,
1725         __in            uint32_t txq_index);
1726
1727 typedef __checkReturn   boolean_t
1728 (*efx_software_ev_t)(
1729         __in_opt        void *arg,
1730         __in            uint16_t magic);
1731
1732 typedef __checkReturn   boolean_t
1733 (*efx_sram_ev_t)(
1734         __in_opt        void *arg,
1735         __in            uint32_t code);
1736
1737 #define EFX_SRAM_CLEAR          0
1738 #define EFX_SRAM_UPDATE         1
1739 #define EFX_SRAM_ILLEGAL_CLEAR  2
1740
1741 typedef __checkReturn   boolean_t
1742 (*efx_wake_up_ev_t)(
1743         __in_opt        void *arg,
1744         __in            uint32_t label);
1745
1746 typedef __checkReturn   boolean_t
1747 (*efx_timer_ev_t)(
1748         __in_opt        void *arg,
1749         __in            uint32_t label);
1750
1751 typedef __checkReturn   boolean_t
1752 (*efx_link_change_ev_t)(
1753         __in_opt        void *arg,
1754         __in            efx_link_mode_t link_mode);
1755
1756 #if EFSYS_OPT_MON_STATS
1757
1758 typedef __checkReturn   boolean_t
1759 (*efx_monitor_ev_t)(
1760         __in_opt        void *arg,
1761         __in            efx_mon_stat_t id,
1762         __in            efx_mon_stat_value_t value);
1763
1764 #endif  /* EFSYS_OPT_MON_STATS */
1765
1766 #if EFSYS_OPT_MAC_STATS
1767
1768 typedef __checkReturn   boolean_t
1769 (*efx_mac_stats_ev_t)(
1770         __in_opt        void *arg,
1771         __in            uint32_t generation
1772         );
1773
1774 #endif  /* EFSYS_OPT_MAC_STATS */
1775
1776 typedef struct efx_ev_callbacks_s {
1777         efx_initialized_ev_t            eec_initialized;
1778         efx_rx_ev_t                     eec_rx;
1779 #if EFSYS_OPT_RX_PACKED_STREAM
1780         efx_rx_ps_ev_t                  eec_rx_ps;
1781 #endif
1782         efx_tx_ev_t                     eec_tx;
1783         efx_exception_ev_t              eec_exception;
1784         efx_rxq_flush_done_ev_t         eec_rxq_flush_done;
1785         efx_rxq_flush_failed_ev_t       eec_rxq_flush_failed;
1786         efx_txq_flush_done_ev_t         eec_txq_flush_done;
1787         efx_software_ev_t               eec_software;
1788         efx_sram_ev_t                   eec_sram;
1789         efx_wake_up_ev_t                eec_wake_up;
1790         efx_timer_ev_t                  eec_timer;
1791         efx_link_change_ev_t            eec_link_change;
1792 #if EFSYS_OPT_MON_STATS
1793         efx_monitor_ev_t                eec_monitor;
1794 #endif  /* EFSYS_OPT_MON_STATS */
1795 #if EFSYS_OPT_MAC_STATS
1796         efx_mac_stats_ev_t              eec_mac_stats;
1797 #endif  /* EFSYS_OPT_MAC_STATS */
1798 } efx_ev_callbacks_t;
1799
1800 extern  __checkReturn   boolean_t
1801 efx_ev_qpending(
1802         __in            efx_evq_t *eep,
1803         __in            unsigned int count);
1804
1805 #if EFSYS_OPT_EV_PREFETCH
1806
1807 extern                  void
1808 efx_ev_qprefetch(
1809         __in            efx_evq_t *eep,
1810         __in            unsigned int count);
1811
1812 #endif  /* EFSYS_OPT_EV_PREFETCH */
1813
1814 extern                  void
1815 efx_ev_qpoll(
1816         __in            efx_evq_t *eep,
1817         __inout         unsigned int *countp,
1818         __in            const efx_ev_callbacks_t *eecp,
1819         __in_opt        void *arg);
1820
1821 extern  __checkReturn   efx_rc_t
1822 efx_ev_usecs_to_ticks(
1823         __in            efx_nic_t *enp,
1824         __in            unsigned int usecs,
1825         __out           unsigned int *ticksp);
1826
1827 extern  __checkReturn   efx_rc_t
1828 efx_ev_qmoderate(
1829         __in            efx_evq_t *eep,
1830         __in            unsigned int us);
1831
1832 extern  __checkReturn   efx_rc_t
1833 efx_ev_qprime(
1834         __in            efx_evq_t *eep,
1835         __in            unsigned int count);
1836
1837 #if EFSYS_OPT_QSTATS
1838
1839 #if EFSYS_OPT_NAMES
1840
1841 extern          const char *
1842 efx_ev_qstat_name(
1843         __in    efx_nic_t *enp,
1844         __in    unsigned int id);
1845
1846 #endif  /* EFSYS_OPT_NAMES */
1847
1848 extern                                  void
1849 efx_ev_qstats_update(
1850         __in                            efx_evq_t *eep,
1851         __inout_ecount(EV_NQSTATS)      efsys_stat_t *stat);
1852
1853 #endif  /* EFSYS_OPT_QSTATS */
1854
1855 extern          void
1856 efx_ev_qdestroy(
1857         __in    efx_evq_t *eep);
1858
1859 /* RX */
1860
1861 extern  __checkReturn   efx_rc_t
1862 efx_rx_init(
1863         __inout         efx_nic_t *enp);
1864
1865 extern          void
1866 efx_rx_fini(
1867         __in            efx_nic_t *enp);
1868
1869 #if EFSYS_OPT_RX_SCATTER
1870         __checkReturn   efx_rc_t
1871 efx_rx_scatter_enable(
1872         __in            efx_nic_t *enp,
1873         __in            unsigned int buf_size);
1874 #endif  /* EFSYS_OPT_RX_SCATTER */
1875
1876 #if EFSYS_OPT_RX_SCALE
1877
1878 typedef enum efx_rx_hash_alg_e {
1879         EFX_RX_HASHALG_LFSR = 0,
1880         EFX_RX_HASHALG_TOEPLITZ
1881 } efx_rx_hash_alg_t;
1882
1883 #define EFX_RX_HASH_IPV4        (1U << 0)
1884 #define EFX_RX_HASH_TCPIPV4     (1U << 1)
1885 #define EFX_RX_HASH_IPV6        (1U << 2)
1886 #define EFX_RX_HASH_TCPIPV6     (1U << 3)
1887
1888 typedef unsigned int efx_rx_hash_type_t;
1889
1890 typedef enum efx_rx_hash_support_e {
1891         EFX_RX_HASH_UNAVAILABLE = 0,    /* Hardware hash not inserted */
1892         EFX_RX_HASH_AVAILABLE           /* Insert hash with/without RSS */
1893 } efx_rx_hash_support_t;
1894
1895 #define EFX_RSS_TBL_SIZE        128     /* Rows in RX indirection table */
1896 #define EFX_MAXRSS              64      /* RX indirection entry range */
1897 #define EFX_MAXRSS_LEGACY       16      /* See bug16611 and bug17213 */
1898
1899 typedef enum efx_rx_scale_support_e {
1900         EFX_RX_SCALE_UNAVAILABLE = 0,   /* Not supported */
1901         EFX_RX_SCALE_EXCLUSIVE,         /* Writable key/indirection table */
1902         EFX_RX_SCALE_SHARED             /* Read-only key/indirection table */
1903 } efx_rx_scale_support_t;
1904
1905 extern  __checkReturn   efx_rc_t
1906 efx_rx_hash_support_get(
1907         __in            efx_nic_t *enp,
1908         __out           efx_rx_hash_support_t *supportp);
1909
1910
1911 extern  __checkReturn   efx_rc_t
1912 efx_rx_scale_support_get(
1913         __in            efx_nic_t *enp,
1914         __out           efx_rx_scale_support_t *supportp);
1915
1916 extern  __checkReturn   efx_rc_t
1917 efx_rx_scale_mode_set(
1918         __in    efx_nic_t *enp,
1919         __in    efx_rx_hash_alg_t alg,
1920         __in    efx_rx_hash_type_t type,
1921         __in    boolean_t insert);
1922
1923 extern  __checkReturn   efx_rc_t
1924 efx_rx_scale_tbl_set(
1925         __in            efx_nic_t *enp,
1926         __in_ecount(n)  unsigned int *table,
1927         __in            size_t n);
1928
1929 extern  __checkReturn   efx_rc_t
1930 efx_rx_scale_key_set(
1931         __in            efx_nic_t *enp,
1932         __in_ecount(n)  uint8_t *key,
1933         __in            size_t n);
1934
1935 extern  __checkReturn   uint32_t
1936 efx_pseudo_hdr_hash_get(
1937         __in            efx_rxq_t *erp,
1938         __in            efx_rx_hash_alg_t func,
1939         __in            uint8_t *buffer);
1940
1941 #endif  /* EFSYS_OPT_RX_SCALE */
1942
1943 extern  __checkReturn   efx_rc_t
1944 efx_pseudo_hdr_pkt_length_get(
1945         __in            efx_rxq_t *erp,
1946         __in            uint8_t *buffer,
1947         __out           uint16_t *pkt_lengthp);
1948
1949 #define EFX_RXQ_MAXNDESCS               4096
1950 #define EFX_RXQ_MINNDESCS               512
1951
1952 #define EFX_RXQ_SIZE(_ndescs)           ((_ndescs) * sizeof (efx_qword_t))
1953 #define EFX_RXQ_NBUFS(_ndescs)          (EFX_RXQ_SIZE(_ndescs) / EFX_BUF_SIZE)
1954 #define EFX_RXQ_LIMIT(_ndescs)          ((_ndescs) - 16)
1955 #define EFX_RXQ_DC_NDESCS(_dcsize)      (8 << _dcsize)
1956
1957 typedef enum efx_rxq_type_e {
1958         EFX_RXQ_TYPE_DEFAULT,
1959         EFX_RXQ_TYPE_SCATTER,
1960         EFX_RXQ_TYPE_PACKED_STREAM_1M,
1961         EFX_RXQ_TYPE_PACKED_STREAM_512K,
1962         EFX_RXQ_TYPE_PACKED_STREAM_256K,
1963         EFX_RXQ_TYPE_PACKED_STREAM_128K,
1964         EFX_RXQ_TYPE_PACKED_STREAM_64K,
1965         EFX_RXQ_NTYPES
1966 } efx_rxq_type_t;
1967
1968 extern  __checkReturn   efx_rc_t
1969 efx_rx_qcreate(
1970         __in            efx_nic_t *enp,
1971         __in            unsigned int index,
1972         __in            unsigned int label,
1973         __in            efx_rxq_type_t type,
1974         __in            efsys_mem_t *esmp,
1975         __in            size_t n,
1976         __in            uint32_t id,
1977         __in            efx_evq_t *eep,
1978         __deref_out     efx_rxq_t **erpp);
1979
1980 typedef struct efx_buffer_s {
1981         efsys_dma_addr_t        eb_addr;
1982         size_t                  eb_size;
1983         boolean_t               eb_eop;
1984 } efx_buffer_t;
1985
1986 typedef struct efx_desc_s {
1987         efx_qword_t ed_eq;
1988 } efx_desc_t;
1989
1990 extern                  void
1991 efx_rx_qpost(
1992         __in            efx_rxq_t *erp,
1993         __in_ecount(n)  efsys_dma_addr_t *addrp,
1994         __in            size_t size,
1995         __in            unsigned int n,
1996         __in            unsigned int completed,
1997         __in            unsigned int added);
1998
1999 extern          void
2000 efx_rx_qpush(
2001         __in    efx_rxq_t *erp,
2002         __in    unsigned int added,
2003         __inout unsigned int *pushedp);
2004
2005 #if EFSYS_OPT_RX_PACKED_STREAM
2006
2007 /*
2008  * Fake length for RXQ descriptors in packed stream mode
2009  * to make hardware happy
2010  */
2011 #define EFX_RXQ_PACKED_STREAM_FAKE_BUF_SIZE 32
2012
2013 extern                  void
2014 efx_rx_qps_update_credits(
2015         __in            efx_rxq_t *erp);
2016
2017 extern  __checkReturn   uint8_t *
2018 efx_rx_qps_packet_info(
2019         __in            efx_rxq_t *erp,
2020         __in            uint8_t *buffer,
2021         __in            uint32_t buffer_length,
2022         __in            uint32_t current_offset,
2023         __out           uint16_t *lengthp,
2024         __out           uint32_t *next_offsetp,
2025         __out           uint32_t *timestamp);
2026 #endif
2027
2028 extern  __checkReturn   efx_rc_t
2029 efx_rx_qflush(
2030         __in    efx_rxq_t *erp);
2031
2032 extern          void
2033 efx_rx_qenable(
2034         __in    efx_rxq_t *erp);
2035
2036 extern          void
2037 efx_rx_qdestroy(
2038         __in    efx_rxq_t *erp);
2039
2040 /* TX */
2041
2042 typedef struct efx_txq_s        efx_txq_t;
2043
2044 #if EFSYS_OPT_QSTATS
2045
2046 /* START MKCONFIG GENERATED EfxHeaderTransmitQueueBlock 12dff8778598b2db */
2047 typedef enum efx_tx_qstat_e {
2048         TX_POST,
2049         TX_POST_PIO,
2050         TX_NQSTATS
2051 } efx_tx_qstat_t;
2052
2053 /* END MKCONFIG GENERATED EfxHeaderTransmitQueueBlock */
2054
2055 #endif  /* EFSYS_OPT_QSTATS */
2056
2057 extern  __checkReturn   efx_rc_t
2058 efx_tx_init(
2059         __in            efx_nic_t *enp);
2060
2061 extern          void
2062 efx_tx_fini(
2063         __in    efx_nic_t *enp);
2064
2065 #define EFX_TXQ_MINNDESCS               512
2066
2067 #define EFX_TXQ_SIZE(_ndescs)           ((_ndescs) * sizeof (efx_qword_t))
2068 #define EFX_TXQ_NBUFS(_ndescs)          (EFX_TXQ_SIZE(_ndescs) / EFX_BUF_SIZE)
2069 #define EFX_TXQ_LIMIT(_ndescs)          ((_ndescs) - 16)
2070 #define EFX_TXQ_DC_NDESCS(_dcsize)      (8 << _dcsize)
2071
2072 #define EFX_TXQ_MAX_BUFS 8 /* Maximum independent of EFX_BUG35388_WORKAROUND. */
2073
2074 #define EFX_TXQ_CKSUM_IPV4      0x0001
2075 #define EFX_TXQ_CKSUM_TCPUDP    0x0002
2076 #define EFX_TXQ_FATSOV2         0x0004
2077
2078 extern  __checkReturn   efx_rc_t
2079 efx_tx_qcreate(
2080         __in            efx_nic_t *enp,
2081         __in            unsigned int index,
2082         __in            unsigned int label,
2083         __in            efsys_mem_t *esmp,
2084         __in            size_t n,
2085         __in            uint32_t id,
2086         __in            uint16_t flags,
2087         __in            efx_evq_t *eep,
2088         __deref_out     efx_txq_t **etpp,
2089         __out           unsigned int *addedp);
2090
2091 extern  __checkReturn   efx_rc_t
2092 efx_tx_qpost(
2093         __in            efx_txq_t *etp,
2094         __in_ecount(n)  efx_buffer_t *eb,
2095         __in            unsigned int n,
2096         __in            unsigned int completed,
2097         __inout         unsigned int *addedp);
2098
2099 extern  __checkReturn   efx_rc_t
2100 efx_tx_qpace(
2101         __in            efx_txq_t *etp,
2102         __in            unsigned int ns);
2103
2104 extern                  void
2105 efx_tx_qpush(
2106         __in            efx_txq_t *etp,
2107         __in            unsigned int added,
2108         __in            unsigned int pushed);
2109
2110 extern  __checkReturn   efx_rc_t
2111 efx_tx_qflush(
2112         __in            efx_txq_t *etp);
2113
2114 extern                  void
2115 efx_tx_qenable(
2116         __in            efx_txq_t *etp);
2117
2118 extern  __checkReturn   efx_rc_t
2119 efx_tx_qpio_enable(
2120         __in            efx_txq_t *etp);
2121
2122 extern                  void
2123 efx_tx_qpio_disable(
2124         __in            efx_txq_t *etp);
2125
2126 extern  __checkReturn   efx_rc_t
2127 efx_tx_qpio_write(
2128         __in                    efx_txq_t *etp,
2129         __in_ecount(buf_length) uint8_t *buffer,
2130         __in                    size_t buf_length,
2131         __in                    size_t pio_buf_offset);
2132
2133 extern  __checkReturn   efx_rc_t
2134 efx_tx_qpio_post(
2135         __in                    efx_txq_t *etp,
2136         __in                    size_t pkt_length,
2137         __in                    unsigned int completed,
2138         __inout                 unsigned int *addedp);
2139
2140 extern  __checkReturn   efx_rc_t
2141 efx_tx_qdesc_post(
2142         __in            efx_txq_t *etp,
2143         __in_ecount(n)  efx_desc_t *ed,
2144         __in            unsigned int n,
2145         __in            unsigned int completed,
2146         __inout         unsigned int *addedp);
2147
2148 extern  void
2149 efx_tx_qdesc_dma_create(
2150         __in    efx_txq_t *etp,
2151         __in    efsys_dma_addr_t addr,
2152         __in    size_t size,
2153         __in    boolean_t eop,
2154         __out   efx_desc_t *edp);
2155
2156 extern  void
2157 efx_tx_qdesc_tso_create(
2158         __in    efx_txq_t *etp,
2159         __in    uint16_t ipv4_id,
2160         __in    uint32_t tcp_seq,
2161         __in    uint8_t  tcp_flags,
2162         __out   efx_desc_t *edp);
2163
2164 /* Number of FATSOv2 option descriptors */
2165 #define EFX_TX_FATSOV2_OPT_NDESCS               2
2166
2167 /* Maximum number of DMA segments per TSO packet (not superframe) */
2168 #define EFX_TX_FATSOV2_DMA_SEGS_PER_PKT_MAX     24
2169
2170 extern  void
2171 efx_tx_qdesc_tso2_create(
2172         __in                    efx_txq_t *etp,
2173         __in                    uint16_t ipv4_id,
2174         __in                    uint32_t tcp_seq,
2175         __in                    uint16_t tcp_mss,
2176         __out_ecount(count)     efx_desc_t *edp,
2177         __in                    int count);
2178
2179 extern  void
2180 efx_tx_qdesc_vlantci_create(
2181         __in    efx_txq_t *etp,
2182         __in    uint16_t tci,
2183         __out   efx_desc_t *edp);
2184
2185 #if EFSYS_OPT_QSTATS
2186
2187 #if EFSYS_OPT_NAMES
2188
2189 extern          const char *
2190 efx_tx_qstat_name(
2191         __in    efx_nic_t *etp,
2192         __in    unsigned int id);
2193
2194 #endif  /* EFSYS_OPT_NAMES */
2195
2196 extern                                  void
2197 efx_tx_qstats_update(
2198         __in                            efx_txq_t *etp,
2199         __inout_ecount(TX_NQSTATS)      efsys_stat_t *stat);
2200
2201 #endif  /* EFSYS_OPT_QSTATS */
2202
2203 extern          void
2204 efx_tx_qdestroy(
2205         __in    efx_txq_t *etp);
2206
2207
2208 /* FILTER */
2209
2210 #if EFSYS_OPT_FILTER
2211
2212 #define EFX_ETHER_TYPE_IPV4 0x0800
2213 #define EFX_ETHER_TYPE_IPV6 0x86DD
2214
2215 #define EFX_IPPROTO_TCP 6
2216 #define EFX_IPPROTO_UDP 17
2217
2218 /* Use RSS to spread across multiple queues */
2219 #define EFX_FILTER_FLAG_RX_RSS          0x01
2220 /* Enable RX scatter */
2221 #define EFX_FILTER_FLAG_RX_SCATTER      0x02
2222 /*
2223  * Override an automatic filter (priority EFX_FILTER_PRI_AUTO).
2224  * May only be set by the filter implementation for each type.
2225  * A removal request will restore the automatic filter in its place.
2226  */
2227 #define EFX_FILTER_FLAG_RX_OVER_AUTO    0x04
2228 /* Filter is for RX */
2229 #define EFX_FILTER_FLAG_RX              0x08
2230 /* Filter is for TX */
2231 #define EFX_FILTER_FLAG_TX              0x10
2232
2233 typedef unsigned int efx_filter_flags_t;
2234
2235 typedef enum efx_filter_match_flags_e {
2236         EFX_FILTER_MATCH_REM_HOST = 0x0001,     /* Match by remote IP host
2237                                                  * address */
2238         EFX_FILTER_MATCH_LOC_HOST = 0x0002,     /* Match by local IP host
2239                                                  * address */
2240         EFX_FILTER_MATCH_REM_MAC = 0x0004,      /* Match by remote MAC address */
2241         EFX_FILTER_MATCH_REM_PORT = 0x0008,     /* Match by remote TCP/UDP port */
2242         EFX_FILTER_MATCH_LOC_MAC = 0x0010,      /* Match by remote TCP/UDP port */
2243         EFX_FILTER_MATCH_LOC_PORT = 0x0020,     /* Match by local TCP/UDP port */
2244         EFX_FILTER_MATCH_ETHER_TYPE = 0x0040,   /* Match by Ether-type */
2245         EFX_FILTER_MATCH_INNER_VID = 0x0080,    /* Match by inner VLAN ID */
2246         EFX_FILTER_MATCH_OUTER_VID = 0x0100,    /* Match by outer VLAN ID */
2247         EFX_FILTER_MATCH_IP_PROTO = 0x0200,     /* Match by IP transport
2248                                                  * protocol */
2249         /* Match otherwise-unmatched multicast and broadcast packets */
2250         EFX_FILTER_MATCH_UNKNOWN_MCAST_DST = 0x40000000,
2251         /* Match otherwise-unmatched unicast packets */
2252         EFX_FILTER_MATCH_UNKNOWN_UCAST_DST = 0x80000000,
2253 } efx_filter_match_flags_t;
2254
2255 typedef enum efx_filter_priority_s {
2256         EFX_FILTER_PRI_HINT = 0,        /* Performance hint */
2257         EFX_FILTER_PRI_AUTO,            /* Automatic filter based on device
2258                                          * address list or hardware
2259                                          * requirements. This may only be used
2260                                          * by the filter implementation for
2261                                          * each NIC type. */
2262         EFX_FILTER_PRI_MANUAL,          /* Manually configured filter */
2263         EFX_FILTER_PRI_REQUIRED,        /* Required for correct behaviour of the
2264                                          * client (e.g. SR-IOV, HyperV VMQ etc.)
2265                                          */
2266 } efx_filter_priority_t;
2267
2268 /*
2269  * FIXME: All these fields are assumed to be in little-endian byte order.
2270  * It may be better for some to be big-endian. See bug42804.
2271  */
2272
2273 typedef struct efx_filter_spec_s {
2274         uint32_t        efs_match_flags;
2275         uint32_t        efs_priority:2;
2276         uint32_t        efs_flags:6;
2277         uint32_t        efs_dmaq_id:12;
2278         uint32_t        efs_rss_context;
2279         uint16_t        efs_outer_vid;
2280         uint16_t        efs_inner_vid;
2281         uint8_t         efs_loc_mac[EFX_MAC_ADDR_LEN];
2282         uint8_t         efs_rem_mac[EFX_MAC_ADDR_LEN];
2283         uint16_t        efs_ether_type;
2284         uint8_t         efs_ip_proto;
2285         uint16_t        efs_loc_port;
2286         uint16_t        efs_rem_port;
2287         efx_oword_t     efs_rem_host;
2288         efx_oword_t     efs_loc_host;
2289 } efx_filter_spec_t;
2290
2291
2292 /* Default values for use in filter specifications */
2293 #define EFX_FILTER_SPEC_RSS_CONTEXT_DEFAULT     0xffffffff
2294 #define EFX_FILTER_SPEC_RX_DMAQ_ID_DROP         0xfff
2295 #define EFX_FILTER_SPEC_VID_UNSPEC              0xffff
2296
2297 extern  __checkReturn   efx_rc_t
2298 efx_filter_init(
2299         __in            efx_nic_t *enp);
2300
2301 extern                  void
2302 efx_filter_fini(
2303         __in            efx_nic_t *enp);
2304
2305 extern  __checkReturn   efx_rc_t
2306 efx_filter_insert(
2307         __in            efx_nic_t *enp,
2308         __inout         efx_filter_spec_t *spec);
2309
2310 extern  __checkReturn   efx_rc_t
2311 efx_filter_remove(
2312         __in            efx_nic_t *enp,
2313         __inout         efx_filter_spec_t *spec);
2314
2315 extern  __checkReturn   efx_rc_t
2316 efx_filter_restore(
2317         __in            efx_nic_t *enp);
2318
2319 extern  __checkReturn   efx_rc_t
2320 efx_filter_supported_filters(
2321         __in                            efx_nic_t *enp,
2322         __out_ecount(buffer_length)     uint32_t *buffer,
2323         __in                            size_t buffer_length,
2324         __out                           size_t *list_lengthp);
2325
2326 extern                  void
2327 efx_filter_spec_init_rx(
2328         __out           efx_filter_spec_t *spec,
2329         __in            efx_filter_priority_t priority,
2330         __in            efx_filter_flags_t flags,
2331         __in            efx_rxq_t *erp);
2332
2333 extern                  void
2334 efx_filter_spec_init_tx(
2335         __out           efx_filter_spec_t *spec,
2336         __in            efx_txq_t *etp);
2337
2338 extern  __checkReturn   efx_rc_t
2339 efx_filter_spec_set_ipv4_local(
2340         __inout         efx_filter_spec_t *spec,
2341         __in            uint8_t proto,
2342         __in            uint32_t host,
2343         __in            uint16_t port);
2344
2345 extern  __checkReturn   efx_rc_t
2346 efx_filter_spec_set_ipv4_full(
2347         __inout         efx_filter_spec_t *spec,
2348         __in            uint8_t proto,
2349         __in            uint32_t lhost,
2350         __in            uint16_t lport,
2351         __in            uint32_t rhost,
2352         __in            uint16_t rport);
2353
2354 extern  __checkReturn   efx_rc_t
2355 efx_filter_spec_set_eth_local(
2356         __inout         efx_filter_spec_t *spec,
2357         __in            uint16_t vid,
2358         __in            const uint8_t *addr);
2359
2360 extern  __checkReturn   efx_rc_t
2361 efx_filter_spec_set_uc_def(
2362         __inout         efx_filter_spec_t *spec);
2363
2364 extern  __checkReturn   efx_rc_t
2365 efx_filter_spec_set_mc_def(
2366         __inout         efx_filter_spec_t *spec);
2367
2368 #endif  /* EFSYS_OPT_FILTER */
2369
2370 /* HASH */
2371
2372 extern  __checkReturn           uint32_t
2373 efx_hash_dwords(
2374         __in_ecount(count)      uint32_t const *input,
2375         __in                    size_t count,
2376         __in                    uint32_t init);
2377
2378 extern  __checkReturn           uint32_t
2379 efx_hash_bytes(
2380         __in_ecount(length)     uint8_t const *input,
2381         __in                    size_t length,
2382         __in                    uint32_t init);
2383
2384 #if EFSYS_OPT_LICENSING
2385
2386 /* LICENSING */
2387
2388 typedef struct efx_key_stats_s {
2389         uint32_t        eks_valid;
2390         uint32_t        eks_invalid;
2391         uint32_t        eks_blacklisted;
2392         uint32_t        eks_unverifiable;
2393         uint32_t        eks_wrong_node;
2394         uint32_t        eks_licensed_apps_lo;
2395         uint32_t        eks_licensed_apps_hi;
2396         uint32_t        eks_licensed_features_lo;
2397         uint32_t        eks_licensed_features_hi;
2398 } efx_key_stats_t;
2399
2400 extern  __checkReturn           efx_rc_t
2401 efx_lic_init(
2402         __in                    efx_nic_t *enp);
2403
2404 extern                          void
2405 efx_lic_fini(
2406         __in                    efx_nic_t *enp);
2407
2408 extern  __checkReturn   boolean_t
2409 efx_lic_check_support(
2410         __in                    efx_nic_t *enp);
2411
2412 extern  __checkReturn   efx_rc_t
2413 efx_lic_update_licenses(
2414         __in            efx_nic_t *enp);
2415
2416 extern  __checkReturn   efx_rc_t
2417 efx_lic_get_key_stats(
2418         __in            efx_nic_t *enp,
2419         __out           efx_key_stats_t *ksp);
2420
2421 extern  __checkReturn   efx_rc_t
2422 efx_lic_app_state(
2423         __in            efx_nic_t *enp,
2424         __in            uint64_t app_id,
2425         __out           boolean_t *licensedp);
2426
2427 extern  __checkReturn   efx_rc_t
2428 efx_lic_get_id(
2429         __in            efx_nic_t *enp,
2430         __in            size_t buffer_size,
2431         __out           uint32_t *typep,
2432         __out           size_t *lengthp,
2433         __out_opt       uint8_t *bufferp);
2434
2435
2436 extern  __checkReturn           efx_rc_t
2437 efx_lic_find_start(
2438         __in                    efx_nic_t *enp,
2439         __in_bcount(buffer_size)
2440                                 caddr_t bufferp,
2441         __in                    size_t buffer_size,
2442         __out                   uint32_t *startp
2443         );
2444
2445 extern  __checkReturn           efx_rc_t
2446 efx_lic_find_end(
2447         __in                    efx_nic_t *enp,
2448         __in_bcount(buffer_size)
2449                                 caddr_t bufferp,
2450         __in                    size_t buffer_size,
2451         __in                    uint32_t offset,
2452         __out                   uint32_t *endp
2453         );
2454
2455 extern  __checkReturn   __success(return != B_FALSE)    boolean_t
2456 efx_lic_find_key(
2457         __in                    efx_nic_t *enp,
2458         __in_bcount(buffer_size)
2459                                 caddr_t bufferp,
2460         __in                    size_t buffer_size,
2461         __in                    uint32_t offset,
2462         __out                   uint32_t *startp,
2463         __out                   uint32_t *lengthp
2464         );
2465
2466 extern  __checkReturn   __success(return != B_FALSE)    boolean_t
2467 efx_lic_validate_key(
2468         __in                    efx_nic_t *enp,
2469         __in_bcount(length)     caddr_t keyp,
2470         __in                    uint32_t length
2471         );
2472
2473 extern  __checkReturn           efx_rc_t
2474 efx_lic_read_key(
2475         __in                    efx_nic_t *enp,
2476         __in_bcount(buffer_size)
2477                                 caddr_t bufferp,
2478         __in                    size_t buffer_size,
2479         __in                    uint32_t offset,
2480         __in                    uint32_t length,
2481         __out_bcount_part(key_max_size, *lengthp)
2482                                 caddr_t keyp,
2483         __in                    size_t key_max_size,
2484         __out                   uint32_t *lengthp
2485         );
2486
2487 extern  __checkReturn           efx_rc_t
2488 efx_lic_write_key(
2489         __in                    efx_nic_t *enp,
2490         __in_bcount(buffer_size)
2491                                 caddr_t bufferp,
2492         __in                    size_t buffer_size,
2493         __in                    uint32_t offset,
2494         __in_bcount(length)     caddr_t keyp,
2495         __in                    uint32_t length,
2496         __out                   uint32_t *lengthp
2497         );
2498
2499         __checkReturn           efx_rc_t
2500 efx_lic_delete_key(
2501         __in                    efx_nic_t *enp,
2502         __in_bcount(buffer_size)
2503                                 caddr_t bufferp,
2504         __in                    size_t buffer_size,
2505         __in                    uint32_t offset,
2506         __in                    uint32_t length,
2507         __in                    uint32_t end,
2508         __out                   uint32_t *deltap
2509         );
2510
2511 extern  __checkReturn           efx_rc_t
2512 efx_lic_create_partition(
2513         __in                    efx_nic_t *enp,
2514         __in_bcount(buffer_size)
2515                                 caddr_t bufferp,
2516         __in                    size_t buffer_size
2517         );
2518
2519 extern  __checkReturn           efx_rc_t
2520 efx_lic_finish_partition(
2521         __in                    efx_nic_t *enp,
2522         __in_bcount(buffer_size)
2523                                 caddr_t bufferp,
2524         __in                    size_t buffer_size
2525         );
2526
2527 #endif  /* EFSYS_OPT_LICENSING */
2528
2529
2530
2531 #ifdef  __cplusplus
2532 }
2533 #endif
2534
2535 #endif  /* _SYS_EFX_H */