New upstream version 18.08
[deb_dpdk.git] / drivers / net / sfc / base / efx_regs_mcdi.h
1 /* SPDX-License-Identifier: BSD-3-Clause
2  *
3  * Copyright 2008-2018 Solarflare Communications Inc.
4  * All rights reserved.
5  */
6
7 /*! \cidoxg_firmware_mc_cmd */
8
9 #ifndef _SIENA_MC_DRIVER_PCOL_H
10 #define _SIENA_MC_DRIVER_PCOL_H
11
12
13 /* Values to be written into FMCR_CZ_RESET_STATE_REG to control boot. */
14 /* Power-on reset state */
15 #define MC_FW_STATE_POR (1)
16 /* If this is set in MC_RESET_STATE_REG then it should be
17  * possible to jump into IMEM without loading code from flash. */
18 #define MC_FW_WARM_BOOT_OK (2)
19 /* The MC main image has started to boot. */
20 #define MC_FW_STATE_BOOTING (4)
21 /* The Scheduler has started. */
22 #define MC_FW_STATE_SCHED (8)
23 /* If this is set in MC_RESET_STATE_REG then it should be
24  * possible to jump into IMEM without loading code from flash.
25  * Unlike a warm boot, assume DMEM has been reloaded, so that
26  * the MC persistent data must be reinitialised. */
27 #define MC_FW_TEPID_BOOT_OK (16)
28 /* We have entered the main firmware via recovery mode.  This
29  * means that MC persistent data must be reinitialised, but that
30  * we shouldn't touch PCIe config. */
31 #define MC_FW_RECOVERY_MODE_PCIE_INIT_OK (32)
32 /* BIST state has been initialized */
33 #define MC_FW_BIST_INIT_OK (128)
34
35 /* Siena MC shared memmory offsets */
36 /* The 'doorbell' addresses are hard-wired to alert the MC when written */
37 #define MC_SMEM_P0_DOORBELL_OFST        0x000
38 #define MC_SMEM_P1_DOORBELL_OFST        0x004
39 /* The rest of these are firmware-defined */
40 #define MC_SMEM_P0_PDU_OFST             0x008
41 #define MC_SMEM_P1_PDU_OFST             0x108
42 #define MC_SMEM_PDU_LEN                 0x100
43 #define MC_SMEM_P0_PTP_TIME_OFST        0x7f0
44 #define MC_SMEM_P0_STATUS_OFST          0x7f8
45 #define MC_SMEM_P1_STATUS_OFST          0x7fc
46
47 /* Values to be written to the per-port status dword in shared
48  * memory on reboot and assert */
49 #define MC_STATUS_DWORD_REBOOT (0xb007b007)
50 #define MC_STATUS_DWORD_ASSERT (0xdeaddead)
51
52 /* Check whether an mcfw version (in host order) belongs to a bootloader */
53 #define MC_FW_VERSION_IS_BOOTLOADER(_v) (((_v) >> 16) == 0xb007)
54
55 /* The current version of the MCDI protocol.
56  *
57  * Note that the ROM burnt into the card only talks V0, so at the very
58  * least every driver must support version 0 and MCDI_PCOL_VERSION
59  */
60 #ifdef WITH_MCDI_V2
61 #define MCDI_PCOL_VERSION 2
62 #else
63 #define MCDI_PCOL_VERSION 1
64 #endif
65
66 /* Unused commands: 0x23, 0x27, 0x30, 0x31 */
67
68 /* MCDI version 1
69  *
70  * Each MCDI request starts with an MCDI_HEADER, which is a 32bit
71  * structure, filled in by the client.
72  *
73  *       0       7  8     16    20     22  23  24    31
74  *      | CODE | R | LEN | SEQ | Rsvd | E | R | XFLAGS |
75  *               |                      |   |
76  *               |                      |   \--- Response
77  *               |                      \------- Error
78  *               \------------------------------ Resync (always set)
79  *
80  * The client writes it's request into MC shared memory, and rings the
81  * doorbell. Each request is completed by either by the MC writting
82  * back into shared memory, or by writting out an event.
83  *
84  * All MCDI commands support completion by shared memory response. Each
85  * request may also contain additional data (accounted for by HEADER.LEN),
86  * and some response's may also contain additional data (again, accounted
87  * for by HEADER.LEN).
88  *
89  * Some MCDI commands support completion by event, in which any associated
90  * response data is included in the event.
91  *
92  * The protocol requires one response to be delivered for every request, a
93  * request should not be sent unless the response for the previous request
94  * has been received (either by polling shared memory, or by receiving
95  * an event).
96  */
97
98 /** Request/Response structure */
99 #define MCDI_HEADER_OFST 0
100 #define MCDI_HEADER_CODE_LBN 0
101 #define MCDI_HEADER_CODE_WIDTH 7
102 #define MCDI_HEADER_RESYNC_LBN 7
103 #define MCDI_HEADER_RESYNC_WIDTH 1
104 #define MCDI_HEADER_DATALEN_LBN 8
105 #define MCDI_HEADER_DATALEN_WIDTH 8
106 #define MCDI_HEADER_SEQ_LBN 16
107 #define MCDI_HEADER_SEQ_WIDTH 4
108 #define MCDI_HEADER_RSVD_LBN 20
109 #define MCDI_HEADER_RSVD_WIDTH 1
110 #define MCDI_HEADER_NOT_EPOCH_LBN 21
111 #define MCDI_HEADER_NOT_EPOCH_WIDTH 1
112 #define MCDI_HEADER_ERROR_LBN 22
113 #define MCDI_HEADER_ERROR_WIDTH 1
114 #define MCDI_HEADER_RESPONSE_LBN 23
115 #define MCDI_HEADER_RESPONSE_WIDTH 1
116 #define MCDI_HEADER_XFLAGS_LBN 24
117 #define MCDI_HEADER_XFLAGS_WIDTH 8
118 /* Request response using event */
119 #define MCDI_HEADER_XFLAGS_EVREQ 0x01
120 /* Request (and signal) early doorbell return */
121 #define MCDI_HEADER_XFLAGS_DBRET 0x02
122
123 /* Maximum number of payload bytes */
124 #define MCDI_CTL_SDU_LEN_MAX_V1 0xfc
125 #define MCDI_CTL_SDU_LEN_MAX_V2 0x400
126
127 #ifdef WITH_MCDI_V2
128 #define MCDI_CTL_SDU_LEN_MAX MCDI_CTL_SDU_LEN_MAX_V2
129 #else
130 #define MCDI_CTL_SDU_LEN_MAX MCDI_CTL_SDU_LEN_MAX_V1
131 #endif
132
133
134 /* The MC can generate events for two reasons:
135  *   - To advance a shared memory request if XFLAGS_EVREQ was set
136  *   - As a notification (link state, i2c event), controlled
137  *     via MC_CMD_LOG_CTRL
138  *
139  * Both events share a common structure:
140  *
141  *  0      32     33      36    44     52     60
142  * | Data | Cont | Level | Src | Code | Rsvd |
143  *           |
144  *           \ There is another event pending in this notification
145  *
146  * If Code==CMDDONE, then the fields are further interpreted as:
147  *
148  *   - LEVEL==INFO    Command succeeded
149  *   - LEVEL==ERR     Command failed
150  *
151  *    0     8         16      24     32
152  *   | Seq | Datalen | Errno | Rsvd |
153  *
154  *   These fields are taken directly out of the standard MCDI header, i.e.,
155  *   LEVEL==ERR, Datalen == 0 => Reboot
156  *
157  * Events can be squirted out of the UART (using LOG_CTRL) without a
158  * MCDI header.  An event can be distinguished from a MCDI response by
159  * examining the first byte which is 0xc0.  This corresponds to the
160  * non-existent MCDI command MC_CMD_DEBUG_LOG.
161  *
162  *      0         7        8
163  *     | command | Resync |     = 0xc0
164  *
165  * Since the event is written in big-endian byte order, this works
166  * providing bits 56-63 of the event are 0xc0.
167  *
168  *      56     60  63
169  *     | Rsvd | Code |    = 0xc0
170  *
171  * Which means for convenience the event code is 0xc for all MC
172  * generated events.
173  */
174 #define FSE_AZ_EV_CODE_MCDI_EVRESPONSE 0xc
175
176
177 /* Operation not permitted. */
178 #define MC_CMD_ERR_EPERM 1
179 /* Non-existent command target */
180 #define MC_CMD_ERR_ENOENT 2
181 /* assert() has killed the MC */
182 #define MC_CMD_ERR_EINTR 4
183 /* I/O failure */
184 #define MC_CMD_ERR_EIO 5
185 /* Already exists */
186 #define MC_CMD_ERR_EEXIST 6
187 /* Try again */
188 #define MC_CMD_ERR_EAGAIN 11
189 /* Out of memory */
190 #define MC_CMD_ERR_ENOMEM 12
191 /* Caller does not hold required locks */
192 #define MC_CMD_ERR_EACCES 13
193 /* Resource is currently unavailable (e.g. lock contention) */
194 #define MC_CMD_ERR_EBUSY 16
195 /* No such device */
196 #define MC_CMD_ERR_ENODEV 19
197 /* Invalid argument to target */
198 #define MC_CMD_ERR_EINVAL 22
199 /* Broken pipe */
200 #define MC_CMD_ERR_EPIPE 32
201 /* Read-only */
202 #define MC_CMD_ERR_EROFS 30
203 /* Out of range */
204 #define MC_CMD_ERR_ERANGE 34
205 /* Non-recursive resource is already acquired */
206 #define MC_CMD_ERR_EDEADLK 35
207 /* Operation not implemented */
208 #define MC_CMD_ERR_ENOSYS 38
209 /* Operation timed out */
210 #define MC_CMD_ERR_ETIME 62
211 /* Link has been severed */
212 #define MC_CMD_ERR_ENOLINK 67
213 /* Protocol error */
214 #define MC_CMD_ERR_EPROTO 71
215 /* Operation not supported */
216 #define MC_CMD_ERR_ENOTSUP 95
217 /* Address not available */
218 #define MC_CMD_ERR_EADDRNOTAVAIL 99
219 /* Not connected */
220 #define MC_CMD_ERR_ENOTCONN 107
221 /* Operation already in progress */
222 #define MC_CMD_ERR_EALREADY 114
223
224 /* Resource allocation failed. */
225 #define MC_CMD_ERR_ALLOC_FAIL  0x1000
226 /* V-adaptor not found. */
227 #define MC_CMD_ERR_NO_VADAPTOR 0x1001
228 /* EVB port not found. */
229 #define MC_CMD_ERR_NO_EVB_PORT 0x1002
230 /* V-switch not found. */
231 #define MC_CMD_ERR_NO_VSWITCH  0x1003
232 /* Too many VLAN tags. */
233 #define MC_CMD_ERR_VLAN_LIMIT  0x1004
234 /* Bad PCI function number. */
235 #define MC_CMD_ERR_BAD_PCI_FUNC 0x1005
236 /* Invalid VLAN mode. */
237 #define MC_CMD_ERR_BAD_VLAN_MODE 0x1006
238 /* Invalid v-switch type. */
239 #define MC_CMD_ERR_BAD_VSWITCH_TYPE 0x1007
240 /* Invalid v-port type. */
241 #define MC_CMD_ERR_BAD_VPORT_TYPE 0x1008
242 /* MAC address exists. */
243 #define MC_CMD_ERR_MAC_EXIST 0x1009
244 /* Slave core not present */
245 #define MC_CMD_ERR_SLAVE_NOT_PRESENT 0x100a
246 /* The datapath is disabled. */
247 #define MC_CMD_ERR_DATAPATH_DISABLED 0x100b
248 /* The requesting client is not a function */
249 #define MC_CMD_ERR_CLIENT_NOT_FN  0x100c
250 /* The requested operation might require the
251    command to be passed between MCs, and the
252    transport doesn't support that.  Should
253    only ever been seen over the UART. */
254 #define MC_CMD_ERR_TRANSPORT_NOPROXY 0x100d
255 /* VLAN tag(s) exists */
256 #define MC_CMD_ERR_VLAN_EXIST 0x100e
257 /* No MAC address assigned to an EVB port */
258 #define MC_CMD_ERR_NO_MAC_ADDR 0x100f
259 /* Notifies the driver that the request has been relayed
260  * to an admin function for authorization. The driver should
261  * wait for a PROXY_RESPONSE event and then resend its request.
262  * This error code is followed by a 32-bit handle that
263  * helps matching it with the respective PROXY_RESPONSE event. */
264 #define MC_CMD_ERR_PROXY_PENDING 0x1010
265 #define MC_CMD_ERR_PROXY_PENDING_HANDLE_OFST 4
266 /* The request cannot be passed for authorization because
267  * another request from the same function is currently being
268  * authorized. The drvier should try again later. */
269 #define MC_CMD_ERR_PROXY_INPROGRESS 0x1011
270 /* Returned by MC_CMD_PROXY_COMPLETE if the caller is not the function
271  * that has enabled proxying or BLOCK_INDEX points to a function that
272  * doesn't await an authorization. */
273 #define MC_CMD_ERR_PROXY_UNEXPECTED 0x1012
274 /* This code is currently only used internally in FW. Its meaning is that
275  * an operation failed due to lack of SR-IOV privilege.
276  * Normally it is translated to EPERM by send_cmd_err(),
277  * but it may also be used to trigger some special mechanism
278  * for handling such case, e.g. to relay the failed request
279  * to a designated admin function for authorization. */
280 #define MC_CMD_ERR_NO_PRIVILEGE 0x1013
281 /* Workaround 26807 could not be turned on/off because some functions
282  * have already installed filters. See the comment at
283  * MC_CMD_WORKAROUND_BUG26807.
284  * May also returned for other operations such as sub-variant switching. */
285 #define MC_CMD_ERR_FILTERS_PRESENT 0x1014
286 /* The clock whose frequency you've attempted to set set
287  * doesn't exist on this NIC */
288 #define MC_CMD_ERR_NO_CLOCK 0x1015
289 /* Returned by MC_CMD_TESTASSERT if the action that should
290  * have caused an assertion failed to do so.  */
291 #define MC_CMD_ERR_UNREACHABLE 0x1016
292 /* This command needs to be processed in the background but there were no
293  * resources to do so. Send it again after a command has completed. */
294 #define MC_CMD_ERR_QUEUE_FULL 0x1017
295 /* The operation could not be completed because the PCIe link has gone
296  * away.  This error code is never expected to be returned over the TLP
297  * transport. */
298 #define MC_CMD_ERR_NO_PCIE 0x1018
299 /* The operation could not be completed because the datapath has gone
300  * away.  This is distinct from MC_CMD_ERR_DATAPATH_DISABLED in that the
301  * datapath absence may be temporary*/
302 #define MC_CMD_ERR_NO_DATAPATH 0x1019
303 /* The operation could not complete because some VIs are allocated */
304 #define MC_CMD_ERR_VIS_PRESENT 0x101a
305 /* The operation could not complete because some PIO buffers are allocated */
306 #define MC_CMD_ERR_PIOBUFS_PRESENT 0x101b
307
308 #define MC_CMD_ERR_CODE_OFST 0
309
310 /* We define 8 "escape" commands to allow
311    for command number space extension */
312
313 #define MC_CMD_CMD_SPACE_ESCAPE_0             0x78
314 #define MC_CMD_CMD_SPACE_ESCAPE_1             0x79
315 #define MC_CMD_CMD_SPACE_ESCAPE_2             0x7A
316 #define MC_CMD_CMD_SPACE_ESCAPE_3             0x7B
317 #define MC_CMD_CMD_SPACE_ESCAPE_4             0x7C
318 #define MC_CMD_CMD_SPACE_ESCAPE_5             0x7D
319 #define MC_CMD_CMD_SPACE_ESCAPE_6             0x7E
320 #define MC_CMD_CMD_SPACE_ESCAPE_7             0x7F
321
322 /* Vectors in the boot ROM */
323 /* Point to the copycode entry point. */
324 #define SIENA_MC_BOOTROM_COPYCODE_VEC (0x800 - 3 * 0x4)
325 #define HUNT_MC_BOOTROM_COPYCODE_VEC (0x8000 - 3 * 0x4)
326 #define MEDFORD_MC_BOOTROM_COPYCODE_VEC (0x10000 - 3 * 0x4)
327 /* Points to the recovery mode entry point. Misnamed but kept for compatibility. */
328 #define SIENA_MC_BOOTROM_NOFLASH_VEC (0x800 - 2 * 0x4)
329 #define HUNT_MC_BOOTROM_NOFLASH_VEC (0x8000 - 2 * 0x4)
330 #define MEDFORD_MC_BOOTROM_NOFLASH_VEC (0x10000 - 2 * 0x4)
331 /* Points to the recovery mode entry point. Same as above, but the right name. */
332 #define SIENA_MC_BOOTROM_RECOVERY_VEC (0x800 - 2 * 0x4)
333 #define HUNT_MC_BOOTROM_RECOVERY_VEC (0x8000 - 2 * 0x4)
334 #define MEDFORD_MC_BOOTROM_RECOVERY_VEC (0x10000 - 2 * 0x4)
335
336 /* Points to noflash mode entry point. */
337 #define MEDFORD_MC_BOOTROM_REAL_NOFLASH_VEC (0x10000 - 4 * 0x4)
338
339 /* The command set exported by the boot ROM (MCDI v0) */
340 #define MC_CMD_GET_VERSION_V0_SUPPORTED_FUNCS {         \
341         (1 << MC_CMD_READ32)    |                       \
342         (1 << MC_CMD_WRITE32)   |                       \
343         (1 << MC_CMD_COPYCODE)  |                       \
344         (1 << MC_CMD_GET_VERSION),                      \
345         0, 0, 0 }
346
347 #define MC_CMD_SENSOR_INFO_OUT_OFFSET_OFST(_x)          \
348         (MC_CMD_SENSOR_ENTRY_OFST + (_x))
349
350 #define MC_CMD_DBI_WRITE_IN_ADDRESS_OFST(n)             \
351         (MC_CMD_DBI_WRITE_IN_DBIWROP_OFST +             \
352          MC_CMD_DBIWROP_TYPEDEF_ADDRESS_OFST +          \
353          (n) * MC_CMD_DBIWROP_TYPEDEF_LEN)
354
355 #define MC_CMD_DBI_WRITE_IN_BYTE_MASK_OFST(n)           \
356         (MC_CMD_DBI_WRITE_IN_DBIWROP_OFST +             \
357          MC_CMD_DBIWROP_TYPEDEF_BYTE_MASK_OFST +        \
358          (n) * MC_CMD_DBIWROP_TYPEDEF_LEN)
359
360 #define MC_CMD_DBI_WRITE_IN_VALUE_OFST(n)               \
361         (MC_CMD_DBI_WRITE_IN_DBIWROP_OFST +             \
362          MC_CMD_DBIWROP_TYPEDEF_VALUE_OFST +            \
363          (n) * MC_CMD_DBIWROP_TYPEDEF_LEN)
364
365 /* This may be ORed with an EVB_PORT_ID_xxx constant to pass a non-default
366  * stack ID (which must be in the range 1-255) along with an EVB port ID.
367  */
368 #define EVB_STACK_ID(n)  (((n) & 0xff) << 16)
369
370
371 #ifdef WITH_MCDI_V2
372
373 /* Version 2 adds an optional argument to error returns: the errno value
374  * may be followed by the (0-based) number of the first argument that
375  * could not be processed.
376  */
377 #define MC_CMD_ERR_ARG_OFST 4
378
379 /* No space */
380 #define MC_CMD_ERR_ENOSPC 28
381
382 #endif
383
384 /* MCDI_EVENT structuredef */
385 #define MCDI_EVENT_LEN 8
386 #define MCDI_EVENT_CONT_LBN 32
387 #define MCDI_EVENT_CONT_WIDTH 1
388 #define MCDI_EVENT_LEVEL_LBN 33
389 #define MCDI_EVENT_LEVEL_WIDTH 3
390 /* enum: Info. */
391 #define MCDI_EVENT_LEVEL_INFO 0x0
392 /* enum: Warning. */
393 #define MCDI_EVENT_LEVEL_WARN 0x1
394 /* enum: Error. */
395 #define MCDI_EVENT_LEVEL_ERR 0x2
396 /* enum: Fatal. */
397 #define MCDI_EVENT_LEVEL_FATAL 0x3
398 #define MCDI_EVENT_DATA_OFST 0
399 #define MCDI_EVENT_DATA_LEN 4
400 #define MCDI_EVENT_CMDDONE_SEQ_LBN 0
401 #define MCDI_EVENT_CMDDONE_SEQ_WIDTH 8
402 #define MCDI_EVENT_CMDDONE_DATALEN_LBN 8
403 #define MCDI_EVENT_CMDDONE_DATALEN_WIDTH 8
404 #define MCDI_EVENT_CMDDONE_ERRNO_LBN 16
405 #define MCDI_EVENT_CMDDONE_ERRNO_WIDTH 8
406 #define MCDI_EVENT_LINKCHANGE_LP_CAP_LBN 0
407 #define MCDI_EVENT_LINKCHANGE_LP_CAP_WIDTH 16
408 #define MCDI_EVENT_LINKCHANGE_SPEED_LBN 16
409 #define MCDI_EVENT_LINKCHANGE_SPEED_WIDTH 4
410 /* enum: Link is down or link speed could not be determined */
411 #define MCDI_EVENT_LINKCHANGE_SPEED_UNKNOWN 0x0
412 /* enum: 100Mbs */
413 #define MCDI_EVENT_LINKCHANGE_SPEED_100M 0x1
414 /* enum: 1Gbs */
415 #define MCDI_EVENT_LINKCHANGE_SPEED_1G 0x2
416 /* enum: 10Gbs */
417 #define MCDI_EVENT_LINKCHANGE_SPEED_10G 0x3
418 /* enum: 40Gbs */
419 #define MCDI_EVENT_LINKCHANGE_SPEED_40G 0x4
420 /* enum: 25Gbs */
421 #define MCDI_EVENT_LINKCHANGE_SPEED_25G 0x5
422 /* enum: 50Gbs */
423 #define MCDI_EVENT_LINKCHANGE_SPEED_50G 0x6
424 /* enum: 100Gbs */
425 #define MCDI_EVENT_LINKCHANGE_SPEED_100G 0x7
426 #define MCDI_EVENT_LINKCHANGE_FCNTL_LBN 20
427 #define MCDI_EVENT_LINKCHANGE_FCNTL_WIDTH 4
428 #define MCDI_EVENT_LINKCHANGE_LINK_FLAGS_LBN 24
429 #define MCDI_EVENT_LINKCHANGE_LINK_FLAGS_WIDTH 8
430 #define MCDI_EVENT_SENSOREVT_MONITOR_LBN 0
431 #define MCDI_EVENT_SENSOREVT_MONITOR_WIDTH 8
432 #define MCDI_EVENT_SENSOREVT_STATE_LBN 8
433 #define MCDI_EVENT_SENSOREVT_STATE_WIDTH 8
434 #define MCDI_EVENT_SENSOREVT_VALUE_LBN 16
435 #define MCDI_EVENT_SENSOREVT_VALUE_WIDTH 16
436 #define MCDI_EVENT_FWALERT_DATA_LBN 8
437 #define MCDI_EVENT_FWALERT_DATA_WIDTH 24
438 #define MCDI_EVENT_FWALERT_REASON_LBN 0
439 #define MCDI_EVENT_FWALERT_REASON_WIDTH 8
440 /* enum: SRAM Access. */
441 #define MCDI_EVENT_FWALERT_REASON_SRAM_ACCESS 0x1
442 #define MCDI_EVENT_FLR_VF_LBN 0
443 #define MCDI_EVENT_FLR_VF_WIDTH 8
444 #define MCDI_EVENT_TX_ERR_TXQ_LBN 0
445 #define MCDI_EVENT_TX_ERR_TXQ_WIDTH 12
446 #define MCDI_EVENT_TX_ERR_TYPE_LBN 12
447 #define MCDI_EVENT_TX_ERR_TYPE_WIDTH 4
448 /* enum: Descriptor loader reported failure */
449 #define MCDI_EVENT_TX_ERR_DL_FAIL 0x1
450 /* enum: Descriptor ring empty and no EOP seen for packet */
451 #define MCDI_EVENT_TX_ERR_NO_EOP 0x2
452 /* enum: Overlength packet */
453 #define MCDI_EVENT_TX_ERR_2BIG 0x3
454 /* enum: Malformed option descriptor */
455 #define MCDI_EVENT_TX_BAD_OPTDESC 0x5
456 /* enum: Option descriptor part way through a packet */
457 #define MCDI_EVENT_TX_OPT_IN_PKT 0x8
458 /* enum: DMA or PIO data access error */
459 #define MCDI_EVENT_TX_ERR_BAD_DMA_OR_PIO 0x9
460 #define MCDI_EVENT_TX_ERR_INFO_LBN 16
461 #define MCDI_EVENT_TX_ERR_INFO_WIDTH 16
462 #define MCDI_EVENT_TX_FLUSH_TO_DRIVER_LBN 12
463 #define MCDI_EVENT_TX_FLUSH_TO_DRIVER_WIDTH 1
464 #define MCDI_EVENT_TX_FLUSH_TXQ_LBN 0
465 #define MCDI_EVENT_TX_FLUSH_TXQ_WIDTH 12
466 #define MCDI_EVENT_PTP_ERR_TYPE_LBN 0
467 #define MCDI_EVENT_PTP_ERR_TYPE_WIDTH 8
468 /* enum: PLL lost lock */
469 #define MCDI_EVENT_PTP_ERR_PLL_LOST 0x1
470 /* enum: Filter overflow (PDMA) */
471 #define MCDI_EVENT_PTP_ERR_FILTER 0x2
472 /* enum: FIFO overflow (FPGA) */
473 #define MCDI_EVENT_PTP_ERR_FIFO 0x3
474 /* enum: Merge queue overflow */
475 #define MCDI_EVENT_PTP_ERR_QUEUE 0x4
476 #define MCDI_EVENT_AOE_ERR_TYPE_LBN 0
477 #define MCDI_EVENT_AOE_ERR_TYPE_WIDTH 8
478 /* enum: AOE failed to load - no valid image? */
479 #define MCDI_EVENT_AOE_NO_LOAD 0x1
480 /* enum: AOE FC reported an exception */
481 #define MCDI_EVENT_AOE_FC_ASSERT 0x2
482 /* enum: AOE FC watchdogged */
483 #define MCDI_EVENT_AOE_FC_WATCHDOG 0x3
484 /* enum: AOE FC failed to start */
485 #define MCDI_EVENT_AOE_FC_NO_START 0x4
486 /* enum: Generic AOE fault - likely to have been reported via other means too
487  * but intended for use by aoex driver.
488  */
489 #define MCDI_EVENT_AOE_FAULT 0x5
490 /* enum: Results of reprogramming the CPLD (status in AOE_ERR_DATA) */
491 #define MCDI_EVENT_AOE_CPLD_REPROGRAMMED 0x6
492 /* enum: AOE loaded successfully */
493 #define MCDI_EVENT_AOE_LOAD 0x7
494 /* enum: AOE DMA operation completed (LSB of HOST_HANDLE in AOE_ERR_DATA) */
495 #define MCDI_EVENT_AOE_DMA 0x8
496 /* enum: AOE byteblaster connected/disconnected (Connection status in
497  * AOE_ERR_DATA)
498  */
499 #define MCDI_EVENT_AOE_BYTEBLASTER 0x9
500 /* enum: DDR ECC status update */
501 #define MCDI_EVENT_AOE_DDR_ECC_STATUS 0xa
502 /* enum: PTP status update */
503 #define MCDI_EVENT_AOE_PTP_STATUS 0xb
504 /* enum: FPGA header incorrect */
505 #define MCDI_EVENT_AOE_FPGA_LOAD_HEADER_ERR 0xc
506 /* enum: FPGA Powered Off due to error in powering up FPGA */
507 #define MCDI_EVENT_AOE_FPGA_POWER_OFF 0xd
508 /* enum: AOE FPGA load failed due to MC to MUM communication failure */
509 #define MCDI_EVENT_AOE_FPGA_LOAD_FAILED 0xe
510 /* enum: Notify that invalid flash type detected */
511 #define MCDI_EVENT_AOE_INVALID_FPGA_FLASH_TYPE 0xf
512 /* enum: Notify that the attempt to run FPGA Controller firmware timedout */
513 #define MCDI_EVENT_AOE_FC_RUN_TIMEDOUT 0x10
514 /* enum: Failure to probe one or more FPGA boot flash chips */
515 #define MCDI_EVENT_AOE_FPGA_BOOT_FLASH_INVALID 0x11
516 /* enum: FPGA boot-flash contains an invalid image header */
517 #define MCDI_EVENT_AOE_FPGA_BOOT_FLASH_HDR_INVALID 0x12
518 /* enum: Failed to program clocks required by the FPGA */
519 #define MCDI_EVENT_AOE_FPGA_CLOCKS_PROGRAM_FAILED 0x13
520 /* enum: Notify that FPGA Controller is alive to serve MCDI requests */
521 #define MCDI_EVENT_AOE_FC_RUNNING 0x14
522 #define MCDI_EVENT_AOE_ERR_DATA_LBN 8
523 #define MCDI_EVENT_AOE_ERR_DATA_WIDTH 8
524 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_INFO_LBN 8
525 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_INFO_WIDTH 8
526 /* enum: FC Assert happened, but the register information is not available */
527 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_SEEN 0x0
528 /* enum: The register information for FC Assert is ready for readinng by driver
529  */
530 #define MCDI_EVENT_AOE_ERR_FC_ASSERT_DATA_READY 0x1
531 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_HEADER_VERIFY_FAILED_LBN 8
532 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_HEADER_VERIFY_FAILED_WIDTH 8
533 /* enum: Reading from NV failed */
534 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_NV_READ_FAIL 0x0
535 /* enum: Invalid Magic Number if FPGA header */
536 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_MAGIC_FAIL 0x1
537 /* enum: Invalid Silicon type detected in header */
538 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_SILICON_TYPE 0x2
539 /* enum: Unsupported VRatio */
540 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_VRATIO 0x3
541 /* enum: Unsupported DDR Type */
542 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_TYPE 0x4
543 /* enum: DDR Voltage out of supported range */
544 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_VOLTAGE 0x5
545 /* enum: Unsupported DDR speed */
546 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_SPEED 0x6
547 /* enum: Unsupported DDR size */
548 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_SIZE 0x7
549 /* enum: Unsupported DDR rank */
550 #define MCDI_EVENT_AOE_ERR_FPGA_HEADER_DDR_RANK 0x8
551 #define MCDI_EVENT_AOE_ERR_CODE_INVALID_FPGA_FLASH_TYPE_INFO_LBN 8
552 #define MCDI_EVENT_AOE_ERR_CODE_INVALID_FPGA_FLASH_TYPE_INFO_WIDTH 8
553 /* enum: Primary boot flash */
554 #define MCDI_EVENT_AOE_FLASH_TYPE_BOOT_PRIMARY 0x0
555 /* enum: Secondary boot flash */
556 #define MCDI_EVENT_AOE_FLASH_TYPE_BOOT_SECONDARY 0x1
557 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_POWER_OFF_LBN 8
558 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_POWER_OFF_WIDTH 8
559 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_LOAD_FAILED_LBN 8
560 #define MCDI_EVENT_AOE_ERR_CODE_FPGA_LOAD_FAILED_WIDTH 8
561 #define MCDI_EVENT_RX_ERR_RXQ_LBN 0
562 #define MCDI_EVENT_RX_ERR_RXQ_WIDTH 12
563 #define MCDI_EVENT_RX_ERR_TYPE_LBN 12
564 #define MCDI_EVENT_RX_ERR_TYPE_WIDTH 4
565 #define MCDI_EVENT_RX_ERR_INFO_LBN 16
566 #define MCDI_EVENT_RX_ERR_INFO_WIDTH 16
567 #define MCDI_EVENT_RX_FLUSH_TO_DRIVER_LBN 12
568 #define MCDI_EVENT_RX_FLUSH_TO_DRIVER_WIDTH 1
569 #define MCDI_EVENT_RX_FLUSH_RXQ_LBN 0
570 #define MCDI_EVENT_RX_FLUSH_RXQ_WIDTH 12
571 #define MCDI_EVENT_MC_REBOOT_COUNT_LBN 0
572 #define MCDI_EVENT_MC_REBOOT_COUNT_WIDTH 16
573 #define MCDI_EVENT_MUM_ERR_TYPE_LBN 0
574 #define MCDI_EVENT_MUM_ERR_TYPE_WIDTH 8
575 /* enum: MUM failed to load - no valid image? */
576 #define MCDI_EVENT_MUM_NO_LOAD 0x1
577 /* enum: MUM f/w reported an exception */
578 #define MCDI_EVENT_MUM_ASSERT 0x2
579 /* enum: MUM not kicking watchdog */
580 #define MCDI_EVENT_MUM_WATCHDOG 0x3
581 #define MCDI_EVENT_MUM_ERR_DATA_LBN 8
582 #define MCDI_EVENT_MUM_ERR_DATA_WIDTH 8
583 #define MCDI_EVENT_DBRET_SEQ_LBN 0
584 #define MCDI_EVENT_DBRET_SEQ_WIDTH 8
585 #define MCDI_EVENT_SUC_ERR_TYPE_LBN 0
586 #define MCDI_EVENT_SUC_ERR_TYPE_WIDTH 8
587 /* enum: Corrupted or bad SUC application. */
588 #define MCDI_EVENT_SUC_BAD_APP 0x1
589 /* enum: SUC application reported an assert. */
590 #define MCDI_EVENT_SUC_ASSERT 0x2
591 /* enum: SUC application reported an exception. */
592 #define MCDI_EVENT_SUC_EXCEPTION 0x3
593 /* enum: SUC watchdog timer expired. */
594 #define MCDI_EVENT_SUC_WATCHDOG 0x4
595 #define MCDI_EVENT_SUC_ERR_ADDRESS_LBN 8
596 #define MCDI_EVENT_SUC_ERR_ADDRESS_WIDTH 24
597 #define MCDI_EVENT_SUC_ERR_DATA_LBN 8
598 #define MCDI_EVENT_SUC_ERR_DATA_WIDTH 24
599 #define MCDI_EVENT_DATA_LBN 0
600 #define MCDI_EVENT_DATA_WIDTH 32
601 #define MCDI_EVENT_SRC_LBN 36
602 #define MCDI_EVENT_SRC_WIDTH 8
603 #define MCDI_EVENT_EV_CODE_LBN 60
604 #define MCDI_EVENT_EV_CODE_WIDTH 4
605 #define MCDI_EVENT_CODE_LBN 44
606 #define MCDI_EVENT_CODE_WIDTH 8
607 /* enum: Event generated by host software */
608 #define MCDI_EVENT_SW_EVENT 0x0
609 /* enum: Bad assert. */
610 #define MCDI_EVENT_CODE_BADSSERT 0x1
611 /* enum: PM Notice. */
612 #define MCDI_EVENT_CODE_PMNOTICE 0x2
613 /* enum: Command done. */
614 #define MCDI_EVENT_CODE_CMDDONE 0x3
615 /* enum: Link change. */
616 #define MCDI_EVENT_CODE_LINKCHANGE 0x4
617 /* enum: Sensor Event. */
618 #define MCDI_EVENT_CODE_SENSOREVT 0x5
619 /* enum: Schedule error. */
620 #define MCDI_EVENT_CODE_SCHEDERR 0x6
621 /* enum: Reboot. */
622 #define MCDI_EVENT_CODE_REBOOT 0x7
623 /* enum: Mac stats DMA. */
624 #define MCDI_EVENT_CODE_MAC_STATS_DMA 0x8
625 /* enum: Firmware alert. */
626 #define MCDI_EVENT_CODE_FWALERT 0x9
627 /* enum: Function level reset. */
628 #define MCDI_EVENT_CODE_FLR 0xa
629 /* enum: Transmit error */
630 #define MCDI_EVENT_CODE_TX_ERR 0xb
631 /* enum: Tx flush has completed */
632 #define MCDI_EVENT_CODE_TX_FLUSH 0xc
633 /* enum: PTP packet received timestamp */
634 #define MCDI_EVENT_CODE_PTP_RX 0xd
635 /* enum: PTP NIC failure */
636 #define MCDI_EVENT_CODE_PTP_FAULT 0xe
637 /* enum: PTP PPS event */
638 #define MCDI_EVENT_CODE_PTP_PPS 0xf
639 /* enum: Rx flush has completed */
640 #define MCDI_EVENT_CODE_RX_FLUSH 0x10
641 /* enum: Receive error */
642 #define MCDI_EVENT_CODE_RX_ERR 0x11
643 /* enum: AOE fault */
644 #define MCDI_EVENT_CODE_AOE 0x12
645 /* enum: Network port calibration failed (VCAL). */
646 #define MCDI_EVENT_CODE_VCAL_FAIL 0x13
647 /* enum: HW PPS event */
648 #define MCDI_EVENT_CODE_HW_PPS 0x14
649 /* enum: The MC has rebooted (huntington and later, siena uses CODE_REBOOT and
650  * a different format)
651  */
652 #define MCDI_EVENT_CODE_MC_REBOOT 0x15
653 /* enum: the MC has detected a parity error */
654 #define MCDI_EVENT_CODE_PAR_ERR 0x16
655 /* enum: the MC has detected a correctable error */
656 #define MCDI_EVENT_CODE_ECC_CORR_ERR 0x17
657 /* enum: the MC has detected an uncorrectable error */
658 #define MCDI_EVENT_CODE_ECC_FATAL_ERR 0x18
659 /* enum: The MC has entered offline BIST mode */
660 #define MCDI_EVENT_CODE_MC_BIST 0x19
661 /* enum: PTP tick event providing current NIC time */
662 #define MCDI_EVENT_CODE_PTP_TIME 0x1a
663 /* enum: MUM fault */
664 #define MCDI_EVENT_CODE_MUM 0x1b
665 /* enum: notify the designated PF of a new authorization request */
666 #define MCDI_EVENT_CODE_PROXY_REQUEST 0x1c
667 /* enum: notify a function that awaits an authorization that its request has
668  * been processed and it may now resend the command
669  */
670 #define MCDI_EVENT_CODE_PROXY_RESPONSE 0x1d
671 /* enum: MCDI command accepted. New commands can be issued but this command is
672  * not done yet.
673  */
674 #define MCDI_EVENT_CODE_DBRET 0x1e
675 /* enum: The MC has detected a fault on the SUC */
676 #define MCDI_EVENT_CODE_SUC 0x1f
677 /* enum: Artificial event generated by host and posted via MC for test
678  * purposes.
679  */
680 #define MCDI_EVENT_CODE_TESTGEN 0xfa
681 #define MCDI_EVENT_CMDDONE_DATA_OFST 0
682 #define MCDI_EVENT_CMDDONE_DATA_LEN 4
683 #define MCDI_EVENT_CMDDONE_DATA_LBN 0
684 #define MCDI_EVENT_CMDDONE_DATA_WIDTH 32
685 #define MCDI_EVENT_LINKCHANGE_DATA_OFST 0
686 #define MCDI_EVENT_LINKCHANGE_DATA_LEN 4
687 #define MCDI_EVENT_LINKCHANGE_DATA_LBN 0
688 #define MCDI_EVENT_LINKCHANGE_DATA_WIDTH 32
689 #define MCDI_EVENT_SENSOREVT_DATA_OFST 0
690 #define MCDI_EVENT_SENSOREVT_DATA_LEN 4
691 #define MCDI_EVENT_SENSOREVT_DATA_LBN 0
692 #define MCDI_EVENT_SENSOREVT_DATA_WIDTH 32
693 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_OFST 0
694 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_LEN 4
695 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_LBN 0
696 #define MCDI_EVENT_MAC_STATS_DMA_GENERATION_WIDTH 32
697 #define MCDI_EVENT_TX_ERR_DATA_OFST 0
698 #define MCDI_EVENT_TX_ERR_DATA_LEN 4
699 #define MCDI_EVENT_TX_ERR_DATA_LBN 0
700 #define MCDI_EVENT_TX_ERR_DATA_WIDTH 32
701 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the seconds field of
702  * timestamp
703  */
704 #define MCDI_EVENT_PTP_SECONDS_OFST 0
705 #define MCDI_EVENT_PTP_SECONDS_LEN 4
706 #define MCDI_EVENT_PTP_SECONDS_LBN 0
707 #define MCDI_EVENT_PTP_SECONDS_WIDTH 32
708 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the major field of
709  * timestamp
710  */
711 #define MCDI_EVENT_PTP_MAJOR_OFST 0
712 #define MCDI_EVENT_PTP_MAJOR_LEN 4
713 #define MCDI_EVENT_PTP_MAJOR_LBN 0
714 #define MCDI_EVENT_PTP_MAJOR_WIDTH 32
715 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the nanoseconds field
716  * of timestamp
717  */
718 #define MCDI_EVENT_PTP_NANOSECONDS_OFST 0
719 #define MCDI_EVENT_PTP_NANOSECONDS_LEN 4
720 #define MCDI_EVENT_PTP_NANOSECONDS_LBN 0
721 #define MCDI_EVENT_PTP_NANOSECONDS_WIDTH 32
722 /* For CODE_PTP_RX, CODE_PTP_PPS and CODE_HW_PPS events the minor field of
723  * timestamp
724  */
725 #define MCDI_EVENT_PTP_MINOR_OFST 0
726 #define MCDI_EVENT_PTP_MINOR_LEN 4
727 #define MCDI_EVENT_PTP_MINOR_LBN 0
728 #define MCDI_EVENT_PTP_MINOR_WIDTH 32
729 /* For CODE_PTP_RX events, the lowest four bytes of sourceUUID from PTP packet
730  */
731 #define MCDI_EVENT_PTP_UUID_OFST 0
732 #define MCDI_EVENT_PTP_UUID_LEN 4
733 #define MCDI_EVENT_PTP_UUID_LBN 0
734 #define MCDI_EVENT_PTP_UUID_WIDTH 32
735 #define MCDI_EVENT_RX_ERR_DATA_OFST 0
736 #define MCDI_EVENT_RX_ERR_DATA_LEN 4
737 #define MCDI_EVENT_RX_ERR_DATA_LBN 0
738 #define MCDI_EVENT_RX_ERR_DATA_WIDTH 32
739 #define MCDI_EVENT_PAR_ERR_DATA_OFST 0
740 #define MCDI_EVENT_PAR_ERR_DATA_LEN 4
741 #define MCDI_EVENT_PAR_ERR_DATA_LBN 0
742 #define MCDI_EVENT_PAR_ERR_DATA_WIDTH 32
743 #define MCDI_EVENT_ECC_CORR_ERR_DATA_OFST 0
744 #define MCDI_EVENT_ECC_CORR_ERR_DATA_LEN 4
745 #define MCDI_EVENT_ECC_CORR_ERR_DATA_LBN 0
746 #define MCDI_EVENT_ECC_CORR_ERR_DATA_WIDTH 32
747 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_OFST 0
748 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_LEN 4
749 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_LBN 0
750 #define MCDI_EVENT_ECC_FATAL_ERR_DATA_WIDTH 32
751 /* For CODE_PTP_TIME events, the major value of the PTP clock */
752 #define MCDI_EVENT_PTP_TIME_MAJOR_OFST 0
753 #define MCDI_EVENT_PTP_TIME_MAJOR_LEN 4
754 #define MCDI_EVENT_PTP_TIME_MAJOR_LBN 0
755 #define MCDI_EVENT_PTP_TIME_MAJOR_WIDTH 32
756 /* For CODE_PTP_TIME events, bits 19-26 of the minor value of the PTP clock */
757 #define MCDI_EVENT_PTP_TIME_MINOR_26_19_LBN 36
758 #define MCDI_EVENT_PTP_TIME_MINOR_26_19_WIDTH 8
759 /* For CODE_PTP_TIME events, most significant bits of the minor value of the
760  * PTP clock. This is a more generic equivalent of PTP_TIME_MINOR_26_19.
761  */
762 #define MCDI_EVENT_PTP_TIME_MINOR_MS_8BITS_LBN 36
763 #define MCDI_EVENT_PTP_TIME_MINOR_MS_8BITS_WIDTH 8
764 /* For CODE_PTP_TIME events where report sync status is enabled, indicates
765  * whether the NIC clock has ever been set
766  */
767 #define MCDI_EVENT_PTP_TIME_NIC_CLOCK_VALID_LBN 36
768 #define MCDI_EVENT_PTP_TIME_NIC_CLOCK_VALID_WIDTH 1
769 /* For CODE_PTP_TIME events where report sync status is enabled, indicates
770  * whether the NIC and System clocks are in sync
771  */
772 #define MCDI_EVENT_PTP_TIME_HOST_NIC_IN_SYNC_LBN 37
773 #define MCDI_EVENT_PTP_TIME_HOST_NIC_IN_SYNC_WIDTH 1
774 /* For CODE_PTP_TIME events where report sync status is enabled, bits 21-26 of
775  * the minor value of the PTP clock
776  */
777 #define MCDI_EVENT_PTP_TIME_MINOR_26_21_LBN 38
778 #define MCDI_EVENT_PTP_TIME_MINOR_26_21_WIDTH 6
779 /* For CODE_PTP_TIME events, most significant bits of the minor value of the
780  * PTP clock. This is a more generic equivalent of PTP_TIME_MINOR_26_21.
781  */
782 #define MCDI_EVENT_PTP_TIME_MINOR_MS_6BITS_LBN 38
783 #define MCDI_EVENT_PTP_TIME_MINOR_MS_6BITS_WIDTH 6
784 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_OFST 0
785 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_LEN 4
786 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_LBN 0
787 #define MCDI_EVENT_PROXY_REQUEST_BUFF_INDEX_WIDTH 32
788 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_OFST 0
789 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_LEN 4
790 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_LBN 0
791 #define MCDI_EVENT_PROXY_RESPONSE_HANDLE_WIDTH 32
792 /* Zero means that the request has been completed or authorized, and the driver
793  * should resend it. A non-zero value means that the authorization has been
794  * denied, and gives the reason. Typically it will be EPERM.
795  */
796 #define MCDI_EVENT_PROXY_RESPONSE_RC_LBN 36
797 #define MCDI_EVENT_PROXY_RESPONSE_RC_WIDTH 8
798 #define MCDI_EVENT_DBRET_DATA_OFST 0
799 #define MCDI_EVENT_DBRET_DATA_LEN 4
800 #define MCDI_EVENT_DBRET_DATA_LBN 0
801 #define MCDI_EVENT_DBRET_DATA_WIDTH 32
802
803 /* FCDI_EVENT structuredef */
804 #define FCDI_EVENT_LEN 8
805 #define FCDI_EVENT_CONT_LBN 32
806 #define FCDI_EVENT_CONT_WIDTH 1
807 #define FCDI_EVENT_LEVEL_LBN 33
808 #define FCDI_EVENT_LEVEL_WIDTH 3
809 /* enum: Info. */
810 #define FCDI_EVENT_LEVEL_INFO 0x0
811 /* enum: Warning. */
812 #define FCDI_EVENT_LEVEL_WARN 0x1
813 /* enum: Error. */
814 #define FCDI_EVENT_LEVEL_ERR 0x2
815 /* enum: Fatal. */
816 #define FCDI_EVENT_LEVEL_FATAL 0x3
817 #define FCDI_EVENT_DATA_OFST 0
818 #define FCDI_EVENT_DATA_LEN 4
819 #define FCDI_EVENT_LINK_STATE_STATUS_LBN 0
820 #define FCDI_EVENT_LINK_STATE_STATUS_WIDTH 1
821 #define FCDI_EVENT_LINK_DOWN 0x0 /* enum */
822 #define FCDI_EVENT_LINK_UP 0x1 /* enum */
823 #define FCDI_EVENT_DATA_LBN 0
824 #define FCDI_EVENT_DATA_WIDTH 32
825 #define FCDI_EVENT_SRC_LBN 36
826 #define FCDI_EVENT_SRC_WIDTH 8
827 #define FCDI_EVENT_EV_CODE_LBN 60
828 #define FCDI_EVENT_EV_CODE_WIDTH 4
829 #define FCDI_EVENT_CODE_LBN 44
830 #define FCDI_EVENT_CODE_WIDTH 8
831 /* enum: The FC was rebooted. */
832 #define FCDI_EVENT_CODE_REBOOT 0x1
833 /* enum: Bad assert. */
834 #define FCDI_EVENT_CODE_ASSERT 0x2
835 /* enum: DDR3 test result. */
836 #define FCDI_EVENT_CODE_DDR_TEST_RESULT 0x3
837 /* enum: Link status. */
838 #define FCDI_EVENT_CODE_LINK_STATE 0x4
839 /* enum: A timed read is ready to be serviced. */
840 #define FCDI_EVENT_CODE_TIMED_READ 0x5
841 /* enum: One or more PPS IN events */
842 #define FCDI_EVENT_CODE_PPS_IN 0x6
843 /* enum: Tick event from PTP clock */
844 #define FCDI_EVENT_CODE_PTP_TICK 0x7
845 /* enum: ECC error counters */
846 #define FCDI_EVENT_CODE_DDR_ECC_STATUS 0x8
847 /* enum: Current status of PTP */
848 #define FCDI_EVENT_CODE_PTP_STATUS 0x9
849 /* enum: Port id config to map MC-FC port idx */
850 #define FCDI_EVENT_CODE_PORT_CONFIG 0xa
851 /* enum: Boot result or error code */
852 #define FCDI_EVENT_CODE_BOOT_RESULT 0xb
853 #define FCDI_EVENT_REBOOT_SRC_LBN 36
854 #define FCDI_EVENT_REBOOT_SRC_WIDTH 8
855 #define FCDI_EVENT_REBOOT_FC_FW 0x0 /* enum */
856 #define FCDI_EVENT_REBOOT_FC_BOOTLOADER 0x1 /* enum */
857 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_OFST 0
858 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_LEN 4
859 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_LBN 0
860 #define FCDI_EVENT_ASSERT_INSTR_ADDRESS_WIDTH 32
861 #define FCDI_EVENT_ASSERT_TYPE_LBN 36
862 #define FCDI_EVENT_ASSERT_TYPE_WIDTH 8
863 #define FCDI_EVENT_DDR_TEST_RESULT_STATUS_CODE_LBN 36
864 #define FCDI_EVENT_DDR_TEST_RESULT_STATUS_CODE_WIDTH 8
865 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_OFST 0
866 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_LEN 4
867 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_LBN 0
868 #define FCDI_EVENT_DDR_TEST_RESULT_RESULT_WIDTH 32
869 #define FCDI_EVENT_LINK_STATE_DATA_OFST 0
870 #define FCDI_EVENT_LINK_STATE_DATA_LEN 4
871 #define FCDI_EVENT_LINK_STATE_DATA_LBN 0
872 #define FCDI_EVENT_LINK_STATE_DATA_WIDTH 32
873 #define FCDI_EVENT_PTP_STATE_OFST 0
874 #define FCDI_EVENT_PTP_STATE_LEN 4
875 #define FCDI_EVENT_PTP_UNDEFINED 0x0 /* enum */
876 #define FCDI_EVENT_PTP_SETUP_FAILED 0x1 /* enum */
877 #define FCDI_EVENT_PTP_OPERATIONAL 0x2 /* enum */
878 #define FCDI_EVENT_PTP_STATE_LBN 0
879 #define FCDI_EVENT_PTP_STATE_WIDTH 32
880 #define FCDI_EVENT_DDR_ECC_STATUS_BANK_ID_LBN 36
881 #define FCDI_EVENT_DDR_ECC_STATUS_BANK_ID_WIDTH 8
882 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_OFST 0
883 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_LEN 4
884 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_LBN 0
885 #define FCDI_EVENT_DDR_ECC_STATUS_STATUS_WIDTH 32
886 /* Index of MC port being referred to */
887 #define FCDI_EVENT_PORT_CONFIG_SRC_LBN 36
888 #define FCDI_EVENT_PORT_CONFIG_SRC_WIDTH 8
889 /* FC Port index that matches the MC port index in SRC */
890 #define FCDI_EVENT_PORT_CONFIG_DATA_OFST 0
891 #define FCDI_EVENT_PORT_CONFIG_DATA_LEN 4
892 #define FCDI_EVENT_PORT_CONFIG_DATA_LBN 0
893 #define FCDI_EVENT_PORT_CONFIG_DATA_WIDTH 32
894 #define FCDI_EVENT_BOOT_RESULT_OFST 0
895 #define FCDI_EVENT_BOOT_RESULT_LEN 4
896 /*            Enum values, see field(s): */
897 /*               MC_CMD_AOE/MC_CMD_AOE_OUT_INFO/FC_BOOT_RESULT */
898 #define FCDI_EVENT_BOOT_RESULT_LBN 0
899 #define FCDI_EVENT_BOOT_RESULT_WIDTH 32
900
901 /* FCDI_EXTENDED_EVENT_PPS structuredef: Extended FCDI event to send PPS events
902  * to the MC. Note that this structure | is overlayed over a normal FCDI event
903  * such that bits 32-63 containing | event code, level, source etc remain the
904  * same. In this case the data | field of the header is defined to be the
905  * number of timestamps
906  */
907 #define FCDI_EXTENDED_EVENT_PPS_LENMIN 16
908 #define FCDI_EXTENDED_EVENT_PPS_LENMAX 248
909 #define FCDI_EXTENDED_EVENT_PPS_LEN(num) (8+8*(num))
910 /* Number of timestamps following */
911 #define FCDI_EXTENDED_EVENT_PPS_COUNT_OFST 0
912 #define FCDI_EXTENDED_EVENT_PPS_COUNT_LEN 4
913 #define FCDI_EXTENDED_EVENT_PPS_COUNT_LBN 0
914 #define FCDI_EXTENDED_EVENT_PPS_COUNT_WIDTH 32
915 /* Seconds field of a timestamp record */
916 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_OFST 8
917 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_LEN 4
918 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_LBN 64
919 #define FCDI_EXTENDED_EVENT_PPS_SECONDS_WIDTH 32
920 /* Nanoseconds field of a timestamp record */
921 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_OFST 12
922 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_LEN 4
923 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_LBN 96
924 #define FCDI_EXTENDED_EVENT_PPS_NANOSECONDS_WIDTH 32
925 /* Timestamp records comprising the event */
926 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_OFST 8
927 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_LEN 8
928 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_LO_OFST 8
929 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_HI_OFST 12
930 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_MINNUM 1
931 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_MAXNUM 30
932 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_LBN 64
933 #define FCDI_EXTENDED_EVENT_PPS_TIMESTAMPS_WIDTH 64
934
935 /* MUM_EVENT structuredef */
936 #define MUM_EVENT_LEN 8
937 #define MUM_EVENT_CONT_LBN 32
938 #define MUM_EVENT_CONT_WIDTH 1
939 #define MUM_EVENT_LEVEL_LBN 33
940 #define MUM_EVENT_LEVEL_WIDTH 3
941 /* enum: Info. */
942 #define MUM_EVENT_LEVEL_INFO 0x0
943 /* enum: Warning. */
944 #define MUM_EVENT_LEVEL_WARN 0x1
945 /* enum: Error. */
946 #define MUM_EVENT_LEVEL_ERR 0x2
947 /* enum: Fatal. */
948 #define MUM_EVENT_LEVEL_FATAL 0x3
949 #define MUM_EVENT_DATA_OFST 0
950 #define MUM_EVENT_DATA_LEN 4
951 #define MUM_EVENT_SENSOR_ID_LBN 0
952 #define MUM_EVENT_SENSOR_ID_WIDTH 8
953 /*             Enum values, see field(s): */
954 /*                MC_CMD_SENSOR_INFO/MC_CMD_SENSOR_INFO_OUT/MASK */
955 #define MUM_EVENT_SENSOR_STATE_LBN 8
956 #define MUM_EVENT_SENSOR_STATE_WIDTH 8
957 #define MUM_EVENT_PORT_PHY_READY_LBN 0
958 #define MUM_EVENT_PORT_PHY_READY_WIDTH 1
959 #define MUM_EVENT_PORT_PHY_LINK_UP_LBN 1
960 #define MUM_EVENT_PORT_PHY_LINK_UP_WIDTH 1
961 #define MUM_EVENT_PORT_PHY_TX_LOL_LBN 2
962 #define MUM_EVENT_PORT_PHY_TX_LOL_WIDTH 1
963 #define MUM_EVENT_PORT_PHY_RX_LOL_LBN 3
964 #define MUM_EVENT_PORT_PHY_RX_LOL_WIDTH 1
965 #define MUM_EVENT_PORT_PHY_TX_LOS_LBN 4
966 #define MUM_EVENT_PORT_PHY_TX_LOS_WIDTH 1
967 #define MUM_EVENT_PORT_PHY_RX_LOS_LBN 5
968 #define MUM_EVENT_PORT_PHY_RX_LOS_WIDTH 1
969 #define MUM_EVENT_PORT_PHY_TX_FAULT_LBN 6
970 #define MUM_EVENT_PORT_PHY_TX_FAULT_WIDTH 1
971 #define MUM_EVENT_DATA_LBN 0
972 #define MUM_EVENT_DATA_WIDTH 32
973 #define MUM_EVENT_SRC_LBN 36
974 #define MUM_EVENT_SRC_WIDTH 8
975 #define MUM_EVENT_EV_CODE_LBN 60
976 #define MUM_EVENT_EV_CODE_WIDTH 4
977 #define MUM_EVENT_CODE_LBN 44
978 #define MUM_EVENT_CODE_WIDTH 8
979 /* enum: The MUM was rebooted. */
980 #define MUM_EVENT_CODE_REBOOT 0x1
981 /* enum: Bad assert. */
982 #define MUM_EVENT_CODE_ASSERT 0x2
983 /* enum: Sensor failure. */
984 #define MUM_EVENT_CODE_SENSOR 0x3
985 /* enum: Link fault has been asserted, or has cleared. */
986 #define MUM_EVENT_CODE_QSFP_LASI_INTERRUPT 0x4
987 #define MUM_EVENT_SENSOR_DATA_OFST 0
988 #define MUM_EVENT_SENSOR_DATA_LEN 4
989 #define MUM_EVENT_SENSOR_DATA_LBN 0
990 #define MUM_EVENT_SENSOR_DATA_WIDTH 32
991 #define MUM_EVENT_PORT_PHY_FLAGS_OFST 0
992 #define MUM_EVENT_PORT_PHY_FLAGS_LEN 4
993 #define MUM_EVENT_PORT_PHY_FLAGS_LBN 0
994 #define MUM_EVENT_PORT_PHY_FLAGS_WIDTH 32
995 #define MUM_EVENT_PORT_PHY_COPPER_LEN_OFST 0
996 #define MUM_EVENT_PORT_PHY_COPPER_LEN_LEN 4
997 #define MUM_EVENT_PORT_PHY_COPPER_LEN_LBN 0
998 #define MUM_EVENT_PORT_PHY_COPPER_LEN_WIDTH 32
999 #define MUM_EVENT_PORT_PHY_CAPS_OFST 0
1000 #define MUM_EVENT_PORT_PHY_CAPS_LEN 4
1001 #define MUM_EVENT_PORT_PHY_CAPS_LBN 0
1002 #define MUM_EVENT_PORT_PHY_CAPS_WIDTH 32
1003 #define MUM_EVENT_PORT_PHY_TECH_OFST 0
1004 #define MUM_EVENT_PORT_PHY_TECH_LEN 4
1005 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_UNKNOWN 0x0 /* enum */
1006 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_OPTICAL 0x1 /* enum */
1007 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_PASSIVE 0x2 /* enum */
1008 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_PASSIVE_EQUALIZED 0x3 /* enum */
1009 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_ACTIVE_LIMITING 0x4 /* enum */
1010 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_COPPER_ACTIVE_LINEAR 0x5 /* enum */
1011 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_BASE_T 0x6 /* enum */
1012 #define MUM_EVENT_PORT_PHY_STATE_QSFP_MODULE_TECH_LOOPBACK_PASSIVE 0x7 /* enum */
1013 #define MUM_EVENT_PORT_PHY_TECH_LBN 0
1014 #define MUM_EVENT_PORT_PHY_TECH_WIDTH 32
1015 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_LBN 36
1016 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_WIDTH 4
1017 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_FLAGS 0x0 /* enum */
1018 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_COPPER_LEN 0x1 /* enum */
1019 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_CAPS 0x2 /* enum */
1020 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_TECH 0x3 /* enum */
1021 #define MUM_EVENT_PORT_PHY_SRC_DATA_ID_MAX 0x4 /* enum */
1022 #define MUM_EVENT_PORT_PHY_SRC_PORT_NO_LBN 40
1023 #define MUM_EVENT_PORT_PHY_SRC_PORT_NO_WIDTH 4
1024
1025
1026 /***********************************/
1027 /* MC_CMD_READ32
1028  * Read multiple 32byte words from MC memory. Note - this command really
1029  * belongs to INSECURE category but is required by shmboot. The command handler
1030  * has additional checks to reject insecure calls.
1031  */
1032 #define MC_CMD_READ32 0x1
1033 #undef  MC_CMD_0x1_PRIVILEGE_CTG
1034
1035 #define MC_CMD_0x1_PRIVILEGE_CTG SRIOV_CTG_ADMIN
1036
1037 /* MC_CMD_READ32_IN msgrequest */
1038 #define MC_CMD_READ32_IN_LEN 8
1039 #define MC_CMD_READ32_IN_ADDR_OFST 0
1040 #define MC_CMD_READ32_IN_ADDR_LEN 4
1041 #define MC_CMD_READ32_IN_NUMWORDS_OFST 4
1042 #define MC_CMD_READ32_IN_NUMWORDS_LEN 4
1043
1044 /* MC_CMD_READ32_OUT msgresponse */
1045 #define MC_CMD_READ32_OUT_LENMIN 4
1046 #define MC_CMD_READ32_OUT_LENMAX 252
1047 #define MC_CMD_READ32_OUT_LEN(num) (0+4*(num))
1048 #define MC_CMD_READ32_OUT_BUFFER_OFST 0
1049 #define MC_CMD_READ32_OUT_BUFFER_LEN 4
1050 #define MC_CMD_READ32_OUT_BUFFER_MINNUM 1
1051 #define MC_CMD_READ32_OUT_BUFFER_MAXNUM 63
1052
1053
1054 /***********************************/
1055 /* MC_CMD_WRITE32
1056  * Write multiple 32byte words to MC memory.
1057  */
1058 #define MC_CMD_WRITE32 0x2
1059 #undef  MC_CMD_0x2_PRIVILEGE_CTG
1060
1061 #define MC_CMD_0x2_PRIVILEGE_CTG SRIOV_CTG_INSECURE
1062
1063 /* MC_CMD_WRITE32_IN msgrequest */
1064 #define MC_CMD_WRITE32_IN_LENMIN 8
1065 #define MC_CMD_WRITE32_IN_LENMAX 252
1066 #define MC_CMD_WRITE32_IN_LEN(num) (4+4*(num))
1067 #define MC_CMD_WRITE32_IN_ADDR_OFST 0
1068 #define MC_CMD_WRITE32_IN_ADDR_LEN 4
1069 #define MC_CMD_WRITE32_IN_BUFFER_OFST 4
1070 #define MC_CMD_WRITE32_IN_BUFFER_LEN 4
1071 #define MC_CMD_WRITE32_IN_BUFFER_MINNUM 1
1072 #define MC_CMD_WRITE32_IN_BUFFER_MAXNUM 62
1073
1074 /* MC_CMD_WRITE32_OUT msgresponse */
1075 #define MC_CMD_WRITE32_OUT_LEN 0
1076
1077
1078 /***********************************/
1079 /* MC_CMD_COPYCODE
1080  * Copy MC code between two locations and jump. Note - this command really
1081  * belongs to INSECURE category but is required by shmboot. The command handler
1082  * has additional checks to reject insecure calls.
1083  */
1084 #define MC_CMD_COPYCODE 0x3
1085 #undef  MC_CMD_0x3_PRIVILEGE_CTG
1086
1087 #define MC_CMD_0x3_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
1088
1089 /* MC_CMD_COPYCODE_IN msgrequest */
1090 #define MC_CMD_COPYCODE_IN_LEN 16
1091 /* Source address
1092  *
1093  * The main image should be entered via a copy of a single word from and to a
1094  * magic address, which controls various aspects of the boot. The magic address
1095  * is a bitfield, with each bit as documented below.
1096  */
1097 #define MC_CMD_COPYCODE_IN_SRC_ADDR_OFST 0
1098 #define MC_CMD_COPYCODE_IN_SRC_ADDR_LEN 4
1099 /* enum: Deprecated; equivalent to setting BOOT_MAGIC_PRESENT (see below) */
1100 #define MC_CMD_COPYCODE_HUNT_NO_MAGIC_ADDR 0x10000
1101 /* enum: Deprecated; equivalent to setting BOOT_MAGIC_PRESENT and
1102  * BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED (see below)
1103  */
1104 #define MC_CMD_COPYCODE_HUNT_NO_DATAPATH_MAGIC_ADDR 0x1d0d0
1105 /* enum: Deprecated; equivalent to setting BOOT_MAGIC_PRESENT,
1106  * BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED and BOOT_MAGIC_IGNORE_CONFIG (see
1107  * below)
1108  */
1109 #define MC_CMD_COPYCODE_HUNT_IGNORE_CONFIG_MAGIC_ADDR 0x1badc
1110 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_PRESENT_LBN 17
1111 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_PRESENT_WIDTH 1
1112 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED_LBN 2
1113 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SATELLITE_CPUS_NOT_LOADED_WIDTH 1
1114 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_IGNORE_CONFIG_LBN 3
1115 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_IGNORE_CONFIG_WIDTH 1
1116 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SKIP_BOOT_ICORE_SYNC_LBN 4
1117 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_SKIP_BOOT_ICORE_SYNC_WIDTH 1
1118 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_FORCE_STANDALONE_LBN 5
1119 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_FORCE_STANDALONE_WIDTH 1
1120 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_DISABLE_XIP_LBN 6
1121 #define MC_CMD_COPYCODE_IN_BOOT_MAGIC_DISABLE_XIP_WIDTH 1
1122 /* Destination address */
1123 #define MC_CMD_COPYCODE_IN_DEST_ADDR_OFST 4
1124 #define MC_CMD_COPYCODE_IN_DEST_ADDR_LEN 4
1125 #define MC_CMD_COPYCODE_IN_NUMWORDS_OFST 8
1126 #define MC_CMD_COPYCODE_IN_NUMWORDS_LEN 4
1127 /* Address of where to jump after copy. */
1128 #define MC_CMD_COPYCODE_IN_JUMP_OFST 12
1129 #define MC_CMD_COPYCODE_IN_JUMP_LEN 4
1130 /* enum: Control should return to the caller rather than jumping */
1131 #define MC_CMD_COPYCODE_JUMP_NONE 0x1
1132
1133 /* MC_CMD_COPYCODE_OUT msgresponse */
1134 #define MC_CMD_COPYCODE_OUT_LEN 0
1135
1136
1137 /***********************************/
1138 /* MC_CMD_SET_FUNC
1139  * Select function for function-specific commands.
1140  */
1141 #define MC_CMD_SET_FUNC 0x4
1142 #undef  MC_CMD_0x4_PRIVILEGE_CTG
1143
1144 #define MC_CMD_0x4_PRIVILEGE_CTG SRIOV_CTG_INSECURE
1145
1146 /* MC_CMD_SET_FUNC_IN msgrequest */
1147 #define MC_CMD_SET_FUNC_IN_LEN 4
1148 /* Set function */
1149 #define MC_CMD_SET_FUNC_IN_FUNC_OFST 0
1150 #define MC_CMD_SET_FUNC_IN_FUNC_LEN 4
1151
1152 /* MC_CMD_SET_FUNC_OUT msgresponse */
1153 #define MC_CMD_SET_FUNC_OUT_LEN 0
1154
1155
1156 /***********************************/
1157 /* MC_CMD_GET_BOOT_STATUS
1158  * Get the instruction address from which the MC booted.
1159  */
1160 #define MC_CMD_GET_BOOT_STATUS 0x5
1161 #undef  MC_CMD_0x5_PRIVILEGE_CTG
1162
1163 #define MC_CMD_0x5_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1164
1165 /* MC_CMD_GET_BOOT_STATUS_IN msgrequest */
1166 #define MC_CMD_GET_BOOT_STATUS_IN_LEN 0
1167
1168 /* MC_CMD_GET_BOOT_STATUS_OUT msgresponse */
1169 #define MC_CMD_GET_BOOT_STATUS_OUT_LEN 8
1170 /* ?? */
1171 #define MC_CMD_GET_BOOT_STATUS_OUT_BOOT_OFFSET_OFST 0
1172 #define MC_CMD_GET_BOOT_STATUS_OUT_BOOT_OFFSET_LEN 4
1173 /* enum: indicates that the MC wasn't flash booted */
1174 #define MC_CMD_GET_BOOT_STATUS_OUT_BOOT_OFFSET_NULL 0xdeadbeef
1175 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_OFST 4
1176 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_LEN 4
1177 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_WATCHDOG_LBN 0
1178 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_WATCHDOG_WIDTH 1
1179 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_PRIMARY_LBN 1
1180 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_PRIMARY_WIDTH 1
1181 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_BACKUP_LBN 2
1182 #define MC_CMD_GET_BOOT_STATUS_OUT_FLAGS_BACKUP_WIDTH 1
1183
1184
1185 /***********************************/
1186 /* MC_CMD_GET_ASSERTS
1187  * Get (and optionally clear) the current assertion status. Only
1188  * OUT.GLOBAL_FLAGS is guaranteed to exist in the completion payload. The other
1189  * fields will only be present if OUT.GLOBAL_FLAGS != NO_FAILS
1190  */
1191 #define MC_CMD_GET_ASSERTS 0x6
1192 #undef  MC_CMD_0x6_PRIVILEGE_CTG
1193
1194 #define MC_CMD_0x6_PRIVILEGE_CTG SRIOV_CTG_ADMIN
1195
1196 /* MC_CMD_GET_ASSERTS_IN msgrequest */
1197 #define MC_CMD_GET_ASSERTS_IN_LEN 4
1198 /* Set to clear assertion */
1199 #define MC_CMD_GET_ASSERTS_IN_CLEAR_OFST 0
1200 #define MC_CMD_GET_ASSERTS_IN_CLEAR_LEN 4
1201
1202 /* MC_CMD_GET_ASSERTS_OUT msgresponse */
1203 #define MC_CMD_GET_ASSERTS_OUT_LEN 140
1204 /* Assertion status flag. */
1205 #define MC_CMD_GET_ASSERTS_OUT_GLOBAL_FLAGS_OFST 0
1206 #define MC_CMD_GET_ASSERTS_OUT_GLOBAL_FLAGS_LEN 4
1207 /* enum: No assertions have failed. */
1208 #define MC_CMD_GET_ASSERTS_FLAGS_NO_FAILS 0x1
1209 /* enum: A system-level assertion has failed. */
1210 #define MC_CMD_GET_ASSERTS_FLAGS_SYS_FAIL 0x2
1211 /* enum: A thread-level assertion has failed. */
1212 #define MC_CMD_GET_ASSERTS_FLAGS_THR_FAIL 0x3
1213 /* enum: The system was reset by the watchdog. */
1214 #define MC_CMD_GET_ASSERTS_FLAGS_WDOG_FIRED 0x4
1215 /* enum: An illegal address trap stopped the system (huntington and later) */
1216 #define MC_CMD_GET_ASSERTS_FLAGS_ADDR_TRAP 0x5
1217 /* Failing PC value */
1218 #define MC_CMD_GET_ASSERTS_OUT_SAVED_PC_OFFS_OFST 4
1219 #define MC_CMD_GET_ASSERTS_OUT_SAVED_PC_OFFS_LEN 4
1220 /* Saved GP regs */
1221 #define MC_CMD_GET_ASSERTS_OUT_GP_REGS_OFFS_OFST 8
1222 #define MC_CMD_GET_ASSERTS_OUT_GP_REGS_OFFS_LEN 4
1223 #define MC_CMD_GET_ASSERTS_OUT_GP_REGS_OFFS_NUM 31
1224 /* enum: A magic value hinting that the value in this register at the time of
1225  * the failure has likely been lost.
1226  */
1227 #define MC_CMD_GET_ASSERTS_REG_NO_DATA 0xda7a1057
1228 /* Failing thread address */
1229 #define MC_CMD_GET_ASSERTS_OUT_THREAD_OFFS_OFST 132
1230 #define MC_CMD_GET_ASSERTS_OUT_THREAD_OFFS_LEN 4
1231 #define MC_CMD_GET_ASSERTS_OUT_RESERVED_OFST 136
1232 #define MC_CMD_GET_ASSERTS_OUT_RESERVED_LEN 4
1233
1234
1235 /***********************************/
1236 /* MC_CMD_LOG_CTRL
1237  * Configure the output stream for log events such as link state changes,
1238  * sensor notifications and MCDI completions
1239  */
1240 #define MC_CMD_LOG_CTRL 0x7
1241 #undef  MC_CMD_0x7_PRIVILEGE_CTG
1242
1243 #define MC_CMD_0x7_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1244
1245 /* MC_CMD_LOG_CTRL_IN msgrequest */
1246 #define MC_CMD_LOG_CTRL_IN_LEN 8
1247 /* Log destination */
1248 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_OFST 0
1249 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_LEN 4
1250 /* enum: UART. */
1251 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_UART 0x1
1252 /* enum: Event queue. */
1253 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_EVQ 0x2
1254 /* Legacy argument. Must be zero. */
1255 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_EVQ_OFST 4
1256 #define MC_CMD_LOG_CTRL_IN_LOG_DEST_EVQ_LEN 4
1257
1258 /* MC_CMD_LOG_CTRL_OUT msgresponse */
1259 #define MC_CMD_LOG_CTRL_OUT_LEN 0
1260
1261
1262 /***********************************/
1263 /* MC_CMD_GET_VERSION
1264  * Get version information about the MC firmware.
1265  */
1266 #define MC_CMD_GET_VERSION 0x8
1267 #undef  MC_CMD_0x8_PRIVILEGE_CTG
1268
1269 #define MC_CMD_0x8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1270
1271 /* MC_CMD_GET_VERSION_IN msgrequest */
1272 #define MC_CMD_GET_VERSION_IN_LEN 0
1273
1274 /* MC_CMD_GET_VERSION_EXT_IN msgrequest: Asks for the extended version */
1275 #define MC_CMD_GET_VERSION_EXT_IN_LEN 4
1276 /* placeholder, set to 0 */
1277 #define MC_CMD_GET_VERSION_EXT_IN_EXT_FLAGS_OFST 0
1278 #define MC_CMD_GET_VERSION_EXT_IN_EXT_FLAGS_LEN 4
1279
1280 /* MC_CMD_GET_VERSION_V0_OUT msgresponse: deprecated version format */
1281 #define MC_CMD_GET_VERSION_V0_OUT_LEN 4
1282 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0
1283 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4
1284 /* enum: Reserved version number to indicate "any" version. */
1285 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_ANY 0xffffffff
1286 /* enum: Bootrom version value for Siena. */
1287 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_SIENA_BOOTROM 0xb0070000
1288 /* enum: Bootrom version value for Huntington. */
1289 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_HUNT_BOOTROM 0xb0070001
1290 /* enum: Bootrom version value for Medford2. */
1291 #define MC_CMD_GET_VERSION_OUT_FIRMWARE_MEDFORD2_BOOTROM 0xb0070002
1292
1293 /* MC_CMD_GET_VERSION_OUT msgresponse */
1294 #define MC_CMD_GET_VERSION_OUT_LEN 32
1295 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0 */
1296 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4 */
1297 /*            Enum values, see field(s): */
1298 /*               MC_CMD_GET_VERSION_V0_OUT/MC_CMD_GET_VERSION_OUT_FIRMWARE */
1299 #define MC_CMD_GET_VERSION_OUT_PCOL_OFST 4
1300 #define MC_CMD_GET_VERSION_OUT_PCOL_LEN 4
1301 /* 128bit mask of functions supported by the current firmware */
1302 #define MC_CMD_GET_VERSION_OUT_SUPPORTED_FUNCS_OFST 8
1303 #define MC_CMD_GET_VERSION_OUT_SUPPORTED_FUNCS_LEN 16
1304 #define MC_CMD_GET_VERSION_OUT_VERSION_OFST 24
1305 #define MC_CMD_GET_VERSION_OUT_VERSION_LEN 8
1306 #define MC_CMD_GET_VERSION_OUT_VERSION_LO_OFST 24
1307 #define MC_CMD_GET_VERSION_OUT_VERSION_HI_OFST 28
1308
1309 /* MC_CMD_GET_VERSION_EXT_OUT msgresponse */
1310 #define MC_CMD_GET_VERSION_EXT_OUT_LEN 48
1311 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_OFST 0 */
1312 /*            MC_CMD_GET_VERSION_OUT_FIRMWARE_LEN 4 */
1313 /*            Enum values, see field(s): */
1314 /*               MC_CMD_GET_VERSION_V0_OUT/MC_CMD_GET_VERSION_OUT_FIRMWARE */
1315 #define MC_CMD_GET_VERSION_EXT_OUT_PCOL_OFST 4
1316 #define MC_CMD_GET_VERSION_EXT_OUT_PCOL_LEN 4
1317 /* 128bit mask of functions supported by the current firmware */
1318 #define MC_CMD_GET_VERSION_EXT_OUT_SUPPORTED_FUNCS_OFST 8
1319 #define MC_CMD_GET_VERSION_EXT_OUT_SUPPORTED_FUNCS_LEN 16
1320 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_OFST 24
1321 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_LEN 8
1322 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_LO_OFST 24
1323 #define MC_CMD_GET_VERSION_EXT_OUT_VERSION_HI_OFST 28
1324 /* extra info */
1325 #define MC_CMD_GET_VERSION_EXT_OUT_EXTRA_OFST 32
1326 #define MC_CMD_GET_VERSION_EXT_OUT_EXTRA_LEN 16
1327
1328
1329 /***********************************/
1330 /* MC_CMD_PTP
1331  * Perform PTP operation
1332  */
1333 #define MC_CMD_PTP 0xb
1334 #undef  MC_CMD_0xb_PRIVILEGE_CTG
1335
1336 #define MC_CMD_0xb_PRIVILEGE_CTG SRIOV_CTG_GENERAL
1337
1338 /* MC_CMD_PTP_IN msgrequest */
1339 #define MC_CMD_PTP_IN_LEN 1
1340 /* PTP operation code */
1341 #define MC_CMD_PTP_IN_OP_OFST 0
1342 #define MC_CMD_PTP_IN_OP_LEN 1
1343 /* enum: Enable PTP packet timestamping operation. */
1344 #define MC_CMD_PTP_OP_ENABLE 0x1
1345 /* enum: Disable PTP packet timestamping operation. */
1346 #define MC_CMD_PTP_OP_DISABLE 0x2
1347 /* enum: Send a PTP packet. This operation is used on Siena and Huntington.
1348  * From Medford onwards it is not supported: on those platforms PTP transmit
1349  * timestamping is done using the fast path.
1350  */
1351 #define MC_CMD_PTP_OP_TRANSMIT 0x3
1352 /* enum: Read the current NIC time. */
1353 #define MC_CMD_PTP_OP_READ_NIC_TIME 0x4
1354 /* enum: Get the current PTP status. Note that the clock frequency returned (in
1355  * Hz) is rounded to the nearest MHz (e.g. 666000000 for 666666666).
1356  */
1357 #define MC_CMD_PTP_OP_STATUS 0x5
1358 /* enum: Adjust the PTP NIC's time. */
1359 #define MC_CMD_PTP_OP_ADJUST 0x6
1360 /* enum: Synchronize host and NIC time. */
1361 #define MC_CMD_PTP_OP_SYNCHRONIZE 0x7
1362 /* enum: Basic manufacturing tests. Siena PTP adapters only. */
1363 #define MC_CMD_PTP_OP_MANFTEST_BASIC 0x8
1364 /* enum: Packet based manufacturing tests. Siena PTP adapters only. */
1365 #define MC_CMD_PTP_OP_MANFTEST_PACKET 0x9
1366 /* enum: Reset some of the PTP related statistics */
1367 #define MC_CMD_PTP_OP_RESET_STATS 0xa
1368 /* enum: Debug operations to MC. */
1369 #define MC_CMD_PTP_OP_DEBUG 0xb
1370 /* enum: Read an FPGA register. Siena PTP adapters only. */
1371 #define MC_CMD_PTP_OP_FPGAREAD 0xc
1372 /* enum: Write an FPGA register. Siena PTP adapters only. */
1373 #define MC_CMD_PTP_OP_FPGAWRITE 0xd
1374 /* enum: Apply an offset to the NIC clock */
1375 #define MC_CMD_PTP_OP_CLOCK_OFFSET_ADJUST 0xe
1376 /* enum: Change the frequency correction applied to the NIC clock */
1377 #define MC_CMD_PTP_OP_CLOCK_FREQ_ADJUST 0xf
1378 /* enum: Set the MC packet filter VLAN tags for received PTP packets.
1379  * Deprecated for Huntington onwards.
1380  */
1381 #define MC_CMD_PTP_OP_RX_SET_VLAN_FILTER 0x10
1382 /* enum: Set the MC packet filter UUID for received PTP packets. Deprecated for
1383  * Huntington onwards.
1384  */
1385 #define MC_CMD_PTP_OP_RX_SET_UUID_FILTER 0x11
1386 /* enum: Set the MC packet filter Domain for received PTP packets. Deprecated
1387  * for Huntington onwards.
1388  */
1389 #define MC_CMD_PTP_OP_RX_SET_DOMAIN_FILTER 0x12
1390 /* enum: Set the clock source. Required for snapper tests on Huntington and
1391  * Medford. Not implemented for Siena or Medford2.
1392  */
1393 #define MC_CMD_PTP_OP_SET_CLK_SRC 0x13
1394 /* enum: Reset value of Timer Reg. Not implemented. */
1395 #define MC_CMD_PTP_OP_RST_CLK 0x14
1396 /* enum: Enable the forwarding of PPS events to the host */
1397 #define MC_CMD_PTP_OP_PPS_ENABLE 0x15
1398 /* enum: Get the time format used by this NIC for PTP operations */
1399 #define MC_CMD_PTP_OP_GET_TIME_FORMAT 0x16
1400 /* enum: Get the clock attributes. NOTE- extended version of
1401  * MC_CMD_PTP_OP_GET_TIME_FORMAT
1402  */
1403 #define MC_CMD_PTP_OP_GET_ATTRIBUTES 0x16
1404 /* enum: Get corrections that should be applied to the various different
1405  * timestamps
1406  */
1407 #define MC_CMD_PTP_OP_GET_TIMESTAMP_CORRECTIONS 0x17
1408 /* enum: Subscribe to receive periodic time events indicating the current NIC
1409  * time
1410  */
1411 #define MC_CMD_PTP_OP_TIME_EVENT_SUBSCRIBE 0x18
1412 /* enum: Unsubscribe to stop receiving time events */
1413 #define MC_CMD_PTP_OP_TIME_EVENT_UNSUBSCRIBE 0x19
1414 /* enum: PPS based manfacturing tests. Requires PPS output to be looped to PPS
1415  * input on the same NIC. Siena PTP adapters only.
1416  */
1417 #define MC_CMD_PTP_OP_MANFTEST_PPS 0x1a
1418 /* enum: Set the PTP sync status. Status is used by firmware to report to event
1419  * subscribers.
1420  */
1421 #define MC_CMD_PTP_OP_SET_SYNC_STATUS 0x1b
1422 /* enum: Above this for future use. */
1423 #define MC_CMD_PTP_OP_MAX 0x1c
1424
1425 /* MC_CMD_PTP_IN_ENABLE msgrequest */
1426 #define MC_CMD_PTP_IN_ENABLE_LEN 16
1427 #define MC_CMD_PTP_IN_CMD_OFST 0
1428 #define MC_CMD_PTP_IN_CMD_LEN 4
1429 #define MC_CMD_PTP_IN_PERIPH_ID_OFST 4
1430 #define MC_CMD_PTP_IN_PERIPH_ID_LEN 4
1431 /* Not used. Events are always sent to function relative queue 0. */
1432 #define MC_CMD_PTP_IN_ENABLE_QUEUE_OFST 8
1433 #define MC_CMD_PTP_IN_ENABLE_QUEUE_LEN 4
1434 /* PTP timestamping mode. Not used from Huntington onwards. */
1435 #define MC_CMD_PTP_IN_ENABLE_MODE_OFST 12
1436 #define MC_CMD_PTP_IN_ENABLE_MODE_LEN 4
1437 /* enum: PTP, version 1 */
1438 #define MC_CMD_PTP_MODE_V1 0x0
1439 /* enum: PTP, version 1, with VLAN headers - deprecated */
1440 #define MC_CMD_PTP_MODE_V1_VLAN 0x1
1441 /* enum: PTP, version 2 */
1442 #define MC_CMD_PTP_MODE_V2 0x2
1443 /* enum: PTP, version 2, with VLAN headers - deprecated */
1444 #define MC_CMD_PTP_MODE_V2_VLAN 0x3
1445 /* enum: PTP, version 2, with improved UUID filtering */
1446 #define MC_CMD_PTP_MODE_V2_ENHANCED 0x4
1447 /* enum: FCoE (seconds and microseconds) */
1448 #define MC_CMD_PTP_MODE_FCOE 0x5
1449
1450 /* MC_CMD_PTP_IN_DISABLE msgrequest */
1451 #define MC_CMD_PTP_IN_DISABLE_LEN 8
1452 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1453 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1454 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1455 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1456
1457 /* MC_CMD_PTP_IN_TRANSMIT msgrequest */
1458 #define MC_CMD_PTP_IN_TRANSMIT_LENMIN 13
1459 #define MC_CMD_PTP_IN_TRANSMIT_LENMAX 252
1460 #define MC_CMD_PTP_IN_TRANSMIT_LEN(num) (12+1*(num))
1461 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1462 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1463 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1464 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1465 /* Transmit packet length */
1466 #define MC_CMD_PTP_IN_TRANSMIT_LENGTH_OFST 8
1467 #define MC_CMD_PTP_IN_TRANSMIT_LENGTH_LEN 4
1468 /* Transmit packet data */
1469 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_OFST 12
1470 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_LEN 1
1471 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_MINNUM 1
1472 #define MC_CMD_PTP_IN_TRANSMIT_PACKET_MAXNUM 240
1473
1474 /* MC_CMD_PTP_IN_READ_NIC_TIME msgrequest */
1475 #define MC_CMD_PTP_IN_READ_NIC_TIME_LEN 8
1476 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1477 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1478 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1479 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1480
1481 /* MC_CMD_PTP_IN_READ_NIC_TIME_V2 msgrequest */
1482 #define MC_CMD_PTP_IN_READ_NIC_TIME_V2_LEN 8
1483 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1484 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1485 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1486 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1487
1488 /* MC_CMD_PTP_IN_STATUS msgrequest */
1489 #define MC_CMD_PTP_IN_STATUS_LEN 8
1490 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1491 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1492 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1493 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1494
1495 /* MC_CMD_PTP_IN_ADJUST msgrequest */
1496 #define MC_CMD_PTP_IN_ADJUST_LEN 24
1497 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1498 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1499 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1500 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1501 /* Frequency adjustment 40 bit fixed point ns */
1502 #define MC_CMD_PTP_IN_ADJUST_FREQ_OFST 8
1503 #define MC_CMD_PTP_IN_ADJUST_FREQ_LEN 8
1504 #define MC_CMD_PTP_IN_ADJUST_FREQ_LO_OFST 8
1505 #define MC_CMD_PTP_IN_ADJUST_FREQ_HI_OFST 12
1506 /* enum: Number of fractional bits in frequency adjustment */
1507 #define MC_CMD_PTP_IN_ADJUST_BITS 0x28
1508 /* enum: Number of fractional bits in frequency adjustment when FP44_FREQ_ADJ
1509  * is indicated in the MC_CMD_PTP_OUT_GET_ATTRIBUTES command CAPABILITIES
1510  * field.
1511  */
1512 #define MC_CMD_PTP_IN_ADJUST_BITS_FP44 0x2c
1513 /* Time adjustment in seconds */
1514 #define MC_CMD_PTP_IN_ADJUST_SECONDS_OFST 16
1515 #define MC_CMD_PTP_IN_ADJUST_SECONDS_LEN 4
1516 /* Time adjustment major value */
1517 #define MC_CMD_PTP_IN_ADJUST_MAJOR_OFST 16
1518 #define MC_CMD_PTP_IN_ADJUST_MAJOR_LEN 4
1519 /* Time adjustment in nanoseconds */
1520 #define MC_CMD_PTP_IN_ADJUST_NANOSECONDS_OFST 20
1521 #define MC_CMD_PTP_IN_ADJUST_NANOSECONDS_LEN 4
1522 /* Time adjustment minor value */
1523 #define MC_CMD_PTP_IN_ADJUST_MINOR_OFST 20
1524 #define MC_CMD_PTP_IN_ADJUST_MINOR_LEN 4
1525
1526 /* MC_CMD_PTP_IN_ADJUST_V2 msgrequest */
1527 #define MC_CMD_PTP_IN_ADJUST_V2_LEN 28
1528 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1529 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1530 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1531 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1532 /* Frequency adjustment 40 bit fixed point ns */
1533 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_OFST 8
1534 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_LEN 8
1535 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_LO_OFST 8
1536 #define MC_CMD_PTP_IN_ADJUST_V2_FREQ_HI_OFST 12
1537 /* enum: Number of fractional bits in frequency adjustment */
1538 /*               MC_CMD_PTP_IN_ADJUST_BITS 0x28 */
1539 /* enum: Number of fractional bits in frequency adjustment when FP44_FREQ_ADJ
1540  * is indicated in the MC_CMD_PTP_OUT_GET_ATTRIBUTES command CAPABILITIES
1541  * field.
1542  */
1543 /*               MC_CMD_PTP_IN_ADJUST_BITS_FP44 0x2c */
1544 /* Time adjustment in seconds */
1545 #define MC_CMD_PTP_IN_ADJUST_V2_SECONDS_OFST 16
1546 #define MC_CMD_PTP_IN_ADJUST_V2_SECONDS_LEN 4
1547 /* Time adjustment major value */
1548 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_OFST 16
1549 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_LEN 4
1550 /* Time adjustment in nanoseconds */
1551 #define MC_CMD_PTP_IN_ADJUST_V2_NANOSECONDS_OFST 20
1552 #define MC_CMD_PTP_IN_ADJUST_V2_NANOSECONDS_LEN 4
1553 /* Time adjustment minor value */
1554 #define MC_CMD_PTP_IN_ADJUST_V2_MINOR_OFST 20
1555 #define MC_CMD_PTP_IN_ADJUST_V2_MINOR_LEN 4
1556 /* Upper 32bits of major time offset adjustment */
1557 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_HI_OFST 24
1558 #define MC_CMD_PTP_IN_ADJUST_V2_MAJOR_HI_LEN 4
1559
1560 /* MC_CMD_PTP_IN_SYNCHRONIZE msgrequest */
1561 #define MC_CMD_PTP_IN_SYNCHRONIZE_LEN 20
1562 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1563 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1564 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1565 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1566 /* Number of time readings to capture */
1567 #define MC_CMD_PTP_IN_SYNCHRONIZE_NUMTIMESETS_OFST 8
1568 #define MC_CMD_PTP_IN_SYNCHRONIZE_NUMTIMESETS_LEN 4
1569 /* Host address in which to write "synchronization started" indication (64
1570  * bits)
1571  */
1572 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_OFST 12
1573 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_LEN 8
1574 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_LO_OFST 12
1575 #define MC_CMD_PTP_IN_SYNCHRONIZE_START_ADDR_HI_OFST 16
1576
1577 /* MC_CMD_PTP_IN_MANFTEST_BASIC msgrequest */
1578 #define MC_CMD_PTP_IN_MANFTEST_BASIC_LEN 8
1579 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1580 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1581 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1582 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1583
1584 /* MC_CMD_PTP_IN_MANFTEST_PACKET msgrequest */
1585 #define MC_CMD_PTP_IN_MANFTEST_PACKET_LEN 12
1586 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1587 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1588 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1589 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1590 /* Enable or disable packet testing */
1591 #define MC_CMD_PTP_IN_MANFTEST_PACKET_TEST_ENABLE_OFST 8
1592 #define MC_CMD_PTP_IN_MANFTEST_PACKET_TEST_ENABLE_LEN 4
1593
1594 /* MC_CMD_PTP_IN_RESET_STATS msgrequest: Reset PTP statistics */
1595 #define MC_CMD_PTP_IN_RESET_STATS_LEN 8
1596 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1597 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1598 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1599 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1600
1601 /* MC_CMD_PTP_IN_DEBUG msgrequest */
1602 #define MC_CMD_PTP_IN_DEBUG_LEN 12
1603 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1604 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1605 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1606 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1607 /* Debug operations */
1608 #define MC_CMD_PTP_IN_DEBUG_DEBUG_PARAM_OFST 8
1609 #define MC_CMD_PTP_IN_DEBUG_DEBUG_PARAM_LEN 4
1610
1611 /* MC_CMD_PTP_IN_FPGAREAD msgrequest */
1612 #define MC_CMD_PTP_IN_FPGAREAD_LEN 16
1613 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1614 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1615 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1616 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1617 #define MC_CMD_PTP_IN_FPGAREAD_ADDR_OFST 8
1618 #define MC_CMD_PTP_IN_FPGAREAD_ADDR_LEN 4
1619 #define MC_CMD_PTP_IN_FPGAREAD_NUMBYTES_OFST 12
1620 #define MC_CMD_PTP_IN_FPGAREAD_NUMBYTES_LEN 4
1621
1622 /* MC_CMD_PTP_IN_FPGAWRITE msgrequest */
1623 #define MC_CMD_PTP_IN_FPGAWRITE_LENMIN 13
1624 #define MC_CMD_PTP_IN_FPGAWRITE_LENMAX 252
1625 #define MC_CMD_PTP_IN_FPGAWRITE_LEN(num) (12+1*(num))
1626 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1627 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1628 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1629 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1630 #define MC_CMD_PTP_IN_FPGAWRITE_ADDR_OFST 8
1631 #define MC_CMD_PTP_IN_FPGAWRITE_ADDR_LEN 4
1632 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_OFST 12
1633 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_LEN 1
1634 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_MINNUM 1
1635 #define MC_CMD_PTP_IN_FPGAWRITE_BUFFER_MAXNUM 240
1636
1637 /* MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST msgrequest */
1638 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_LEN 16
1639 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1640 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1641 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1642 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1643 /* Time adjustment in seconds */
1644 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_SECONDS_OFST 8
1645 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_SECONDS_LEN 4
1646 /* Time adjustment major value */
1647 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MAJOR_OFST 8
1648 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MAJOR_LEN 4
1649 /* Time adjustment in nanoseconds */
1650 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_NANOSECONDS_OFST 12
1651 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_NANOSECONDS_LEN 4
1652 /* Time adjustment minor value */
1653 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MINOR_OFST 12
1654 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_MINOR_LEN 4
1655
1656 /* MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2 msgrequest */
1657 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_LEN 20
1658 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1659 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1660 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1661 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1662 /* Time adjustment in seconds */
1663 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_SECONDS_OFST 8
1664 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_SECONDS_LEN 4
1665 /* Time adjustment major value */
1666 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_OFST 8
1667 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_LEN 4
1668 /* Time adjustment in nanoseconds */
1669 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_NANOSECONDS_OFST 12
1670 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_NANOSECONDS_LEN 4
1671 /* Time adjustment minor value */
1672 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MINOR_OFST 12
1673 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MINOR_LEN 4
1674 /* Upper 32bits of major time offset adjustment */
1675 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_HI_OFST 16
1676 #define MC_CMD_PTP_IN_CLOCK_OFFSET_ADJUST_V2_MAJOR_HI_LEN 4
1677
1678 /* MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST msgrequest */
1679 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_LEN 16
1680 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1681 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1682 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1683 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1684 /* Frequency adjustment 40 bit fixed point ns */
1685 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_OFST 8
1686 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_LEN 8
1687 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_LO_OFST 8
1688 #define MC_CMD_PTP_IN_CLOCK_FREQ_ADJUST_FREQ_HI_OFST 12
1689 /*            Enum values, see field(s): */
1690 /*               MC_CMD_PTP/MC_CMD_PTP_IN_ADJUST/FREQ */
1691
1692 /* MC_CMD_PTP_IN_RX_SET_VLAN_FILTER msgrequest */
1693 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_LEN 24
1694 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1695 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1696 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1697 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1698 /* Number of VLAN tags, 0 if not VLAN */
1699 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_NUM_VLAN_TAGS_OFST 8
1700 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_NUM_VLAN_TAGS_LEN 4
1701 /* Set of VLAN tags to filter against */
1702 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_VLAN_TAG_OFST 12
1703 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_VLAN_TAG_LEN 4
1704 #define MC_CMD_PTP_IN_RX_SET_VLAN_FILTER_VLAN_TAG_NUM 3
1705
1706 /* MC_CMD_PTP_IN_RX_SET_UUID_FILTER msgrequest */
1707 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_LEN 20
1708 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1709 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1710 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1711 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1712 /* 1 to enable UUID filtering, 0 to disable */
1713 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_ENABLE_OFST 8
1714 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_ENABLE_LEN 4
1715 /* UUID to filter against */
1716 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_OFST 12
1717 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_LEN 8
1718 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_LO_OFST 12
1719 #define MC_CMD_PTP_IN_RX_SET_UUID_FILTER_UUID_HI_OFST 16
1720
1721 /* MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER msgrequest */
1722 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_LEN 16
1723 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1724 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1725 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1726 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1727 /* 1 to enable Domain filtering, 0 to disable */
1728 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_ENABLE_OFST 8
1729 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_ENABLE_LEN 4
1730 /* Domain number to filter against */
1731 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_DOMAIN_OFST 12
1732 #define MC_CMD_PTP_IN_RX_SET_DOMAIN_FILTER_DOMAIN_LEN 4
1733
1734 /* MC_CMD_PTP_IN_SET_CLK_SRC msgrequest */
1735 #define MC_CMD_PTP_IN_SET_CLK_SRC_LEN 12
1736 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1737 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1738 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1739 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1740 /* Set the clock source. */
1741 #define MC_CMD_PTP_IN_SET_CLK_SRC_CLK_OFST 8
1742 #define MC_CMD_PTP_IN_SET_CLK_SRC_CLK_LEN 4
1743 /* enum: Internal. */
1744 #define MC_CMD_PTP_CLK_SRC_INTERNAL 0x0
1745 /* enum: External. */
1746 #define MC_CMD_PTP_CLK_SRC_EXTERNAL 0x1
1747
1748 /* MC_CMD_PTP_IN_RST_CLK msgrequest: Reset value of Timer Reg. */
1749 #define MC_CMD_PTP_IN_RST_CLK_LEN 8
1750 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1751 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1752 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1753 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1754
1755 /* MC_CMD_PTP_IN_PPS_ENABLE msgrequest */
1756 #define MC_CMD_PTP_IN_PPS_ENABLE_LEN 12
1757 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1758 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1759 /* Enable or disable */
1760 #define MC_CMD_PTP_IN_PPS_ENABLE_OP_OFST 4
1761 #define MC_CMD_PTP_IN_PPS_ENABLE_OP_LEN 4
1762 /* enum: Enable */
1763 #define MC_CMD_PTP_ENABLE_PPS 0x0
1764 /* enum: Disable */
1765 #define MC_CMD_PTP_DISABLE_PPS 0x1
1766 /* Not used. Events are always sent to function relative queue 0. */
1767 #define MC_CMD_PTP_IN_PPS_ENABLE_QUEUE_ID_OFST 8
1768 #define MC_CMD_PTP_IN_PPS_ENABLE_QUEUE_ID_LEN 4
1769
1770 /* MC_CMD_PTP_IN_GET_TIME_FORMAT msgrequest */
1771 #define MC_CMD_PTP_IN_GET_TIME_FORMAT_LEN 8
1772 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1773 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1774 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1775 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1776
1777 /* MC_CMD_PTP_IN_GET_ATTRIBUTES msgrequest */
1778 #define MC_CMD_PTP_IN_GET_ATTRIBUTES_LEN 8
1779 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1780 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1781 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1782 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1783
1784 /* MC_CMD_PTP_IN_GET_TIMESTAMP_CORRECTIONS msgrequest */
1785 #define MC_CMD_PTP_IN_GET_TIMESTAMP_CORRECTIONS_LEN 8
1786 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1787 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1788 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1789 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1790
1791 /* MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE msgrequest */
1792 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_LEN 12
1793 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1794 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1795 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1796 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1797 /* Original field containing queue ID. Now extended to include flags. */
1798 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_OFST 8
1799 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_LEN 4
1800 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_ID_LBN 0
1801 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_QUEUE_ID_WIDTH 16
1802 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_REPORT_SYNC_STATUS_LBN 31
1803 #define MC_CMD_PTP_IN_TIME_EVENT_SUBSCRIBE_REPORT_SYNC_STATUS_WIDTH 1
1804
1805 /* MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE msgrequest */
1806 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_LEN 16
1807 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1808 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1809 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1810 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1811 /* Unsubscribe options */
1812 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_CONTROL_OFST 8
1813 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_CONTROL_LEN 4
1814 /* enum: Unsubscribe a single queue */
1815 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_SINGLE 0x0
1816 /* enum: Unsubscribe all queues */
1817 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_ALL 0x1
1818 /* Event queue ID */
1819 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_QUEUE_OFST 12
1820 #define MC_CMD_PTP_IN_TIME_EVENT_UNSUBSCRIBE_QUEUE_LEN 4
1821
1822 /* MC_CMD_PTP_IN_MANFTEST_PPS msgrequest */
1823 #define MC_CMD_PTP_IN_MANFTEST_PPS_LEN 12
1824 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1825 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1826 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1827 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1828 /* 1 to enable PPS test mode, 0 to disable and return result. */
1829 #define MC_CMD_PTP_IN_MANFTEST_PPS_TEST_ENABLE_OFST 8
1830 #define MC_CMD_PTP_IN_MANFTEST_PPS_TEST_ENABLE_LEN 4
1831
1832 /* MC_CMD_PTP_IN_SET_SYNC_STATUS msgrequest */
1833 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_LEN 24
1834 /*            MC_CMD_PTP_IN_CMD_OFST 0 */
1835 /*            MC_CMD_PTP_IN_CMD_LEN 4 */
1836 /*            MC_CMD_PTP_IN_PERIPH_ID_OFST 4 */
1837 /*            MC_CMD_PTP_IN_PERIPH_ID_LEN 4 */
1838 /* NIC - Host System Clock Synchronization status */
1839 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_STATUS_OFST 8
1840 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_STATUS_LEN 4
1841 /* enum: Host System clock and NIC clock are not in sync */
1842 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_NOT_IN_SYNC 0x0
1843 /* enum: Host System clock and NIC clock are synchronized */
1844 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_IN_SYNC 0x1
1845 /* If synchronized, number of seconds until clocks should be considered to be
1846  * no longer in sync.
1847  */
1848 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_TIMEOUT_OFST 12
1849 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_TIMEOUT_LEN 4
1850 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED0_OFST 16
1851 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED0_LEN 4
1852 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED1_OFST 20
1853 #define MC_CMD_PTP_IN_SET_SYNC_STATUS_RESERVED1_LEN 4
1854
1855 /* MC_CMD_PTP_OUT msgresponse */
1856 #define MC_CMD_PTP_OUT_LEN 0
1857
1858 /* MC_CMD_PTP_OUT_TRANSMIT msgresponse */
1859 #define MC_CMD_PTP_OUT_TRANSMIT_LEN 8
1860 /* Value of seconds timestamp */
1861 #define MC_CMD_PTP_OUT_TRANSMIT_SECONDS_OFST 0
1862 #define MC_CMD_PTP_OUT_TRANSMIT_SECONDS_LEN 4
1863 /* Timestamp major value */
1864 #define MC_CMD_PTP_OUT_TRANSMIT_MAJOR_OFST 0
1865 #define MC_CMD_PTP_OUT_TRANSMIT_MAJOR_LEN 4
1866 /* Value of nanoseconds timestamp */
1867 #define MC_CMD_PTP_OUT_TRANSMIT_NANOSECONDS_OFST 4
1868 #define MC_CMD_PTP_OUT_TRANSMIT_NANOSECONDS_LEN 4
1869 /* Timestamp minor value */
1870 #define MC_CMD_PTP_OUT_TRANSMIT_MINOR_OFST 4
1871 #define MC_CMD_PTP_OUT_TRANSMIT_MINOR_LEN 4
1872
1873 /* MC_CMD_PTP_OUT_TIME_EVENT_SUBSCRIBE msgresponse */
1874 #define MC_CMD_PTP_OUT_TIME_EVENT_SUBSCRIBE_LEN 0
1875
1876 /* MC_CMD_PTP_OUT_TIME_EVENT_UNSUBSCRIBE msgresponse */
1877 #define MC_CMD_PTP_OUT_TIME_EVENT_UNSUBSCRIBE_LEN 0
1878
1879 /* MC_CMD_PTP_OUT_READ_NIC_TIME msgresponse */
1880 #define MC_CMD_PTP_OUT_READ_NIC_TIME_LEN 8
1881 /* Value of seconds timestamp */
1882 #define MC_CMD_PTP_OUT_READ_NIC_TIME_SECONDS_OFST 0
1883 #define MC_CMD_PTP_OUT_READ_NIC_TIME_SECONDS_LEN 4
1884 /* Timestamp major value */
1885 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MAJOR_OFST 0
1886 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MAJOR_LEN 4
1887 /* Value of nanoseconds timestamp */
1888 #define MC_CMD_PTP_OUT_READ_NIC_TIME_NANOSECONDS_OFST 4
1889 #define MC_CMD_PTP_OUT_READ_NIC_TIME_NANOSECONDS_LEN 4
1890 /* Timestamp minor value */
1891 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MINOR_OFST 4
1892 #define MC_CMD_PTP_OUT_READ_NIC_TIME_MINOR_LEN 4
1893
1894 /* MC_CMD_PTP_OUT_READ_NIC_TIME_V2 msgresponse */
1895 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_LEN 12
1896 /* Value of seconds timestamp */
1897 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_SECONDS_OFST 0
1898 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_SECONDS_LEN 4
1899 /* Timestamp major value */
1900 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_OFST 0
1901 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_LEN 4
1902 /* Value of nanoseconds timestamp */
1903 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_NANOSECONDS_OFST 4
1904 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_NANOSECONDS_LEN 4
1905 /* Timestamp minor value */
1906 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MINOR_OFST 4
1907 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MINOR_LEN 4
1908 /* Upper 32bits of major timestamp value */
1909 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_HI_OFST 8
1910 #define MC_CMD_PTP_OUT_READ_NIC_TIME_V2_MAJOR_HI_LEN 4
1911
1912 /* MC_CMD_PTP_OUT_STATUS msgresponse */
1913 #define MC_CMD_PTP_OUT_STATUS_LEN 64
1914 /* Frequency of NIC's hardware clock */
1915 #define MC_CMD_PTP_OUT_STATUS_CLOCK_FREQ_OFST 0
1916 #define MC_CMD_PTP_OUT_STATUS_CLOCK_FREQ_LEN 4
1917 /* Number of packets transmitted and timestamped */
1918 #define MC_CMD_PTP_OUT_STATUS_STATS_TX_OFST 4
1919 #define MC_CMD_PTP_OUT_STATUS_STATS_TX_LEN 4
1920 /* Number of packets received and timestamped */
1921 #define MC_CMD_PTP_OUT_STATUS_STATS_RX_OFST 8
1922 #define MC_CMD_PTP_OUT_STATUS_STATS_RX_LEN 4
1923 /* Number of packets timestamped by the FPGA */
1924 #define MC_CMD_PTP_OUT_STATUS_STATS_TS_OFST 12
1925 #define MC_CMD_PTP_OUT_STATUS_STATS_TS_LEN 4
1926 /* Number of packets filter matched */
1927 #define MC_CMD_PTP_OUT_STATUS_STATS_FM_OFST 16
1928 #define MC_CMD_PTP_OUT_STATUS_STATS_FM_LEN 4
1929 /* Number of packets not filter matched */
1930 #define MC_CMD_PTP_OUT_STATUS_STATS_NFM_OFST 20
1931 #define MC_CMD_PTP_OUT_STATUS_STATS_NFM_LEN 4
1932 /* Number of PPS overflows (noise on input?) */
1933 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFLOW_OFST 24
1934 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFLOW_LEN 4
1935 /* Number of PPS bad periods */
1936 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_BAD_OFST 28
1937 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_BAD_LEN 4
1938 /* Minimum period of PPS pulse in nanoseconds */
1939 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MIN_OFST 32
1940 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MIN_LEN 4
1941 /* Maximum period of PPS pulse in nanoseconds */
1942 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MAX_OFST 36
1943 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MAX_LEN 4
1944 /* Last period of PPS pulse in nanoseconds */
1945 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_LAST_OFST 40
1946 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_LAST_LEN 4
1947 /* Mean period of PPS pulse in nanoseconds */
1948 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MEAN_OFST 44
1949 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_PER_MEAN_LEN 4
1950 /* Minimum offset of PPS pulse in nanoseconds (signed) */
1951 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MIN_OFST 48
1952 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MIN_LEN 4
1953 /* Maximum offset of PPS pulse in nanoseconds (signed) */
1954 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MAX_OFST 52
1955 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MAX_LEN 4
1956 /* Last offset of PPS pulse in nanoseconds (signed) */
1957 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_LAST_OFST 56
1958 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_LAST_LEN 4
1959 /* Mean offset of PPS pulse in nanoseconds (signed) */
1960 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MEAN_OFST 60
1961 #define MC_CMD_PTP_OUT_STATUS_STATS_PPS_OFF_MEAN_LEN 4
1962
1963 /* MC_CMD_PTP_OUT_SYNCHRONIZE msgresponse */
1964 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LENMIN 20
1965 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LENMAX 240
1966 #define MC_CMD_PTP_OUT_SYNCHRONIZE_LEN(num) (0+20*(num))
1967 /* A set of host and NIC times */
1968 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_OFST 0
1969 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_LEN 20
1970 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_MINNUM 1
1971 #define MC_CMD_PTP_OUT_SYNCHRONIZE_TIMESET_MAXNUM 12
1972 /* Host time immediately before NIC's hardware clock read */
1973 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTSTART_OFST 0
1974 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTSTART_LEN 4
1975 /* Value of seconds timestamp */
1976 #define MC_CMD_PTP_OUT_SYNCHRONIZE_SECONDS_OFST 4
1977 #define MC_CMD_PTP_OUT_SYNCHRONIZE_SECONDS_LEN 4
1978 /* Timestamp major value */
1979 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MAJOR_OFST 4
1980 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MAJOR_LEN 4
1981 /* Value of nanoseconds timestamp */
1982 #define MC_CMD_PTP_OUT_SYNCHRONIZE_NANOSECONDS_OFST 8
1983 #define MC_CMD_PTP_OUT_SYNCHRONIZE_NANOSECONDS_LEN 4
1984 /* Timestamp minor value */
1985 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MINOR_OFST 8
1986 #define MC_CMD_PTP_OUT_SYNCHRONIZE_MINOR_LEN 4
1987 /* Host time immediately after NIC's hardware clock read */
1988 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTEND_OFST 12
1989 #define MC_CMD_PTP_OUT_SYNCHRONIZE_HOSTEND_LEN 4
1990 /* Number of nanoseconds waited after reading NIC's hardware clock */
1991 #define MC_CMD_PTP_OUT_SYNCHRONIZE_WAITNS_OFST 16
1992 #define MC_CMD_PTP_OUT_SYNCHRONIZE_WAITNS_LEN 4
1993
1994 /* MC_CMD_PTP_OUT_MANFTEST_BASIC msgresponse */
1995 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_LEN 8
1996 /* Results of testing */
1997 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_RESULT_OFST 0
1998 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_RESULT_LEN 4
1999 /* enum: Successful test */
2000 #define MC_CMD_PTP_MANF_SUCCESS 0x0
2001 /* enum: FPGA load failed */
2002 #define MC_CMD_PTP_MANF_FPGA_LOAD 0x1
2003 /* enum: FPGA version invalid */
2004 #define MC_CMD_PTP_MANF_FPGA_VERSION 0x2
2005 /* enum: FPGA registers incorrect */
2006 #define MC_CMD_PTP_MANF_FPGA_REGISTERS 0x3
2007 /* enum: Oscillator possibly not working? */
2008 #define MC_CMD_PTP_MANF_OSCILLATOR 0x4
2009 /* enum: Timestamps not increasing */
2010 #define MC_CMD_PTP_MANF_TIMESTAMPS 0x5
2011 /* enum: Mismatched packet count */
2012 #define MC_CMD_PTP_MANF_PACKET_COUNT 0x6
2013 /* enum: Mismatched packet count (Siena filter and FPGA) */
2014 #define MC_CMD_PTP_MANF_FILTER_COUNT 0x7
2015 /* enum: Not enough packets to perform timestamp check */
2016 #define MC_CMD_PTP_MANF_PACKET_ENOUGH 0x8
2017 /* enum: Timestamp trigger GPIO not working */
2018 #define MC_CMD_PTP_MANF_GPIO_TRIGGER 0x9
2019 /* enum: Insufficient PPS events to perform checks */
2020 #define MC_CMD_PTP_MANF_PPS_ENOUGH 0xa
2021 /* enum: PPS time event period not sufficiently close to 1s. */
2022 #define MC_CMD_PTP_MANF_PPS_PERIOD 0xb
2023 /* enum: PPS time event nS reading not sufficiently close to zero. */
2024 #define MC_CMD_PTP_MANF_PPS_NS 0xc
2025 /* enum: PTP peripheral registers incorrect */
2026 #define MC_CMD_PTP_MANF_REGISTERS 0xd
2027 /* enum: Failed to read time from PTP peripheral */
2028 #define MC_CMD_PTP_MANF_CLOCK_READ 0xe
2029 /* Presence of external oscillator */
2030 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_EXTOSC_OFST 4
2031 #define MC_CMD_PTP_OUT_MANFTEST_BASIC_TEST_EXTOSC_LEN 4
2032
2033 /* MC_CMD_PTP_OUT_MANFTEST_PACKET msgresponse */
2034 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_LEN 12
2035 /* Results of testing */
2036 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_RESULT_OFST 0
2037 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_RESULT_LEN 4
2038 /* Number of packets received by FPGA */
2039 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FPGACOUNT_OFST 4
2040 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FPGACOUNT_LEN 4
2041 /* Number of packets received by Siena filters */
2042 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FILTERCOUNT_OFST 8
2043 #define MC_CMD_PTP_OUT_MANFTEST_PACKET_TEST_FILTERCOUNT_LEN 4
2044
2045 /* MC_CMD_PTP_OUT_FPGAREAD msgresponse */
2046 #define MC_CMD_PTP_OUT_FPGAREAD_LENMIN 1
2047 #define MC_CMD_PTP_OUT_FPGAREAD_LENMAX 252
2048 #define MC_CMD_PTP_OUT_FPGAREAD_LEN(num) (0+1*(num))
2049 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_OFST 0
2050 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_LEN 1
2051 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_MINNUM 1
2052 #define MC_CMD_PTP_OUT_FPGAREAD_BUFFER_MAXNUM 252
2053
2054 /* MC_CMD_PTP_OUT_GET_TIME_FORMAT msgresponse */
2055 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_LEN 4
2056 /* Time format required/used by for this NIC. Applies to all PTP MCDI
2057  * operations that pass times between the host and firmware. If this operation
2058  * is not supported (older firmware) a format of seconds and nanoseconds should
2059  * be assumed. Note this enum is deprecated. Do not add to it- use the
2060  * TIME_FORMAT field in MC_CMD_PTP_OUT_GET_ATTRIBUTES instead.
2061  */
2062 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_FORMAT_OFST 0
2063 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_FORMAT_LEN 4
2064 /* enum: Times are in seconds and nanoseconds */
2065 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_SECONDS_NANOSECONDS 0x0
2066 /* enum: Major register has units of 16 second per tick, minor 8 ns per tick */
2067 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_16SECONDS_8NANOSECONDS 0x1
2068 /* enum: Major register has units of seconds, minor 2^-27s per tick */
2069 #define MC_CMD_PTP_OUT_GET_TIME_FORMAT_SECONDS_27FRACTION 0x2
2070
2071 /* MC_CMD_PTP_OUT_GET_ATTRIBUTES msgresponse */
2072 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_LEN 24
2073 /* Time format required/used by for this NIC. Applies to all PTP MCDI
2074  * operations that pass times between the host and firmware. If this operation
2075  * is not supported (older firmware) a format of seconds and nanoseconds should
2076  * be assumed.
2077  */
2078 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_TIME_FORMAT_OFST 0
2079 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_TIME_FORMAT_LEN 4
2080 /* enum: Times are in seconds and nanoseconds */
2081 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SECONDS_NANOSECONDS 0x0
2082 /* enum: Major register has units of 16 second per tick, minor 8 ns per tick */
2083 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_16SECONDS_8NANOSECONDS 0x1
2084 /* enum: Major register has units of seconds, minor 2^-27s per tick */
2085 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SECONDS_27FRACTION 0x2
2086 /* enum: Major register units are seconds, minor units are quarter nanoseconds
2087  */
2088 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SECONDS_QTR_NANOSECONDS 0x3
2089 /* Minimum acceptable value for a corrected synchronization timeset. When
2090  * comparing host and NIC clock times, the MC returns a set of samples that
2091  * contain the host start and end time, the MC time when the host start was
2092  * detected and the time the MC waited between reading the time and detecting
2093  * the host end. The corrected sync window is the difference between the host
2094  * end and start times minus the time that the MC waited for host end.
2095  */
2096 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SYNC_WINDOW_MIN_OFST 4
2097 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_SYNC_WINDOW_MIN_LEN 4
2098 /* Various PTP capabilities */
2099 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_CAPABILITIES_OFST 8
2100 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_CAPABILITIES_LEN 4
2101 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_REPORT_SYNC_STATUS_LBN 0
2102 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_REPORT_SYNC_STATUS_WIDTH 1
2103 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RX_TSTAMP_OOB_LBN 1
2104 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RX_TSTAMP_OOB_WIDTH 1
2105 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_64BIT_SECONDS_LBN 2
2106 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_64BIT_SECONDS_WIDTH 1
2107 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_FP44_FREQ_ADJ_LBN 3
2108 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_FP44_FREQ_ADJ_WIDTH 1
2109 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED0_OFST 12
2110 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED0_LEN 4
2111 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED1_OFST 16
2112 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED1_LEN 4
2113 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED2_OFST 20
2114 #define MC_CMD_PTP_OUT_GET_ATTRIBUTES_RESERVED2_LEN 4
2115
2116 /* MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS msgresponse */
2117 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_LEN 16
2118 /* Uncorrected error on PTP transmit timestamps in NIC clock format */
2119 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_TRANSMIT_OFST 0
2120 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_TRANSMIT_LEN 4
2121 /* Uncorrected error on PTP receive timestamps in NIC clock format */
2122 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_RECEIVE_OFST 4
2123 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_RECEIVE_LEN 4
2124 /* Uncorrected error on PPS output in NIC clock format */
2125 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_OUT_OFST 8
2126 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_OUT_LEN 4
2127 /* Uncorrected error on PPS input in NIC clock format */
2128 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_IN_OFST 12
2129 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_PPS_IN_LEN 4
2130
2131 /* MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2 msgresponse */
2132 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_LEN 24
2133 /* Uncorrected error on PTP transmit timestamps in NIC clock format */
2134 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_TX_OFST 0
2135 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_TX_LEN 4
2136 /* Uncorrected error on PTP receive timestamps in NIC clock format */
2137 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_RX_OFST 4
2138 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PTP_RX_LEN 4
2139 /* Uncorrected error on PPS output in NIC clock format */
2140 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_OUT_OFST 8
2141 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_OUT_LEN 4
2142 /* Uncorrected error on PPS input in NIC clock format */
2143 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_IN_OFST 12
2144 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_PPS_IN_LEN 4
2145 /* Uncorrected error on non-PTP transmit timestamps in NIC clock format */
2146 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_TX_OFST 16
2147 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_TX_LEN 4
2148 /* Uncorrected error on non-PTP receive timestamps in NIC clock format */
2149 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_RX_OFST 20
2150 #define MC_CMD_PTP_OUT_GET_TIMESTAMP_CORRECTIONS_V2_GENERAL_RX_LEN 4
2151
2152 /* MC_CMD_PTP_OUT_MANFTEST_PPS msgresponse */
2153 #define MC_CMD_PTP_OUT_MANFTEST_PPS_LEN 4
2154 /* Results of testing */
2155 #define MC_CMD_PTP_OUT_MANFTEST_PPS_TEST_RESULT_OFST 0
2156 #define MC_CMD_PTP_OUT_MANFTEST_PPS_TEST_RESULT_LEN 4
2157 /*            Enum values, see field(s): */
2158 /*               MC_CMD_PTP_OUT_MANFTEST_BASIC/TEST_RESULT */
2159
2160 /* MC_CMD_PTP_OUT_SET_SYNC_STATUS msgresponse */
2161 #define MC_CMD_PTP_OUT_SET_SYNC_STATUS_LEN 0
2162
2163
2164 /***********************************/
2165 /* MC_CMD_CSR_READ32
2166  * Read 32bit words from the indirect memory map.
2167  */
2168 #define MC_CMD_CSR_READ32 0xc
2169 #undef  MC_CMD_0xc_PRIVILEGE_CTG
2170
2171 #define MC_CMD_0xc_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2172
2173 /* MC_CMD_CSR_READ32_IN msgrequest */
2174 #define MC_CMD_CSR_READ32_IN_LEN 12
2175 /* Address */
2176 #define MC_CMD_CSR_READ32_IN_ADDR_OFST 0
2177 #define MC_CMD_CSR_READ32_IN_ADDR_LEN 4
2178 #define MC_CMD_CSR_READ32_IN_STEP_OFST 4
2179 #define MC_CMD_CSR_READ32_IN_STEP_LEN 4
2180 #define MC_CMD_CSR_READ32_IN_NUMWORDS_OFST 8
2181 #define MC_CMD_CSR_READ32_IN_NUMWORDS_LEN 4
2182
2183 /* MC_CMD_CSR_READ32_OUT msgresponse */
2184 #define MC_CMD_CSR_READ32_OUT_LENMIN 4
2185 #define MC_CMD_CSR_READ32_OUT_LENMAX 252
2186 #define MC_CMD_CSR_READ32_OUT_LEN(num) (0+4*(num))
2187 /* The last dword is the status, not a value read */
2188 #define MC_CMD_CSR_READ32_OUT_BUFFER_OFST 0
2189 #define MC_CMD_CSR_READ32_OUT_BUFFER_LEN 4
2190 #define MC_CMD_CSR_READ32_OUT_BUFFER_MINNUM 1
2191 #define MC_CMD_CSR_READ32_OUT_BUFFER_MAXNUM 63
2192
2193
2194 /***********************************/
2195 /* MC_CMD_CSR_WRITE32
2196  * Write 32bit dwords to the indirect memory map.
2197  */
2198 #define MC_CMD_CSR_WRITE32 0xd
2199 #undef  MC_CMD_0xd_PRIVILEGE_CTG
2200
2201 #define MC_CMD_0xd_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2202
2203 /* MC_CMD_CSR_WRITE32_IN msgrequest */
2204 #define MC_CMD_CSR_WRITE32_IN_LENMIN 12
2205 #define MC_CMD_CSR_WRITE32_IN_LENMAX 252
2206 #define MC_CMD_CSR_WRITE32_IN_LEN(num) (8+4*(num))
2207 /* Address */
2208 #define MC_CMD_CSR_WRITE32_IN_ADDR_OFST 0
2209 #define MC_CMD_CSR_WRITE32_IN_ADDR_LEN 4
2210 #define MC_CMD_CSR_WRITE32_IN_STEP_OFST 4
2211 #define MC_CMD_CSR_WRITE32_IN_STEP_LEN 4
2212 #define MC_CMD_CSR_WRITE32_IN_BUFFER_OFST 8
2213 #define MC_CMD_CSR_WRITE32_IN_BUFFER_LEN 4
2214 #define MC_CMD_CSR_WRITE32_IN_BUFFER_MINNUM 1
2215 #define MC_CMD_CSR_WRITE32_IN_BUFFER_MAXNUM 61
2216
2217 /* MC_CMD_CSR_WRITE32_OUT msgresponse */
2218 #define MC_CMD_CSR_WRITE32_OUT_LEN 4
2219 #define MC_CMD_CSR_WRITE32_OUT_STATUS_OFST 0
2220 #define MC_CMD_CSR_WRITE32_OUT_STATUS_LEN 4
2221
2222
2223 /***********************************/
2224 /* MC_CMD_HP
2225  * These commands are used for HP related features. They are grouped under one
2226  * MCDI command to avoid creating too many MCDI commands.
2227  */
2228 #define MC_CMD_HP 0x54
2229 #undef  MC_CMD_0x54_PRIVILEGE_CTG
2230
2231 #define MC_CMD_0x54_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
2232
2233 /* MC_CMD_HP_IN msgrequest */
2234 #define MC_CMD_HP_IN_LEN 16
2235 /* HP OCSD sub-command. When address is not NULL, request activation of OCSD at
2236  * the specified address with the specified interval.When address is NULL,
2237  * INTERVAL is interpreted as a command: 0: stop OCSD / 1: Report OCSD current
2238  * state / 2: (debug) Show temperature reported by one of the supported
2239  * sensors.
2240  */
2241 #define MC_CMD_HP_IN_SUBCMD_OFST 0
2242 #define MC_CMD_HP_IN_SUBCMD_LEN 4
2243 /* enum: OCSD (Option Card Sensor Data) sub-command. */
2244 #define MC_CMD_HP_IN_OCSD_SUBCMD 0x0
2245 /* enum: Last known valid HP sub-command. */
2246 #define MC_CMD_HP_IN_LAST_SUBCMD 0x0
2247 /* The address to the array of sensor fields. (Or NULL to use a sub-command.)
2248  */
2249 #define MC_CMD_HP_IN_OCSD_ADDR_OFST 4
2250 #define MC_CMD_HP_IN_OCSD_ADDR_LEN 8
2251 #define MC_CMD_HP_IN_OCSD_ADDR_LO_OFST 4
2252 #define MC_CMD_HP_IN_OCSD_ADDR_HI_OFST 8
2253 /* The requested update interval, in seconds. (Or the sub-command if ADDR is
2254  * NULL.)
2255  */
2256 #define MC_CMD_HP_IN_OCSD_INTERVAL_OFST 12
2257 #define MC_CMD_HP_IN_OCSD_INTERVAL_LEN 4
2258
2259 /* MC_CMD_HP_OUT msgresponse */
2260 #define MC_CMD_HP_OUT_LEN 4
2261 #define MC_CMD_HP_OUT_OCSD_STATUS_OFST 0
2262 #define MC_CMD_HP_OUT_OCSD_STATUS_LEN 4
2263 /* enum: OCSD stopped for this card. */
2264 #define MC_CMD_HP_OUT_OCSD_STOPPED 0x1
2265 /* enum: OCSD was successfully started with the address provided. */
2266 #define MC_CMD_HP_OUT_OCSD_STARTED 0x2
2267 /* enum: OCSD was already started for this card. */
2268 #define MC_CMD_HP_OUT_OCSD_ALREADY_STARTED 0x3
2269
2270
2271 /***********************************/
2272 /* MC_CMD_STACKINFO
2273  * Get stack information.
2274  */
2275 #define MC_CMD_STACKINFO 0xf
2276 #undef  MC_CMD_0xf_PRIVILEGE_CTG
2277
2278 #define MC_CMD_0xf_PRIVILEGE_CTG SRIOV_CTG_ADMIN
2279
2280 /* MC_CMD_STACKINFO_IN msgrequest */
2281 #define MC_CMD_STACKINFO_IN_LEN 0
2282
2283 /* MC_CMD_STACKINFO_OUT msgresponse */
2284 #define MC_CMD_STACKINFO_OUT_LENMIN 12
2285 #define MC_CMD_STACKINFO_OUT_LENMAX 252
2286 #define MC_CMD_STACKINFO_OUT_LEN(num) (0+12*(num))
2287 /* (thread ptr, stack size, free space) for each thread in system */
2288 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_OFST 0
2289 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_LEN 12
2290 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_MINNUM 1
2291 #define MC_CMD_STACKINFO_OUT_THREAD_INFO_MAXNUM 21
2292
2293
2294 /***********************************/
2295 /* MC_CMD_MDIO_READ
2296  * MDIO register read.
2297  */
2298 #define MC_CMD_MDIO_READ 0x10
2299 #undef  MC_CMD_0x10_PRIVILEGE_CTG
2300
2301 #define MC_CMD_0x10_PRIVILEGE_CTG SRIOV_CTG_GENERAL
2302
2303 /* MC_CMD_MDIO_READ_IN msgrequest */
2304 #define MC_CMD_MDIO_READ_IN_LEN 16
2305 /* Bus number; there are two MDIO buses: one for the internal PHY, and one for
2306  * external devices.
2307  */
2308 #define MC_CMD_MDIO_READ_IN_BUS_OFST 0
2309 #define MC_CMD_MDIO_READ_IN_BUS_LEN 4
2310 /* enum: Internal. */
2311 #define MC_CMD_MDIO_BUS_INTERNAL 0x0
2312 /* enum: External. */
2313 #define MC_CMD_MDIO_BUS_EXTERNAL 0x1
2314 /* Port address */
2315 #define MC_CMD_MDIO_READ_IN_PRTAD_OFST 4
2316 #define MC_CMD_MDIO_READ_IN_PRTAD_LEN 4
2317 /* Device Address or clause 22. */
2318 #define MC_CMD_MDIO_READ_IN_DEVAD_OFST 8
2319 #define MC_CMD_MDIO_READ_IN_DEVAD_LEN 4
2320 /* enum: By default all the MCDI MDIO operations perform clause45 mode. If you
2321  * want to use clause22 then set DEVAD = MC_CMD_MDIO_CLAUSE22.
2322  */
2323 #define MC_CMD_MDIO_CLAUSE22 0x20
2324 /* Address */
2325 #define MC_CMD_MDIO_READ_IN_ADDR_OFST 12
2326 #define MC_CMD_MDIO_READ_IN_ADDR_LEN 4
2327
2328 /* MC_CMD_MDIO_READ_OUT msgresponse */
2329 #define MC_CMD_MDIO_READ_OUT_LEN 8
2330 /* Value */
2331 #define MC_CMD_MDIO_READ_OUT_VALUE_OFST 0
2332 #define MC_CMD_MDIO_READ_OUT_VALUE_LEN 4
2333 /* Status the MDIO commands return the raw status bits from the MDIO block. A
2334  * "good" transaction should have the DONE bit set and all other bits clear.
2335  */
2336 #define MC_CMD_MDIO_READ_OUT_STATUS_OFST 4
2337 #define MC_CMD_MDIO_READ_OUT_STATUS_LEN 4
2338 /* enum: Good. */
2339 #define MC_CMD_MDIO_STATUS_GOOD 0x8
2340
2341
2342 /***********************************/
2343 /* MC_CMD_MDIO_WRITE
2344  * MDIO register write.
2345  */
2346 #define MC_CMD_MDIO_WRITE 0x11
2347 #undef  MC_CMD_0x11_PRIVILEGE_CTG
2348
2349 #define MC_CMD_0x11_PRIVILEGE_CTG SRIOV_CTG_ADMIN
2350
2351 /* MC_CMD_MDIO_WRITE_IN msgrequest */
2352 #define MC_CMD_MDIO_WRITE_IN_LEN 20
2353 /* Bus number; there are two MDIO buses: one for the internal PHY, and one for
2354  * external devices.
2355  */
2356 #define MC_CMD_MDIO_WRITE_IN_BUS_OFST 0
2357 #define MC_CMD_MDIO_WRITE_IN_BUS_LEN 4
2358 /* enum: Internal. */
2359 /*               MC_CMD_MDIO_BUS_INTERNAL 0x0 */
2360 /* enum: External. */
2361 /*               MC_CMD_MDIO_BUS_EXTERNAL 0x1 */
2362 /* Port address */
2363 #define MC_CMD_MDIO_WRITE_IN_PRTAD_OFST 4
2364 #define MC_CMD_MDIO_WRITE_IN_PRTAD_LEN 4
2365 /* Device Address or clause 22. */
2366 #define MC_CMD_MDIO_WRITE_IN_DEVAD_OFST 8
2367 #define MC_CMD_MDIO_WRITE_IN_DEVAD_LEN 4
2368 /* enum: By default all the MCDI MDIO operations perform clause45 mode. If you
2369  * want to use clause22 then set DEVAD = MC_CMD_MDIO_CLAUSE22.
2370  */
2371 /*               MC_CMD_MDIO_CLAUSE22 0x20 */
2372 /* Address */
2373 #define MC_CMD_MDIO_WRITE_IN_ADDR_OFST 12
2374 #define MC_CMD_MDIO_WRITE_IN_ADDR_LEN 4
2375 /* Value */
2376 #define MC_CMD_MDIO_WRITE_IN_VALUE_OFST 16
2377 #define MC_CMD_MDIO_WRITE_IN_VALUE_LEN 4
2378
2379 /* MC_CMD_MDIO_WRITE_OUT msgresponse */
2380 #define MC_CMD_MDIO_WRITE_OUT_LEN 4
2381 /* Status; the MDIO commands return the raw status bits from the MDIO block. A
2382  * "good" transaction should have the DONE bit set and all other bits clear.
2383  */
2384 #define MC_CMD_MDIO_WRITE_OUT_STATUS_OFST 0
2385 #define MC_CMD_MDIO_WRITE_OUT_STATUS_LEN 4
2386 /* enum: Good. */
2387 /*               MC_CMD_MDIO_STATUS_GOOD 0x8 */
2388
2389
2390 /***********************************/
2391 /* MC_CMD_DBI_WRITE
2392  * Write DBI register(s).
2393  */
2394 #define MC_CMD_DBI_WRITE 0x12
2395 #undef  MC_CMD_0x12_PRIVILEGE_CTG
2396
2397 #define MC_CMD_0x12_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2398
2399 /* MC_CMD_DBI_WRITE_IN msgrequest */
2400 #define MC_CMD_DBI_WRITE_IN_LENMIN 12
2401 #define MC_CMD_DBI_WRITE_IN_LENMAX 252
2402 #define MC_CMD_DBI_WRITE_IN_LEN(num) (0+12*(num))
2403 /* Each write op consists of an address (offset 0), byte enable/VF/CS2 (offset
2404  * 32) and value (offset 64). See MC_CMD_DBIWROP_TYPEDEF.
2405  */
2406 #define MC_CMD_DBI_WRITE_IN_DBIWROP_OFST 0
2407 #define MC_CMD_DBI_WRITE_IN_DBIWROP_LEN 12
2408 #define MC_CMD_DBI_WRITE_IN_DBIWROP_MINNUM 1
2409 #define MC_CMD_DBI_WRITE_IN_DBIWROP_MAXNUM 21
2410
2411 /* MC_CMD_DBI_WRITE_OUT msgresponse */
2412 #define MC_CMD_DBI_WRITE_OUT_LEN 0
2413
2414 /* MC_CMD_DBIWROP_TYPEDEF structuredef */
2415 #define MC_CMD_DBIWROP_TYPEDEF_LEN 12
2416 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_OFST 0
2417 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_LEN 4
2418 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_LBN 0
2419 #define MC_CMD_DBIWROP_TYPEDEF_ADDRESS_WIDTH 32
2420 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_OFST 4
2421 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_LEN 4
2422 #define MC_CMD_DBIWROP_TYPEDEF_VF_NUM_LBN 16
2423 #define MC_CMD_DBIWROP_TYPEDEF_VF_NUM_WIDTH 16
2424 #define MC_CMD_DBIWROP_TYPEDEF_VF_ACTIVE_LBN 15
2425 #define MC_CMD_DBIWROP_TYPEDEF_VF_ACTIVE_WIDTH 1
2426 #define MC_CMD_DBIWROP_TYPEDEF_CS2_LBN 14
2427 #define MC_CMD_DBIWROP_TYPEDEF_CS2_WIDTH 1
2428 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_LBN 32
2429 #define MC_CMD_DBIWROP_TYPEDEF_PARMS_WIDTH 32
2430 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_OFST 8
2431 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_LEN 4
2432 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_LBN 64
2433 #define MC_CMD_DBIWROP_TYPEDEF_VALUE_WIDTH 32
2434
2435
2436 /***********************************/
2437 /* MC_CMD_PORT_READ32
2438  * Read a 32-bit register from the indirect port register map. The port to
2439  * access is implied by the Shared memory channel used.
2440  */
2441 #define MC_CMD_PORT_READ32 0x14
2442
2443 /* MC_CMD_PORT_READ32_IN msgrequest */
2444 #define MC_CMD_PORT_READ32_IN_LEN 4
2445 /* Address */
2446 #define MC_CMD_PORT_READ32_IN_ADDR_OFST 0
2447 #define MC_CMD_PORT_READ32_IN_ADDR_LEN 4
2448
2449 /* MC_CMD_PORT_READ32_OUT msgresponse */
2450 #define MC_CMD_PORT_READ32_OUT_LEN 8
2451 /* Value */
2452 #define MC_CMD_PORT_READ32_OUT_VALUE_OFST 0
2453 #define MC_CMD_PORT_READ32_OUT_VALUE_LEN 4
2454 /* Status */
2455 #define MC_CMD_PORT_READ32_OUT_STATUS_OFST 4
2456 #define MC_CMD_PORT_READ32_OUT_STATUS_LEN 4
2457
2458
2459 /***********************************/
2460 /* MC_CMD_PORT_WRITE32
2461  * Write a 32-bit register to the indirect port register map. The port to
2462  * access is implied by the Shared memory channel used.
2463  */
2464 #define MC_CMD_PORT_WRITE32 0x15
2465
2466 /* MC_CMD_PORT_WRITE32_IN msgrequest */
2467 #define MC_CMD_PORT_WRITE32_IN_LEN 8
2468 /* Address */
2469 #define MC_CMD_PORT_WRITE32_IN_ADDR_OFST 0
2470 #define MC_CMD_PORT_WRITE32_IN_ADDR_LEN 4
2471 /* Value */
2472 #define MC_CMD_PORT_WRITE32_IN_VALUE_OFST 4
2473 #define MC_CMD_PORT_WRITE32_IN_VALUE_LEN 4
2474
2475 /* MC_CMD_PORT_WRITE32_OUT msgresponse */
2476 #define MC_CMD_PORT_WRITE32_OUT_LEN 4
2477 /* Status */
2478 #define MC_CMD_PORT_WRITE32_OUT_STATUS_OFST 0
2479 #define MC_CMD_PORT_WRITE32_OUT_STATUS_LEN 4
2480
2481
2482 /***********************************/
2483 /* MC_CMD_PORT_READ128
2484  * Read a 128-bit register from the indirect port register map. The port to
2485  * access is implied by the Shared memory channel used.
2486  */
2487 #define MC_CMD_PORT_READ128 0x16
2488
2489 /* MC_CMD_PORT_READ128_IN msgrequest */
2490 #define MC_CMD_PORT_READ128_IN_LEN 4
2491 /* Address */
2492 #define MC_CMD_PORT_READ128_IN_ADDR_OFST 0
2493 #define MC_CMD_PORT_READ128_IN_ADDR_LEN 4
2494
2495 /* MC_CMD_PORT_READ128_OUT msgresponse */
2496 #define MC_CMD_PORT_READ128_OUT_LEN 20
2497 /* Value */
2498 #define MC_CMD_PORT_READ128_OUT_VALUE_OFST 0
2499 #define MC_CMD_PORT_READ128_OUT_VALUE_LEN 16
2500 /* Status */
2501 #define MC_CMD_PORT_READ128_OUT_STATUS_OFST 16
2502 #define MC_CMD_PORT_READ128_OUT_STATUS_LEN 4
2503
2504
2505 /***********************************/
2506 /* MC_CMD_PORT_WRITE128
2507  * Write a 128-bit register to the indirect port register map. The port to
2508  * access is implied by the Shared memory channel used.
2509  */
2510 #define MC_CMD_PORT_WRITE128 0x17
2511
2512 /* MC_CMD_PORT_WRITE128_IN msgrequest */
2513 #define MC_CMD_PORT_WRITE128_IN_LEN 20
2514 /* Address */
2515 #define MC_CMD_PORT_WRITE128_IN_ADDR_OFST 0
2516 #define MC_CMD_PORT_WRITE128_IN_ADDR_LEN 4
2517 /* Value */
2518 #define MC_CMD_PORT_WRITE128_IN_VALUE_OFST 4
2519 #define MC_CMD_PORT_WRITE128_IN_VALUE_LEN 16
2520
2521 /* MC_CMD_PORT_WRITE128_OUT msgresponse */
2522 #define MC_CMD_PORT_WRITE128_OUT_LEN 4
2523 /* Status */
2524 #define MC_CMD_PORT_WRITE128_OUT_STATUS_OFST 0
2525 #define MC_CMD_PORT_WRITE128_OUT_STATUS_LEN 4
2526
2527 /* MC_CMD_CAPABILITIES structuredef */
2528 #define MC_CMD_CAPABILITIES_LEN 4
2529 /* Small buf table. */
2530 #define MC_CMD_CAPABILITIES_SMALL_BUF_TBL_LBN 0
2531 #define MC_CMD_CAPABILITIES_SMALL_BUF_TBL_WIDTH 1
2532 /* Turbo mode (for Maranello). */
2533 #define MC_CMD_CAPABILITIES_TURBO_LBN 1
2534 #define MC_CMD_CAPABILITIES_TURBO_WIDTH 1
2535 /* Turbo mode active (for Maranello). */
2536 #define MC_CMD_CAPABILITIES_TURBO_ACTIVE_LBN 2
2537 #define MC_CMD_CAPABILITIES_TURBO_ACTIVE_WIDTH 1
2538 /* PTP offload. */
2539 #define MC_CMD_CAPABILITIES_PTP_LBN 3
2540 #define MC_CMD_CAPABILITIES_PTP_WIDTH 1
2541 /* AOE mode. */
2542 #define MC_CMD_CAPABILITIES_AOE_LBN 4
2543 #define MC_CMD_CAPABILITIES_AOE_WIDTH 1
2544 /* AOE mode active. */
2545 #define MC_CMD_CAPABILITIES_AOE_ACTIVE_LBN 5
2546 #define MC_CMD_CAPABILITIES_AOE_ACTIVE_WIDTH 1
2547 /* AOE mode active. */
2548 #define MC_CMD_CAPABILITIES_FC_ACTIVE_LBN 6
2549 #define MC_CMD_CAPABILITIES_FC_ACTIVE_WIDTH 1
2550 #define MC_CMD_CAPABILITIES_RESERVED_LBN 7
2551 #define MC_CMD_CAPABILITIES_RESERVED_WIDTH 25
2552
2553
2554 /***********************************/
2555 /* MC_CMD_GET_BOARD_CFG
2556  * Returns the MC firmware configuration structure.
2557  */
2558 #define MC_CMD_GET_BOARD_CFG 0x18
2559 #undef  MC_CMD_0x18_PRIVILEGE_CTG
2560
2561 #define MC_CMD_0x18_PRIVILEGE_CTG SRIOV_CTG_GENERAL
2562
2563 /* MC_CMD_GET_BOARD_CFG_IN msgrequest */
2564 #define MC_CMD_GET_BOARD_CFG_IN_LEN 0
2565
2566 /* MC_CMD_GET_BOARD_CFG_OUT msgresponse */
2567 #define MC_CMD_GET_BOARD_CFG_OUT_LENMIN 96
2568 #define MC_CMD_GET_BOARD_CFG_OUT_LENMAX 136
2569 #define MC_CMD_GET_BOARD_CFG_OUT_LEN(num) (72+2*(num))
2570 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_TYPE_OFST 0
2571 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_TYPE_LEN 4
2572 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_NAME_OFST 4
2573 #define MC_CMD_GET_BOARD_CFG_OUT_BOARD_NAME_LEN 32
2574 /* Capabilities for Siena Port0 (see struct MC_CMD_CAPABILITIES). Unused on
2575  * EF10 and later (use MC_CMD_GET_CAPABILITIES).
2576  */
2577 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT0_OFST 36
2578 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT0_LEN 4
2579 /* Capabilities for Siena Port1 (see struct MC_CMD_CAPABILITIES). Unused on
2580  * EF10 and later (use MC_CMD_GET_CAPABILITIES).
2581  */
2582 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT1_OFST 40
2583 #define MC_CMD_GET_BOARD_CFG_OUT_CAPABILITIES_PORT1_LEN 4
2584 /* Base MAC address for Siena Port0. Unused on EF10 and later (use
2585  * MC_CMD_GET_MAC_ADDRESSES).
2586  */
2587 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT0_OFST 44
2588 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT0_LEN 6
2589 /* Base MAC address for Siena Port1. Unused on EF10 and later (use
2590  * MC_CMD_GET_MAC_ADDRESSES).
2591  */
2592 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT1_OFST 50
2593 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_ADDR_BASE_PORT1_LEN 6
2594 /* Size of MAC address pool for Siena Port0. Unused on EF10 and later (use
2595  * MC_CMD_GET_MAC_ADDRESSES).
2596  */
2597 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT0_OFST 56
2598 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT0_LEN 4
2599 /* Size of MAC address pool for Siena Port1. Unused on EF10 and later (use
2600  * MC_CMD_GET_MAC_ADDRESSES).
2601  */
2602 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT1_OFST 60
2603 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_COUNT_PORT1_LEN 4
2604 /* Increment between addresses in MAC address pool for Siena Port0. Unused on
2605  * EF10 and later (use MC_CMD_GET_MAC_ADDRESSES).
2606  */
2607 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT0_OFST 64
2608 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT0_LEN 4
2609 /* Increment between addresses in MAC address pool for Siena Port1. Unused on
2610  * EF10 and later (use MC_CMD_GET_MAC_ADDRESSES).
2611  */
2612 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT1_OFST 68
2613 #define MC_CMD_GET_BOARD_CFG_OUT_MAC_STRIDE_PORT1_LEN 4
2614 /* Siena only. This field contains a 16-bit value for each of the types of
2615  * NVRAM area. The values are defined in the firmware/mc/platform/.c file for a
2616  * specific board type, but otherwise have no meaning to the MC; they are used
2617  * by the driver to manage selection of appropriate firmware updates. Unused on
2618  * EF10 and later (use MC_CMD_NVRAM_METADATA).
2619  */
2620 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_OFST 72
2621 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_LEN 2
2622 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_MINNUM 12
2623 #define MC_CMD_GET_BOARD_CFG_OUT_FW_SUBTYPE_LIST_MAXNUM 32
2624
2625
2626 /***********************************/
2627 /* MC_CMD_DBI_READX
2628  * Read DBI register(s) -- extended functionality
2629  */
2630 #define MC_CMD_DBI_READX 0x19
2631 #undef  MC_CMD_0x19_PRIVILEGE_CTG
2632
2633 #define MC_CMD_0x19_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2634
2635 /* MC_CMD_DBI_READX_IN msgrequest */
2636 #define MC_CMD_DBI_READX_IN_LENMIN 8
2637 #define MC_CMD_DBI_READX_IN_LENMAX 248
2638 #define MC_CMD_DBI_READX_IN_LEN(num) (0+8*(num))
2639 /* Each Read op consists of an address (offset 0), VF/CS2) */
2640 #define MC_CMD_DBI_READX_IN_DBIRDOP_OFST 0
2641 #define MC_CMD_DBI_READX_IN_DBIRDOP_LEN 8
2642 #define MC_CMD_DBI_READX_IN_DBIRDOP_LO_OFST 0
2643 #define MC_CMD_DBI_READX_IN_DBIRDOP_HI_OFST 4
2644 #define MC_CMD_DBI_READX_IN_DBIRDOP_MINNUM 1
2645 #define MC_CMD_DBI_READX_IN_DBIRDOP_MAXNUM 31
2646
2647 /* MC_CMD_DBI_READX_OUT msgresponse */
2648 #define MC_CMD_DBI_READX_OUT_LENMIN 4
2649 #define MC_CMD_DBI_READX_OUT_LENMAX 252
2650 #define MC_CMD_DBI_READX_OUT_LEN(num) (0+4*(num))
2651 /* Value */
2652 #define MC_CMD_DBI_READX_OUT_VALUE_OFST 0
2653 #define MC_CMD_DBI_READX_OUT_VALUE_LEN 4
2654 #define MC_CMD_DBI_READX_OUT_VALUE_MINNUM 1
2655 #define MC_CMD_DBI_READX_OUT_VALUE_MAXNUM 63
2656
2657 /* MC_CMD_DBIRDOP_TYPEDEF structuredef */
2658 #define MC_CMD_DBIRDOP_TYPEDEF_LEN 8
2659 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_OFST 0
2660 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_LEN 4
2661 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_LBN 0
2662 #define MC_CMD_DBIRDOP_TYPEDEF_ADDRESS_WIDTH 32
2663 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_OFST 4
2664 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_LEN 4
2665 #define MC_CMD_DBIRDOP_TYPEDEF_VF_NUM_LBN 16
2666 #define MC_CMD_DBIRDOP_TYPEDEF_VF_NUM_WIDTH 16
2667 #define MC_CMD_DBIRDOP_TYPEDEF_VF_ACTIVE_LBN 15
2668 #define MC_CMD_DBIRDOP_TYPEDEF_VF_ACTIVE_WIDTH 1
2669 #define MC_CMD_DBIRDOP_TYPEDEF_CS2_LBN 14
2670 #define MC_CMD_DBIRDOP_TYPEDEF_CS2_WIDTH 1
2671 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_LBN 32
2672 #define MC_CMD_DBIRDOP_TYPEDEF_PARMS_WIDTH 32
2673
2674
2675 /***********************************/
2676 /* MC_CMD_SET_RAND_SEED
2677  * Set the 16byte seed for the MC pseudo-random generator.
2678  */
2679 #define MC_CMD_SET_RAND_SEED 0x1a
2680 #undef  MC_CMD_0x1a_PRIVILEGE_CTG
2681
2682 #define MC_CMD_0x1a_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2683
2684 /* MC_CMD_SET_RAND_SEED_IN msgrequest */
2685 #define MC_CMD_SET_RAND_SEED_IN_LEN 16
2686 /* Seed value. */
2687 #define MC_CMD_SET_RAND_SEED_IN_SEED_OFST 0
2688 #define MC_CMD_SET_RAND_SEED_IN_SEED_LEN 16
2689
2690 /* MC_CMD_SET_RAND_SEED_OUT msgresponse */
2691 #define MC_CMD_SET_RAND_SEED_OUT_LEN 0
2692
2693
2694 /***********************************/
2695 /* MC_CMD_LTSSM_HIST
2696  * Retrieve the history of the LTSSM, if the build supports it.
2697  */
2698 #define MC_CMD_LTSSM_HIST 0x1b
2699
2700 /* MC_CMD_LTSSM_HIST_IN msgrequest */
2701 #define MC_CMD_LTSSM_HIST_IN_LEN 0
2702
2703 /* MC_CMD_LTSSM_HIST_OUT msgresponse */
2704 #define MC_CMD_LTSSM_HIST_OUT_LENMIN 0
2705 #define MC_CMD_LTSSM_HIST_OUT_LENMAX 252
2706 #define MC_CMD_LTSSM_HIST_OUT_LEN(num) (0+4*(num))
2707 /* variable number of LTSSM values, as bytes. The history is read-to-clear. */
2708 #define MC_CMD_LTSSM_HIST_OUT_DATA_OFST 0
2709 #define MC_CMD_LTSSM_HIST_OUT_DATA_LEN 4
2710 #define MC_CMD_LTSSM_HIST_OUT_DATA_MINNUM 0
2711 #define MC_CMD_LTSSM_HIST_OUT_DATA_MAXNUM 63
2712
2713
2714 /***********************************/
2715 /* MC_CMD_DRV_ATTACH
2716  * Inform MCPU that this port is managed on the host (i.e. driver active). For
2717  * Huntington, also request the preferred datapath firmware to use if possible
2718  * (it may not be possible for this request to be fulfilled; the driver must
2719  * issue a subsequent MC_CMD_GET_CAPABILITIES command to determine which
2720  * features are actually available). The FIRMWARE_ID field is ignored by older
2721  * platforms.
2722  */
2723 #define MC_CMD_DRV_ATTACH 0x1c
2724 #undef  MC_CMD_0x1c_PRIVILEGE_CTG
2725
2726 #define MC_CMD_0x1c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
2727
2728 /* MC_CMD_DRV_ATTACH_IN msgrequest */
2729 #define MC_CMD_DRV_ATTACH_IN_LEN 12
2730 /* new state to set if UPDATE=1 */
2731 #define MC_CMD_DRV_ATTACH_IN_NEW_STATE_OFST 0
2732 #define MC_CMD_DRV_ATTACH_IN_NEW_STATE_LEN 4
2733 #define MC_CMD_DRV_ATTACH_LBN 0
2734 #define MC_CMD_DRV_ATTACH_WIDTH 1
2735 #define MC_CMD_DRV_ATTACH_IN_ATTACH_LBN 0
2736 #define MC_CMD_DRV_ATTACH_IN_ATTACH_WIDTH 1
2737 #define MC_CMD_DRV_PREBOOT_LBN 1
2738 #define MC_CMD_DRV_PREBOOT_WIDTH 1
2739 #define MC_CMD_DRV_ATTACH_IN_PREBOOT_LBN 1
2740 #define MC_CMD_DRV_ATTACH_IN_PREBOOT_WIDTH 1
2741 #define MC_CMD_DRV_ATTACH_IN_SUBVARIANT_AWARE_LBN 2
2742 #define MC_CMD_DRV_ATTACH_IN_SUBVARIANT_AWARE_WIDTH 1
2743 #define MC_CMD_DRV_ATTACH_IN_WANT_VI_SPREADING_LBN 3
2744 #define MC_CMD_DRV_ATTACH_IN_WANT_VI_SPREADING_WIDTH 1
2745 /* 1 to set new state, or 0 to just report the existing state */
2746 #define MC_CMD_DRV_ATTACH_IN_UPDATE_OFST 4
2747 #define MC_CMD_DRV_ATTACH_IN_UPDATE_LEN 4
2748 /* preferred datapath firmware (for Huntington; ignored for Siena) */
2749 #define MC_CMD_DRV_ATTACH_IN_FIRMWARE_ID_OFST 8
2750 #define MC_CMD_DRV_ATTACH_IN_FIRMWARE_ID_LEN 4
2751 /* enum: Prefer to use full featured firmware */
2752 #define MC_CMD_FW_FULL_FEATURED 0x0
2753 /* enum: Prefer to use firmware with fewer features but lower latency */
2754 #define MC_CMD_FW_LOW_LATENCY 0x1
2755 /* enum: Prefer to use firmware for SolarCapture packed stream mode */
2756 #define MC_CMD_FW_PACKED_STREAM 0x2
2757 /* enum: Prefer to use firmware with fewer features and simpler TX event
2758  * batching but higher TX packet rate
2759  */
2760 #define MC_CMD_FW_HIGH_TX_RATE 0x3
2761 /* enum: Reserved value */
2762 #define MC_CMD_FW_PACKED_STREAM_HASH_MODE_1 0x4
2763 /* enum: Prefer to use firmware with additional "rules engine" filtering
2764  * support
2765  */
2766 #define MC_CMD_FW_RULES_ENGINE 0x5
2767 /* enum: Prefer to use firmware with additional DPDK support */
2768 #define MC_CMD_FW_DPDK 0x6
2769 /* enum: Prefer to use "l3xudp" custom datapath firmware (see SF-119495-PD and
2770  * bug69716)
2771  */
2772 #define MC_CMD_FW_L3XUDP 0x7
2773 /* enum: Requests that the MC keep whatever datapath firmware is currently
2774  * running. It's used for test purposes, where we want to be able to shmboot
2775  * special test firmware variants. This option is only recognised in eftest
2776  * (i.e. non-production) builds.
2777  */
2778 #define MC_CMD_FW_KEEP_CURRENT_EFTEST_ONLY 0xfffffffe
2779 /* enum: Only this option is allowed for non-admin functions */
2780 #define MC_CMD_FW_DONT_CARE 0xffffffff
2781
2782 /* MC_CMD_DRV_ATTACH_OUT msgresponse */
2783 #define MC_CMD_DRV_ATTACH_OUT_LEN 4
2784 /* previous or existing state, see the bitmask at NEW_STATE */
2785 #define MC_CMD_DRV_ATTACH_OUT_OLD_STATE_OFST 0
2786 #define MC_CMD_DRV_ATTACH_OUT_OLD_STATE_LEN 4
2787
2788 /* MC_CMD_DRV_ATTACH_EXT_OUT msgresponse */
2789 #define MC_CMD_DRV_ATTACH_EXT_OUT_LEN 8
2790 /* previous or existing state, see the bitmask at NEW_STATE */
2791 #define MC_CMD_DRV_ATTACH_EXT_OUT_OLD_STATE_OFST 0
2792 #define MC_CMD_DRV_ATTACH_EXT_OUT_OLD_STATE_LEN 4
2793 /* Flags associated with this function */
2794 #define MC_CMD_DRV_ATTACH_EXT_OUT_FUNC_FLAGS_OFST 4
2795 #define MC_CMD_DRV_ATTACH_EXT_OUT_FUNC_FLAGS_LEN 4
2796 /* enum: Labels the lowest-numbered function visible to the OS */
2797 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_PRIMARY 0x0
2798 /* enum: The function can control the link state of the physical port it is
2799  * bound to.
2800  */
2801 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_LINKCTRL 0x1
2802 /* enum: The function can perform privileged operations */
2803 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_TRUSTED 0x2
2804 /* enum: The function does not have an active port associated with it. The port
2805  * refers to the Sorrento external FPGA port.
2806  */
2807 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_NO_ACTIVE_PORT 0x3
2808 /* enum: If set, indicates that VI spreading is currently enabled. Will always
2809  * indicate the current state, regardless of the value in the WANT_VI_SPREADING
2810  * input.
2811  */
2812 #define MC_CMD_DRV_ATTACH_EXT_OUT_FLAG_VI_SPREADING_ENABLED 0x4
2813
2814
2815 /***********************************/
2816 /* MC_CMD_SHMUART
2817  * Route UART output to circular buffer in shared memory instead.
2818  */
2819 #define MC_CMD_SHMUART 0x1f
2820
2821 /* MC_CMD_SHMUART_IN msgrequest */
2822 #define MC_CMD_SHMUART_IN_LEN 4
2823 /* ??? */
2824 #define MC_CMD_SHMUART_IN_FLAG_OFST 0
2825 #define MC_CMD_SHMUART_IN_FLAG_LEN 4
2826
2827 /* MC_CMD_SHMUART_OUT msgresponse */
2828 #define MC_CMD_SHMUART_OUT_LEN 0
2829
2830
2831 /***********************************/
2832 /* MC_CMD_PORT_RESET
2833  * Generic per-port reset. There is no equivalent for per-board reset. Locks
2834  * required: None; Return code: 0, ETIME. NOTE: This command is deprecated -
2835  * use MC_CMD_ENTITY_RESET instead.
2836  */
2837 #define MC_CMD_PORT_RESET 0x20
2838 #undef  MC_CMD_0x20_PRIVILEGE_CTG
2839
2840 #define MC_CMD_0x20_PRIVILEGE_CTG SRIOV_CTG_GENERAL
2841
2842 /* MC_CMD_PORT_RESET_IN msgrequest */
2843 #define MC_CMD_PORT_RESET_IN_LEN 0
2844
2845 /* MC_CMD_PORT_RESET_OUT msgresponse */
2846 #define MC_CMD_PORT_RESET_OUT_LEN 0
2847
2848
2849 /***********************************/
2850 /* MC_CMD_ENTITY_RESET
2851  * Generic per-resource reset. There is no equivalent for per-board reset.
2852  * Locks required: None; Return code: 0, ETIME. NOTE: This command is an
2853  * extended version of the deprecated MC_CMD_PORT_RESET with added fields.
2854  */
2855 #define MC_CMD_ENTITY_RESET 0x20
2856 /*      MC_CMD_0x20_PRIVILEGE_CTG SRIOV_CTG_GENERAL */
2857
2858 /* MC_CMD_ENTITY_RESET_IN msgrequest */
2859 #define MC_CMD_ENTITY_RESET_IN_LEN 4
2860 /* Optional flags field. Omitting this will perform a "legacy" reset action
2861  * (TBD).
2862  */
2863 #define MC_CMD_ENTITY_RESET_IN_FLAG_OFST 0
2864 #define MC_CMD_ENTITY_RESET_IN_FLAG_LEN 4
2865 #define MC_CMD_ENTITY_RESET_IN_FUNCTION_RESOURCE_RESET_LBN 0
2866 #define MC_CMD_ENTITY_RESET_IN_FUNCTION_RESOURCE_RESET_WIDTH 1
2867
2868 /* MC_CMD_ENTITY_RESET_OUT msgresponse */
2869 #define MC_CMD_ENTITY_RESET_OUT_LEN 0
2870
2871
2872 /***********************************/
2873 /* MC_CMD_PCIE_CREDITS
2874  * Read instantaneous and minimum flow control thresholds.
2875  */
2876 #define MC_CMD_PCIE_CREDITS 0x21
2877
2878 /* MC_CMD_PCIE_CREDITS_IN msgrequest */
2879 #define MC_CMD_PCIE_CREDITS_IN_LEN 8
2880 /* poll period. 0 is disabled */
2881 #define MC_CMD_PCIE_CREDITS_IN_POLL_PERIOD_OFST 0
2882 #define MC_CMD_PCIE_CREDITS_IN_POLL_PERIOD_LEN 4
2883 /* wipe statistics */
2884 #define MC_CMD_PCIE_CREDITS_IN_WIPE_OFST 4
2885 #define MC_CMD_PCIE_CREDITS_IN_WIPE_LEN 4
2886
2887 /* MC_CMD_PCIE_CREDITS_OUT msgresponse */
2888 #define MC_CMD_PCIE_CREDITS_OUT_LEN 16
2889 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_HDR_OFST 0
2890 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_HDR_LEN 2
2891 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_DATA_OFST 2
2892 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_P_DATA_LEN 2
2893 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_HDR_OFST 4
2894 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_HDR_LEN 2
2895 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_DATA_OFST 6
2896 #define MC_CMD_PCIE_CREDITS_OUT_CURRENT_NP_DATA_LEN 2
2897 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_HDR_OFST 8
2898 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_HDR_LEN 2
2899 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_DATA_OFST 10
2900 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_P_DATA_LEN 2
2901 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_HDR_OFST 12
2902 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_HDR_LEN 2
2903 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_DATA_OFST 14
2904 #define MC_CMD_PCIE_CREDITS_OUT_MINIMUM_NP_DATA_LEN 2
2905
2906
2907 /***********************************/
2908 /* MC_CMD_RXD_MONITOR
2909  * Get histogram of RX queue fill level.
2910  */
2911 #define MC_CMD_RXD_MONITOR 0x22
2912
2913 /* MC_CMD_RXD_MONITOR_IN msgrequest */
2914 #define MC_CMD_RXD_MONITOR_IN_LEN 12
2915 #define MC_CMD_RXD_MONITOR_IN_QID_OFST 0
2916 #define MC_CMD_RXD_MONITOR_IN_QID_LEN 4
2917 #define MC_CMD_RXD_MONITOR_IN_POLL_PERIOD_OFST 4
2918 #define MC_CMD_RXD_MONITOR_IN_POLL_PERIOD_LEN 4
2919 #define MC_CMD_RXD_MONITOR_IN_WIPE_OFST 8
2920 #define MC_CMD_RXD_MONITOR_IN_WIPE_LEN 4
2921
2922 /* MC_CMD_RXD_MONITOR_OUT msgresponse */
2923 #define MC_CMD_RXD_MONITOR_OUT_LEN 80
2924 #define MC_CMD_RXD_MONITOR_OUT_QID_OFST 0
2925 #define MC_CMD_RXD_MONITOR_OUT_QID_LEN 4
2926 #define MC_CMD_RXD_MONITOR_OUT_RING_FILL_OFST 4
2927 #define MC_CMD_RXD_MONITOR_OUT_RING_FILL_LEN 4
2928 #define MC_CMD_RXD_MONITOR_OUT_CACHE_FILL_OFST 8
2929 #define MC_CMD_RXD_MONITOR_OUT_CACHE_FILL_LEN 4
2930 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_1_OFST 12
2931 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_1_LEN 4
2932 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_2_OFST 16
2933 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_2_LEN 4
2934 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_4_OFST 20
2935 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_4_LEN 4
2936 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_8_OFST 24
2937 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_8_LEN 4
2938 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_16_OFST 28
2939 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_16_LEN 4
2940 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_32_OFST 32
2941 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_32_LEN 4
2942 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_64_OFST 36
2943 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_64_LEN 4
2944 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_128_OFST 40
2945 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_128_LEN 4
2946 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_256_OFST 44
2947 #define MC_CMD_RXD_MONITOR_OUT_RING_LT_256_LEN 4
2948 #define MC_CMD_RXD_MONITOR_OUT_RING_GE_256_OFST 48
2949 #define MC_CMD_RXD_MONITOR_OUT_RING_GE_256_LEN 4
2950 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_1_OFST 52
2951 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_1_LEN 4
2952 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_2_OFST 56
2953 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_2_LEN 4
2954 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_4_OFST 60
2955 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_4_LEN 4
2956 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_8_OFST 64
2957 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_8_LEN 4
2958 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_16_OFST 68
2959 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_16_LEN 4
2960 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_32_OFST 72
2961 #define MC_CMD_RXD_MONITOR_OUT_CACHE_LT_32_LEN 4
2962 #define MC_CMD_RXD_MONITOR_OUT_CACHE_GE_32_OFST 76
2963 #define MC_CMD_RXD_MONITOR_OUT_CACHE_GE_32_LEN 4
2964
2965
2966 /***********************************/
2967 /* MC_CMD_PUTS
2968  * Copy the given ASCII string out onto UART and/or out of the network port.
2969  */
2970 #define MC_CMD_PUTS 0x23
2971 #undef  MC_CMD_0x23_PRIVILEGE_CTG
2972
2973 #define MC_CMD_0x23_PRIVILEGE_CTG SRIOV_CTG_INSECURE
2974
2975 /* MC_CMD_PUTS_IN msgrequest */
2976 #define MC_CMD_PUTS_IN_LENMIN 13
2977 #define MC_CMD_PUTS_IN_LENMAX 252
2978 #define MC_CMD_PUTS_IN_LEN(num) (12+1*(num))
2979 #define MC_CMD_PUTS_IN_DEST_OFST 0
2980 #define MC_CMD_PUTS_IN_DEST_LEN 4
2981 #define MC_CMD_PUTS_IN_UART_LBN 0
2982 #define MC_CMD_PUTS_IN_UART_WIDTH 1
2983 #define MC_CMD_PUTS_IN_PORT_LBN 1
2984 #define MC_CMD_PUTS_IN_PORT_WIDTH 1
2985 #define MC_CMD_PUTS_IN_DHOST_OFST 4
2986 #define MC_CMD_PUTS_IN_DHOST_LEN 6
2987 #define MC_CMD_PUTS_IN_STRING_OFST 12
2988 #define MC_CMD_PUTS_IN_STRING_LEN 1
2989 #define MC_CMD_PUTS_IN_STRING_MINNUM 1
2990 #define MC_CMD_PUTS_IN_STRING_MAXNUM 240
2991
2992 /* MC_CMD_PUTS_OUT msgresponse */
2993 #define MC_CMD_PUTS_OUT_LEN 0
2994
2995
2996 /***********************************/
2997 /* MC_CMD_GET_PHY_CFG
2998  * Report PHY configuration. This guarantees to succeed even if the PHY is in a
2999  * 'zombie' state. Locks required: None
3000  */
3001 #define MC_CMD_GET_PHY_CFG 0x24
3002 #undef  MC_CMD_0x24_PRIVILEGE_CTG
3003
3004 #define MC_CMD_0x24_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3005
3006 /* MC_CMD_GET_PHY_CFG_IN msgrequest */
3007 #define MC_CMD_GET_PHY_CFG_IN_LEN 0
3008
3009 /* MC_CMD_GET_PHY_CFG_OUT msgresponse */
3010 #define MC_CMD_GET_PHY_CFG_OUT_LEN 72
3011 /* flags */
3012 #define MC_CMD_GET_PHY_CFG_OUT_FLAGS_OFST 0
3013 #define MC_CMD_GET_PHY_CFG_OUT_FLAGS_LEN 4
3014 #define MC_CMD_GET_PHY_CFG_OUT_PRESENT_LBN 0
3015 #define MC_CMD_GET_PHY_CFG_OUT_PRESENT_WIDTH 1
3016 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_SHORT_LBN 1
3017 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_SHORT_WIDTH 1
3018 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_LONG_LBN 2
3019 #define MC_CMD_GET_PHY_CFG_OUT_BIST_CABLE_LONG_WIDTH 1
3020 #define MC_CMD_GET_PHY_CFG_OUT_LOWPOWER_LBN 3
3021 #define MC_CMD_GET_PHY_CFG_OUT_LOWPOWER_WIDTH 1
3022 #define MC_CMD_GET_PHY_CFG_OUT_POWEROFF_LBN 4
3023 #define MC_CMD_GET_PHY_CFG_OUT_POWEROFF_WIDTH 1
3024 #define MC_CMD_GET_PHY_CFG_OUT_TXDIS_LBN 5
3025 #define MC_CMD_GET_PHY_CFG_OUT_TXDIS_WIDTH 1
3026 #define MC_CMD_GET_PHY_CFG_OUT_BIST_LBN 6
3027 #define MC_CMD_GET_PHY_CFG_OUT_BIST_WIDTH 1
3028 /* ?? */
3029 #define MC_CMD_GET_PHY_CFG_OUT_TYPE_OFST 4
3030 #define MC_CMD_GET_PHY_CFG_OUT_TYPE_LEN 4
3031 /* Bitmask of supported capabilities */
3032 #define MC_CMD_GET_PHY_CFG_OUT_SUPPORTED_CAP_OFST 8
3033 #define MC_CMD_GET_PHY_CFG_OUT_SUPPORTED_CAP_LEN 4
3034 #define MC_CMD_PHY_CAP_10HDX_LBN 1
3035 #define MC_CMD_PHY_CAP_10HDX_WIDTH 1
3036 #define MC_CMD_PHY_CAP_10FDX_LBN 2
3037 #define MC_CMD_PHY_CAP_10FDX_WIDTH 1
3038 #define MC_CMD_PHY_CAP_100HDX_LBN 3
3039 #define MC_CMD_PHY_CAP_100HDX_WIDTH 1
3040 #define MC_CMD_PHY_CAP_100FDX_LBN 4
3041 #define MC_CMD_PHY_CAP_100FDX_WIDTH 1
3042 #define MC_CMD_PHY_CAP_1000HDX_LBN 5
3043 #define MC_CMD_PHY_CAP_1000HDX_WIDTH 1
3044 #define MC_CMD_PHY_CAP_1000FDX_LBN 6
3045 #define MC_CMD_PHY_CAP_1000FDX_WIDTH 1
3046 #define MC_CMD_PHY_CAP_10000FDX_LBN 7
3047 #define MC_CMD_PHY_CAP_10000FDX_WIDTH 1
3048 #define MC_CMD_PHY_CAP_PAUSE_LBN 8
3049 #define MC_CMD_PHY_CAP_PAUSE_WIDTH 1
3050 #define MC_CMD_PHY_CAP_ASYM_LBN 9
3051 #define MC_CMD_PHY_CAP_ASYM_WIDTH 1
3052 #define MC_CMD_PHY_CAP_AN_LBN 10
3053 #define MC_CMD_PHY_CAP_AN_WIDTH 1
3054 #define MC_CMD_PHY_CAP_40000FDX_LBN 11
3055 #define MC_CMD_PHY_CAP_40000FDX_WIDTH 1
3056 #define MC_CMD_PHY_CAP_DDM_LBN 12
3057 #define MC_CMD_PHY_CAP_DDM_WIDTH 1
3058 #define MC_CMD_PHY_CAP_100000FDX_LBN 13
3059 #define MC_CMD_PHY_CAP_100000FDX_WIDTH 1
3060 #define MC_CMD_PHY_CAP_25000FDX_LBN 14
3061 #define MC_CMD_PHY_CAP_25000FDX_WIDTH 1
3062 #define MC_CMD_PHY_CAP_50000FDX_LBN 15
3063 #define MC_CMD_PHY_CAP_50000FDX_WIDTH 1
3064 #define MC_CMD_PHY_CAP_BASER_FEC_LBN 16
3065 #define MC_CMD_PHY_CAP_BASER_FEC_WIDTH 1
3066 #define MC_CMD_PHY_CAP_BASER_FEC_REQUESTED_LBN 17
3067 #define MC_CMD_PHY_CAP_BASER_FEC_REQUESTED_WIDTH 1
3068 #define MC_CMD_PHY_CAP_RS_FEC_LBN 18
3069 #define MC_CMD_PHY_CAP_RS_FEC_WIDTH 1
3070 #define MC_CMD_PHY_CAP_RS_FEC_REQUESTED_LBN 19
3071 #define MC_CMD_PHY_CAP_RS_FEC_REQUESTED_WIDTH 1
3072 #define MC_CMD_PHY_CAP_25G_BASER_FEC_LBN 20
3073 #define MC_CMD_PHY_CAP_25G_BASER_FEC_WIDTH 1
3074 #define MC_CMD_PHY_CAP_25G_BASER_FEC_REQUESTED_LBN 21
3075 #define MC_CMD_PHY_CAP_25G_BASER_FEC_REQUESTED_WIDTH 1
3076 /* ?? */
3077 #define MC_CMD_GET_PHY_CFG_OUT_CHANNEL_OFST 12
3078 #define MC_CMD_GET_PHY_CFG_OUT_CHANNEL_LEN 4
3079 /* ?? */
3080 #define MC_CMD_GET_PHY_CFG_OUT_PRT_OFST 16
3081 #define MC_CMD_GET_PHY_CFG_OUT_PRT_LEN 4
3082 /* ?? */
3083 #define MC_CMD_GET_PHY_CFG_OUT_STATS_MASK_OFST 20
3084 #define MC_CMD_GET_PHY_CFG_OUT_STATS_MASK_LEN 4
3085 /* ?? */
3086 #define MC_CMD_GET_PHY_CFG_OUT_NAME_OFST 24
3087 #define MC_CMD_GET_PHY_CFG_OUT_NAME_LEN 20
3088 /* ?? */
3089 #define MC_CMD_GET_PHY_CFG_OUT_MEDIA_TYPE_OFST 44
3090 #define MC_CMD_GET_PHY_CFG_OUT_MEDIA_TYPE_LEN 4
3091 /* enum: Xaui. */
3092 #define MC_CMD_MEDIA_XAUI 0x1
3093 /* enum: CX4. */
3094 #define MC_CMD_MEDIA_CX4 0x2
3095 /* enum: KX4. */
3096 #define MC_CMD_MEDIA_KX4 0x3
3097 /* enum: XFP Far. */
3098 #define MC_CMD_MEDIA_XFP 0x4
3099 /* enum: SFP+. */
3100 #define MC_CMD_MEDIA_SFP_PLUS 0x5
3101 /* enum: 10GBaseT. */
3102 #define MC_CMD_MEDIA_BASE_T 0x6
3103 /* enum: QSFP+. */
3104 #define MC_CMD_MEDIA_QSFP_PLUS 0x7
3105 #define MC_CMD_GET_PHY_CFG_OUT_MMD_MASK_OFST 48
3106 #define MC_CMD_GET_PHY_CFG_OUT_MMD_MASK_LEN 4
3107 /* enum: Native clause 22 */
3108 #define MC_CMD_MMD_CLAUSE22 0x0
3109 #define MC_CMD_MMD_CLAUSE45_PMAPMD 0x1 /* enum */
3110 #define MC_CMD_MMD_CLAUSE45_WIS 0x2 /* enum */
3111 #define MC_CMD_MMD_CLAUSE45_PCS 0x3 /* enum */
3112 #define MC_CMD_MMD_CLAUSE45_PHYXS 0x4 /* enum */
3113 #define MC_CMD_MMD_CLAUSE45_DTEXS 0x5 /* enum */
3114 #define MC_CMD_MMD_CLAUSE45_TC 0x6 /* enum */
3115 #define MC_CMD_MMD_CLAUSE45_AN 0x7 /* enum */
3116 /* enum: Clause22 proxied over clause45 by PHY. */
3117 #define MC_CMD_MMD_CLAUSE45_C22EXT 0x1d
3118 #define MC_CMD_MMD_CLAUSE45_VEND1 0x1e /* enum */
3119 #define MC_CMD_MMD_CLAUSE45_VEND2 0x1f /* enum */
3120 #define MC_CMD_GET_PHY_CFG_OUT_REVISION_OFST 52
3121 #define MC_CMD_GET_PHY_CFG_OUT_REVISION_LEN 20
3122
3123
3124 /***********************************/
3125 /* MC_CMD_START_BIST
3126  * Start a BIST test on the PHY. Locks required: PHY_LOCK if doing a PHY BIST
3127  * Return code: 0, EINVAL, EACCES (if PHY_LOCK is not held)
3128  */
3129 #define MC_CMD_START_BIST 0x25
3130 #undef  MC_CMD_0x25_PRIVILEGE_CTG
3131
3132 #define MC_CMD_0x25_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
3133
3134 /* MC_CMD_START_BIST_IN msgrequest */
3135 #define MC_CMD_START_BIST_IN_LEN 4
3136 /* Type of test. */
3137 #define MC_CMD_START_BIST_IN_TYPE_OFST 0
3138 #define MC_CMD_START_BIST_IN_TYPE_LEN 4
3139 /* enum: Run the PHY's short cable BIST. */
3140 #define MC_CMD_PHY_BIST_CABLE_SHORT 0x1
3141 /* enum: Run the PHY's long cable BIST. */
3142 #define MC_CMD_PHY_BIST_CABLE_LONG 0x2
3143 /* enum: Run BIST on the currently selected BPX Serdes (XAUI or XFI) . */
3144 #define MC_CMD_BPX_SERDES_BIST 0x3
3145 /* enum: Run the MC loopback tests. */
3146 #define MC_CMD_MC_LOOPBACK_BIST 0x4
3147 /* enum: Run the PHY's standard BIST. */
3148 #define MC_CMD_PHY_BIST 0x5
3149 /* enum: Run MC RAM test. */
3150 #define MC_CMD_MC_MEM_BIST 0x6
3151 /* enum: Run Port RAM test. */
3152 #define MC_CMD_PORT_MEM_BIST 0x7
3153 /* enum: Run register test. */
3154 #define MC_CMD_REG_BIST 0x8
3155
3156 /* MC_CMD_START_BIST_OUT msgresponse */
3157 #define MC_CMD_START_BIST_OUT_LEN 0
3158
3159
3160 /***********************************/
3161 /* MC_CMD_POLL_BIST
3162  * Poll for BIST completion. Returns a single status code, and optionally some
3163  * PHY specific bist output. The driver should only consume the BIST output
3164  * after validating OUTLEN and MC_CMD_GET_PHY_CFG.TYPE. If a driver can't
3165  * successfully parse the BIST output, it should still respect the pass/Fail in
3166  * OUT.RESULT. Locks required: PHY_LOCK if doing a PHY BIST. Return code: 0,
3167  * EACCES (if PHY_LOCK is not held).
3168  */
3169 #define MC_CMD_POLL_BIST 0x26
3170 #undef  MC_CMD_0x26_PRIVILEGE_CTG
3171
3172 #define MC_CMD_0x26_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
3173
3174 /* MC_CMD_POLL_BIST_IN msgrequest */
3175 #define MC_CMD_POLL_BIST_IN_LEN 0
3176
3177 /* MC_CMD_POLL_BIST_OUT msgresponse */
3178 #define MC_CMD_POLL_BIST_OUT_LEN 8
3179 /* result */
3180 #define MC_CMD_POLL_BIST_OUT_RESULT_OFST 0
3181 #define MC_CMD_POLL_BIST_OUT_RESULT_LEN 4
3182 /* enum: Running. */
3183 #define MC_CMD_POLL_BIST_RUNNING 0x1
3184 /* enum: Passed. */
3185 #define MC_CMD_POLL_BIST_PASSED 0x2
3186 /* enum: Failed. */
3187 #define MC_CMD_POLL_BIST_FAILED 0x3
3188 /* enum: Timed-out. */
3189 #define MC_CMD_POLL_BIST_TIMEOUT 0x4
3190 #define MC_CMD_POLL_BIST_OUT_PRIVATE_OFST 4
3191 #define MC_CMD_POLL_BIST_OUT_PRIVATE_LEN 4
3192
3193 /* MC_CMD_POLL_BIST_OUT_SFT9001 msgresponse */
3194 #define MC_CMD_POLL_BIST_OUT_SFT9001_LEN 36
3195 /* result */
3196 /*            MC_CMD_POLL_BIST_OUT_RESULT_OFST 0 */
3197 /*            MC_CMD_POLL_BIST_OUT_RESULT_LEN 4 */
3198 /*            Enum values, see field(s): */
3199 /*               MC_CMD_POLL_BIST_OUT/MC_CMD_POLL_BIST_OUT_RESULT */
3200 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_A_OFST 4
3201 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_A_LEN 4
3202 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_B_OFST 8
3203 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_B_LEN 4
3204 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_C_OFST 12
3205 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_C_LEN 4
3206 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_D_OFST 16
3207 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_LENGTH_D_LEN 4
3208 /* Status of each channel A */
3209 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_A_OFST 20
3210 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_A_LEN 4
3211 /* enum: Ok. */
3212 #define MC_CMD_POLL_BIST_SFT9001_PAIR_OK 0x1
3213 /* enum: Open. */
3214 #define MC_CMD_POLL_BIST_SFT9001_PAIR_OPEN 0x2
3215 /* enum: Intra-pair short. */
3216 #define MC_CMD_POLL_BIST_SFT9001_INTRA_PAIR_SHORT 0x3
3217 /* enum: Inter-pair short. */
3218 #define MC_CMD_POLL_BIST_SFT9001_INTER_PAIR_SHORT 0x4
3219 /* enum: Busy. */
3220 #define MC_CMD_POLL_BIST_SFT9001_PAIR_BUSY 0x9
3221 /* Status of each channel B */
3222 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_B_OFST 24
3223 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_B_LEN 4
3224 /*            Enum values, see field(s): */
3225 /*               CABLE_STATUS_A */
3226 /* Status of each channel C */
3227 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_C_OFST 28
3228 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_C_LEN 4
3229 /*            Enum values, see field(s): */
3230 /*               CABLE_STATUS_A */
3231 /* Status of each channel D */
3232 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_D_OFST 32
3233 #define MC_CMD_POLL_BIST_OUT_SFT9001_CABLE_STATUS_D_LEN 4
3234 /*            Enum values, see field(s): */
3235 /*               CABLE_STATUS_A */
3236
3237 /* MC_CMD_POLL_BIST_OUT_MRSFP msgresponse */
3238 #define MC_CMD_POLL_BIST_OUT_MRSFP_LEN 8
3239 /* result */
3240 /*            MC_CMD_POLL_BIST_OUT_RESULT_OFST 0 */
3241 /*            MC_CMD_POLL_BIST_OUT_RESULT_LEN 4 */
3242 /*            Enum values, see field(s): */
3243 /*               MC_CMD_POLL_BIST_OUT/MC_CMD_POLL_BIST_OUT_RESULT */
3244 #define MC_CMD_POLL_BIST_OUT_MRSFP_TEST_OFST 4
3245 #define MC_CMD_POLL_BIST_OUT_MRSFP_TEST_LEN 4
3246 /* enum: Complete. */
3247 #define MC_CMD_POLL_BIST_MRSFP_TEST_COMPLETE 0x0
3248 /* enum: Bus switch off I2C write. */
3249 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_OFF_I2C_WRITE 0x1
3250 /* enum: Bus switch off I2C no access IO exp. */
3251 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_OFF_I2C_NO_ACCESS_IO_EXP 0x2
3252 /* enum: Bus switch off I2C no access module. */
3253 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_OFF_I2C_NO_ACCESS_MODULE 0x3
3254 /* enum: IO exp I2C configure. */
3255 #define MC_CMD_POLL_BIST_MRSFP_TEST_IO_EXP_I2C_CONFIGURE 0x4
3256 /* enum: Bus switch I2C no cross talk. */
3257 #define MC_CMD_POLL_BIST_MRSFP_TEST_BUS_SWITCH_I2C_NO_CROSSTALK 0x5
3258 /* enum: Module presence. */
3259 #define MC_CMD_POLL_BIST_MRSFP_TEST_MODULE_PRESENCE 0x6
3260 /* enum: Module ID I2C access. */
3261 #define MC_CMD_POLL_BIST_MRSFP_TEST_MODULE_ID_I2C_ACCESS 0x7
3262 /* enum: Module ID sane value. */
3263 #define MC_CMD_POLL_BIST_MRSFP_TEST_MODULE_ID_SANE_VALUE 0x8
3264
3265 /* MC_CMD_POLL_BIST_OUT_MEM msgresponse */
3266 #define MC_CMD_POLL_BIST_OUT_MEM_LEN 36
3267 /* result */
3268 /*            MC_CMD_POLL_BIST_OUT_RESULT_OFST 0 */
3269 /*            MC_CMD_POLL_BIST_OUT_RESULT_LEN 4 */
3270 /*            Enum values, see field(s): */
3271 /*               MC_CMD_POLL_BIST_OUT/MC_CMD_POLL_BIST_OUT_RESULT */
3272 #define MC_CMD_POLL_BIST_OUT_MEM_TEST_OFST 4
3273 #define MC_CMD_POLL_BIST_OUT_MEM_TEST_LEN 4
3274 /* enum: Test has completed. */
3275 #define MC_CMD_POLL_BIST_MEM_COMPLETE 0x0
3276 /* enum: RAM test - walk ones. */
3277 #define MC_CMD_POLL_BIST_MEM_MEM_WALK_ONES 0x1
3278 /* enum: RAM test - walk zeros. */
3279 #define MC_CMD_POLL_BIST_MEM_MEM_WALK_ZEROS 0x2
3280 /* enum: RAM test - walking inversions zeros/ones. */
3281 #define MC_CMD_POLL_BIST_MEM_MEM_INV_ZERO_ONE 0x3
3282 /* enum: RAM test - walking inversions checkerboard. */
3283 #define MC_CMD_POLL_BIST_MEM_MEM_INV_CHKBOARD 0x4
3284 /* enum: Register test - set / clear individual bits. */
3285 #define MC_CMD_POLL_BIST_MEM_REG 0x5
3286 /* enum: ECC error detected. */
3287 #define MC_CMD_POLL_BIST_MEM_ECC 0x6
3288 /* Failure address, only valid if result is POLL_BIST_FAILED */
3289 #define MC_CMD_POLL_BIST_OUT_MEM_ADDR_OFST 8
3290 #define MC_CMD_POLL_BIST_OUT_MEM_ADDR_LEN 4
3291 /* Bus or address space to which the failure address corresponds */
3292 #define MC_CMD_POLL_BIST_OUT_MEM_BUS_OFST 12
3293 #define MC_CMD_POLL_BIST_OUT_MEM_BUS_LEN 4
3294 /* enum: MC MIPS bus. */
3295 #define MC_CMD_POLL_BIST_MEM_BUS_MC 0x0
3296 /* enum: CSR IREG bus. */
3297 #define MC_CMD_POLL_BIST_MEM_BUS_CSR 0x1
3298 /* enum: RX0 DPCPU bus. */
3299 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_RX 0x2
3300 /* enum: TX0 DPCPU bus. */
3301 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_TX0 0x3
3302 /* enum: TX1 DPCPU bus. */
3303 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_TX1 0x4
3304 /* enum: RX0 DICPU bus. */
3305 #define MC_CMD_POLL_BIST_MEM_BUS_DICPU_RX 0x5
3306 /* enum: TX DICPU bus. */
3307 #define MC_CMD_POLL_BIST_MEM_BUS_DICPU_TX 0x6
3308 /* enum: RX1 DPCPU bus. */
3309 #define MC_CMD_POLL_BIST_MEM_BUS_DPCPU_RX1 0x7
3310 /* enum: RX1 DICPU bus. */
3311 #define MC_CMD_POLL_BIST_MEM_BUS_DICPU_RX1 0x8
3312 /* Pattern written to RAM / register */
3313 #define MC_CMD_POLL_BIST_OUT_MEM_EXPECT_OFST 16
3314 #define MC_CMD_POLL_BIST_OUT_MEM_EXPECT_LEN 4
3315 /* Actual value read from RAM / register */
3316 #define MC_CMD_POLL_BIST_OUT_MEM_ACTUAL_OFST 20
3317 #define MC_CMD_POLL_BIST_OUT_MEM_ACTUAL_LEN 4
3318 /* ECC error mask */
3319 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_OFST 24
3320 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_LEN 4
3321 /* ECC parity error mask */
3322 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_PARITY_OFST 28
3323 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_PARITY_LEN 4
3324 /* ECC fatal error mask */
3325 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_FATAL_OFST 32
3326 #define MC_CMD_POLL_BIST_OUT_MEM_ECC_FATAL_LEN 4
3327
3328
3329 /***********************************/
3330 /* MC_CMD_FLUSH_RX_QUEUES
3331  * Flush receive queue(s). If SRIOV is enabled (via MC_CMD_SRIOV), then RXQ
3332  * flushes should be initiated via this MCDI operation, rather than via
3333  * directly writing FLUSH_CMD.
3334  *
3335  * The flush is completed (either done/fail) asynchronously (after this command
3336  * returns). The driver must still wait for flush done/failure events as usual.
3337  */
3338 #define MC_CMD_FLUSH_RX_QUEUES 0x27
3339
3340 /* MC_CMD_FLUSH_RX_QUEUES_IN msgrequest */
3341 #define MC_CMD_FLUSH_RX_QUEUES_IN_LENMIN 4
3342 #define MC_CMD_FLUSH_RX_QUEUES_IN_LENMAX 252
3343 #define MC_CMD_FLUSH_RX_QUEUES_IN_LEN(num) (0+4*(num))
3344 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_OFST 0
3345 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_LEN 4
3346 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_MINNUM 1
3347 #define MC_CMD_FLUSH_RX_QUEUES_IN_QID_OFST_MAXNUM 63
3348
3349 /* MC_CMD_FLUSH_RX_QUEUES_OUT msgresponse */
3350 #define MC_CMD_FLUSH_RX_QUEUES_OUT_LEN 0
3351
3352
3353 /***********************************/
3354 /* MC_CMD_GET_LOOPBACK_MODES
3355  * Returns a bitmask of loopback modes available at each speed.
3356  */
3357 #define MC_CMD_GET_LOOPBACK_MODES 0x28
3358 #undef  MC_CMD_0x28_PRIVILEGE_CTG
3359
3360 #define MC_CMD_0x28_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3361
3362 /* MC_CMD_GET_LOOPBACK_MODES_IN msgrequest */
3363 #define MC_CMD_GET_LOOPBACK_MODES_IN_LEN 0
3364
3365 /* MC_CMD_GET_LOOPBACK_MODES_OUT msgresponse */
3366 #define MC_CMD_GET_LOOPBACK_MODES_OUT_LEN 40
3367 /* Supported loopbacks. */
3368 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_OFST 0
3369 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_LEN 8
3370 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_LO_OFST 0
3371 #define MC_CMD_GET_LOOPBACK_MODES_OUT_100M_HI_OFST 4
3372 /* enum: None. */
3373 #define MC_CMD_LOOPBACK_NONE 0x0
3374 /* enum: Data. */
3375 #define MC_CMD_LOOPBACK_DATA 0x1
3376 /* enum: GMAC. */
3377 #define MC_CMD_LOOPBACK_GMAC 0x2
3378 /* enum: XGMII. */
3379 #define MC_CMD_LOOPBACK_XGMII 0x3
3380 /* enum: XGXS. */
3381 #define MC_CMD_LOOPBACK_XGXS 0x4
3382 /* enum: XAUI. */
3383 #define MC_CMD_LOOPBACK_XAUI 0x5
3384 /* enum: GMII. */
3385 #define MC_CMD_LOOPBACK_GMII 0x6
3386 /* enum: SGMII. */
3387 #define MC_CMD_LOOPBACK_SGMII 0x7
3388 /* enum: XGBR. */
3389 #define MC_CMD_LOOPBACK_XGBR 0x8
3390 /* enum: XFI. */
3391 #define MC_CMD_LOOPBACK_XFI 0x9
3392 /* enum: XAUI Far. */
3393 #define MC_CMD_LOOPBACK_XAUI_FAR 0xa
3394 /* enum: GMII Far. */
3395 #define MC_CMD_LOOPBACK_GMII_FAR 0xb
3396 /* enum: SGMII Far. */
3397 #define MC_CMD_LOOPBACK_SGMII_FAR 0xc
3398 /* enum: XFI Far. */
3399 #define MC_CMD_LOOPBACK_XFI_FAR 0xd
3400 /* enum: GPhy. */
3401 #define MC_CMD_LOOPBACK_GPHY 0xe
3402 /* enum: PhyXS. */
3403 #define MC_CMD_LOOPBACK_PHYXS 0xf
3404 /* enum: PCS. */
3405 #define MC_CMD_LOOPBACK_PCS 0x10
3406 /* enum: PMA-PMD. */
3407 #define MC_CMD_LOOPBACK_PMAPMD 0x11
3408 /* enum: Cross-Port. */
3409 #define MC_CMD_LOOPBACK_XPORT 0x12
3410 /* enum: XGMII-Wireside. */
3411 #define MC_CMD_LOOPBACK_XGMII_WS 0x13
3412 /* enum: XAUI Wireside. */
3413 #define MC_CMD_LOOPBACK_XAUI_WS 0x14
3414 /* enum: XAUI Wireside Far. */
3415 #define MC_CMD_LOOPBACK_XAUI_WS_FAR 0x15
3416 /* enum: XAUI Wireside near. */
3417 #define MC_CMD_LOOPBACK_XAUI_WS_NEAR 0x16
3418 /* enum: GMII Wireside. */
3419 #define MC_CMD_LOOPBACK_GMII_WS 0x17
3420 /* enum: XFI Wireside. */
3421 #define MC_CMD_LOOPBACK_XFI_WS 0x18
3422 /* enum: XFI Wireside Far. */
3423 #define MC_CMD_LOOPBACK_XFI_WS_FAR 0x19
3424 /* enum: PhyXS Wireside. */
3425 #define MC_CMD_LOOPBACK_PHYXS_WS 0x1a
3426 /* enum: PMA lanes MAC-Serdes. */
3427 #define MC_CMD_LOOPBACK_PMA_INT 0x1b
3428 /* enum: KR Serdes Parallel (Encoder). */
3429 #define MC_CMD_LOOPBACK_SD_NEAR 0x1c
3430 /* enum: KR Serdes Serial. */
3431 #define MC_CMD_LOOPBACK_SD_FAR 0x1d
3432 /* enum: PMA lanes MAC-Serdes Wireside. */
3433 #define MC_CMD_LOOPBACK_PMA_INT_WS 0x1e
3434 /* enum: KR Serdes Parallel Wireside (Full PCS). */
3435 #define MC_CMD_LOOPBACK_SD_FEP2_WS 0x1f
3436 /* enum: KR Serdes Parallel Wireside (Sym Aligner to TX). */
3437 #define MC_CMD_LOOPBACK_SD_FEP1_5_WS 0x20
3438 /* enum: KR Serdes Parallel Wireside (Deserializer to Serializer). */
3439 #define MC_CMD_LOOPBACK_SD_FEP_WS 0x21
3440 /* enum: KR Serdes Serial Wireside. */
3441 #define MC_CMD_LOOPBACK_SD_FES_WS 0x22
3442 /* enum: Near side of AOE Siena side port */
3443 #define MC_CMD_LOOPBACK_AOE_INT_NEAR 0x23
3444 /* enum: Medford Wireside datapath loopback */
3445 #define MC_CMD_LOOPBACK_DATA_WS 0x24
3446 /* enum: Force link up without setting up any physical loopback (snapper use
3447  * only)
3448  */
3449 #define MC_CMD_LOOPBACK_FORCE_EXT_LINK 0x25
3450 /* Supported loopbacks. */
3451 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_OFST 8
3452 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_LEN 8
3453 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_LO_OFST 8
3454 #define MC_CMD_GET_LOOPBACK_MODES_OUT_1G_HI_OFST 12
3455 /*            Enum values, see field(s): */
3456 /*               100M */
3457 /* Supported loopbacks. */
3458 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_OFST 16
3459 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_LEN 8
3460 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_LO_OFST 16
3461 #define MC_CMD_GET_LOOPBACK_MODES_OUT_10G_HI_OFST 20
3462 /*            Enum values, see field(s): */
3463 /*               100M */
3464 /* Supported loopbacks. */
3465 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_OFST 24
3466 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_LEN 8
3467 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_LO_OFST 24
3468 #define MC_CMD_GET_LOOPBACK_MODES_OUT_SUGGESTED_HI_OFST 28
3469 /*            Enum values, see field(s): */
3470 /*               100M */
3471 /* Supported loopbacks. */
3472 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_OFST 32
3473 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_LEN 8
3474 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_LO_OFST 32
3475 #define MC_CMD_GET_LOOPBACK_MODES_OUT_40G_HI_OFST 36
3476 /*            Enum values, see field(s): */
3477 /*               100M */
3478
3479 /* MC_CMD_GET_LOOPBACK_MODES_OUT_V2 msgresponse: Supported loopback modes for
3480  * newer NICs with 25G/50G/100G support
3481  */
3482 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_LEN 64
3483 /* Supported loopbacks. */
3484 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_OFST 0
3485 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_LEN 8
3486 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_LO_OFST 0
3487 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100M_HI_OFST 4
3488 /* enum: None. */
3489 /*               MC_CMD_LOOPBACK_NONE 0x0 */
3490 /* enum: Data. */
3491 /*               MC_CMD_LOOPBACK_DATA 0x1 */
3492 /* enum: GMAC. */
3493 /*               MC_CMD_LOOPBACK_GMAC 0x2 */
3494 /* enum: XGMII. */
3495 /*               MC_CMD_LOOPBACK_XGMII 0x3 */
3496 /* enum: XGXS. */
3497 /*               MC_CMD_LOOPBACK_XGXS 0x4 */
3498 /* enum: XAUI. */
3499 /*               MC_CMD_LOOPBACK_XAUI 0x5 */
3500 /* enum: GMII. */
3501 /*               MC_CMD_LOOPBACK_GMII 0x6 */
3502 /* enum: SGMII. */
3503 /*               MC_CMD_LOOPBACK_SGMII 0x7 */
3504 /* enum: XGBR. */
3505 /*               MC_CMD_LOOPBACK_XGBR 0x8 */
3506 /* enum: XFI. */
3507 /*               MC_CMD_LOOPBACK_XFI 0x9 */
3508 /* enum: XAUI Far. */
3509 /*               MC_CMD_LOOPBACK_XAUI_FAR 0xa */
3510 /* enum: GMII Far. */
3511 /*               MC_CMD_LOOPBACK_GMII_FAR 0xb */
3512 /* enum: SGMII Far. */
3513 /*               MC_CMD_LOOPBACK_SGMII_FAR 0xc */
3514 /* enum: XFI Far. */
3515 /*               MC_CMD_LOOPBACK_XFI_FAR 0xd */
3516 /* enum: GPhy. */
3517 /*               MC_CMD_LOOPBACK_GPHY 0xe */
3518 /* enum: PhyXS. */
3519 /*               MC_CMD_LOOPBACK_PHYXS 0xf */
3520 /* enum: PCS. */
3521 /*               MC_CMD_LOOPBACK_PCS 0x10 */
3522 /* enum: PMA-PMD. */
3523 /*               MC_CMD_LOOPBACK_PMAPMD 0x11 */
3524 /* enum: Cross-Port. */
3525 /*               MC_CMD_LOOPBACK_XPORT 0x12 */
3526 /* enum: XGMII-Wireside. */
3527 /*               MC_CMD_LOOPBACK_XGMII_WS 0x13 */
3528 /* enum: XAUI Wireside. */
3529 /*               MC_CMD_LOOPBACK_XAUI_WS 0x14 */
3530 /* enum: XAUI Wireside Far. */
3531 /*               MC_CMD_LOOPBACK_XAUI_WS_FAR 0x15 */
3532 /* enum: XAUI Wireside near. */
3533 /*               MC_CMD_LOOPBACK_XAUI_WS_NEAR 0x16 */
3534 /* enum: GMII Wireside. */
3535 /*               MC_CMD_LOOPBACK_GMII_WS 0x17 */
3536 /* enum: XFI Wireside. */
3537 /*               MC_CMD_LOOPBACK_XFI_WS 0x18 */
3538 /* enum: XFI Wireside Far. */
3539 /*               MC_CMD_LOOPBACK_XFI_WS_FAR 0x19 */
3540 /* enum: PhyXS Wireside. */
3541 /*               MC_CMD_LOOPBACK_PHYXS_WS 0x1a */
3542 /* enum: PMA lanes MAC-Serdes. */
3543 /*               MC_CMD_LOOPBACK_PMA_INT 0x1b */
3544 /* enum: KR Serdes Parallel (Encoder). */
3545 /*               MC_CMD_LOOPBACK_SD_NEAR 0x1c */
3546 /* enum: KR Serdes Serial. */
3547 /*               MC_CMD_LOOPBACK_SD_FAR 0x1d */
3548 /* enum: PMA lanes MAC-Serdes Wireside. */
3549 /*               MC_CMD_LOOPBACK_PMA_INT_WS 0x1e */
3550 /* enum: KR Serdes Parallel Wireside (Full PCS). */
3551 /*               MC_CMD_LOOPBACK_SD_FEP2_WS 0x1f */
3552 /* enum: KR Serdes Parallel Wireside (Sym Aligner to TX). */
3553 /*               MC_CMD_LOOPBACK_SD_FEP1_5_WS 0x20 */
3554 /* enum: KR Serdes Parallel Wireside (Deserializer to Serializer). */
3555 /*               MC_CMD_LOOPBACK_SD_FEP_WS 0x21 */
3556 /* enum: KR Serdes Serial Wireside. */
3557 /*               MC_CMD_LOOPBACK_SD_FES_WS 0x22 */
3558 /* enum: Near side of AOE Siena side port */
3559 /*               MC_CMD_LOOPBACK_AOE_INT_NEAR 0x23 */
3560 /* enum: Medford Wireside datapath loopback */
3561 /*               MC_CMD_LOOPBACK_DATA_WS 0x24 */
3562 /* enum: Force link up without setting up any physical loopback (snapper use
3563  * only)
3564  */
3565 /*               MC_CMD_LOOPBACK_FORCE_EXT_LINK 0x25 */
3566 /* Supported loopbacks. */
3567 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_OFST 8
3568 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_LEN 8
3569 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_LO_OFST 8
3570 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_1G_HI_OFST 12
3571 /*            Enum values, see field(s): */
3572 /*               100M */
3573 /* Supported loopbacks. */
3574 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_OFST 16
3575 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_LEN 8
3576 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_LO_OFST 16
3577 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_10G_HI_OFST 20
3578 /*            Enum values, see field(s): */
3579 /*               100M */
3580 /* Supported loopbacks. */
3581 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_OFST 24
3582 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_LEN 8
3583 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_LO_OFST 24
3584 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_SUGGESTED_HI_OFST 28
3585 /*            Enum values, see field(s): */
3586 /*               100M */
3587 /* Supported loopbacks. */
3588 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_OFST 32
3589 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_LEN 8
3590 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_LO_OFST 32
3591 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_40G_HI_OFST 36
3592 /*            Enum values, see field(s): */
3593 /*               100M */
3594 /* Supported 25G loopbacks. */
3595 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_OFST 40
3596 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_LEN 8
3597 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_LO_OFST 40
3598 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_25G_HI_OFST 44
3599 /*            Enum values, see field(s): */
3600 /*               100M */
3601 /* Supported 50 loopbacks. */
3602 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_OFST 48
3603 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_LEN 8
3604 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_LO_OFST 48
3605 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_50G_HI_OFST 52
3606 /*            Enum values, see field(s): */
3607 /*               100M */
3608 /* Supported 100G loopbacks. */
3609 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_OFST 56
3610 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_LEN 8
3611 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_LO_OFST 56
3612 #define MC_CMD_GET_LOOPBACK_MODES_OUT_V2_100G_HI_OFST 60
3613 /*            Enum values, see field(s): */
3614 /*               100M */
3615
3616 /* AN_TYPE structuredef: Auto-negotiation types defined in IEEE802.3 */
3617 #define AN_TYPE_LEN 4
3618 #define AN_TYPE_TYPE_OFST 0
3619 #define AN_TYPE_TYPE_LEN 4
3620 /* enum: None, AN disabled or not supported */
3621 #define MC_CMD_AN_NONE 0x0
3622 /* enum: Clause 28 - BASE-T */
3623 #define MC_CMD_AN_CLAUSE28 0x1
3624 /* enum: Clause 37 - BASE-X */
3625 #define MC_CMD_AN_CLAUSE37 0x2
3626 /* enum: Clause 73 - BASE-R startup protocol for backplane and copper cable
3627  * assemblies. Includes Clause 72/Clause 92 link-training.
3628  */
3629 #define MC_CMD_AN_CLAUSE73 0x3
3630 #define AN_TYPE_TYPE_LBN 0
3631 #define AN_TYPE_TYPE_WIDTH 32
3632
3633 /* FEC_TYPE structuredef: Forward error correction types defined in IEEE802.3
3634  */
3635 #define FEC_TYPE_LEN 4
3636 #define FEC_TYPE_TYPE_OFST 0
3637 #define FEC_TYPE_TYPE_LEN 4
3638 /* enum: No FEC */
3639 #define MC_CMD_FEC_NONE 0x0
3640 /* enum: Clause 74 BASE-R FEC (a.k.a Firecode) */
3641 #define MC_CMD_FEC_BASER 0x1
3642 /* enum: Clause 91/Clause 108 Reed-Solomon FEC */
3643 #define MC_CMD_FEC_RS 0x2
3644 #define FEC_TYPE_TYPE_LBN 0
3645 #define FEC_TYPE_TYPE_WIDTH 32
3646
3647
3648 /***********************************/
3649 /* MC_CMD_GET_LINK
3650  * Read the unified MAC/PHY link state. Locks required: None Return code: 0,
3651  * ETIME.
3652  */
3653 #define MC_CMD_GET_LINK 0x29
3654 #undef  MC_CMD_0x29_PRIVILEGE_CTG
3655
3656 #define MC_CMD_0x29_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3657
3658 /* MC_CMD_GET_LINK_IN msgrequest */
3659 #define MC_CMD_GET_LINK_IN_LEN 0
3660
3661 /* MC_CMD_GET_LINK_OUT msgresponse */
3662 #define MC_CMD_GET_LINK_OUT_LEN 28
3663 /* Near-side advertised capabilities. Refer to
3664  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
3665  */
3666 #define MC_CMD_GET_LINK_OUT_CAP_OFST 0
3667 #define MC_CMD_GET_LINK_OUT_CAP_LEN 4
3668 /* Link-partner advertised capabilities. Refer to
3669  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
3670  */
3671 #define MC_CMD_GET_LINK_OUT_LP_CAP_OFST 4
3672 #define MC_CMD_GET_LINK_OUT_LP_CAP_LEN 4
3673 /* Autonegotiated speed in mbit/s. The link may still be down even if this
3674  * reads non-zero.
3675  */
3676 #define MC_CMD_GET_LINK_OUT_LINK_SPEED_OFST 8
3677 #define MC_CMD_GET_LINK_OUT_LINK_SPEED_LEN 4
3678 /* Current loopback setting. */
3679 #define MC_CMD_GET_LINK_OUT_LOOPBACK_MODE_OFST 12
3680 #define MC_CMD_GET_LINK_OUT_LOOPBACK_MODE_LEN 4
3681 /*            Enum values, see field(s): */
3682 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
3683 #define MC_CMD_GET_LINK_OUT_FLAGS_OFST 16
3684 #define MC_CMD_GET_LINK_OUT_FLAGS_LEN 4
3685 #define MC_CMD_GET_LINK_OUT_LINK_UP_LBN 0
3686 #define MC_CMD_GET_LINK_OUT_LINK_UP_WIDTH 1
3687 #define MC_CMD_GET_LINK_OUT_FULL_DUPLEX_LBN 1
3688 #define MC_CMD_GET_LINK_OUT_FULL_DUPLEX_WIDTH 1
3689 #define MC_CMD_GET_LINK_OUT_BPX_LINK_LBN 2
3690 #define MC_CMD_GET_LINK_OUT_BPX_LINK_WIDTH 1
3691 #define MC_CMD_GET_LINK_OUT_PHY_LINK_LBN 3
3692 #define MC_CMD_GET_LINK_OUT_PHY_LINK_WIDTH 1
3693 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_RX_LBN 6
3694 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_RX_WIDTH 1
3695 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_TX_LBN 7
3696 #define MC_CMD_GET_LINK_OUT_LINK_FAULT_TX_WIDTH 1
3697 /* This returns the negotiated flow control value. */
3698 #define MC_CMD_GET_LINK_OUT_FCNTL_OFST 20
3699 #define MC_CMD_GET_LINK_OUT_FCNTL_LEN 4
3700 /*            Enum values, see field(s): */
3701 /*               MC_CMD_SET_MAC/MC_CMD_SET_MAC_IN/FCNTL */
3702 #define MC_CMD_GET_LINK_OUT_MAC_FAULT_OFST 24
3703 #define MC_CMD_GET_LINK_OUT_MAC_FAULT_LEN 4
3704 #define MC_CMD_MAC_FAULT_XGMII_LOCAL_LBN 0
3705 #define MC_CMD_MAC_FAULT_XGMII_LOCAL_WIDTH 1
3706 #define MC_CMD_MAC_FAULT_XGMII_REMOTE_LBN 1
3707 #define MC_CMD_MAC_FAULT_XGMII_REMOTE_WIDTH 1
3708 #define MC_CMD_MAC_FAULT_SGMII_REMOTE_LBN 2
3709 #define MC_CMD_MAC_FAULT_SGMII_REMOTE_WIDTH 1
3710 #define MC_CMD_MAC_FAULT_PENDING_RECONFIG_LBN 3
3711 #define MC_CMD_MAC_FAULT_PENDING_RECONFIG_WIDTH 1
3712
3713 /* MC_CMD_GET_LINK_OUT_V2 msgresponse: Extended link state information */
3714 #define MC_CMD_GET_LINK_OUT_V2_LEN 44
3715 /* Near-side advertised capabilities. Refer to
3716  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
3717  */
3718 #define MC_CMD_GET_LINK_OUT_V2_CAP_OFST 0
3719 #define MC_CMD_GET_LINK_OUT_V2_CAP_LEN 4
3720 /* Link-partner advertised capabilities. Refer to
3721  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
3722  */
3723 #define MC_CMD_GET_LINK_OUT_V2_LP_CAP_OFST 4
3724 #define MC_CMD_GET_LINK_OUT_V2_LP_CAP_LEN 4
3725 /* Autonegotiated speed in mbit/s. The link may still be down even if this
3726  * reads non-zero.
3727  */
3728 #define MC_CMD_GET_LINK_OUT_V2_LINK_SPEED_OFST 8
3729 #define MC_CMD_GET_LINK_OUT_V2_LINK_SPEED_LEN 4
3730 /* Current loopback setting. */
3731 #define MC_CMD_GET_LINK_OUT_V2_LOOPBACK_MODE_OFST 12
3732 #define MC_CMD_GET_LINK_OUT_V2_LOOPBACK_MODE_LEN 4
3733 /*            Enum values, see field(s): */
3734 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
3735 #define MC_CMD_GET_LINK_OUT_V2_FLAGS_OFST 16
3736 #define MC_CMD_GET_LINK_OUT_V2_FLAGS_LEN 4
3737 #define MC_CMD_GET_LINK_OUT_V2_LINK_UP_LBN 0
3738 #define MC_CMD_GET_LINK_OUT_V2_LINK_UP_WIDTH 1
3739 #define MC_CMD_GET_LINK_OUT_V2_FULL_DUPLEX_LBN 1
3740 #define MC_CMD_GET_LINK_OUT_V2_FULL_DUPLEX_WIDTH 1
3741 #define MC_CMD_GET_LINK_OUT_V2_BPX_LINK_LBN 2
3742 #define MC_CMD_GET_LINK_OUT_V2_BPX_LINK_WIDTH 1
3743 #define MC_CMD_GET_LINK_OUT_V2_PHY_LINK_LBN 3
3744 #define MC_CMD_GET_LINK_OUT_V2_PHY_LINK_WIDTH 1
3745 #define MC_CMD_GET_LINK_OUT_V2_LINK_FAULT_RX_LBN 6
3746 #define MC_CMD_GET_LINK_OUT_V2_LINK_FAULT_RX_WIDTH 1
3747 #define MC_CMD_GET_LINK_OUT_V2_LINK_FAULT_TX_LBN 7
3748 #define MC_CMD_GET_LINK_OUT_V2_LINK_FAULT_TX_WIDTH 1
3749 /* This returns the negotiated flow control value. */
3750 #define MC_CMD_GET_LINK_OUT_V2_FCNTL_OFST 20
3751 #define MC_CMD_GET_LINK_OUT_V2_FCNTL_LEN 4
3752 /*            Enum values, see field(s): */
3753 /*               MC_CMD_SET_MAC/MC_CMD_SET_MAC_IN/FCNTL */
3754 #define MC_CMD_GET_LINK_OUT_V2_MAC_FAULT_OFST 24
3755 #define MC_CMD_GET_LINK_OUT_V2_MAC_FAULT_LEN 4
3756 /*             MC_CMD_MAC_FAULT_XGMII_LOCAL_LBN 0 */
3757 /*             MC_CMD_MAC_FAULT_XGMII_LOCAL_WIDTH 1 */
3758 /*             MC_CMD_MAC_FAULT_XGMII_REMOTE_LBN 1 */
3759 /*             MC_CMD_MAC_FAULT_XGMII_REMOTE_WIDTH 1 */
3760 /*             MC_CMD_MAC_FAULT_SGMII_REMOTE_LBN 2 */
3761 /*             MC_CMD_MAC_FAULT_SGMII_REMOTE_WIDTH 1 */
3762 /*             MC_CMD_MAC_FAULT_PENDING_RECONFIG_LBN 3 */
3763 /*             MC_CMD_MAC_FAULT_PENDING_RECONFIG_WIDTH 1 */
3764 /* True local device capabilities (taking into account currently used PMD/MDI,
3765  * e.g. plugged-in module). In general, subset of
3766  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP, but may include extra _FEC_REQUEST
3767  * bits, if the PMD requires FEC. 0 if unknown (e.g. module unplugged). Equal
3768  * to SUPPORTED_CAP for non-pluggable PMDs. Refer to
3769  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
3770  */
3771 #define MC_CMD_GET_LINK_OUT_V2_LD_CAP_OFST 28
3772 #define MC_CMD_GET_LINK_OUT_V2_LD_CAP_LEN 4
3773 /* Auto-negotiation type used on the link */
3774 #define MC_CMD_GET_LINK_OUT_V2_AN_TYPE_OFST 32
3775 #define MC_CMD_GET_LINK_OUT_V2_AN_TYPE_LEN 4
3776 /*            Enum values, see field(s): */
3777 /*               AN_TYPE/TYPE */
3778 /* Forward error correction used on the link */
3779 #define MC_CMD_GET_LINK_OUT_V2_FEC_TYPE_OFST 36
3780 #define MC_CMD_GET_LINK_OUT_V2_FEC_TYPE_LEN 4
3781 /*            Enum values, see field(s): */
3782 /*               FEC_TYPE/TYPE */
3783 #define MC_CMD_GET_LINK_OUT_V2_EXT_FLAGS_OFST 40
3784 #define MC_CMD_GET_LINK_OUT_V2_EXT_FLAGS_LEN 4
3785 #define MC_CMD_GET_LINK_OUT_V2_PMD_MDI_CONNECTED_LBN 0
3786 #define MC_CMD_GET_LINK_OUT_V2_PMD_MDI_CONNECTED_WIDTH 1
3787 #define MC_CMD_GET_LINK_OUT_V2_PMD_READY_LBN 1
3788 #define MC_CMD_GET_LINK_OUT_V2_PMD_READY_WIDTH 1
3789 #define MC_CMD_GET_LINK_OUT_V2_PMD_LINK_UP_LBN 2
3790 #define MC_CMD_GET_LINK_OUT_V2_PMD_LINK_UP_WIDTH 1
3791 #define MC_CMD_GET_LINK_OUT_V2_PMA_LINK_UP_LBN 3
3792 #define MC_CMD_GET_LINK_OUT_V2_PMA_LINK_UP_WIDTH 1
3793 #define MC_CMD_GET_LINK_OUT_V2_PCS_LOCK_LBN 4
3794 #define MC_CMD_GET_LINK_OUT_V2_PCS_LOCK_WIDTH 1
3795 #define MC_CMD_GET_LINK_OUT_V2_ALIGN_LOCK_LBN 5
3796 #define MC_CMD_GET_LINK_OUT_V2_ALIGN_LOCK_WIDTH 1
3797 #define MC_CMD_GET_LINK_OUT_V2_HI_BER_LBN 6
3798 #define MC_CMD_GET_LINK_OUT_V2_HI_BER_WIDTH 1
3799 #define MC_CMD_GET_LINK_OUT_V2_FEC_LOCK_LBN 7
3800 #define MC_CMD_GET_LINK_OUT_V2_FEC_LOCK_WIDTH 1
3801 #define MC_CMD_GET_LINK_OUT_V2_AN_DONE_LBN 8
3802 #define MC_CMD_GET_LINK_OUT_V2_AN_DONE_WIDTH 1
3803
3804
3805 /***********************************/
3806 /* MC_CMD_SET_LINK
3807  * Write the unified MAC/PHY link configuration. Locks required: None. Return
3808  * code: 0, EINVAL, ETIME
3809  */
3810 #define MC_CMD_SET_LINK 0x2a
3811 #undef  MC_CMD_0x2a_PRIVILEGE_CTG
3812
3813 #define MC_CMD_0x2a_PRIVILEGE_CTG SRIOV_CTG_LINK
3814
3815 /* MC_CMD_SET_LINK_IN msgrequest */
3816 #define MC_CMD_SET_LINK_IN_LEN 16
3817 /* Near-side advertised capabilities. Refer to
3818  * MC_CMD_GET_PHY_CFG_OUT/SUPPORTED_CAP for bit definitions.
3819  */
3820 #define MC_CMD_SET_LINK_IN_CAP_OFST 0
3821 #define MC_CMD_SET_LINK_IN_CAP_LEN 4
3822 /* Flags */
3823 #define MC_CMD_SET_LINK_IN_FLAGS_OFST 4
3824 #define MC_CMD_SET_LINK_IN_FLAGS_LEN 4
3825 #define MC_CMD_SET_LINK_IN_LOWPOWER_LBN 0
3826 #define MC_CMD_SET_LINK_IN_LOWPOWER_WIDTH 1
3827 #define MC_CMD_SET_LINK_IN_POWEROFF_LBN 1
3828 #define MC_CMD_SET_LINK_IN_POWEROFF_WIDTH 1
3829 #define MC_CMD_SET_LINK_IN_TXDIS_LBN 2
3830 #define MC_CMD_SET_LINK_IN_TXDIS_WIDTH 1
3831 /* Loopback mode. */
3832 #define MC_CMD_SET_LINK_IN_LOOPBACK_MODE_OFST 8
3833 #define MC_CMD_SET_LINK_IN_LOOPBACK_MODE_LEN 4
3834 /*            Enum values, see field(s): */
3835 /*               MC_CMD_GET_LOOPBACK_MODES/MC_CMD_GET_LOOPBACK_MODES_OUT/100M */
3836 /* A loopback speed of "0" is supported, and means (choose any available
3837  * speed).
3838  */
3839 #define MC_CMD_SET_LINK_IN_LOOPBACK_SPEED_OFST 12
3840 #define MC_CMD_SET_LINK_IN_LOOPBACK_SPEED_LEN 4
3841
3842 /* MC_CMD_SET_LINK_OUT msgresponse */
3843 #define MC_CMD_SET_LINK_OUT_LEN 0
3844
3845
3846 /***********************************/
3847 /* MC_CMD_SET_ID_LED
3848  * Set identification LED state. Locks required: None. Return code: 0, EINVAL
3849  */
3850 #define MC_CMD_SET_ID_LED 0x2b
3851 #undef  MC_CMD_0x2b_PRIVILEGE_CTG
3852
3853 #define MC_CMD_0x2b_PRIVILEGE_CTG SRIOV_CTG_LINK
3854
3855 /* MC_CMD_SET_ID_LED_IN msgrequest */
3856 #define MC_CMD_SET_ID_LED_IN_LEN 4
3857 /* Set LED state. */
3858 #define MC_CMD_SET_ID_LED_IN_STATE_OFST 0
3859 #define MC_CMD_SET_ID_LED_IN_STATE_LEN 4
3860 #define MC_CMD_LED_OFF 0x0 /* enum */
3861 #define MC_CMD_LED_ON 0x1 /* enum */
3862 #define MC_CMD_LED_DEFAULT 0x2 /* enum */
3863
3864 /* MC_CMD_SET_ID_LED_OUT msgresponse */
3865 #define MC_CMD_SET_ID_LED_OUT_LEN 0
3866
3867
3868 /***********************************/
3869 /* MC_CMD_SET_MAC
3870  * Set MAC configuration. Locks required: None. Return code: 0, EINVAL
3871  */
3872 #define MC_CMD_SET_MAC 0x2c
3873 #undef  MC_CMD_0x2c_PRIVILEGE_CTG
3874
3875 #define MC_CMD_0x2c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
3876
3877 /* MC_CMD_SET_MAC_IN msgrequest */
3878 #define MC_CMD_SET_MAC_IN_LEN 28
3879 /* The MTU is the MTU programmed directly into the XMAC/GMAC (inclusive of
3880  * EtherII, VLAN, bug16011 padding).
3881  */
3882 #define MC_CMD_SET_MAC_IN_MTU_OFST 0
3883 #define MC_CMD_SET_MAC_IN_MTU_LEN 4
3884 #define MC_CMD_SET_MAC_IN_DRAIN_OFST 4
3885 #define MC_CMD_SET_MAC_IN_DRAIN_LEN 4
3886 #define MC_CMD_SET_MAC_IN_ADDR_OFST 8
3887 #define MC_CMD_SET_MAC_IN_ADDR_LEN 8
3888 #define MC_CMD_SET_MAC_IN_ADDR_LO_OFST 8
3889 #define MC_CMD_SET_MAC_IN_ADDR_HI_OFST 12
3890 #define MC_CMD_SET_MAC_IN_REJECT_OFST 16
3891 #define MC_CMD_SET_MAC_IN_REJECT_LEN 4
3892 #define MC_CMD_SET_MAC_IN_REJECT_UNCST_LBN 0
3893 #define MC_CMD_SET_MAC_IN_REJECT_UNCST_WIDTH 1
3894 #define MC_CMD_SET_MAC_IN_REJECT_BRDCST_LBN 1
3895 #define MC_CMD_SET_MAC_IN_REJECT_BRDCST_WIDTH 1
3896 #define MC_CMD_SET_MAC_IN_FCNTL_OFST 20
3897 #define MC_CMD_SET_MAC_IN_FCNTL_LEN 4
3898 /* enum: Flow control is off. */
3899 #define MC_CMD_FCNTL_OFF 0x0
3900 /* enum: Respond to flow control. */
3901 #define MC_CMD_FCNTL_RESPOND 0x1
3902 /* enum: Respond to and Issue flow control. */
3903 #define MC_CMD_FCNTL_BIDIR 0x2
3904 /* enum: Auto neg flow control. */
3905 #define MC_CMD_FCNTL_AUTO 0x3
3906 /* enum: Priority flow control (eftest builds only). */
3907 #define MC_CMD_FCNTL_QBB 0x4
3908 /* enum: Issue flow control. */
3909 #define MC_CMD_FCNTL_GENERATE 0x5
3910 #define MC_CMD_SET_MAC_IN_FLAGS_OFST 24
3911 #define MC_CMD_SET_MAC_IN_FLAGS_LEN 4
3912 #define MC_CMD_SET_MAC_IN_FLAG_INCLUDE_FCS_LBN 0
3913 #define MC_CMD_SET_MAC_IN_FLAG_INCLUDE_FCS_WIDTH 1
3914
3915 /* MC_CMD_SET_MAC_EXT_IN msgrequest */
3916 #define MC_CMD_SET_MAC_EXT_IN_LEN 32
3917 /* The MTU is the MTU programmed directly into the XMAC/GMAC (inclusive of
3918  * EtherII, VLAN, bug16011 padding).
3919  */
3920 #define MC_CMD_SET_MAC_EXT_IN_MTU_OFST 0
3921 #define MC_CMD_SET_MAC_EXT_IN_MTU_LEN 4
3922 #define MC_CMD_SET_MAC_EXT_IN_DRAIN_OFST 4
3923 #define MC_CMD_SET_MAC_EXT_IN_DRAIN_LEN 4
3924 #define MC_CMD_SET_MAC_EXT_IN_ADDR_OFST 8
3925 #define MC_CMD_SET_MAC_EXT_IN_ADDR_LEN 8
3926 #define MC_CMD_SET_MAC_EXT_IN_ADDR_LO_OFST 8
3927 #define MC_CMD_SET_MAC_EXT_IN_ADDR_HI_OFST 12
3928 #define MC_CMD_SET_MAC_EXT_IN_REJECT_OFST 16
3929 #define MC_CMD_SET_MAC_EXT_IN_REJECT_LEN 4
3930 #define MC_CMD_SET_MAC_EXT_IN_REJECT_UNCST_LBN 0
3931 #define MC_CMD_SET_MAC_EXT_IN_REJECT_UNCST_WIDTH 1
3932 #define MC_CMD_SET_MAC_EXT_IN_REJECT_BRDCST_LBN 1
3933 #define MC_CMD_SET_MAC_EXT_IN_REJECT_BRDCST_WIDTH 1
3934 #define MC_CMD_SET_MAC_EXT_IN_FCNTL_OFST 20
3935 #define MC_CMD_SET_MAC_EXT_IN_FCNTL_LEN 4
3936 /* enum: Flow control is off. */
3937 /*               MC_CMD_FCNTL_OFF 0x0 */
3938 /* enum: Respond to flow control. */
3939 /*               MC_CMD_FCNTL_RESPOND 0x1 */
3940 /* enum: Respond to and Issue flow control. */
3941 /*               MC_CMD_FCNTL_BIDIR 0x2 */
3942 /* enum: Auto neg flow control. */
3943 /*               MC_CMD_FCNTL_AUTO 0x3 */
3944 /* enum: Priority flow control (eftest builds only). */
3945 /*               MC_CMD_FCNTL_QBB 0x4 */
3946 /* enum: Issue flow control. */
3947 /*               MC_CMD_FCNTL_GENERATE 0x5 */
3948 #define MC_CMD_SET_MAC_EXT_IN_FLAGS_OFST 24
3949 #define MC_CMD_SET_MAC_EXT_IN_FLAGS_LEN 4
3950 #define MC_CMD_SET_MAC_EXT_IN_FLAG_INCLUDE_FCS_LBN 0
3951 #define MC_CMD_SET_MAC_EXT_IN_FLAG_INCLUDE_FCS_WIDTH 1
3952 /* Select which parameters to configure. A parameter will only be modified if
3953  * the corresponding control flag is set. If SET_MAC_ENHANCED is not set in
3954  * capabilities then this field is ignored (and all flags are assumed to be
3955  * set).
3956  */
3957 #define MC_CMD_SET_MAC_EXT_IN_CONTROL_OFST 28
3958 #define MC_CMD_SET_MAC_EXT_IN_CONTROL_LEN 4
3959 #define MC_CMD_SET_MAC_EXT_IN_CFG_MTU_LBN 0
3960 #define MC_CMD_SET_MAC_EXT_IN_CFG_MTU_WIDTH 1
3961 #define MC_CMD_SET_MAC_EXT_IN_CFG_DRAIN_LBN 1
3962 #define MC_CMD_SET_MAC_EXT_IN_CFG_DRAIN_WIDTH 1
3963 #define MC_CMD_SET_MAC_EXT_IN_CFG_REJECT_LBN 2
3964 #define MC_CMD_SET_MAC_EXT_IN_CFG_REJECT_WIDTH 1
3965 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCNTL_LBN 3
3966 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCNTL_WIDTH 1
3967 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCS_LBN 4
3968 #define MC_CMD_SET_MAC_EXT_IN_CFG_FCS_WIDTH 1
3969
3970 /* MC_CMD_SET_MAC_OUT msgresponse */
3971 #define MC_CMD_SET_MAC_OUT_LEN 0
3972
3973 /* MC_CMD_SET_MAC_V2_OUT msgresponse */
3974 #define MC_CMD_SET_MAC_V2_OUT_LEN 4
3975 /* MTU as configured after processing the request. See comment at
3976  * MC_CMD_SET_MAC_IN/MTU. To query MTU without doing any changes, set CONTROL
3977  * to 0.
3978  */
3979 #define MC_CMD_SET_MAC_V2_OUT_MTU_OFST 0
3980 #define MC_CMD_SET_MAC_V2_OUT_MTU_LEN 4
3981
3982
3983 /***********************************/
3984 /* MC_CMD_PHY_STATS
3985  * Get generic PHY statistics. This call returns the statistics for a generic
3986  * PHY in a sparse array (indexed by the enumerate). Each value is represented
3987  * by a 32bit number. If the DMA_ADDR is 0, then no DMA is performed, and the
3988  * statistics may be read from the message response. If DMA_ADDR != 0, then the
3989  * statistics are dmad to that (page-aligned location). Locks required: None.
3990  * Returns: 0, ETIME
3991  */
3992 #define MC_CMD_PHY_STATS 0x2d
3993 #undef  MC_CMD_0x2d_PRIVILEGE_CTG
3994
3995 #define MC_CMD_0x2d_PRIVILEGE_CTG SRIOV_CTG_LINK
3996
3997 /* MC_CMD_PHY_STATS_IN msgrequest */
3998 #define MC_CMD_PHY_STATS_IN_LEN 8
3999 /* ??? */
4000 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_OFST 0
4001 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_LEN 8
4002 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_LO_OFST 0
4003 #define MC_CMD_PHY_STATS_IN_DMA_ADDR_HI_OFST 4
4004
4005 /* MC_CMD_PHY_STATS_OUT_DMA msgresponse */
4006 #define MC_CMD_PHY_STATS_OUT_DMA_LEN 0
4007
4008 /* MC_CMD_PHY_STATS_OUT_NO_DMA msgresponse */
4009 #define MC_CMD_PHY_STATS_OUT_NO_DMA_LEN (((MC_CMD_PHY_NSTATS*32))>>3)
4010 #define MC_CMD_PHY_STATS_OUT_NO_DMA_STATISTICS_OFST 0
4011 #define MC_CMD_PHY_STATS_OUT_NO_DMA_STATISTICS_LEN 4
4012 #define MC_CMD_PHY_STATS_OUT_NO_DMA_STATISTICS_NUM MC_CMD_PHY_NSTATS
4013 /* enum: OUI. */
4014 #define MC_CMD_OUI 0x0
4015 /* enum: PMA-PMD Link Up. */
4016 #define MC_CMD_PMA_PMD_LINK_UP 0x1
4017 /* enum: PMA-PMD RX Fault. */
4018 #define MC_CMD_PMA_PMD_RX_FAULT 0x2
4019 /* enum: PMA-PMD TX Fault. */
4020 #define MC_CMD_PMA_PMD_TX_FAULT 0x3
4021 /* enum: PMA-PMD Signal */
4022 #define MC_CMD_PMA_PMD_SIGNAL 0x4
4023 /* enum: PMA-PMD SNR A. */
4024 #define MC_CMD_PMA_PMD_SNR_A 0x5
4025 /* enum: PMA-PMD SNR B. */
4026 #define MC_CMD_PMA_PMD_SNR_B 0x6
4027 /* enum: PMA-PMD SNR C. */
4028 #define MC_CMD_PMA_PMD_SNR_C 0x7
4029 /* enum: PMA-PMD SNR D. */
4030 #define MC_CMD_PMA_PMD_SNR_D 0x8
4031 /* enum: PCS Link Up. */
4032 #define MC_CMD_PCS_LINK_UP 0x9
4033 /* enum: PCS RX Fault. */
4034 #define MC_CMD_PCS_RX_FAULT 0xa
4035 /* enum: PCS TX Fault. */
4036 #define MC_CMD_PCS_TX_FAULT 0xb
4037 /* enum: PCS BER. */
4038 #define MC_CMD_PCS_BER 0xc
4039 /* enum: PCS Block Errors. */
4040 #define MC_CMD_PCS_BLOCK_ERRORS 0xd
4041 /* enum: PhyXS Link Up. */
4042 #define MC_CMD_PHYXS_LINK_UP 0xe
4043 /* enum: PhyXS RX Fault. */
4044 #define MC_CMD_PHYXS_RX_FAULT 0xf
4045 /* enum: PhyXS TX Fault. */
4046 #define MC_CMD_PHYXS_TX_FAULT 0x10
4047 /* enum: PhyXS Align. */
4048 #define MC_CMD_PHYXS_ALIGN 0x11
4049 /* enum: PhyXS Sync. */
4050 #define MC_CMD_PHYXS_SYNC 0x12
4051 /* enum: AN link-up. */
4052 #define MC_CMD_AN_LINK_UP 0x13
4053 /* enum: AN Complete. */
4054 #define MC_CMD_AN_COMPLETE 0x14
4055 /* enum: AN 10GBaseT Status. */
4056 #define MC_CMD_AN_10GBT_STATUS 0x15
4057 /* enum: Clause 22 Link-Up. */
4058 #define MC_CMD_CL22_LINK_UP 0x16
4059 /* enum: (Last entry) */
4060 #define MC_CMD_PHY_NSTATS 0x17
4061
4062
4063 /***********************************/
4064 /* MC_CMD_MAC_STATS
4065  * Get generic MAC statistics. This call returns unified statistics maintained
4066  * by the MC as it switches between the GMAC and XMAC. The MC will write out
4067  * all supported stats. The driver should zero initialise the buffer to
4068  * guarantee consistent results. If the DMA_ADDR is 0, then no DMA is
4069  * performed, and the statistics may be read from the message response. If
4070  * DMA_ADDR != 0, then the statistics are dmad to that (page-aligned location).
4071  * Locks required: None. The PERIODIC_CLEAR option is not used and now has no
4072  * effect. Returns: 0, ETIME
4073  */
4074 #define MC_CMD_MAC_STATS 0x2e
4075 #undef  MC_CMD_0x2e_PRIVILEGE_CTG
4076
4077 #define MC_CMD_0x2e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
4078
4079 /* MC_CMD_MAC_STATS_IN msgrequest */
4080 #define MC_CMD_MAC_STATS_IN_LEN 20
4081 /* ??? */
4082 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_OFST 0
4083 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_LEN 8
4084 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_LO_OFST 0
4085 #define MC_CMD_MAC_STATS_IN_DMA_ADDR_HI_OFST 4
4086 #define MC_CMD_MAC_STATS_IN_CMD_OFST 8
4087 #define MC_CMD_MAC_STATS_IN_CMD_LEN 4
4088 #define MC_CMD_MAC_STATS_IN_DMA_LBN 0
4089 #define MC_CMD_MAC_STATS_IN_DMA_WIDTH 1
4090 #define MC_CMD_MAC_STATS_IN_CLEAR_LBN 1
4091 #define MC_CMD_MAC_STATS_IN_CLEAR_WIDTH 1
4092 #define MC_CMD_MAC_STATS_IN_PERIODIC_CHANGE_LBN 2
4093 #define MC_CMD_MAC_STATS_IN_PERIODIC_CHANGE_WIDTH 1
4094 #define MC_CMD_MAC_STATS_IN_PERIODIC_ENABLE_LBN 3
4095 #define MC_CMD_MAC_STATS_IN_PERIODIC_ENABLE_WIDTH 1
4096 #define MC_CMD_MAC_STATS_IN_PERIODIC_CLEAR_LBN 4
4097 #define MC_CMD_MAC_STATS_IN_PERIODIC_CLEAR_WIDTH 1
4098 #define MC_CMD_MAC_STATS_IN_PERIODIC_NOEVENT_LBN 5
4099 #define MC_CMD_MAC_STATS_IN_PERIODIC_NOEVENT_WIDTH 1
4100 #define MC_CMD_MAC_STATS_IN_PERIOD_MS_LBN 16
4101 #define MC_CMD_MAC_STATS_IN_PERIOD_MS_WIDTH 16
4102 /* DMA length. Should be set to MAC_STATS_NUM_STATS * sizeof(uint64_t), as
4103  * returned by MC_CMD_GET_CAPABILITIES_V4_OUT. For legacy firmware not
4104  * supporting MC_CMD_GET_CAPABILITIES_V4_OUT, DMA_LEN should be set to
4105  * MC_CMD_MAC_NSTATS * sizeof(uint64_t)
4106  */
4107 #define MC_CMD_MAC_STATS_IN_DMA_LEN_OFST 12
4108 #define MC_CMD_MAC_STATS_IN_DMA_LEN_LEN 4
4109 /* port id so vadapter stats can be provided */
4110 #define MC_CMD_MAC_STATS_IN_PORT_ID_OFST 16
4111 #define MC_CMD_MAC_STATS_IN_PORT_ID_LEN 4
4112
4113 /* MC_CMD_MAC_STATS_OUT_DMA msgresponse */
4114 #define MC_CMD_MAC_STATS_OUT_DMA_LEN 0
4115
4116 /* MC_CMD_MAC_STATS_OUT_NO_DMA msgresponse */
4117 #define MC_CMD_MAC_STATS_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS*64))>>3)
4118 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_OFST 0
4119 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_LEN 8
4120 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_LO_OFST 0
4121 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_HI_OFST 4
4122 #define MC_CMD_MAC_STATS_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS
4123 #define MC_CMD_MAC_GENERATION_START 0x0 /* enum */
4124 #define MC_CMD_MAC_DMABUF_START 0x1 /* enum */
4125 #define MC_CMD_MAC_TX_PKTS 0x1 /* enum */
4126 #define MC_CMD_MAC_TX_PAUSE_PKTS 0x2 /* enum */
4127 #define MC_CMD_MAC_TX_CONTROL_PKTS 0x3 /* enum */
4128 #define MC_CMD_MAC_TX_UNICAST_PKTS 0x4 /* enum */
4129 #define MC_CMD_MAC_TX_MULTICAST_PKTS 0x5 /* enum */
4130 #define MC_CMD_MAC_TX_BROADCAST_PKTS 0x6 /* enum */
4131 #define MC_CMD_MAC_TX_BYTES 0x7 /* enum */
4132 #define MC_CMD_MAC_TX_BAD_BYTES 0x8 /* enum */
4133 #define MC_CMD_MAC_TX_LT64_PKTS 0x9 /* enum */
4134 #define MC_CMD_MAC_TX_64_PKTS 0xa /* enum */
4135 #define MC_CMD_MAC_TX_65_TO_127_PKTS 0xb /* enum */
4136 #define MC_CMD_MAC_TX_128_TO_255_PKTS 0xc /* enum */
4137 #define MC_CMD_MAC_TX_256_TO_511_PKTS 0xd /* enum */
4138 #define MC_CMD_MAC_TX_512_TO_1023_PKTS 0xe /* enum */
4139 #define MC_CMD_MAC_TX_1024_TO_15XX_PKTS 0xf /* enum */
4140 #define MC_CMD_MAC_TX_15XX_TO_JUMBO_PKTS 0x10 /* enum */
4141 #define MC_CMD_MAC_TX_GTJUMBO_PKTS 0x11 /* enum */
4142 #define MC_CMD_MAC_TX_BAD_FCS_PKTS 0x12 /* enum */
4143 #define MC_CMD_MAC_TX_SINGLE_COLLISION_PKTS 0x13 /* enum */
4144 #define MC_CMD_MAC_TX_MULTIPLE_COLLISION_PKTS 0x14 /* enum */
4145 #define MC_CMD_MAC_TX_EXCESSIVE_COLLISION_PKTS 0x15 /* enum */
4146 #define MC_CMD_MAC_TX_LATE_COLLISION_PKTS 0x16 /* enum */
4147 #define MC_CMD_MAC_TX_DEFERRED_PKTS 0x17 /* enum */
4148 #define MC_CMD_MAC_TX_EXCESSIVE_DEFERRED_PKTS 0x18 /* enum */
4149 #define MC_CMD_MAC_TX_NON_TCPUDP_PKTS 0x19 /* enum */
4150 #define MC_CMD_MAC_TX_MAC_SRC_ERR_PKTS 0x1a /* enum */
4151 #define MC_CMD_MAC_TX_IP_SRC_ERR_PKTS 0x1b /* enum */
4152 #define MC_CMD_MAC_RX_PKTS 0x1c /* enum */
4153 #define MC_CMD_MAC_RX_PAUSE_PKTS 0x1d /* enum */
4154 #define MC_CMD_MAC_RX_GOOD_PKTS 0x1e /* enum */
4155 #define MC_CMD_MAC_RX_CONTROL_PKTS 0x1f /* enum */
4156 #define MC_CMD_MAC_RX_UNICAST_PKTS 0x20 /* enum */
4157 #define MC_CMD_MAC_RX_MULTICAST_PKTS 0x21 /* enum */
4158 #define MC_CMD_MAC_RX_BROADCAST_PKTS 0x22 /* enum */
4159 #define MC_CMD_MAC_RX_BYTES 0x23 /* enum */
4160 #define MC_CMD_MAC_RX_BAD_BYTES 0x24 /* enum */
4161 #define MC_CMD_MAC_RX_64_PKTS 0x25 /* enum */
4162 #define MC_CMD_MAC_RX_65_TO_127_PKTS 0x26 /* enum */
4163 #define MC_CMD_MAC_RX_128_TO_255_PKTS 0x27 /* enum */
4164 #define MC_CMD_MAC_RX_256_TO_511_PKTS 0x28 /* enum */
4165 #define MC_CMD_MAC_RX_512_TO_1023_PKTS 0x29 /* enum */
4166 #define MC_CMD_MAC_RX_1024_TO_15XX_PKTS 0x2a /* enum */
4167 #define MC_CMD_MAC_RX_15XX_TO_JUMBO_PKTS 0x2b /* enum */
4168 #define MC_CMD_MAC_RX_GTJUMBO_PKTS 0x2c /* enum */
4169 #define MC_CMD_MAC_RX_UNDERSIZE_PKTS 0x2d /* enum */
4170 #define MC_CMD_MAC_RX_BAD_FCS_PKTS 0x2e /* enum */
4171 #define MC_CMD_MAC_RX_OVERFLOW_PKTS 0x2f /* enum */
4172 #define MC_CMD_MAC_RX_FALSE_CARRIER_PKTS 0x30 /* enum */
4173 #define MC_CMD_MAC_RX_SYMBOL_ERROR_PKTS 0x31 /* enum */
4174 #define MC_CMD_MAC_RX_ALIGN_ERROR_PKTS 0x32 /* enum */
4175 #define MC_CMD_MAC_RX_LENGTH_ERROR_PKTS 0x33 /* enum */
4176 #define MC_CMD_MAC_RX_INTERNAL_ERROR_PKTS 0x34 /* enum */
4177 #define MC_CMD_MAC_RX_JABBER_PKTS 0x35 /* enum */
4178 #define MC_CMD_MAC_RX_NODESC_DROPS 0x36 /* enum */
4179 #define MC_CMD_MAC_RX_LANES01_CHAR_ERR 0x37 /* enum */
4180 #define MC_CMD_MAC_RX_LANES23_CHAR_ERR 0x38 /* enum */
4181 #define MC_CMD_MAC_RX_LANES01_DISP_ERR 0x39 /* enum */
4182 #define MC_CMD_MAC_RX_LANES23_DISP_ERR 0x3a /* enum */
4183 #define MC_CMD_MAC_RX_MATCH_FAULT 0x3b /* enum */
4184 /* enum: PM trunc_bb_overflow counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4185  * capability only.
4186  */
4187 #define MC_CMD_MAC_PM_TRUNC_BB_OVERFLOW 0x3c
4188 /* enum: PM discard_bb_overflow counter. Valid for EF10 with
4189  * PM_AND_RXDP_COUNTERS capability only.
4190  */
4191 #define MC_CMD_MAC_PM_DISCARD_BB_OVERFLOW 0x3d
4192 /* enum: PM trunc_vfifo_full counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4193  * capability only.
4194  */
4195 #define MC_CMD_MAC_PM_TRUNC_VFIFO_FULL 0x3e
4196 /* enum: PM discard_vfifo_full counter. Valid for EF10 with
4197  * PM_AND_RXDP_COUNTERS capability only.
4198  */
4199 #define MC_CMD_MAC_PM_DISCARD_VFIFO_FULL 0x3f
4200 /* enum: PM trunc_qbb counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4201  * capability only.
4202  */
4203 #define MC_CMD_MAC_PM_TRUNC_QBB 0x40
4204 /* enum: PM discard_qbb counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4205  * capability only.
4206  */
4207 #define MC_CMD_MAC_PM_DISCARD_QBB 0x41
4208 /* enum: PM discard_mapping counter. Valid for EF10 with PM_AND_RXDP_COUNTERS
4209  * capability only.
4210  */
4211 #define MC_CMD_MAC_PM_DISCARD_MAPPING 0x42
4212 /* enum: RXDP counter: Number of packets dropped due to the queue being
4213  * disabled. Valid for EF10 with PM_AND_RXDP_COUNTERS capability only.
4214  */
4215 #define MC_CMD_MAC_RXDP_Q_DISABLED_PKTS 0x43
4216 /* enum: RXDP counter: Number of packets dropped by the DICPU. Valid for EF10
4217  * with PM_AND_RXDP_COUNTERS capability only.
4218  */
4219 #define MC_CMD_MAC_RXDP_DI_DROPPED_PKTS 0x45
4220 /* enum: RXDP counter: Number of non-host packets. Valid for EF10 with
4221  * PM_AND_RXDP_COUNTERS capability only.
4222  */
4223 #define MC_CMD_MAC_RXDP_STREAMING_PKTS 0x46
4224 /* enum: RXDP counter: Number of times an hlb descriptor fetch was performed.
4225  * Valid for EF10 with PM_AND_RXDP_COUNTERS capability only.
4226  */
4227 #define MC_CMD_MAC_RXDP_HLB_FETCH_CONDITIONS 0x47
4228 /* enum: RXDP counter: Number of times the DPCPU waited for an existing
4229  * descriptor fetch. Valid for EF10 with PM_AND_RXDP_COUNTERS capability only.
4230  */
4231 #define MC_CMD_MAC_RXDP_HLB_WAIT_CONDITIONS 0x48
4232 #define MC_CMD_MAC_VADAPTER_RX_DMABUF_START 0x4c /* enum */
4233 #define MC_CMD_MAC_VADAPTER_RX_UNICAST_PACKETS 0x4c /* enum */
4234 #define MC_CMD_MAC_VADAPTER_RX_UNICAST_BYTES 0x4d /* enum */
4235 #define MC_CMD_MAC_VADAPTER_RX_MULTICAST_PACKETS 0x4e /* enum */
4236 #define MC_CMD_MAC_VADAPTER_RX_MULTICAST_BYTES 0x4f /* enum */
4237 #define MC_CMD_MAC_VADAPTER_RX_BROADCAST_PACKETS 0x50 /* enum */
4238 #define MC_CMD_MAC_VADAPTER_RX_BROADCAST_BYTES 0x51 /* enum */
4239 #define MC_CMD_MAC_VADAPTER_RX_BAD_PACKETS 0x52 /* enum */
4240 #define MC_CMD_MAC_VADAPTER_RX_BAD_BYTES 0x53 /* enum */
4241 #define MC_CMD_MAC_VADAPTER_RX_OVERFLOW 0x54 /* enum */
4242 #define MC_CMD_MAC_VADAPTER_TX_DMABUF_START 0x57 /* enum */
4243 #define MC_CMD_MAC_VADAPTER_TX_UNICAST_PACKETS 0x57 /* enum */
4244 #define MC_CMD_MAC_VADAPTER_TX_UNICAST_BYTES 0x58 /* enum */
4245 #define MC_CMD_MAC_VADAPTER_TX_MULTICAST_PACKETS 0x59 /* enum */
4246 #define MC_CMD_MAC_VADAPTER_TX_MULTICAST_BYTES 0x5a /* enum */
4247 #define MC_CMD_MAC_VADAPTER_TX_BROADCAST_PACKETS 0x5b /* enum */
4248 #define MC_CMD_MAC_VADAPTER_TX_BROADCAST_BYTES 0x5c /* enum */
4249 #define MC_CMD_MAC_VADAPTER_TX_BAD_PACKETS 0x5d /* enum */
4250 #define MC_CMD_MAC_VADAPTER_TX_BAD_BYTES 0x5e /* enum */
4251 #define MC_CMD_MAC_VADAPTER_TX_OVERFLOW 0x5f /* enum */
4252 /* enum: Start of GMAC stats buffer space, for Siena only. */
4253 #define MC_CMD_GMAC_DMABUF_START 0x40
4254 /* enum: End of GMAC stats buffer space, for Siena only. */
4255 #define MC_CMD_GMAC_DMABUF_END 0x5f
4256 /* enum: GENERATION_END value, used together with GENERATION_START to verify
4257  * consistency of DMAd data. For legacy firmware / drivers without extended
4258  * stats (more precisely, when DMA_LEN == MC_CMD_MAC_NSTATS *
4259  * sizeof(uint64_t)), this entry holds the GENERATION_END value. Otherwise,
4260  * this value is invalid/ reserved and GENERATION_END is written as the last
4261  * 64-bit word of the DMA buffer (at DMA_LEN - sizeof(uint64_t)). Note that
4262  * this is consistent with the legacy behaviour, in the sense that entry 96 is
4263  * the last 64-bit word in the buffer when DMA_LEN == MC_CMD_MAC_NSTATS *
4264  * sizeof(uint64_t). See SF-109306-TC, Section 9.2 for details.
4265  */
4266 #define MC_CMD_MAC_GENERATION_END 0x60
4267 #define MC_CMD_MAC_NSTATS 0x61 /* enum */
4268
4269 /* MC_CMD_MAC_STATS_V2_OUT_DMA msgresponse */
4270 #define MC_CMD_MAC_STATS_V2_OUT_DMA_LEN 0
4271
4272 /* MC_CMD_MAC_STATS_V2_OUT_NO_DMA msgresponse */
4273 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS_V2*64))>>3)
4274 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_OFST 0
4275 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_LEN 8
4276 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_LO_OFST 0
4277 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_HI_OFST 4
4278 #define MC_CMD_MAC_STATS_V2_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS_V2
4279 /* enum: Start of FEC stats buffer space, Medford2 and up */
4280 #define MC_CMD_MAC_FEC_DMABUF_START 0x61
4281 /* enum: Number of uncorrected FEC codewords on link (RS-FEC only for Medford2)
4282  */
4283 #define MC_CMD_MAC_FEC_UNCORRECTED_ERRORS 0x61
4284 /* enum: Number of corrected FEC codewords on link (RS-FEC only for Medford2)
4285  */
4286 #define MC_CMD_MAC_FEC_CORRECTED_ERRORS 0x62
4287 /* enum: Number of corrected 10-bit symbol errors, lane 0 (RS-FEC only) */
4288 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE0 0x63
4289 /* enum: Number of corrected 10-bit symbol errors, lane 1 (RS-FEC only) */
4290 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE1 0x64
4291 /* enum: Number of corrected 10-bit symbol errors, lane 2 (RS-FEC only) */
4292 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE2 0x65
4293 /* enum: Number of corrected 10-bit symbol errors, lane 3 (RS-FEC only) */
4294 #define MC_CMD_MAC_FEC_CORRECTED_SYMBOLS_LANE3 0x66
4295 /* enum: This includes the space at offset 103 which is the final
4296  * GENERATION_END in a MAC_STATS_V2 response and otherwise unused.
4297  */
4298 #define MC_CMD_MAC_NSTATS_V2 0x68
4299 /*            Other enum values, see field(s): */
4300 /*               MC_CMD_MAC_STATS_OUT_NO_DMA/STATISTICS */
4301
4302 /* MC_CMD_MAC_STATS_V3_OUT_DMA msgresponse */
4303 #define MC_CMD_MAC_STATS_V3_OUT_DMA_LEN 0
4304
4305 /* MC_CMD_MAC_STATS_V3_OUT_NO_DMA msgresponse */
4306 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS_V3*64))>>3)
4307 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_OFST 0
4308 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_LEN 8
4309 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_LO_OFST 0
4310 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_HI_OFST 4
4311 #define MC_CMD_MAC_STATS_V3_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS_V3
4312 /* enum: Start of CTPIO stats buffer space, Medford2 and up */
4313 #define MC_CMD_MAC_CTPIO_DMABUF_START 0x68
4314 /* enum: Number of CTPIO fallbacks because a DMA packet was in progress on the
4315  * target VI
4316  */
4317 #define MC_CMD_MAC_CTPIO_VI_BUSY_FALLBACK 0x68
4318 /* enum: Number of times a CTPIO send wrote beyond frame end (informational
4319  * only)
4320  */
4321 #define MC_CMD_MAC_CTPIO_LONG_WRITE_SUCCESS 0x69
4322 /* enum: Number of CTPIO failures because the TX doorbell was written before
4323  * the end of the frame data
4324  */
4325 #define MC_CMD_MAC_CTPIO_MISSING_DBELL_FAIL 0x6a
4326 /* enum: Number of CTPIO failures because the internal FIFO overflowed */
4327 #define MC_CMD_MAC_CTPIO_OVERFLOW_FAIL 0x6b
4328 /* enum: Number of CTPIO failures because the host did not deliver data fast
4329  * enough to avoid MAC underflow
4330  */
4331 #define MC_CMD_MAC_CTPIO_UNDERFLOW_FAIL 0x6c
4332 /* enum: Number of CTPIO failures because the host did not deliver all the
4333  * frame data within the timeout
4334  */
4335 #define MC_CMD_MAC_CTPIO_TIMEOUT_FAIL 0x6d
4336 /* enum: Number of CTPIO failures because the frame data arrived out of order
4337  * or with gaps
4338  */
4339 #define MC_CMD_MAC_CTPIO_NONCONTIG_WR_FAIL 0x6e
4340 /* enum: Number of CTPIO failures because the host started a new frame before
4341  * completing the previous one
4342  */
4343 #define MC_CMD_MAC_CTPIO_FRM_CLOBBER_FAIL 0x6f
4344 /* enum: Number of CTPIO failures because a write was not a multiple of 32 bits
4345  * or not 32-bit aligned
4346  */
4347 #define MC_CMD_MAC_CTPIO_INVALID_WR_FAIL 0x70
4348 /* enum: Number of CTPIO fallbacks because another VI on the same port was
4349  * sending a CTPIO frame
4350  */
4351 #define MC_CMD_MAC_CTPIO_VI_CLOBBER_FALLBACK 0x71
4352 /* enum: Number of CTPIO fallbacks because target VI did not have CTPIO enabled
4353  */
4354 #define MC_CMD_MAC_CTPIO_UNQUALIFIED_FALLBACK 0x72
4355 /* enum: Number of CTPIO fallbacks because length in header was less than 29
4356  * bytes
4357  */
4358 #define MC_CMD_MAC_CTPIO_RUNT_FALLBACK 0x73
4359 /* enum: Total number of successful CTPIO sends on this port */
4360 #define MC_CMD_MAC_CTPIO_SUCCESS 0x74
4361 /* enum: Total number of CTPIO fallbacks on this port */
4362 #define MC_CMD_MAC_CTPIO_FALLBACK 0x75
4363 /* enum: Total number of CTPIO poisoned frames on this port, whether erased or
4364  * not
4365  */
4366 #define MC_CMD_MAC_CTPIO_POISON 0x76
4367 /* enum: Total number of CTPIO erased frames on this port */
4368 #define MC_CMD_MAC_CTPIO_ERASE 0x77
4369 /* enum: This includes the space at offset 120 which is the final
4370  * GENERATION_END in a MAC_STATS_V3 response and otherwise unused.
4371  */
4372 #define MC_CMD_MAC_NSTATS_V3 0x79
4373 /*            Other enum values, see field(s): */
4374 /*               MC_CMD_MAC_STATS_V2_OUT_NO_DMA/STATISTICS */
4375
4376 /* MC_CMD_MAC_STATS_V4_OUT_DMA msgresponse */
4377 #define MC_CMD_MAC_STATS_V4_OUT_DMA_LEN 0
4378
4379 /* MC_CMD_MAC_STATS_V4_OUT_NO_DMA msgresponse */
4380 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_LEN (((MC_CMD_MAC_NSTATS_V4*64))>>3)
4381 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_OFST 0
4382 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_LEN 8
4383 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_LO_OFST 0
4384 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_HI_OFST 4
4385 #define MC_CMD_MAC_STATS_V4_OUT_NO_DMA_STATISTICS_NUM MC_CMD_MAC_NSTATS_V4
4386 /* enum: Start of V4 stats buffer space */
4387 #define MC_CMD_MAC_V4_DMABUF_START 0x79
4388 /* enum: RXDP counter: Number of packets truncated because scattering was
4389  * disabled.
4390  */
4391 #define MC_CMD_MAC_RXDP_SCATTER_DISABLED_TRUNC 0x79
4392 /* enum: RXDP counter: Number of times the RXDP head of line blocked waiting
4393  * for descriptors. Will be zero unless RXDP_HLB_IDLE capability is set.
4394  */
4395 #define MC_CMD_MAC_RXDP_HLB_IDLE 0x7a
4396 /* enum: RXDP counter: Number of times the RXDP timed out while head of line
4397  * blocking. Will be zero unless RXDP_HLB_IDLE capability is set.
4398  */
4399 #define MC_CMD_MAC_RXDP_HLB_TIMEOUT 0x7b
4400 /* enum: This includes the space at offset 124 which is the final
4401  * GENERATION_END in a MAC_STATS_V4 response and otherwise unused.
4402  */
4403 #define MC_CMD_MAC_NSTATS_V4 0x7d
4404 /*            Other enum values, see field(s): */
4405 /*               MC_CMD_MAC_STATS_V3_OUT_NO_DMA/STATISTICS */
4406
4407
4408 /***********************************/
4409 /* MC_CMD_SRIOV
4410  * to be documented
4411  */
4412 #define MC_CMD_SRIOV 0x30
4413
4414 /* MC_CMD_SRIOV_IN msgrequest */
4415 #define MC_CMD_SRIOV_IN_LEN 12
4416 #define MC_CMD_SRIOV_IN_ENABLE_OFST 0
4417 #define MC_CMD_SRIOV_IN_ENABLE_LEN 4
4418 #define MC_CMD_SRIOV_IN_VI_BASE_OFST 4
4419 #define MC_CMD_SRIOV_IN_VI_BASE_LEN 4
4420 #define MC_CMD_SRIOV_IN_VF_COUNT_OFST 8
4421 #define MC_CMD_SRIOV_IN_VF_COUNT_LEN 4
4422
4423 /* MC_CMD_SRIOV_OUT msgresponse */
4424 #define MC_CMD_SRIOV_OUT_LEN 8
4425 #define MC_CMD_SRIOV_OUT_VI_SCALE_OFST 0
4426 #define MC_CMD_SRIOV_OUT_VI_SCALE_LEN 4
4427 #define MC_CMD_SRIOV_OUT_VF_TOTAL_OFST 4
4428 #define MC_CMD_SRIOV_OUT_VF_TOTAL_LEN 4
4429
4430 /* MC_CMD_MEMCPY_RECORD_TYPEDEF structuredef */
4431 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LEN 32
4432 /* this is only used for the first record */
4433 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_OFST 0
4434 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_LEN 4
4435 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_LBN 0
4436 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_NUM_RECORDS_WIDTH 32
4437 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_OFST 4
4438 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_LEN 4
4439 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_LBN 32
4440 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_RID_WIDTH 32
4441 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_OFST 8
4442 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LEN 8
4443 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LO_OFST 8
4444 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_HI_OFST 12
4445 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_LBN 64
4446 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_TO_ADDR_WIDTH 64
4447 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_OFST 16
4448 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_LEN 4
4449 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_RID_INLINE 0x100 /* enum */
4450 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_LBN 128
4451 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_RID_WIDTH 32
4452 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_OFST 20
4453 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LEN 8
4454 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LO_OFST 20
4455 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_HI_OFST 24
4456 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_LBN 160
4457 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_FROM_ADDR_WIDTH 64
4458 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_OFST 28
4459 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_LEN 4
4460 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_LBN 224
4461 #define MC_CMD_MEMCPY_RECORD_TYPEDEF_LENGTH_WIDTH 32
4462
4463
4464 /***********************************/
4465 /* MC_CMD_MEMCPY
4466  * DMA write data into (Rid,Addr), either by dma reading (Rid,Addr), or by data
4467  * embedded directly in the command.
4468  *
4469  * A common pattern is for a client to use generation counts to signal a dma
4470  * update of a datastructure. To facilitate this, this MCDI operation can
4471  * contain multiple requests which are executed in strict order. Requests take
4472  * the form of duplicating the entire MCDI request continuously (including the
4473  * requests record, which is ignored in all but the first structure)
4474  *
4475  * The source data can either come from a DMA from the host, or it can be
4476  * embedded within the request directly, thereby eliminating a DMA read. To
4477  * indicate this, the client sets FROM_RID=%RID_INLINE, ADDR_HI=0, and
4478  * ADDR_LO=offset, and inserts the data at %offset from the start of the
4479  * payload. It's the callers responsibility to ensure that the embedded data
4480  * doesn't overlap the records.
4481  *
4482  * Returns: 0, EINVAL (invalid RID)
4483  */
4484 #define MC_CMD_MEMCPY 0x31
4485
4486 /* MC_CMD_MEMCPY_IN msgrequest */
4487 #define MC_CMD_MEMCPY_IN_LENMIN 32
4488 #define MC_CMD_MEMCPY_IN_LENMAX 224
4489 #define MC_CMD_MEMCPY_IN_LEN(num) (0+32*(num))
4490 /* see MC_CMD_MEMCPY_RECORD_TYPEDEF */
4491 #define MC_CMD_MEMCPY_IN_RECORD_OFST 0
4492 #define MC_CMD_MEMCPY_IN_RECORD_LEN 32
4493 #define MC_CMD_MEMCPY_IN_RECORD_MINNUM 1
4494 #define MC_CMD_MEMCPY_IN_RECORD_MAXNUM 7
4495
4496 /* MC_CMD_MEMCPY_OUT msgresponse */
4497 #define MC_CMD_MEMCPY_OUT_LEN 0
4498
4499
4500 /***********************************/
4501 /* MC_CMD_WOL_FILTER_SET
4502  * Set a WoL filter.
4503  */
4504 #define MC_CMD_WOL_FILTER_SET 0x32
4505 #undef  MC_CMD_0x32_PRIVILEGE_CTG
4506
4507 #define MC_CMD_0x32_PRIVILEGE_CTG SRIOV_CTG_LINK
4508
4509 /* MC_CMD_WOL_FILTER_SET_IN msgrequest */
4510 #define MC_CMD_WOL_FILTER_SET_IN_LEN 192
4511 #define MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0
4512 #define MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4
4513 #define MC_CMD_FILTER_MODE_SIMPLE 0x0 /* enum */
4514 #define MC_CMD_FILTER_MODE_STRUCTURED 0xffffffff /* enum */
4515 /* A type value of 1 is unused. */
4516 #define MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4
4517 #define MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4
4518 /* enum: Magic */
4519 #define MC_CMD_WOL_TYPE_MAGIC 0x0
4520 /* enum: MS Windows Magic */
4521 #define MC_CMD_WOL_TYPE_WIN_MAGIC 0x2
4522 /* enum: IPv4 Syn */
4523 #define MC_CMD_WOL_TYPE_IPV4_SYN 0x3
4524 /* enum: IPv6 Syn */
4525 #define MC_CMD_WOL_TYPE_IPV6_SYN 0x4
4526 /* enum: Bitmap */
4527 #define MC_CMD_WOL_TYPE_BITMAP 0x5
4528 /* enum: Link */
4529 #define MC_CMD_WOL_TYPE_LINK 0x6
4530 /* enum: (Above this for future use) */
4531 #define MC_CMD_WOL_TYPE_MAX 0x7
4532 #define MC_CMD_WOL_FILTER_SET_IN_DATA_OFST 8
4533 #define MC_CMD_WOL_FILTER_SET_IN_DATA_LEN 4
4534 #define MC_CMD_WOL_FILTER_SET_IN_DATA_NUM 46
4535
4536 /* MC_CMD_WOL_FILTER_SET_IN_MAGIC msgrequest */
4537 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_LEN 16
4538 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
4539 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
4540 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
4541 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
4542 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_OFST 8
4543 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_LEN 8
4544 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_LO_OFST 8
4545 #define MC_CMD_WOL_FILTER_SET_IN_MAGIC_MAC_HI_OFST 12
4546
4547 /* MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN msgrequest */
4548 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_LEN 20
4549 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
4550 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
4551 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
4552 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
4553 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_IP_OFST 8
4554 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_IP_LEN 4
4555 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_IP_OFST 12
4556 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_IP_LEN 4
4557 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_PORT_OFST 16
4558 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_SRC_PORT_LEN 2
4559 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_PORT_OFST 18
4560 #define MC_CMD_WOL_FILTER_SET_IN_IPV4_SYN_DST_PORT_LEN 2
4561
4562 /* MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN msgrequest */
4563 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_LEN 44
4564 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
4565 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
4566 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
4567 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
4568 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_IP_OFST 8
4569 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_IP_LEN 16
4570 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_IP_OFST 24
4571 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_IP_LEN 16
4572 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_PORT_OFST 40
4573 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_SRC_PORT_LEN 2
4574 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_PORT_OFST 42
4575 #define MC_CMD_WOL_FILTER_SET_IN_IPV6_SYN_DST_PORT_LEN 2
4576
4577 /* MC_CMD_WOL_FILTER_SET_IN_BITMAP msgrequest */
4578 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LEN 187
4579 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
4580 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
4581 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
4582 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
4583 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_MASK_OFST 8
4584 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_MASK_LEN 48
4585 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_BITMAP_OFST 56
4586 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_BITMAP_LEN 128
4587 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LEN_OFST 184
4588 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LEN_LEN 1
4589 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER3_OFST 185
4590 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER3_LEN 1
4591 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER4_OFST 186
4592 #define MC_CMD_WOL_FILTER_SET_IN_BITMAP_LAYER4_LEN 1
4593
4594 /* MC_CMD_WOL_FILTER_SET_IN_LINK msgrequest */
4595 #define MC_CMD_WOL_FILTER_SET_IN_LINK_LEN 12
4596 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_OFST 0 */
4597 /*            MC_CMD_WOL_FILTER_SET_IN_FILTER_MODE_LEN 4 */
4598 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_OFST 4 */
4599 /*            MC_CMD_WOL_FILTER_SET_IN_WOL_TYPE_LEN 4 */
4600 #define MC_CMD_WOL_FILTER_SET_IN_LINK_MASK_OFST 8
4601 #define MC_CMD_WOL_FILTER_SET_IN_LINK_MASK_LEN 4
4602 #define MC_CMD_WOL_FILTER_SET_IN_LINK_UP_LBN 0
4603 #define MC_CMD_WOL_FILTER_SET_IN_LINK_UP_WIDTH 1
4604 #define MC_CMD_WOL_FILTER_SET_IN_LINK_DOWN_LBN 1
4605 #define MC_CMD_WOL_FILTER_SET_IN_LINK_DOWN_WIDTH 1
4606
4607 /* MC_CMD_WOL_FILTER_SET_OUT msgresponse */
4608 #define MC_CMD_WOL_FILTER_SET_OUT_LEN 4
4609 #define MC_CMD_WOL_FILTER_SET_OUT_FILTER_ID_OFST 0
4610 #define MC_CMD_WOL_FILTER_SET_OUT_FILTER_ID_LEN 4
4611
4612
4613 /***********************************/
4614 /* MC_CMD_WOL_FILTER_REMOVE
4615  * Remove a WoL filter. Locks required: None. Returns: 0, EINVAL, ENOSYS
4616  */
4617 #define MC_CMD_WOL_FILTER_REMOVE 0x33
4618 #undef  MC_CMD_0x33_PRIVILEGE_CTG
4619
4620 #define MC_CMD_0x33_PRIVILEGE_CTG SRIOV_CTG_LINK
4621
4622 /* MC_CMD_WOL_FILTER_REMOVE_IN msgrequest */
4623 #define MC_CMD_WOL_FILTER_REMOVE_IN_LEN 4
4624 #define MC_CMD_WOL_FILTER_REMOVE_IN_FILTER_ID_OFST 0
4625 #define MC_CMD_WOL_FILTER_REMOVE_IN_FILTER_ID_LEN 4
4626
4627 /* MC_CMD_WOL_FILTER_REMOVE_OUT msgresponse */
4628 #define MC_CMD_WOL_FILTER_REMOVE_OUT_LEN 0
4629
4630
4631 /***********************************/
4632 /* MC_CMD_WOL_FILTER_RESET
4633  * Reset (i.e. remove all) WoL filters. Locks required: None. Returns: 0,
4634  * ENOSYS
4635  */
4636 #define MC_CMD_WOL_FILTER_RESET 0x34
4637 #undef  MC_CMD_0x34_PRIVILEGE_CTG
4638
4639 #define MC_CMD_0x34_PRIVILEGE_CTG SRIOV_CTG_LINK
4640
4641 /* MC_CMD_WOL_FILTER_RESET_IN msgrequest */
4642 #define MC_CMD_WOL_FILTER_RESET_IN_LEN 4
4643 #define MC_CMD_WOL_FILTER_RESET_IN_MASK_OFST 0
4644 #define MC_CMD_WOL_FILTER_RESET_IN_MASK_LEN 4
4645 #define MC_CMD_WOL_FILTER_RESET_IN_WAKE_FILTERS 0x1 /* enum */
4646 #define MC_CMD_WOL_FILTER_RESET_IN_LIGHTSOUT_OFFLOADS 0x2 /* enum */
4647
4648 /* MC_CMD_WOL_FILTER_RESET_OUT msgresponse */
4649 #define MC_CMD_WOL_FILTER_RESET_OUT_LEN 0
4650
4651
4652 /***********************************/
4653 /* MC_CMD_SET_MCAST_HASH
4654  * Set the MCAST hash value without otherwise reconfiguring the MAC
4655  */
4656 #define MC_CMD_SET_MCAST_HASH 0x35
4657
4658 /* MC_CMD_SET_MCAST_HASH_IN msgrequest */
4659 #define MC_CMD_SET_MCAST_HASH_IN_LEN 32
4660 #define MC_CMD_SET_MCAST_HASH_IN_HASH0_OFST 0
4661 #define MC_CMD_SET_MCAST_HASH_IN_HASH0_LEN 16
4662 #define MC_CMD_SET_MCAST_HASH_IN_HASH1_OFST 16
4663 #define MC_CMD_SET_MCAST_HASH_IN_HASH1_LEN 16
4664
4665 /* MC_CMD_SET_MCAST_HASH_OUT msgresponse */
4666 #define MC_CMD_SET_MCAST_HASH_OUT_LEN 0
4667
4668
4669 /***********************************/
4670 /* MC_CMD_NVRAM_TYPES
4671  * Return bitfield indicating available types of virtual NVRAM partitions.
4672  * Locks required: none. Returns: 0
4673  */
4674 #define MC_CMD_NVRAM_TYPES 0x36
4675 #undef  MC_CMD_0x36_PRIVILEGE_CTG
4676
4677 #define MC_CMD_0x36_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4678
4679 /* MC_CMD_NVRAM_TYPES_IN msgrequest */
4680 #define MC_CMD_NVRAM_TYPES_IN_LEN 0
4681
4682 /* MC_CMD_NVRAM_TYPES_OUT msgresponse */
4683 #define MC_CMD_NVRAM_TYPES_OUT_LEN 4
4684 /* Bit mask of supported types. */
4685 #define MC_CMD_NVRAM_TYPES_OUT_TYPES_OFST 0
4686 #define MC_CMD_NVRAM_TYPES_OUT_TYPES_LEN 4
4687 /* enum: Disabled callisto. */
4688 #define MC_CMD_NVRAM_TYPE_DISABLED_CALLISTO 0x0
4689 /* enum: MC firmware. */
4690 #define MC_CMD_NVRAM_TYPE_MC_FW 0x1
4691 /* enum: MC backup firmware. */
4692 #define MC_CMD_NVRAM_TYPE_MC_FW_BACKUP 0x2
4693 /* enum: Static configuration Port0. */
4694 #define MC_CMD_NVRAM_TYPE_STATIC_CFG_PORT0 0x3
4695 /* enum: Static configuration Port1. */
4696 #define MC_CMD_NVRAM_TYPE_STATIC_CFG_PORT1 0x4
4697 /* enum: Dynamic configuration Port0. */
4698 #define MC_CMD_NVRAM_TYPE_DYNAMIC_CFG_PORT0 0x5
4699 /* enum: Dynamic configuration Port1. */
4700 #define MC_CMD_NVRAM_TYPE_DYNAMIC_CFG_PORT1 0x6
4701 /* enum: Expansion Rom. */
4702 #define MC_CMD_NVRAM_TYPE_EXP_ROM 0x7
4703 /* enum: Expansion Rom Configuration Port0. */
4704 #define MC_CMD_NVRAM_TYPE_EXP_ROM_CFG_PORT0 0x8
4705 /* enum: Expansion Rom Configuration Port1. */
4706 #define MC_CMD_NVRAM_TYPE_EXP_ROM_CFG_PORT1 0x9
4707 /* enum: Phy Configuration Port0. */
4708 #define MC_CMD_NVRAM_TYPE_PHY_PORT0 0xa
4709 /* enum: Phy Configuration Port1. */
4710 #define MC_CMD_NVRAM_TYPE_PHY_PORT1 0xb
4711 /* enum: Log. */
4712 #define MC_CMD_NVRAM_TYPE_LOG 0xc
4713 /* enum: FPGA image. */
4714 #define MC_CMD_NVRAM_TYPE_FPGA 0xd
4715 /* enum: FPGA backup image */
4716 #define MC_CMD_NVRAM_TYPE_FPGA_BACKUP 0xe
4717 /* enum: FC firmware. */
4718 #define MC_CMD_NVRAM_TYPE_FC_FW 0xf
4719 /* enum: FC backup firmware. */
4720 #define MC_CMD_NVRAM_TYPE_FC_FW_BACKUP 0x10
4721 /* enum: CPLD image. */
4722 #define MC_CMD_NVRAM_TYPE_CPLD 0x11
4723 /* enum: Licensing information. */
4724 #define MC_CMD_NVRAM_TYPE_LICENSE 0x12
4725 /* enum: FC Log. */
4726 #define MC_CMD_NVRAM_TYPE_FC_LOG 0x13
4727 /* enum: Additional flash on FPGA. */
4728 #define MC_CMD_NVRAM_TYPE_FC_EXTRA 0x14
4729
4730
4731 /***********************************/
4732 /* MC_CMD_NVRAM_INFO
4733  * Read info about a virtual NVRAM partition. Locks required: none. Returns: 0,
4734  * EINVAL (bad type).
4735  */
4736 #define MC_CMD_NVRAM_INFO 0x37
4737 #undef  MC_CMD_0x37_PRIVILEGE_CTG
4738
4739 #define MC_CMD_0x37_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4740
4741 /* MC_CMD_NVRAM_INFO_IN msgrequest */
4742 #define MC_CMD_NVRAM_INFO_IN_LEN 4
4743 #define MC_CMD_NVRAM_INFO_IN_TYPE_OFST 0
4744 #define MC_CMD_NVRAM_INFO_IN_TYPE_LEN 4
4745 /*            Enum values, see field(s): */
4746 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4747
4748 /* MC_CMD_NVRAM_INFO_OUT msgresponse */
4749 #define MC_CMD_NVRAM_INFO_OUT_LEN 24
4750 #define MC_CMD_NVRAM_INFO_OUT_TYPE_OFST 0
4751 #define MC_CMD_NVRAM_INFO_OUT_TYPE_LEN 4
4752 /*            Enum values, see field(s): */
4753 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4754 #define MC_CMD_NVRAM_INFO_OUT_SIZE_OFST 4
4755 #define MC_CMD_NVRAM_INFO_OUT_SIZE_LEN 4
4756 #define MC_CMD_NVRAM_INFO_OUT_ERASESIZE_OFST 8
4757 #define MC_CMD_NVRAM_INFO_OUT_ERASESIZE_LEN 4
4758 #define MC_CMD_NVRAM_INFO_OUT_FLAGS_OFST 12
4759 #define MC_CMD_NVRAM_INFO_OUT_FLAGS_LEN 4
4760 #define MC_CMD_NVRAM_INFO_OUT_PROTECTED_LBN 0
4761 #define MC_CMD_NVRAM_INFO_OUT_PROTECTED_WIDTH 1
4762 #define MC_CMD_NVRAM_INFO_OUT_TLV_LBN 1
4763 #define MC_CMD_NVRAM_INFO_OUT_TLV_WIDTH 1
4764 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_IF_TSA_BOUND_LBN 2
4765 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_IF_TSA_BOUND_WIDTH 1
4766 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_LBN 5
4767 #define MC_CMD_NVRAM_INFO_OUT_READ_ONLY_WIDTH 1
4768 #define MC_CMD_NVRAM_INFO_OUT_CMAC_LBN 6
4769 #define MC_CMD_NVRAM_INFO_OUT_CMAC_WIDTH 1
4770 #define MC_CMD_NVRAM_INFO_OUT_A_B_LBN 7
4771 #define MC_CMD_NVRAM_INFO_OUT_A_B_WIDTH 1
4772 #define MC_CMD_NVRAM_INFO_OUT_PHYSDEV_OFST 16
4773 #define MC_CMD_NVRAM_INFO_OUT_PHYSDEV_LEN 4
4774 #define MC_CMD_NVRAM_INFO_OUT_PHYSADDR_OFST 20
4775 #define MC_CMD_NVRAM_INFO_OUT_PHYSADDR_LEN 4
4776
4777 /* MC_CMD_NVRAM_INFO_V2_OUT msgresponse */
4778 #define MC_CMD_NVRAM_INFO_V2_OUT_LEN 28
4779 #define MC_CMD_NVRAM_INFO_V2_OUT_TYPE_OFST 0
4780 #define MC_CMD_NVRAM_INFO_V2_OUT_TYPE_LEN 4
4781 /*            Enum values, see field(s): */
4782 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4783 #define MC_CMD_NVRAM_INFO_V2_OUT_SIZE_OFST 4
4784 #define MC_CMD_NVRAM_INFO_V2_OUT_SIZE_LEN 4
4785 #define MC_CMD_NVRAM_INFO_V2_OUT_ERASESIZE_OFST 8
4786 #define MC_CMD_NVRAM_INFO_V2_OUT_ERASESIZE_LEN 4
4787 #define MC_CMD_NVRAM_INFO_V2_OUT_FLAGS_OFST 12
4788 #define MC_CMD_NVRAM_INFO_V2_OUT_FLAGS_LEN 4
4789 #define MC_CMD_NVRAM_INFO_V2_OUT_PROTECTED_LBN 0
4790 #define MC_CMD_NVRAM_INFO_V2_OUT_PROTECTED_WIDTH 1
4791 #define MC_CMD_NVRAM_INFO_V2_OUT_TLV_LBN 1
4792 #define MC_CMD_NVRAM_INFO_V2_OUT_TLV_WIDTH 1
4793 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_IF_TSA_BOUND_LBN 2
4794 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_IF_TSA_BOUND_WIDTH 1
4795 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_LBN 5
4796 #define MC_CMD_NVRAM_INFO_V2_OUT_READ_ONLY_WIDTH 1
4797 #define MC_CMD_NVRAM_INFO_V2_OUT_A_B_LBN 7
4798 #define MC_CMD_NVRAM_INFO_V2_OUT_A_B_WIDTH 1
4799 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSDEV_OFST 16
4800 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSDEV_LEN 4
4801 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSADDR_OFST 20
4802 #define MC_CMD_NVRAM_INFO_V2_OUT_PHYSADDR_LEN 4
4803 /* Writes must be multiples of this size. Added to support the MUM on Sorrento.
4804  */
4805 #define MC_CMD_NVRAM_INFO_V2_OUT_WRITESIZE_OFST 24
4806 #define MC_CMD_NVRAM_INFO_V2_OUT_WRITESIZE_LEN 4
4807
4808
4809 /***********************************/
4810 /* MC_CMD_NVRAM_UPDATE_START
4811  * Start a group of update operations on a virtual NVRAM partition. Locks
4812  * required: PHY_LOCK if type==*PHY*. Returns: 0, EINVAL (bad type), EACCES (if
4813  * PHY_LOCK required and not held). In an adapter bound to a TSA controller,
4814  * MC_CMD_NVRAM_UPDATE_START can only be used on a subset of partition types
4815  * i.e. static config, dynamic config and expansion ROM config. Attempting to
4816  * perform this operation on a restricted partition will return the error
4817  * EPERM.
4818  */
4819 #define MC_CMD_NVRAM_UPDATE_START 0x38
4820 #undef  MC_CMD_0x38_PRIVILEGE_CTG
4821
4822 #define MC_CMD_0x38_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4823
4824 /* MC_CMD_NVRAM_UPDATE_START_IN msgrequest: Legacy NVRAM_UPDATE_START request.
4825  * Use NVRAM_UPDATE_START_V2_IN in new code
4826  */
4827 #define MC_CMD_NVRAM_UPDATE_START_IN_LEN 4
4828 #define MC_CMD_NVRAM_UPDATE_START_IN_TYPE_OFST 0
4829 #define MC_CMD_NVRAM_UPDATE_START_IN_TYPE_LEN 4
4830 /*            Enum values, see field(s): */
4831 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4832
4833 /* MC_CMD_NVRAM_UPDATE_START_V2_IN msgrequest: Extended NVRAM_UPDATE_START
4834  * request with additional flags indicating version of command in use. See
4835  * MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT for details of extended functionality. Use
4836  * paired up with NVRAM_UPDATE_FINISH_V2_IN.
4837  */
4838 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_LEN 8
4839 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_TYPE_OFST 0
4840 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_TYPE_LEN 4
4841 /*            Enum values, see field(s): */
4842 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4843 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAGS_OFST 4
4844 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAGS_LEN 4
4845 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAG_REPORT_VERIFY_RESULT_LBN 0
4846 #define MC_CMD_NVRAM_UPDATE_START_V2_IN_FLAG_REPORT_VERIFY_RESULT_WIDTH 1
4847
4848 /* MC_CMD_NVRAM_UPDATE_START_OUT msgresponse */
4849 #define MC_CMD_NVRAM_UPDATE_START_OUT_LEN 0
4850
4851
4852 /***********************************/
4853 /* MC_CMD_NVRAM_READ
4854  * Read data from a virtual NVRAM partition. Locks required: PHY_LOCK if
4855  * type==*PHY*. Returns: 0, EINVAL (bad type/offset/length), EACCES (if
4856  * PHY_LOCK required and not held)
4857  */
4858 #define MC_CMD_NVRAM_READ 0x39
4859 #undef  MC_CMD_0x39_PRIVILEGE_CTG
4860
4861 #define MC_CMD_0x39_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4862
4863 /* MC_CMD_NVRAM_READ_IN msgrequest */
4864 #define MC_CMD_NVRAM_READ_IN_LEN 12
4865 #define MC_CMD_NVRAM_READ_IN_TYPE_OFST 0
4866 #define MC_CMD_NVRAM_READ_IN_TYPE_LEN 4
4867 /*            Enum values, see field(s): */
4868 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4869 #define MC_CMD_NVRAM_READ_IN_OFFSET_OFST 4
4870 #define MC_CMD_NVRAM_READ_IN_OFFSET_LEN 4
4871 /* amount to read in bytes */
4872 #define MC_CMD_NVRAM_READ_IN_LENGTH_OFST 8
4873 #define MC_CMD_NVRAM_READ_IN_LENGTH_LEN 4
4874
4875 /* MC_CMD_NVRAM_READ_IN_V2 msgrequest */
4876 #define MC_CMD_NVRAM_READ_IN_V2_LEN 16
4877 #define MC_CMD_NVRAM_READ_IN_V2_TYPE_OFST 0
4878 #define MC_CMD_NVRAM_READ_IN_V2_TYPE_LEN 4
4879 /*            Enum values, see field(s): */
4880 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4881 #define MC_CMD_NVRAM_READ_IN_V2_OFFSET_OFST 4
4882 #define MC_CMD_NVRAM_READ_IN_V2_OFFSET_LEN 4
4883 /* amount to read in bytes */
4884 #define MC_CMD_NVRAM_READ_IN_V2_LENGTH_OFST 8
4885 #define MC_CMD_NVRAM_READ_IN_V2_LENGTH_LEN 4
4886 /* Optional control info. If a partition is stored with an A/B versioning
4887  * scheme (i.e. in more than one physical partition in NVRAM) the host can set
4888  * this to control which underlying physical partition is used to read data
4889  * from. This allows it to perform a read-modify-write-verify with the write
4890  * lock continuously held by calling NVRAM_UPDATE_START, reading the old
4891  * contents using MODE=TARGET_CURRENT, overwriting the old partition and then
4892  * verifying by reading with MODE=TARGET_BACKUP.
4893  */
4894 #define MC_CMD_NVRAM_READ_IN_V2_MODE_OFST 12
4895 #define MC_CMD_NVRAM_READ_IN_V2_MODE_LEN 4
4896 /* enum: Same as omitting MODE: caller sees data in current partition unless it
4897  * holds the write lock in which case it sees data in the partition it is
4898  * updating.
4899  */
4900 #define MC_CMD_NVRAM_READ_IN_V2_DEFAULT 0x0
4901 /* enum: Read from the current partition of an A/B pair, even if holding the
4902  * write lock.
4903  */
4904 #define MC_CMD_NVRAM_READ_IN_V2_TARGET_CURRENT 0x1
4905 /* enum: Read from the non-current (i.e. to be updated) partition of an A/B
4906  * pair
4907  */
4908 #define MC_CMD_NVRAM_READ_IN_V2_TARGET_BACKUP 0x2
4909
4910 /* MC_CMD_NVRAM_READ_OUT msgresponse */
4911 #define MC_CMD_NVRAM_READ_OUT_LENMIN 1
4912 #define MC_CMD_NVRAM_READ_OUT_LENMAX 252
4913 #define MC_CMD_NVRAM_READ_OUT_LEN(num) (0+1*(num))
4914 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_OFST 0
4915 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_LEN 1
4916 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_MINNUM 1
4917 #define MC_CMD_NVRAM_READ_OUT_READ_BUFFER_MAXNUM 252
4918
4919
4920 /***********************************/
4921 /* MC_CMD_NVRAM_WRITE
4922  * Write data to a virtual NVRAM partition. Locks required: PHY_LOCK if
4923  * type==*PHY*. Returns: 0, EINVAL (bad type/offset/length), EACCES (if
4924  * PHY_LOCK required and not held)
4925  */
4926 #define MC_CMD_NVRAM_WRITE 0x3a
4927 #undef  MC_CMD_0x3a_PRIVILEGE_CTG
4928
4929 #define MC_CMD_0x3a_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4930
4931 /* MC_CMD_NVRAM_WRITE_IN msgrequest */
4932 #define MC_CMD_NVRAM_WRITE_IN_LENMIN 13
4933 #define MC_CMD_NVRAM_WRITE_IN_LENMAX 252
4934 #define MC_CMD_NVRAM_WRITE_IN_LEN(num) (12+1*(num))
4935 #define MC_CMD_NVRAM_WRITE_IN_TYPE_OFST 0
4936 #define MC_CMD_NVRAM_WRITE_IN_TYPE_LEN 4
4937 /*            Enum values, see field(s): */
4938 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4939 #define MC_CMD_NVRAM_WRITE_IN_OFFSET_OFST 4
4940 #define MC_CMD_NVRAM_WRITE_IN_OFFSET_LEN 4
4941 #define MC_CMD_NVRAM_WRITE_IN_LENGTH_OFST 8
4942 #define MC_CMD_NVRAM_WRITE_IN_LENGTH_LEN 4
4943 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_OFST 12
4944 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_LEN 1
4945 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_MINNUM 1
4946 #define MC_CMD_NVRAM_WRITE_IN_WRITE_BUFFER_MAXNUM 240
4947
4948 /* MC_CMD_NVRAM_WRITE_OUT msgresponse */
4949 #define MC_CMD_NVRAM_WRITE_OUT_LEN 0
4950
4951
4952 /***********************************/
4953 /* MC_CMD_NVRAM_ERASE
4954  * Erase sector(s) from a virtual NVRAM partition. Locks required: PHY_LOCK if
4955  * type==*PHY*. Returns: 0, EINVAL (bad type/offset/length), EACCES (if
4956  * PHY_LOCK required and not held)
4957  */
4958 #define MC_CMD_NVRAM_ERASE 0x3b
4959 #undef  MC_CMD_0x3b_PRIVILEGE_CTG
4960
4961 #define MC_CMD_0x3b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4962
4963 /* MC_CMD_NVRAM_ERASE_IN msgrequest */
4964 #define MC_CMD_NVRAM_ERASE_IN_LEN 12
4965 #define MC_CMD_NVRAM_ERASE_IN_TYPE_OFST 0
4966 #define MC_CMD_NVRAM_ERASE_IN_TYPE_LEN 4
4967 /*            Enum values, see field(s): */
4968 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
4969 #define MC_CMD_NVRAM_ERASE_IN_OFFSET_OFST 4
4970 #define MC_CMD_NVRAM_ERASE_IN_OFFSET_LEN 4
4971 #define MC_CMD_NVRAM_ERASE_IN_LENGTH_OFST 8
4972 #define MC_CMD_NVRAM_ERASE_IN_LENGTH_LEN 4
4973
4974 /* MC_CMD_NVRAM_ERASE_OUT msgresponse */
4975 #define MC_CMD_NVRAM_ERASE_OUT_LEN 0
4976
4977
4978 /***********************************/
4979 /* MC_CMD_NVRAM_UPDATE_FINISH
4980  * Finish a group of update operations on a virtual NVRAM partition. Locks
4981  * required: PHY_LOCK if type==*PHY*. Returns: 0, EINVAL (bad type/offset/
4982  * length), EACCES (if PHY_LOCK required and not held). In an adapter bound to
4983  * a TSA controller, MC_CMD_NVRAM_UPDATE_FINISH can only be used on a subset of
4984  * partition types i.e. static config, dynamic config and expansion ROM config.
4985  * Attempting to perform this operation on a restricted partition will return
4986  * the error EPERM.
4987  */
4988 #define MC_CMD_NVRAM_UPDATE_FINISH 0x3c
4989 #undef  MC_CMD_0x3c_PRIVILEGE_CTG
4990
4991 #define MC_CMD_0x3c_PRIVILEGE_CTG SRIOV_CTG_ADMIN
4992
4993 /* MC_CMD_NVRAM_UPDATE_FINISH_IN msgrequest: Legacy NVRAM_UPDATE_FINISH
4994  * request. Use NVRAM_UPDATE_FINISH_V2_IN in new code
4995  */
4996 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_LEN 8
4997 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_TYPE_OFST 0
4998 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_TYPE_LEN 4
4999 /*            Enum values, see field(s): */
5000 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5001 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_REBOOT_OFST 4
5002 #define MC_CMD_NVRAM_UPDATE_FINISH_IN_REBOOT_LEN 4
5003
5004 /* MC_CMD_NVRAM_UPDATE_FINISH_V2_IN msgrequest: Extended NVRAM_UPDATE_FINISH
5005  * request with additional flags indicating version of NVRAM_UPDATE commands in
5006  * use. See MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT for details of extended
5007  * functionality. Use paired up with NVRAM_UPDATE_START_V2_IN.
5008  */
5009 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_LEN 12
5010 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_TYPE_OFST 0
5011 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_TYPE_LEN 4
5012 /*            Enum values, see field(s): */
5013 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5014 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_REBOOT_OFST 4
5015 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_REBOOT_LEN 4
5016 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAGS_OFST 8
5017 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAGS_LEN 4
5018 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_REPORT_VERIFY_RESULT_LBN 0
5019 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_IN_FLAG_REPORT_VERIFY_RESULT_WIDTH 1
5020
5021 /* MC_CMD_NVRAM_UPDATE_FINISH_OUT msgresponse: Legacy NVRAM_UPDATE_FINISH
5022  * response. Use NVRAM_UPDATE_FINISH_V2_OUT in new code
5023  */
5024 #define MC_CMD_NVRAM_UPDATE_FINISH_OUT_LEN 0
5025
5026 /* MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT msgresponse:
5027  *
5028  * Extended NVRAM_UPDATE_FINISH response that communicates the result of secure
5029  * firmware validation where applicable back to the host.
5030  *
5031  * Medford only: For signed firmware images, such as those for medford, the MC
5032  * firmware verifies the signature before marking the firmware image as valid.
5033  * This process takes a few seconds to complete. So is likely to take more than
5034  * the MCDI timeout. Hence signature verification is initiated when
5035  * MC_CMD_NVRAM_UPDATE_FINISH_V2_IN is received by the firmware, however, the
5036  * MCDI command is run in a background MCDI processing thread. This response
5037  * payload includes the results of the signature verification. Note that the
5038  * per-partition nvram lock in firmware is only released after the verification
5039  * has completed.
5040  */
5041 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT_LEN 4
5042 /* Result of nvram update completion processing */
5043 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT_RESULT_CODE_OFST 0
5044 #define MC_CMD_NVRAM_UPDATE_FINISH_V2_OUT_RESULT_CODE_LEN 4
5045 /* enum: Invalid return code; only non-zero values are defined. Defined as
5046  * unknown for backwards compatibility with NVRAM_UPDATE_FINISH_OUT.
5047  */
5048 #define MC_CMD_NVRAM_VERIFY_RC_UNKNOWN 0x0
5049 /* enum: Verify succeeded without any errors. */
5050 #define MC_CMD_NVRAM_VERIFY_RC_SUCCESS 0x1
5051 /* enum: CMS format verification failed due to an internal error. */
5052 #define MC_CMD_NVRAM_VERIFY_RC_CMS_CHECK_FAILED 0x2
5053 /* enum: Invalid CMS format in image metadata. */
5054 #define MC_CMD_NVRAM_VERIFY_RC_INVALID_CMS_FORMAT 0x3
5055 /* enum: Message digest verification failed due to an internal error. */
5056 #define MC_CMD_NVRAM_VERIFY_RC_MESSAGE_DIGEST_CHECK_FAILED 0x4
5057 /* enum: Error in message digest calculated over the reflash-header, payload
5058  * and reflash-trailer.
5059  */
5060 #define MC_CMD_NVRAM_VERIFY_RC_BAD_MESSAGE_DIGEST 0x5
5061 /* enum: Signature verification failed due to an internal error. */
5062 #define MC_CMD_NVRAM_VERIFY_RC_SIGNATURE_CHECK_FAILED 0x6
5063 /* enum: There are no valid signatures in the image. */
5064 #define MC_CMD_NVRAM_VERIFY_RC_NO_VALID_SIGNATURES 0x7
5065 /* enum: Trusted approvers verification failed due to an internal error. */
5066 #define MC_CMD_NVRAM_VERIFY_RC_TRUSTED_APPROVERS_CHECK_FAILED 0x8
5067 /* enum: The Trusted approver's list is empty. */
5068 #define MC_CMD_NVRAM_VERIFY_RC_NO_TRUSTED_APPROVERS 0x9
5069 /* enum: Signature chain verification failed due to an internal error. */
5070 #define MC_CMD_NVRAM_VERIFY_RC_SIGNATURE_CHAIN_CHECK_FAILED 0xa
5071 /* enum: The signers of the signatures in the image are not listed in the
5072  * Trusted approver's list.
5073  */
5074 #define MC_CMD_NVRAM_VERIFY_RC_NO_SIGNATURE_MATCH 0xb
5075 /* enum: The image contains a test-signed certificate, but the adapter accepts
5076  * only production signed images.
5077  */
5078 #define MC_CMD_NVRAM_VERIFY_RC_REJECT_TEST_SIGNED 0xc
5079 /* enum: The image has a lower security level than the current firmware. */
5080 #define MC_CMD_NVRAM_VERIFY_RC_SECURITY_LEVEL_DOWNGRADE 0xd
5081
5082
5083 /***********************************/
5084 /* MC_CMD_REBOOT
5085  * Reboot the MC.
5086  *
5087  * The AFTER_ASSERTION flag is intended to be used when the driver notices an
5088  * assertion failure (at which point it is expected to perform a complete tear
5089  * down and reinitialise), to allow both ports to reset the MC once in an
5090  * atomic fashion.
5091  *
5092  * Production mc firmwares are generally compiled with REBOOT_ON_ASSERT=1,
5093  * which means that they will automatically reboot out of the assertion
5094  * handler, so this is in practise an optional operation. It is still
5095  * recommended that drivers execute this to support custom firmwares with
5096  * REBOOT_ON_ASSERT=0.
5097  *
5098  * Locks required: NONE Returns: Nothing. You get back a response with ERR=1,
5099  * DATALEN=0
5100  */
5101 #define MC_CMD_REBOOT 0x3d
5102 #undef  MC_CMD_0x3d_PRIVILEGE_CTG
5103
5104 #define MC_CMD_0x3d_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
5105
5106 /* MC_CMD_REBOOT_IN msgrequest */
5107 #define MC_CMD_REBOOT_IN_LEN 4
5108 #define MC_CMD_REBOOT_IN_FLAGS_OFST 0
5109 #define MC_CMD_REBOOT_IN_FLAGS_LEN 4
5110 #define MC_CMD_REBOOT_FLAGS_AFTER_ASSERTION 0x1 /* enum */
5111
5112 /* MC_CMD_REBOOT_OUT msgresponse */
5113 #define MC_CMD_REBOOT_OUT_LEN 0
5114
5115
5116 /***********************************/
5117 /* MC_CMD_SCHEDINFO
5118  * Request scheduler info. Locks required: NONE. Returns: An array of
5119  * (timeslice,maximum overrun), one for each thread, in ascending order of
5120  * thread address.
5121  */
5122 #define MC_CMD_SCHEDINFO 0x3e
5123 #undef  MC_CMD_0x3e_PRIVILEGE_CTG
5124
5125 #define MC_CMD_0x3e_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5126
5127 /* MC_CMD_SCHEDINFO_IN msgrequest */
5128 #define MC_CMD_SCHEDINFO_IN_LEN 0
5129
5130 /* MC_CMD_SCHEDINFO_OUT msgresponse */
5131 #define MC_CMD_SCHEDINFO_OUT_LENMIN 4
5132 #define MC_CMD_SCHEDINFO_OUT_LENMAX 252
5133 #define MC_CMD_SCHEDINFO_OUT_LEN(num) (0+4*(num))
5134 #define MC_CMD_SCHEDINFO_OUT_DATA_OFST 0
5135 #define MC_CMD_SCHEDINFO_OUT_DATA_LEN 4
5136 #define MC_CMD_SCHEDINFO_OUT_DATA_MINNUM 1
5137 #define MC_CMD_SCHEDINFO_OUT_DATA_MAXNUM 63
5138
5139
5140 /***********************************/
5141 /* MC_CMD_REBOOT_MODE
5142  * Set the mode for the next MC reboot. Locks required: NONE. Sets the reboot
5143  * mode to the specified value. Returns the old mode.
5144  */
5145 #define MC_CMD_REBOOT_MODE 0x3f
5146 #undef  MC_CMD_0x3f_PRIVILEGE_CTG
5147
5148 #define MC_CMD_0x3f_PRIVILEGE_CTG SRIOV_CTG_INSECURE
5149
5150 /* MC_CMD_REBOOT_MODE_IN msgrequest */
5151 #define MC_CMD_REBOOT_MODE_IN_LEN 4
5152 #define MC_CMD_REBOOT_MODE_IN_VALUE_OFST 0
5153 #define MC_CMD_REBOOT_MODE_IN_VALUE_LEN 4
5154 /* enum: Normal. */
5155 #define MC_CMD_REBOOT_MODE_NORMAL 0x0
5156 /* enum: Power-on Reset. */
5157 #define MC_CMD_REBOOT_MODE_POR 0x2
5158 /* enum: Snapper. */
5159 #define MC_CMD_REBOOT_MODE_SNAPPER 0x3
5160 /* enum: snapper fake POR */
5161 #define MC_CMD_REBOOT_MODE_SNAPPER_POR 0x4
5162 #define MC_CMD_REBOOT_MODE_IN_FAKE_LBN 7
5163 #define MC_CMD_REBOOT_MODE_IN_FAKE_WIDTH 1
5164
5165 /* MC_CMD_REBOOT_MODE_OUT msgresponse */
5166 #define MC_CMD_REBOOT_MODE_OUT_LEN 4
5167 #define MC_CMD_REBOOT_MODE_OUT_VALUE_OFST 0
5168 #define MC_CMD_REBOOT_MODE_OUT_VALUE_LEN 4
5169
5170
5171 /***********************************/
5172 /* MC_CMD_SENSOR_INFO
5173  * Returns information about every available sensor.
5174  *
5175  * Each sensor has a single (16bit) value, and a corresponding state. The
5176  * mapping between value and state is nominally determined by the MC, but may
5177  * be implemented using up to 2 ranges per sensor.
5178  *
5179  * This call returns a mask (32bit) of the sensors that are supported by this
5180  * platform, then an array of sensor information structures, in order of sensor
5181  * type (but without gaps for unimplemented sensors). Each structure defines
5182  * the ranges for the corresponding sensor. An unused range is indicated by
5183  * equal limit values. If one range is used, a value outside that range results
5184  * in STATE_FATAL. If two ranges are used, a value outside the second range
5185  * results in STATE_FATAL while a value outside the first and inside the second
5186  * range results in STATE_WARNING.
5187  *
5188  * Sensor masks and sensor information arrays are organised into pages. For
5189  * backward compatibility, older host software can only use sensors in page 0.
5190  * Bit 32 in the sensor mask was previously unused, and is no reserved for use
5191  * as the next page flag.
5192  *
5193  * If the request does not contain a PAGE value then firmware will only return
5194  * page 0 of sensor information, with bit 31 in the sensor mask cleared.
5195  *
5196  * If the request contains a PAGE value then firmware responds with the sensor
5197  * mask and sensor information array for that page of sensors. In this case bit
5198  * 31 in the mask is set if another page exists.
5199  *
5200  * Locks required: None Returns: 0
5201  */
5202 #define MC_CMD_SENSOR_INFO 0x41
5203 #undef  MC_CMD_0x41_PRIVILEGE_CTG
5204
5205 #define MC_CMD_0x41_PRIVILEGE_CTG SRIOV_CTG_GENERAL
5206
5207 /* MC_CMD_SENSOR_INFO_IN msgrequest */
5208 #define MC_CMD_SENSOR_INFO_IN_LEN 0
5209
5210 /* MC_CMD_SENSOR_INFO_EXT_IN msgrequest */
5211 #define MC_CMD_SENSOR_INFO_EXT_IN_LEN 4
5212 /* Which page of sensors to report.
5213  *
5214  * Page 0 contains sensors 0 to 30 (sensor 31 is the next page bit).
5215  *
5216  * Page 1 contains sensors 32 to 62 (sensor 63 is the next page bit). etc.
5217  */
5218 #define MC_CMD_SENSOR_INFO_EXT_IN_PAGE_OFST 0
5219 #define MC_CMD_SENSOR_INFO_EXT_IN_PAGE_LEN 4
5220
5221 /* MC_CMD_SENSOR_INFO_OUT msgresponse */
5222 #define MC_CMD_SENSOR_INFO_OUT_LENMIN 4
5223 #define MC_CMD_SENSOR_INFO_OUT_LENMAX 252
5224 #define MC_CMD_SENSOR_INFO_OUT_LEN(num) (4+8*(num))
5225 #define MC_CMD_SENSOR_INFO_OUT_MASK_OFST 0
5226 #define MC_CMD_SENSOR_INFO_OUT_MASK_LEN 4
5227 /* enum: Controller temperature: degC */
5228 #define MC_CMD_SENSOR_CONTROLLER_TEMP 0x0
5229 /* enum: Phy common temperature: degC */
5230 #define MC_CMD_SENSOR_PHY_COMMON_TEMP 0x1
5231 /* enum: Controller cooling: bool */
5232 #define MC_CMD_SENSOR_CONTROLLER_COOLING 0x2
5233 /* enum: Phy 0 temperature: degC */
5234 #define MC_CMD_SENSOR_PHY0_TEMP 0x3
5235 /* enum: Phy 0 cooling: bool */
5236 #define MC_CMD_SENSOR_PHY0_COOLING 0x4
5237 /* enum: Phy 1 temperature: degC */
5238 #define MC_CMD_SENSOR_PHY1_TEMP 0x5
5239 /* enum: Phy 1 cooling: bool */
5240 #define MC_CMD_SENSOR_PHY1_COOLING 0x6
5241 /* enum: 1.0v power: mV */
5242 #define MC_CMD_SENSOR_IN_1V0 0x7
5243 /* enum: 1.2v power: mV */
5244 #define MC_CMD_SENSOR_IN_1V2 0x8
5245 /* enum: 1.8v power: mV */
5246 #define MC_CMD_SENSOR_IN_1V8 0x9
5247 /* enum: 2.5v power: mV */
5248 #define MC_CMD_SENSOR_IN_2V5 0xa
5249 /* enum: 3.3v power: mV */
5250 #define MC_CMD_SENSOR_IN_3V3 0xb
5251 /* enum: 12v power: mV */
5252 #define MC_CMD_SENSOR_IN_12V0 0xc
5253 /* enum: 1.2v analogue power: mV */
5254 #define MC_CMD_SENSOR_IN_1V2A 0xd
5255 /* enum: reference voltage: mV */
5256 #define MC_CMD_SENSOR_IN_VREF 0xe
5257 /* enum: AOE FPGA power: mV */
5258 #define MC_CMD_SENSOR_OUT_VAOE 0xf
5259 /* enum: AOE FPGA temperature: degC */
5260 #define MC_CMD_SENSOR_AOE_TEMP 0x10
5261 /* enum: AOE FPGA PSU temperature: degC */
5262 #define MC_CMD_SENSOR_PSU_AOE_TEMP 0x11
5263 /* enum: AOE PSU temperature: degC */
5264 #define MC_CMD_SENSOR_PSU_TEMP 0x12
5265 /* enum: Fan 0 speed: RPM */
5266 #define MC_CMD_SENSOR_FAN_0 0x13
5267 /* enum: Fan 1 speed: RPM */
5268 #define MC_CMD_SENSOR_FAN_1 0x14
5269 /* enum: Fan 2 speed: RPM */
5270 #define MC_CMD_SENSOR_FAN_2 0x15
5271 /* enum: Fan 3 speed: RPM */
5272 #define MC_CMD_SENSOR_FAN_3 0x16
5273 /* enum: Fan 4 speed: RPM */
5274 #define MC_CMD_SENSOR_FAN_4 0x17
5275 /* enum: AOE FPGA input power: mV */
5276 #define MC_CMD_SENSOR_IN_VAOE 0x18
5277 /* enum: AOE FPGA current: mA */
5278 #define MC_CMD_SENSOR_OUT_IAOE 0x19
5279 /* enum: AOE FPGA input current: mA */
5280 #define MC_CMD_SENSOR_IN_IAOE 0x1a
5281 /* enum: NIC power consumption: W */
5282 #define MC_CMD_SENSOR_NIC_POWER 0x1b
5283 /* enum: 0.9v power voltage: mV */
5284 #define MC_CMD_SENSOR_IN_0V9 0x1c
5285 /* enum: 0.9v power current: mA */
5286 #define MC_CMD_SENSOR_IN_I0V9 0x1d
5287 /* enum: 1.2v power current: mA */
5288 #define MC_CMD_SENSOR_IN_I1V2 0x1e
5289 /* enum: Not a sensor: reserved for the next page flag */
5290 #define MC_CMD_SENSOR_PAGE0_NEXT 0x1f
5291 /* enum: 0.9v power voltage (at ADC): mV */
5292 #define MC_CMD_SENSOR_IN_0V9_ADC 0x20
5293 /* enum: Controller temperature 2: degC */
5294 #define MC_CMD_SENSOR_CONTROLLER_2_TEMP 0x21
5295 /* enum: Voltage regulator internal temperature: degC */
5296 #define MC_CMD_SENSOR_VREG_INTERNAL_TEMP 0x22
5297 /* enum: 0.9V voltage regulator temperature: degC */
5298 #define MC_CMD_SENSOR_VREG_0V9_TEMP 0x23
5299 /* enum: 1.2V voltage regulator temperature: degC */
5300 #define MC_CMD_SENSOR_VREG_1V2_TEMP 0x24
5301 /* enum: controller internal temperature sensor voltage (internal ADC): mV */
5302 #define MC_CMD_SENSOR_CONTROLLER_VPTAT 0x25
5303 /* enum: controller internal temperature (internal ADC): degC */
5304 #define MC_CMD_SENSOR_CONTROLLER_INTERNAL_TEMP 0x26
5305 /* enum: controller internal temperature sensor voltage (external ADC): mV */
5306 #define MC_CMD_SENSOR_CONTROLLER_VPTAT_EXTADC 0x27
5307 /* enum: controller internal temperature (external ADC): degC */
5308 #define MC_CMD_SENSOR_CONTROLLER_INTERNAL_TEMP_EXTADC 0x28
5309 /* enum: ambient temperature: degC */
5310 #define MC_CMD_SENSOR_AMBIENT_TEMP 0x29
5311 /* enum: air flow: bool */
5312 #define MC_CMD_SENSOR_AIRFLOW 0x2a
5313 /* enum: voltage between VSS08D and VSS08D at CSR: mV */
5314 #define MC_CMD_SENSOR_VDD08D_VSS08D_CSR 0x2b
5315 /* enum: voltage between VSS08D and VSS08D at CSR (external ADC): mV */
5316 #define MC_CMD_SENSOR_VDD08D_VSS08D_CSR_EXTADC 0x2c
5317 /* enum: Hotpoint temperature: degC */
5318 #define MC_CMD_SENSOR_HOTPOINT_TEMP 0x2d
5319 /* enum: Port 0 PHY power switch over-current: bool */
5320 #define MC_CMD_SENSOR_PHY_POWER_PORT0 0x2e
5321 /* enum: Port 1 PHY power switch over-current: bool */
5322 #define MC_CMD_SENSOR_PHY_POWER_PORT1 0x2f
5323 /* enum: Mop-up microcontroller reference voltage: mV */
5324 #define MC_CMD_SENSOR_MUM_VCC 0x30
5325 /* enum: 0.9v power phase A voltage: mV */
5326 #define MC_CMD_SENSOR_IN_0V9_A 0x31
5327 /* enum: 0.9v power phase A current: mA */
5328 #define MC_CMD_SENSOR_IN_I0V9_A 0x32
5329 /* enum: 0.9V voltage regulator phase A temperature: degC */
5330 #define MC_CMD_SENSOR_VREG_0V9_A_TEMP 0x33
5331 /* enum: 0.9v power phase B voltage: mV */
5332 #define MC_CMD_SENSOR_IN_0V9_B 0x34
5333 /* enum: 0.9v power phase B current: mA */
5334 #define MC_CMD_SENSOR_IN_I0V9_B 0x35
5335 /* enum: 0.9V voltage regulator phase B temperature: degC */
5336 #define MC_CMD_SENSOR_VREG_0V9_B_TEMP 0x36
5337 /* enum: CCOM AVREG 1v2 supply (interval ADC): mV */
5338 #define MC_CMD_SENSOR_CCOM_AVREG_1V2_SUPPLY 0x37
5339 /* enum: CCOM AVREG 1v2 supply (external ADC): mV */
5340 #define MC_CMD_SENSOR_CCOM_AVREG_1V2_SUPPLY_EXTADC 0x38
5341 /* enum: CCOM AVREG 1v8 supply (interval ADC): mV */
5342 #define MC_CMD_SENSOR_CCOM_AVREG_1V8_SUPPLY 0x39
5343 /* enum: CCOM AVREG 1v8 supply (external ADC): mV */
5344 #define MC_CMD_SENSOR_CCOM_AVREG_1V8_SUPPLY_EXTADC 0x3a
5345 /* enum: CCOM RTS temperature: degC */
5346 #define MC_CMD_SENSOR_CONTROLLER_RTS 0x3b
5347 /* enum: Not a sensor: reserved for the next page flag */
5348 #define MC_CMD_SENSOR_PAGE1_NEXT 0x3f
5349 /* enum: controller internal temperature sensor voltage on master core
5350  * (internal ADC): mV
5351  */
5352 #define MC_CMD_SENSOR_CONTROLLER_MASTER_VPTAT 0x40
5353 /* enum: controller internal temperature on master core (internal ADC): degC */
5354 #define MC_CMD_SENSOR_CONTROLLER_MASTER_INTERNAL_TEMP 0x41
5355 /* enum: controller internal temperature sensor voltage on master core
5356  * (external ADC): mV
5357  */
5358 #define MC_CMD_SENSOR_CONTROLLER_MASTER_VPTAT_EXTADC 0x42
5359 /* enum: controller internal temperature on master core (external ADC): degC */
5360 #define MC_CMD_SENSOR_CONTROLLER_MASTER_INTERNAL_TEMP_EXTADC 0x43
5361 /* enum: controller internal temperature on slave core sensor voltage (internal
5362  * ADC): mV
5363  */
5364 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_VPTAT 0x44
5365 /* enum: controller internal temperature on slave core (internal ADC): degC */
5366 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_INTERNAL_TEMP 0x45
5367 /* enum: controller internal temperature on slave core sensor voltage (external
5368  * ADC): mV
5369  */
5370 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_VPTAT_EXTADC 0x46
5371 /* enum: controller internal temperature on slave core (external ADC): degC */
5372 #define MC_CMD_SENSOR_CONTROLLER_SLAVE_INTERNAL_TEMP_EXTADC 0x47
5373 /* enum: Voltage supplied to the SODIMMs from their power supply: mV */
5374 #define MC_CMD_SENSOR_SODIMM_VOUT 0x49
5375 /* enum: Temperature of SODIMM 0 (if installed): degC */
5376 #define MC_CMD_SENSOR_SODIMM_0_TEMP 0x4a
5377 /* enum: Temperature of SODIMM 1 (if installed): degC */
5378 #define MC_CMD_SENSOR_SODIMM_1_TEMP 0x4b
5379 /* enum: Voltage supplied to the QSFP #0 from their power supply: mV */
5380 #define MC_CMD_SENSOR_PHY0_VCC 0x4c
5381 /* enum: Voltage supplied to the QSFP #1 from their power supply: mV */
5382 #define MC_CMD_SENSOR_PHY1_VCC 0x4d
5383 /* enum: Controller die temperature (TDIODE): degC */
5384 #define MC_CMD_SENSOR_CONTROLLER_TDIODE_TEMP 0x4e
5385 /* enum: Board temperature (front): degC */
5386 #define MC_CMD_SENSOR_BOARD_FRONT_TEMP 0x4f
5387 /* enum: Board temperature (back): degC */
5388 #define MC_CMD_SENSOR_BOARD_BACK_TEMP 0x50
5389 /* enum: 1.8v power current: mA */
5390 #define MC_CMD_SENSOR_IN_I1V8 0x51
5391 /* enum: 2.5v power current: mA */
5392 #define MC_CMD_SENSOR_IN_I2V5 0x52
5393 /* enum: 3.3v power current: mA */
5394 #define MC_CMD_SENSOR_IN_I3V3 0x53
5395 /* enum: 12v power current: mA */
5396 #define MC_CMD_SENSOR_IN_I12V0 0x54
5397 /* enum: 1.3v power: mV */
5398 #define MC_CMD_SENSOR_IN_1V3 0x55
5399 /* enum: 1.3v power current: mA */
5400 #define MC_CMD_SENSOR_IN_I1V3 0x56
5401 /* enum: Not a sensor: reserved for the next page flag */
5402 #define MC_CMD_SENSOR_PAGE2_NEXT 0x5f
5403 /* MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF */
5404 #define MC_CMD_SENSOR_ENTRY_OFST 4
5405 #define MC_CMD_SENSOR_ENTRY_LEN 8
5406 #define MC_CMD_SENSOR_ENTRY_LO_OFST 4
5407 #define MC_CMD_SENSOR_ENTRY_HI_OFST 8
5408 #define MC_CMD_SENSOR_ENTRY_MINNUM 0
5409 #define MC_CMD_SENSOR_ENTRY_MAXNUM 31
5410
5411 /* MC_CMD_SENSOR_INFO_EXT_OUT msgresponse */
5412 #define MC_CMD_SENSOR_INFO_EXT_OUT_LENMIN 4
5413 #define MC_CMD_SENSOR_INFO_EXT_OUT_LENMAX 252
5414 #define MC_CMD_SENSOR_INFO_EXT_OUT_LEN(num) (4+8*(num))
5415 #define MC_CMD_SENSOR_INFO_EXT_OUT_MASK_OFST 0
5416 #define MC_CMD_SENSOR_INFO_EXT_OUT_MASK_LEN 4
5417 /*            Enum values, see field(s): */
5418 /*               MC_CMD_SENSOR_INFO_OUT */
5419 #define MC_CMD_SENSOR_INFO_EXT_OUT_NEXT_PAGE_LBN 31
5420 #define MC_CMD_SENSOR_INFO_EXT_OUT_NEXT_PAGE_WIDTH 1
5421 /* MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF */
5422 /*            MC_CMD_SENSOR_ENTRY_OFST 4 */
5423 /*            MC_CMD_SENSOR_ENTRY_LEN 8 */
5424 /*            MC_CMD_SENSOR_ENTRY_LO_OFST 4 */
5425 /*            MC_CMD_SENSOR_ENTRY_HI_OFST 8 */
5426 /*            MC_CMD_SENSOR_ENTRY_MINNUM 0 */
5427 /*            MC_CMD_SENSOR_ENTRY_MAXNUM 31 */
5428
5429 /* MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF structuredef */
5430 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_LEN 8
5431 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_OFST 0
5432 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_LEN 2
5433 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_LBN 0
5434 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN1_WIDTH 16
5435 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_OFST 2
5436 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_LEN 2
5437 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_LBN 16
5438 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX1_WIDTH 16
5439 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_OFST 4
5440 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_LEN 2
5441 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_LBN 32
5442 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MIN2_WIDTH 16
5443 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_OFST 6
5444 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_LEN 2
5445 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_LBN 48
5446 #define MC_CMD_SENSOR_INFO_ENTRY_TYPEDEF_MAX2_WIDTH 16
5447
5448
5449 /***********************************/
5450 /* MC_CMD_READ_SENSORS
5451  * Returns the current reading from each sensor. DMAs an array of sensor
5452  * readings, in order of sensor type (but without gaps for unimplemented
5453  * sensors), into host memory. Each array element is a
5454  * MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF dword.
5455  *
5456  * If the request does not contain the LENGTH field then only sensors 0 to 30
5457  * are reported, to avoid DMA buffer overflow in older host software. If the
5458  * sensor reading require more space than the LENGTH allows, then return
5459  * EINVAL.
5460  *
5461  * The MC will send a SENSOREVT event every time any sensor changes state. The
5462  * driver is responsible for ensuring that it doesn't miss any events. The
5463  * board will function normally if all sensors are in STATE_OK or
5464  * STATE_WARNING. Otherwise the board should not be expected to function.
5465  */
5466 #define MC_CMD_READ_SENSORS 0x42
5467 #undef  MC_CMD_0x42_PRIVILEGE_CTG
5468
5469 #define MC_CMD_0x42_PRIVILEGE_CTG SRIOV_CTG_GENERAL
5470
5471 /* MC_CMD_READ_SENSORS_IN msgrequest */
5472 #define MC_CMD_READ_SENSORS_IN_LEN 8
5473 /* DMA address of host buffer for sensor readings (must be 4Kbyte aligned). */
5474 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_OFST 0
5475 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_LEN 8
5476 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_LO_OFST 0
5477 #define MC_CMD_READ_SENSORS_IN_DMA_ADDR_HI_OFST 4
5478
5479 /* MC_CMD_READ_SENSORS_EXT_IN msgrequest */
5480 #define MC_CMD_READ_SENSORS_EXT_IN_LEN 12
5481 /* DMA address of host buffer for sensor readings (must be 4Kbyte aligned). */
5482 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_OFST 0
5483 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_LEN 8
5484 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_LO_OFST 0
5485 #define MC_CMD_READ_SENSORS_EXT_IN_DMA_ADDR_HI_OFST 4
5486 /* Size in bytes of host buffer. */
5487 #define MC_CMD_READ_SENSORS_EXT_IN_LENGTH_OFST 8
5488 #define MC_CMD_READ_SENSORS_EXT_IN_LENGTH_LEN 4
5489
5490 /* MC_CMD_READ_SENSORS_OUT msgresponse */
5491 #define MC_CMD_READ_SENSORS_OUT_LEN 0
5492
5493 /* MC_CMD_READ_SENSORS_EXT_OUT msgresponse */
5494 #define MC_CMD_READ_SENSORS_EXT_OUT_LEN 0
5495
5496 /* MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF structuredef */
5497 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_LEN 4
5498 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_OFST 0
5499 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_LEN 2
5500 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_LBN 0
5501 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_VALUE_WIDTH 16
5502 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_OFST 2
5503 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_LEN 1
5504 /* enum: Ok. */
5505 #define MC_CMD_SENSOR_STATE_OK 0x0
5506 /* enum: Breached warning threshold. */
5507 #define MC_CMD_SENSOR_STATE_WARNING 0x1
5508 /* enum: Breached fatal threshold. */
5509 #define MC_CMD_SENSOR_STATE_FATAL 0x2
5510 /* enum: Fault with sensor. */
5511 #define MC_CMD_SENSOR_STATE_BROKEN 0x3
5512 /* enum: Sensor is working but does not currently have a reading. */
5513 #define MC_CMD_SENSOR_STATE_NO_READING 0x4
5514 /* enum: Sensor initialisation failed. */
5515 #define MC_CMD_SENSOR_STATE_INIT_FAILED 0x5
5516 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_LBN 16
5517 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_STATE_WIDTH 8
5518 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_OFST 3
5519 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_LEN 1
5520 /*            Enum values, see field(s): */
5521 /*               MC_CMD_SENSOR_INFO/MC_CMD_SENSOR_INFO_OUT/MASK */
5522 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_LBN 24
5523 #define MC_CMD_SENSOR_VALUE_ENTRY_TYPEDEF_TYPE_WIDTH 8
5524
5525
5526 /***********************************/
5527 /* MC_CMD_GET_PHY_STATE
5528  * Report current state of PHY. A 'zombie' PHY is a PHY that has failed to boot
5529  * (e.g. due to missing or corrupted firmware). Locks required: None. Return
5530  * code: 0
5531  */
5532 #define MC_CMD_GET_PHY_STATE 0x43
5533 #undef  MC_CMD_0x43_PRIVILEGE_CTG
5534
5535 #define MC_CMD_0x43_PRIVILEGE_CTG SRIOV_CTG_GENERAL
5536
5537 /* MC_CMD_GET_PHY_STATE_IN msgrequest */
5538 #define MC_CMD_GET_PHY_STATE_IN_LEN 0
5539
5540 /* MC_CMD_GET_PHY_STATE_OUT msgresponse */
5541 #define MC_CMD_GET_PHY_STATE_OUT_LEN 4
5542 #define MC_CMD_GET_PHY_STATE_OUT_STATE_OFST 0
5543 #define MC_CMD_GET_PHY_STATE_OUT_STATE_LEN 4
5544 /* enum: Ok. */
5545 #define MC_CMD_PHY_STATE_OK 0x1
5546 /* enum: Faulty. */
5547 #define MC_CMD_PHY_STATE_ZOMBIE 0x2
5548
5549
5550 /***********************************/
5551 /* MC_CMD_SETUP_8021QBB
5552  * 802.1Qbb control. 8 Tx queues that map to priorities 0 - 7. Use all 1s to
5553  * disable 802.Qbb for a given priority.
5554  */
5555 #define MC_CMD_SETUP_8021QBB 0x44
5556
5557 /* MC_CMD_SETUP_8021QBB_IN msgrequest */
5558 #define MC_CMD_SETUP_8021QBB_IN_LEN 32
5559 #define MC_CMD_SETUP_8021QBB_IN_TXQS_OFST 0
5560 #define MC_CMD_SETUP_8021QBB_IN_TXQS_LEN 32
5561
5562 /* MC_CMD_SETUP_8021QBB_OUT msgresponse */
5563 #define MC_CMD_SETUP_8021QBB_OUT_LEN 0
5564
5565
5566 /***********************************/
5567 /* MC_CMD_WOL_FILTER_GET
5568  * Retrieve ID of any WoL filters. Locks required: None. Returns: 0, ENOSYS
5569  */
5570 #define MC_CMD_WOL_FILTER_GET 0x45
5571 #undef  MC_CMD_0x45_PRIVILEGE_CTG
5572
5573 #define MC_CMD_0x45_PRIVILEGE_CTG SRIOV_CTG_LINK
5574
5575 /* MC_CMD_WOL_FILTER_GET_IN msgrequest */
5576 #define MC_CMD_WOL_FILTER_GET_IN_LEN 0
5577
5578 /* MC_CMD_WOL_FILTER_GET_OUT msgresponse */
5579 #define MC_CMD_WOL_FILTER_GET_OUT_LEN 4
5580 #define MC_CMD_WOL_FILTER_GET_OUT_FILTER_ID_OFST 0
5581 #define MC_CMD_WOL_FILTER_GET_OUT_FILTER_ID_LEN 4
5582
5583
5584 /***********************************/
5585 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD
5586  * Add a protocol offload to NIC for lights-out state. Locks required: None.
5587  * Returns: 0, ENOSYS
5588  */
5589 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD 0x46
5590 #undef  MC_CMD_0x46_PRIVILEGE_CTG
5591
5592 #define MC_CMD_0x46_PRIVILEGE_CTG SRIOV_CTG_LINK
5593
5594 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN msgrequest */
5595 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LENMIN 8
5596 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LENMAX 252
5597 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_LEN(num) (4+4*(num))
5598 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0
5599 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4
5600 #define MC_CMD_LIGHTSOUT_OFFLOAD_PROTOCOL_ARP 0x1 /* enum */
5601 #define MC_CMD_LIGHTSOUT_OFFLOAD_PROTOCOL_NS 0x2 /* enum */
5602 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_OFST 4
5603 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_LEN 4
5604 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_MINNUM 1
5605 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_DATA_MAXNUM 62
5606
5607 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP msgrequest */
5608 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_LEN 14
5609 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0 */
5610 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4 */
5611 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_MAC_OFST 4
5612 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_MAC_LEN 6
5613 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_IP_OFST 10
5614 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_ARP_IP_LEN 4
5615
5616 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS msgrequest */
5617 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_LEN 42
5618 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0 */
5619 /*            MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4 */
5620 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_MAC_OFST 4
5621 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_MAC_LEN 6
5622 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_SNIPV6_OFST 10
5623 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_SNIPV6_LEN 16
5624 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_IPV6_OFST 26
5625 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_IN_NS_IPV6_LEN 16
5626
5627 /* MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT msgresponse */
5628 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT_LEN 4
5629 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT_FILTER_ID_OFST 0
5630 #define MC_CMD_ADD_LIGHTSOUT_OFFLOAD_OUT_FILTER_ID_LEN 4
5631
5632
5633 /***********************************/
5634 /* MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD
5635  * Remove a protocol offload from NIC for lights-out state. Locks required:
5636  * None. Returns: 0, ENOSYS
5637  */
5638 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD 0x47
5639 #undef  MC_CMD_0x47_PRIVILEGE_CTG
5640
5641 #define MC_CMD_0x47_PRIVILEGE_CTG SRIOV_CTG_LINK
5642
5643 /* MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN msgrequest */
5644 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_LEN 8
5645 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_OFST 0
5646 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_PROTOCOL_LEN 4
5647 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_FILTER_ID_OFST 4
5648 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_IN_FILTER_ID_LEN 4
5649
5650 /* MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_OUT msgresponse */
5651 #define MC_CMD_REMOVE_LIGHTSOUT_OFFLOAD_OUT_LEN 0
5652
5653
5654 /***********************************/
5655 /* MC_CMD_MAC_RESET_RESTORE
5656  * Restore MAC after block reset. Locks required: None. Returns: 0.
5657  */
5658 #define MC_CMD_MAC_RESET_RESTORE 0x48
5659
5660 /* MC_CMD_MAC_RESET_RESTORE_IN msgrequest */
5661 #define MC_CMD_MAC_RESET_RESTORE_IN_LEN 0
5662
5663 /* MC_CMD_MAC_RESET_RESTORE_OUT msgresponse */
5664 #define MC_CMD_MAC_RESET_RESTORE_OUT_LEN 0
5665
5666
5667 /***********************************/
5668 /* MC_CMD_TESTASSERT
5669  * Deliberately trigger an assert-detonation in the firmware for testing
5670  * purposes (i.e. to allow tests that the driver copes gracefully). Locks
5671  * required: None Returns: 0
5672  */
5673 #define MC_CMD_TESTASSERT 0x49
5674 #undef  MC_CMD_0x49_PRIVILEGE_CTG
5675
5676 #define MC_CMD_0x49_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
5677
5678 /* MC_CMD_TESTASSERT_IN msgrequest */
5679 #define MC_CMD_TESTASSERT_IN_LEN 0
5680
5681 /* MC_CMD_TESTASSERT_OUT msgresponse */
5682 #define MC_CMD_TESTASSERT_OUT_LEN 0
5683
5684 /* MC_CMD_TESTASSERT_V2_IN msgrequest */
5685 #define MC_CMD_TESTASSERT_V2_IN_LEN 4
5686 /* How to provoke the assertion */
5687 #define MC_CMD_TESTASSERT_V2_IN_TYPE_OFST 0
5688 #define MC_CMD_TESTASSERT_V2_IN_TYPE_LEN 4
5689 /* enum: Assert using the FAIL_ASSERTION_WITH_USEFUL_VALUES macro. Unless
5690  * you're testing firmware, this is what you want.
5691  */
5692 #define MC_CMD_TESTASSERT_V2_IN_FAIL_ASSERTION_WITH_USEFUL_VALUES 0x0
5693 /* enum: Assert using assert(0); */
5694 #define MC_CMD_TESTASSERT_V2_IN_ASSERT_FALSE 0x1
5695 /* enum: Deliberately trigger a watchdog */
5696 #define MC_CMD_TESTASSERT_V2_IN_WATCHDOG 0x2
5697 /* enum: Deliberately trigger a trap by loading from an invalid address */
5698 #define MC_CMD_TESTASSERT_V2_IN_LOAD_TRAP 0x3
5699 /* enum: Deliberately trigger a trap by storing to an invalid address */
5700 #define MC_CMD_TESTASSERT_V2_IN_STORE_TRAP 0x4
5701 /* enum: Jump to an invalid address */
5702 #define MC_CMD_TESTASSERT_V2_IN_JUMP_TRAP 0x5
5703
5704 /* MC_CMD_TESTASSERT_V2_OUT msgresponse */
5705 #define MC_CMD_TESTASSERT_V2_OUT_LEN 0
5706
5707
5708 /***********************************/
5709 /* MC_CMD_WORKAROUND
5710  * Enable/Disable a given workaround. The mcfw will return EINVAL if it doesn't
5711  * understand the given workaround number - which should not be treated as a
5712  * hard error by client code. This op does not imply any semantics about each
5713  * workaround, that's between the driver and the mcfw on a per-workaround
5714  * basis. Locks required: None. Returns: 0, EINVAL .
5715  */
5716 #define MC_CMD_WORKAROUND 0x4a
5717 #undef  MC_CMD_0x4a_PRIVILEGE_CTG
5718
5719 #define MC_CMD_0x4a_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5720
5721 /* MC_CMD_WORKAROUND_IN msgrequest */
5722 #define MC_CMD_WORKAROUND_IN_LEN 8
5723 /* The enums here must correspond with those in MC_CMD_GET_WORKAROUND. */
5724 #define MC_CMD_WORKAROUND_IN_TYPE_OFST 0
5725 #define MC_CMD_WORKAROUND_IN_TYPE_LEN 4
5726 /* enum: Bug 17230 work around. */
5727 #define MC_CMD_WORKAROUND_BUG17230 0x1
5728 /* enum: Bug 35388 work around (unsafe EVQ writes). */
5729 #define MC_CMD_WORKAROUND_BUG35388 0x2
5730 /* enum: Bug35017 workaround (A64 tables must be identity map) */
5731 #define MC_CMD_WORKAROUND_BUG35017 0x3
5732 /* enum: Bug 41750 present (MC_CMD_TRIGGER_INTERRUPT won't work) */
5733 #define MC_CMD_WORKAROUND_BUG41750 0x4
5734 /* enum: Bug 42008 present (Interrupts can overtake associated events). Caution
5735  * - before adding code that queries this workaround, remember that there's
5736  * released Monza firmware that doesn't understand MC_CMD_WORKAROUND_BUG42008,
5737  * and will hence (incorrectly) report that the bug doesn't exist.
5738  */
5739 #define MC_CMD_WORKAROUND_BUG42008 0x5
5740 /* enum: Bug 26807 features present in firmware (multicast filter chaining)
5741  * This feature cannot be turned on/off while there are any filters already
5742  * present. The behaviour in such case depends on the acting client's privilege
5743  * level. If the client has the admin privilege, then all functions that have
5744  * filters installed will be FLRed and the FLR_DONE flag will be set. Otherwise
5745  * the command will fail with MC_CMD_ERR_FILTERS_PRESENT.
5746  */
5747 #define MC_CMD_WORKAROUND_BUG26807 0x6
5748 /* enum: Bug 61265 work around (broken EVQ TMR writes). */
5749 #define MC_CMD_WORKAROUND_BUG61265 0x7
5750 /* 0 = disable the workaround indicated by TYPE; any non-zero value = enable
5751  * the workaround
5752  */
5753 #define MC_CMD_WORKAROUND_IN_ENABLED_OFST 4
5754 #define MC_CMD_WORKAROUND_IN_ENABLED_LEN 4
5755
5756 /* MC_CMD_WORKAROUND_OUT msgresponse */
5757 #define MC_CMD_WORKAROUND_OUT_LEN 0
5758
5759 /* MC_CMD_WORKAROUND_EXT_OUT msgresponse: This response format will be used
5760  * when (TYPE == MC_CMD_WORKAROUND_BUG26807)
5761  */
5762 #define MC_CMD_WORKAROUND_EXT_OUT_LEN 4
5763 #define MC_CMD_WORKAROUND_EXT_OUT_FLAGS_OFST 0
5764 #define MC_CMD_WORKAROUND_EXT_OUT_FLAGS_LEN 4
5765 #define MC_CMD_WORKAROUND_EXT_OUT_FLR_DONE_LBN 0
5766 #define MC_CMD_WORKAROUND_EXT_OUT_FLR_DONE_WIDTH 1
5767
5768
5769 /***********************************/
5770 /* MC_CMD_GET_PHY_MEDIA_INFO
5771  * Read media-specific data from PHY (e.g. SFP/SFP+ module ID information for
5772  * SFP+ PHYs). The 'media type' can be found via GET_PHY_CFG
5773  * (GET_PHY_CFG_OUT_MEDIA_TYPE); the valid 'page number' input values, and the
5774  * output data, are interpreted on a per-type basis. For SFP+: PAGE=0 or 1
5775  * returns a 128-byte block read from module I2C address 0xA0 offset 0 or 0x80.
5776  * Anything else: currently undefined. Locks required: None. Return code: 0.
5777  */
5778 #define MC_CMD_GET_PHY_MEDIA_INFO 0x4b
5779 #undef  MC_CMD_0x4b_PRIVILEGE_CTG
5780
5781 #define MC_CMD_0x4b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5782
5783 /* MC_CMD_GET_PHY_MEDIA_INFO_IN msgrequest */
5784 #define MC_CMD_GET_PHY_MEDIA_INFO_IN_LEN 4
5785 #define MC_CMD_GET_PHY_MEDIA_INFO_IN_PAGE_OFST 0
5786 #define MC_CMD_GET_PHY_MEDIA_INFO_IN_PAGE_LEN 4
5787
5788 /* MC_CMD_GET_PHY_MEDIA_INFO_OUT msgresponse */
5789 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LENMIN 5
5790 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LENMAX 252
5791 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_LEN(num) (4+1*(num))
5792 /* in bytes */
5793 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATALEN_OFST 0
5794 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATALEN_LEN 4
5795 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_OFST 4
5796 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_LEN 1
5797 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_MINNUM 1
5798 #define MC_CMD_GET_PHY_MEDIA_INFO_OUT_DATA_MAXNUM 248
5799
5800
5801 /***********************************/
5802 /* MC_CMD_NVRAM_TEST
5803  * Test a particular NVRAM partition for valid contents (where "valid" depends
5804  * on the type of partition).
5805  */
5806 #define MC_CMD_NVRAM_TEST 0x4c
5807 #undef  MC_CMD_0x4c_PRIVILEGE_CTG
5808
5809 #define MC_CMD_0x4c_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
5810
5811 /* MC_CMD_NVRAM_TEST_IN msgrequest */
5812 #define MC_CMD_NVRAM_TEST_IN_LEN 4
5813 #define MC_CMD_NVRAM_TEST_IN_TYPE_OFST 0
5814 #define MC_CMD_NVRAM_TEST_IN_TYPE_LEN 4
5815 /*            Enum values, see field(s): */
5816 /*               MC_CMD_NVRAM_TYPES/MC_CMD_NVRAM_TYPES_OUT/TYPES */
5817
5818 /* MC_CMD_NVRAM_TEST_OUT msgresponse */
5819 #define MC_CMD_NVRAM_TEST_OUT_LEN 4
5820 #define MC_CMD_NVRAM_TEST_OUT_RESULT_OFST 0
5821 #define MC_CMD_NVRAM_TEST_OUT_RESULT_LEN 4
5822 /* enum: Passed. */
5823 #define MC_CMD_NVRAM_TEST_PASS 0x0
5824 /* enum: Failed. */
5825 #define MC_CMD_NVRAM_TEST_FAIL 0x1
5826 /* enum: Not supported. */
5827 #define MC_CMD_NVRAM_TEST_NOTSUPP 0x2
5828
5829
5830 /***********************************/
5831 /* MC_CMD_MRSFP_TWEAK
5832  * Read status and/or set parameters for the 'mrsfp' driver in mr_rusty builds.
5833  * I2C I/O expander bits are always read; if equaliser parameters are supplied,
5834  * they are configured first. Locks required: None. Return code: 0, EINVAL.
5835  */
5836 #define MC_CMD_MRSFP_TWEAK 0x4d
5837
5838 /* MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG msgrequest */
5839 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_LEN 16
5840 /* 0-6 low->high de-emph. */
5841 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_LEVEL_OFST 0
5842 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_LEVEL_LEN 4
5843 /* 0-8 low->high ref.V */
5844 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_DT_CFG_OFST 4
5845 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_TXEQ_DT_CFG_LEN 4
5846 /* 0-8 0-8 low->high boost */
5847 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_BOOST_OFST 8
5848 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_BOOST_LEN 4
5849 /* 0-8 low->high ref.V */
5850 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_DT_CFG_OFST 12
5851 #define MC_CMD_MRSFP_TWEAK_IN_EQ_CONFIG_RXEQ_DT_CFG_LEN 4
5852
5853 /* MC_CMD_MRSFP_TWEAK_IN_READ_ONLY msgrequest */
5854 #define MC_CMD_MRSFP_TWEAK_IN_READ_ONLY_LEN 0
5855
5856 /* MC_CMD_MRSFP_TWEAK_OUT msgresponse */
5857 #define MC_CMD_MRSFP_TWEAK_OUT_LEN 12
5858 /* input bits */
5859 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_INPUTS_OFST 0
5860 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_INPUTS_LEN 4
5861 /* output bits */
5862 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_OUTPUTS_OFST 4
5863 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_OUTPUTS_LEN 4
5864 /* direction */
5865 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_OFST 8
5866 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_LEN 4
5867 /* enum: Out. */
5868 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_OUT 0x0
5869 /* enum: In. */
5870 #define MC_CMD_MRSFP_TWEAK_OUT_IOEXP_DIRECTION_IN 0x1
5871
5872
5873 /***********************************/
5874 /* MC_CMD_SENSOR_SET_LIMS
5875  * Adjusts the sensor limits. This is a warranty-voiding operation. Returns:
5876  * ENOENT if the sensor specified does not exist, EINVAL if the limits are out
5877  * of range.
5878  */
5879 #define MC_CMD_SENSOR_SET_LIMS 0x4e
5880 #undef  MC_CMD_0x4e_PRIVILEGE_CTG
5881
5882 #define MC_CMD_0x4e_PRIVILEGE_CTG SRIOV_CTG_INSECURE
5883
5884 /* MC_CMD_SENSOR_SET_LIMS_IN msgrequest */
5885 #define MC_CMD_SENSOR_SET_LIMS_IN_LEN 20
5886 #define MC_CMD_SENSOR_SET_LIMS_IN_SENSOR_OFST 0
5887 #define MC_CMD_SENSOR_SET_LIMS_IN_SENSOR_LEN 4
5888 /*            Enum values, see field(s): */
5889 /*               MC_CMD_SENSOR_INFO/MC_CMD_SENSOR_INFO_OUT/MASK */
5890 /* interpretation is is sensor-specific. */
5891 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW0_OFST 4
5892 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW0_LEN 4
5893 /* interpretation is is sensor-specific. */
5894 #define MC_CMD_SENSOR_SET_LIMS_IN_HI0_OFST 8
5895 #define MC_CMD_SENSOR_SET_LIMS_IN_HI0_LEN 4
5896 /* interpretation is is sensor-specific. */
5897 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW1_OFST 12
5898 #define MC_CMD_SENSOR_SET_LIMS_IN_LOW1_LEN 4
5899 /* interpretation is is sensor-specific. */
5900 #define MC_CMD_SENSOR_SET_LIMS_IN_HI1_OFST 16
5901 #define MC_CMD_SENSOR_SET_LIMS_IN_HI1_LEN 4
5902
5903 /* MC_CMD_SENSOR_SET_LIMS_OUT msgresponse */
5904 #define MC_CMD_SENSOR_SET_LIMS_OUT_LEN 0
5905
5906
5907 /***********************************/
5908 /* MC_CMD_GET_RESOURCE_LIMITS
5909  */
5910 #define MC_CMD_GET_RESOURCE_LIMITS 0x4f
5911
5912 /* MC_CMD_GET_RESOURCE_LIMITS_IN msgrequest */
5913 #define MC_CMD_GET_RESOURCE_LIMITS_IN_LEN 0
5914
5915 /* MC_CMD_GET_RESOURCE_LIMITS_OUT msgresponse */
5916 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_LEN 16
5917 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_BUFTBL_OFST 0
5918 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_BUFTBL_LEN 4
5919 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_EVQ_OFST 4
5920 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_EVQ_LEN 4
5921 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_RXQ_OFST 8
5922 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_RXQ_LEN 4
5923 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_TXQ_OFST 12
5924 #define MC_CMD_GET_RESOURCE_LIMITS_OUT_TXQ_LEN 4
5925
5926
5927 /***********************************/
5928 /* MC_CMD_NVRAM_PARTITIONS
5929  * Reads the list of available virtual NVRAM partition types. Locks required:
5930  * none. Returns: 0, EINVAL (bad type).
5931  */
5932 #define MC_CMD_NVRAM_PARTITIONS 0x51
5933 #undef  MC_CMD_0x51_PRIVILEGE_CTG
5934
5935 #define MC_CMD_0x51_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5936
5937 /* MC_CMD_NVRAM_PARTITIONS_IN msgrequest */
5938 #define MC_CMD_NVRAM_PARTITIONS_IN_LEN 0
5939
5940 /* MC_CMD_NVRAM_PARTITIONS_OUT msgresponse */
5941 #define MC_CMD_NVRAM_PARTITIONS_OUT_LENMIN 4
5942 #define MC_CMD_NVRAM_PARTITIONS_OUT_LENMAX 252
5943 #define MC_CMD_NVRAM_PARTITIONS_OUT_LEN(num) (4+4*(num))
5944 /* total number of partitions */
5945 #define MC_CMD_NVRAM_PARTITIONS_OUT_NUM_PARTITIONS_OFST 0
5946 #define MC_CMD_NVRAM_PARTITIONS_OUT_NUM_PARTITIONS_LEN 4
5947 /* type ID code for each of NUM_PARTITIONS partitions */
5948 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_OFST 4
5949 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_LEN 4
5950 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_MINNUM 0
5951 #define MC_CMD_NVRAM_PARTITIONS_OUT_TYPE_ID_MAXNUM 62
5952
5953
5954 /***********************************/
5955 /* MC_CMD_NVRAM_METADATA
5956  * Reads soft metadata for a virtual NVRAM partition type. Locks required:
5957  * none. Returns: 0, EINVAL (bad type).
5958  */
5959 #define MC_CMD_NVRAM_METADATA 0x52
5960 #undef  MC_CMD_0x52_PRIVILEGE_CTG
5961
5962 #define MC_CMD_0x52_PRIVILEGE_CTG SRIOV_CTG_ADMIN
5963
5964 /* MC_CMD_NVRAM_METADATA_IN msgrequest */
5965 #define MC_CMD_NVRAM_METADATA_IN_LEN 4
5966 /* Partition type ID code */
5967 #define MC_CMD_NVRAM_METADATA_IN_TYPE_OFST 0
5968 #define MC_CMD_NVRAM_METADATA_IN_TYPE_LEN 4
5969
5970 /* MC_CMD_NVRAM_METADATA_OUT msgresponse */
5971 #define MC_CMD_NVRAM_METADATA_OUT_LENMIN 20
5972 #define MC_CMD_NVRAM_METADATA_OUT_LENMAX 252
5973 #define MC_CMD_NVRAM_METADATA_OUT_LEN(num) (20+1*(num))
5974 /* Partition type ID code */
5975 #define MC_CMD_NVRAM_METADATA_OUT_TYPE_OFST 0
5976 #define MC_CMD_NVRAM_METADATA_OUT_TYPE_LEN 4
5977 #define MC_CMD_NVRAM_METADATA_OUT_FLAGS_OFST 4
5978 #define MC_CMD_NVRAM_METADATA_OUT_FLAGS_LEN 4
5979 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_VALID_LBN 0
5980 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_VALID_WIDTH 1
5981 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_VALID_LBN 1
5982 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_VALID_WIDTH 1
5983 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_VALID_LBN 2
5984 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_VALID_WIDTH 1
5985 /* Subtype ID code for content of this partition */
5986 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_OFST 8
5987 #define MC_CMD_NVRAM_METADATA_OUT_SUBTYPE_LEN 4
5988 /* 1st component of W.X.Y.Z version number for content of this partition */
5989 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_W_OFST 12
5990 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_W_LEN 2
5991 /* 2nd component of W.X.Y.Z version number for content of this partition */
5992 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_X_OFST 14
5993 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_X_LEN 2
5994 /* 3rd component of W.X.Y.Z version number for content of this partition */
5995 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Y_OFST 16
5996 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Y_LEN 2
5997 /* 4th component of W.X.Y.Z version number for content of this partition */
5998 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Z_OFST 18
5999 #define MC_CMD_NVRAM_METADATA_OUT_VERSION_Z_LEN 2
6000 /* Zero-terminated string describing the content of this partition */
6001 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_OFST 20
6002 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_LEN 1
6003 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_MINNUM 0
6004 #define MC_CMD_NVRAM_METADATA_OUT_DESCRIPTION_MAXNUM 232
6005
6006
6007 /***********************************/
6008 /* MC_CMD_GET_MAC_ADDRESSES
6009  * Returns the base MAC, count and stride for the requesting function
6010  */
6011 #define MC_CMD_GET_MAC_ADDRESSES 0x55
6012 #undef  MC_CMD_0x55_PRIVILEGE_CTG
6013
6014 #define MC_CMD_0x55_PRIVILEGE_CTG SRIOV_CTG_GENERAL
6015
6016 /* MC_CMD_GET_MAC_ADDRESSES_IN msgrequest */
6017 #define MC_CMD_GET_MAC_ADDRESSES_IN_LEN 0
6018
6019 /* MC_CMD_GET_MAC_ADDRESSES_OUT msgresponse */
6020 #define MC_CMD_GET_MAC_ADDRESSES_OUT_LEN 16
6021 /* Base MAC address */
6022 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_ADDR_BASE_OFST 0
6023 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_ADDR_BASE_LEN 6
6024 /* Padding */
6025 #define MC_CMD_GET_MAC_ADDRESSES_OUT_RESERVED_OFST 6
6026 #define MC_CMD_GET_MAC_ADDRESSES_OUT_RESERVED_LEN 2
6027 /* Number of allocated MAC addresses */
6028 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_COUNT_OFST 8
6029 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_COUNT_LEN 4
6030 /* Spacing of allocated MAC addresses */
6031 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_STRIDE_OFST 12
6032 #define MC_CMD_GET_MAC_ADDRESSES_OUT_MAC_STRIDE_LEN 4
6033
6034
6035 /***********************************/
6036 /* MC_CMD_CLP
6037  * Perform a CLP related operation
6038  */
6039 #define MC_CMD_CLP 0x56
6040 #undef  MC_CMD_0x56_PRIVILEGE_CTG
6041
6042 #define MC_CMD_0x56_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
6043
6044 /* MC_CMD_CLP_IN msgrequest */
6045 #define MC_CMD_CLP_IN_LEN 4
6046 /* Sub operation */
6047 #define MC_CMD_CLP_IN_OP_OFST 0
6048 #define MC_CMD_CLP_IN_OP_LEN 4
6049 /* enum: Return to factory default settings */
6050 #define MC_CMD_CLP_OP_DEFAULT 0x1
6051 /* enum: Set MAC address */
6052 #define MC_CMD_CLP_OP_SET_MAC 0x2
6053 /* enum: Get MAC address */
6054 #define MC_CMD_CLP_OP_GET_MAC 0x3
6055 /* enum: Set UEFI/GPXE boot mode */
6056 #define MC_CMD_CLP_OP_SET_BOOT 0x4
6057 /* enum: Get UEFI/GPXE boot mode */
6058 #define MC_CMD_CLP_OP_GET_BOOT 0x5
6059
6060 /* MC_CMD_CLP_OUT msgresponse */
6061 #define MC_CMD_CLP_OUT_LEN 0
6062
6063 /* MC_CMD_CLP_IN_DEFAULT msgrequest */
6064 #define MC_CMD_CLP_IN_DEFAULT_LEN 4
6065 /*            MC_CMD_CLP_IN_OP_OFST 0 */
6066 /*            MC_CMD_CLP_IN_OP_LEN 4 */
6067
6068 /* MC_CMD_CLP_OUT_DEFAULT msgresponse */
6069 #define MC_CMD_CLP_OUT_DEFAULT_LEN 0
6070
6071 /* MC_CMD_CLP_IN_SET_MAC msgrequest */
6072 #define MC_CMD_CLP_IN_SET_MAC_LEN 12
6073 /*            MC_CMD_CLP_IN_OP_OFST 0 */
6074 /*            MC_CMD_CLP_IN_OP_LEN 4 */
6075 /* MAC address assigned to port */
6076 #define MC_CMD_CLP_IN_SET_MAC_ADDR_OFST 4
6077 #define MC_CMD_CLP_IN_SET_MAC_ADDR_LEN 6
6078 /* Padding */
6079 #define MC_CMD_CLP_IN_SET_MAC_RESERVED_OFST 10
6080 #define MC_CMD_CLP_IN_SET_MAC_RESERVED_LEN 2
6081
6082 /* MC_CMD_CLP_OUT_SET_MAC msgresponse */
6083 #define MC_CMD_CLP_OUT_SET_MAC_LEN 0
6084
6085 /* MC_CMD_CLP_IN_GET_MAC msgrequest */
6086 #define MC_CMD_CLP_IN_GET_MAC_LEN 4
6087 /*            MC_CMD_CLP_IN_OP_OFST 0 */
6088 /*            MC_CMD_CLP_IN_OP_LEN 4 */
6089
6090 /* MC_CMD_CLP_OUT_GET_MAC msgresponse */
6091 #define MC_CMD_CLP_OUT_GET_MAC_LEN 8
6092 /* MAC address assigned to port */
6093 #define MC_CMD_CLP_OUT_GET_MAC_ADDR_OFST 0
6094 #define MC_CMD_CLP_OUT_GET_MAC_ADDR_LEN 6
6095 /* Padding */
6096 #define MC_CMD_CLP_OUT_GET_MAC_RESERVED_OFST 6
6097 #define MC_CMD_CLP_OUT_GET_MAC_RESERVED_LEN 2
6098
6099 /* MC_CMD_CLP_IN_SET_BOOT msgrequest */
6100 #define MC_CMD_CLP_IN_SET_BOOT_LEN 5
6101 /*            MC_CMD_CLP_IN_OP_OFST 0 */
6102 /*            MC_CMD_CLP_IN_OP_LEN 4 */
6103 /* Boot flag */
6104 #define MC_CMD_CLP_IN_SET_BOOT_FLAG_OFST 4
6105 #define MC_CMD_CLP_IN_SET_BOOT_FLAG_LEN 1
6106
6107 /* MC_CMD_CLP_OUT_SET_BOOT msgresponse */
6108 #define MC_CMD_CLP_OUT_SET_BOOT_LEN 0
6109
6110 /* MC_CMD_CLP_IN_GET_BOOT msgrequest */
6111 #define MC_CMD_CLP_IN_GET_BOOT_LEN 4
6112 /*            MC_CMD_CLP_IN_OP_OFST 0 */
6113 /*            MC_CMD_CLP_IN_OP_LEN 4 */
6114
6115 /* MC_CMD_CLP_OUT_GET_BOOT msgresponse */
6116 #define MC_CMD_CLP_OUT_GET_BOOT_LEN 4
6117 /* Boot flag */
6118 #define MC_CMD_CLP_OUT_GET_BOOT_FLAG_OFST 0
6119 #define MC_CMD_CLP_OUT_GET_BOOT_FLAG_LEN 1
6120 /* Padding */
6121 #define MC_CMD_CLP_OUT_GET_BOOT_RESERVED_OFST 1
6122 #define MC_CMD_CLP_OUT_GET_BOOT_RESERVED_LEN 3
6123
6124
6125 /***********************************/
6126 /* MC_CMD_MUM
6127  * Perform a MUM operation
6128  */
6129 #define MC_CMD_MUM 0x57
6130 #undef  MC_CMD_0x57_PRIVILEGE_CTG
6131
6132 #define MC_CMD_0x57_PRIVILEGE_CTG SRIOV_CTG_INSECURE
6133
6134 /* MC_CMD_MUM_IN msgrequest */
6135 #define MC_CMD_MUM_IN_LEN 4
6136 #define MC_CMD_MUM_IN_OP_HDR_OFST 0
6137 #define MC_CMD_MUM_IN_OP_HDR_LEN 4
6138 #define MC_CMD_MUM_IN_OP_LBN 0
6139 #define MC_CMD_MUM_IN_OP_WIDTH 8
6140 /* enum: NULL MCDI command to MUM */
6141 #define MC_CMD_MUM_OP_NULL 0x1
6142 /* enum: Get MUM version */
6143 #define MC_CMD_MUM_OP_GET_VERSION 0x2
6144 /* enum: Issue raw I2C command to MUM */
6145 #define MC_CMD_MUM_OP_RAW_CMD 0x3
6146 /* enum: Read from registers on devices connected to MUM. */
6147 #define MC_CMD_MUM_OP_READ 0x4
6148 /* enum: Write to registers on devices connected to MUM. */
6149 #define MC_CMD_MUM_OP_WRITE 0x5
6150 /* enum: Control UART logging. */
6151 #define MC_CMD_MUM_OP_LOG 0x6
6152 /* enum: Operations on MUM GPIO lines */
6153 #define MC_CMD_MUM_OP_GPIO 0x7
6154 /* enum: Get sensor readings from MUM */
6155 #define MC_CMD_MUM_OP_READ_SENSORS 0x8
6156 /* enum: Initiate clock programming on the MUM */
6157 #define MC_CMD_MUM_OP_PROGRAM_CLOCKS 0x9
6158 /* enum: Initiate FPGA load from flash on the MUM */
6159 #define MC_CMD_MUM_OP_FPGA_LOAD 0xa
6160 /* enum: Request sensor reading from MUM ADC resulting from earlier request via
6161  * MUM ATB
6162  */
6163 #define MC_CMD_MUM_OP_READ_ATB_SENSOR 0xb
6164 /* enum: Send commands relating to the QSFP ports via the MUM for PHY
6165  * operations
6166  */
6167 #define MC_CMD_MUM_OP_QSFP 0xc
6168 /* enum: Request discrete and SODIMM DDR info (type, size, speed grade, voltage
6169  * level) from MUM
6170  */
6171 #define MC_CMD_MUM_OP_READ_DDR_INFO 0xd
6172
6173 /* MC_CMD_MUM_IN_NULL msgrequest */
6174 #define MC_CMD_MUM_IN_NULL_LEN 4
6175 /* MUM cmd header */
6176 #define MC_CMD_MUM_IN_CMD_OFST 0
6177 #define MC_CMD_MUM_IN_CMD_LEN 4
6178
6179 /* MC_CMD_MUM_IN_GET_VERSION msgrequest */
6180 #define MC_CMD_MUM_IN_GET_VERSION_LEN 4
6181 /* MUM cmd header */
6182 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6183 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6184
6185 /* MC_CMD_MUM_IN_READ msgrequest */
6186 #define MC_CMD_MUM_IN_READ_LEN 16
6187 /* MUM cmd header */
6188 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6189 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6190 /* ID of (device connected to MUM) to read from registers of */
6191 #define MC_CMD_MUM_IN_READ_DEVICE_OFST 4
6192 #define MC_CMD_MUM_IN_READ_DEVICE_LEN 4
6193 /* enum: Hittite HMC1035 clock generator on Sorrento board */
6194 #define MC_CMD_MUM_DEV_HITTITE 0x1
6195 /* enum: Hittite HMC1035 clock generator for NIC-side on Sorrento board */
6196 #define MC_CMD_MUM_DEV_HITTITE_NIC 0x2
6197 /* 32-bit address to read from */
6198 #define MC_CMD_MUM_IN_READ_ADDR_OFST 8
6199 #define MC_CMD_MUM_IN_READ_ADDR_LEN 4
6200 /* Number of words to read. */
6201 #define MC_CMD_MUM_IN_READ_NUMWORDS_OFST 12
6202 #define MC_CMD_MUM_IN_READ_NUMWORDS_LEN 4
6203
6204 /* MC_CMD_MUM_IN_WRITE msgrequest */
6205 #define MC_CMD_MUM_IN_WRITE_LENMIN 16
6206 #define MC_CMD_MUM_IN_WRITE_LENMAX 252
6207 #define MC_CMD_MUM_IN_WRITE_LEN(num) (12+4*(num))
6208 /* MUM cmd header */
6209 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6210 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6211 /* ID of (device connected to MUM) to write to registers of */
6212 #define MC_CMD_MUM_IN_WRITE_DEVICE_OFST 4
6213 #define MC_CMD_MUM_IN_WRITE_DEVICE_LEN 4
6214 /* enum: Hittite HMC1035 clock generator on Sorrento board */
6215 /*               MC_CMD_MUM_DEV_HITTITE 0x1 */
6216 /* 32-bit address to write to */
6217 #define MC_CMD_MUM_IN_WRITE_ADDR_OFST 8
6218 #define MC_CMD_MUM_IN_WRITE_ADDR_LEN 4
6219 /* Words to write */
6220 #define MC_CMD_MUM_IN_WRITE_BUFFER_OFST 12
6221 #define MC_CMD_MUM_IN_WRITE_BUFFER_LEN 4
6222 #define MC_CMD_MUM_IN_WRITE_BUFFER_MINNUM 1
6223 #define MC_CMD_MUM_IN_WRITE_BUFFER_MAXNUM 60
6224
6225 /* MC_CMD_MUM_IN_RAW_CMD msgrequest */
6226 #define MC_CMD_MUM_IN_RAW_CMD_LENMIN 17
6227 #define MC_CMD_MUM_IN_RAW_CMD_LENMAX 252
6228 #define MC_CMD_MUM_IN_RAW_CMD_LEN(num) (16+1*(num))
6229 /* MUM cmd header */
6230 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6231 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6232 /* MUM I2C cmd code */
6233 #define MC_CMD_MUM_IN_RAW_CMD_CMD_CODE_OFST 4
6234 #define MC_CMD_MUM_IN_RAW_CMD_CMD_CODE_LEN 4
6235 /* Number of bytes to write */
6236 #define MC_CMD_MUM_IN_RAW_CMD_NUM_WRITE_OFST 8
6237 #define MC_CMD_MUM_IN_RAW_CMD_NUM_WRITE_LEN 4
6238 /* Number of bytes to read */
6239 #define MC_CMD_MUM_IN_RAW_CMD_NUM_READ_OFST 12
6240 #define MC_CMD_MUM_IN_RAW_CMD_NUM_READ_LEN 4
6241 /* Bytes to write */
6242 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_OFST 16
6243 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_LEN 1
6244 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_MINNUM 1
6245 #define MC_CMD_MUM_IN_RAW_CMD_WRITE_DATA_MAXNUM 236
6246
6247 /* MC_CMD_MUM_IN_LOG msgrequest */
6248 #define MC_CMD_MUM_IN_LOG_LEN 8
6249 /* MUM cmd header */
6250 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6251 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6252 #define MC_CMD_MUM_IN_LOG_OP_OFST 4
6253 #define MC_CMD_MUM_IN_LOG_OP_LEN 4
6254 #define MC_CMD_MUM_IN_LOG_OP_UART 0x1 /* enum */
6255
6256 /* MC_CMD_MUM_IN_LOG_OP_UART msgrequest */
6257 #define MC_CMD_MUM_IN_LOG_OP_UART_LEN 12
6258 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6259 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6260 /*            MC_CMD_MUM_IN_LOG_OP_OFST 4 */
6261 /*            MC_CMD_MUM_IN_LOG_OP_LEN 4 */
6262 /* Enable/disable debug output to UART */
6263 #define MC_CMD_MUM_IN_LOG_OP_UART_ENABLE_OFST 8
6264 #define MC_CMD_MUM_IN_LOG_OP_UART_ENABLE_LEN 4
6265
6266 /* MC_CMD_MUM_IN_GPIO msgrequest */
6267 #define MC_CMD_MUM_IN_GPIO_LEN 8
6268 /* MUM cmd header */
6269 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6270 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6271 #define MC_CMD_MUM_IN_GPIO_HDR_OFST 4
6272 #define MC_CMD_MUM_IN_GPIO_HDR_LEN 4
6273 #define MC_CMD_MUM_IN_GPIO_OPCODE_LBN 0
6274 #define MC_CMD_MUM_IN_GPIO_OPCODE_WIDTH 8
6275 #define MC_CMD_MUM_IN_GPIO_IN_READ 0x0 /* enum */
6276 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE 0x1 /* enum */
6277 #define MC_CMD_MUM_IN_GPIO_OUT_READ 0x2 /* enum */
6278 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE 0x3 /* enum */
6279 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ 0x4 /* enum */
6280 #define MC_CMD_MUM_IN_GPIO_OP 0x5 /* enum */
6281
6282 /* MC_CMD_MUM_IN_GPIO_IN_READ msgrequest */
6283 #define MC_CMD_MUM_IN_GPIO_IN_READ_LEN 8
6284 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6285 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6286 #define MC_CMD_MUM_IN_GPIO_IN_READ_HDR_OFST 4
6287 #define MC_CMD_MUM_IN_GPIO_IN_READ_HDR_LEN 4
6288
6289 /* MC_CMD_MUM_IN_GPIO_OUT_WRITE msgrequest */
6290 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_LEN 16
6291 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6292 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6293 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_HDR_OFST 4
6294 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_HDR_LEN 4
6295 /* The first 32-bit word to be written to the GPIO OUT register. */
6296 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK1_OFST 8
6297 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK1_LEN 4
6298 /* The second 32-bit word to be written to the GPIO OUT register. */
6299 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK2_OFST 12
6300 #define MC_CMD_MUM_IN_GPIO_OUT_WRITE_GPIOMASK2_LEN 4
6301
6302 /* MC_CMD_MUM_IN_GPIO_OUT_READ msgrequest */
6303 #define MC_CMD_MUM_IN_GPIO_OUT_READ_LEN 8
6304 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6305 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6306 #define MC_CMD_MUM_IN_GPIO_OUT_READ_HDR_OFST 4
6307 #define MC_CMD_MUM_IN_GPIO_OUT_READ_HDR_LEN 4
6308
6309 /* MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE msgrequest */
6310 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_LEN 16
6311 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6312 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6313 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_HDR_OFST 4
6314 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_HDR_LEN 4
6315 /* The first 32-bit word to be written to the GPIO OUT ENABLE register. */
6316 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK1_OFST 8
6317 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK1_LEN 4
6318 /* The second 32-bit word to be written to the GPIO OUT ENABLE register. */
6319 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK2_OFST 12
6320 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_WRITE_GPIOMASK2_LEN 4
6321
6322 /* MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ msgrequest */
6323 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ_LEN 8
6324 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6325 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6326 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ_HDR_OFST 4
6327 #define MC_CMD_MUM_IN_GPIO_OUT_ENABLE_READ_HDR_LEN 4
6328
6329 /* MC_CMD_MUM_IN_GPIO_OP msgrequest */
6330 #define MC_CMD_MUM_IN_GPIO_OP_LEN 8
6331 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6332 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6333 #define MC_CMD_MUM_IN_GPIO_OP_HDR_OFST 4
6334 #define MC_CMD_MUM_IN_GPIO_OP_HDR_LEN 4
6335 #define MC_CMD_MUM_IN_GPIO_OP_BITWISE_OP_LBN 8
6336 #define MC_CMD_MUM_IN_GPIO_OP_BITWISE_OP_WIDTH 8
6337 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ 0x0 /* enum */
6338 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE 0x1 /* enum */
6339 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG 0x2 /* enum */
6340 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE 0x3 /* enum */
6341 #define MC_CMD_MUM_IN_GPIO_OP_GPIO_NUMBER_LBN 16
6342 #define MC_CMD_MUM_IN_GPIO_OP_GPIO_NUMBER_WIDTH 8
6343
6344 /* MC_CMD_MUM_IN_GPIO_OP_OUT_READ msgrequest */
6345 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ_LEN 8
6346 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6347 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6348 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ_HDR_OFST 4
6349 #define MC_CMD_MUM_IN_GPIO_OP_OUT_READ_HDR_LEN 4
6350
6351 /* MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE msgrequest */
6352 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_LEN 8
6353 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6354 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6355 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_HDR_OFST 4
6356 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_HDR_LEN 4
6357 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_WRITEBIT_LBN 24
6358 #define MC_CMD_MUM_IN_GPIO_OP_OUT_WRITE_WRITEBIT_WIDTH 8
6359
6360 /* MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG msgrequest */
6361 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_LEN 8
6362 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6363 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6364 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_HDR_OFST 4
6365 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_HDR_LEN 4
6366 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_CFG_LBN 24
6367 #define MC_CMD_MUM_IN_GPIO_OP_OUT_CONFIG_CFG_WIDTH 8
6368
6369 /* MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE msgrequest */
6370 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_LEN 8
6371 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6372 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6373 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_HDR_OFST 4
6374 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_HDR_LEN 4
6375 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_ENABLEBIT_LBN 24
6376 #define MC_CMD_MUM_IN_GPIO_OP_OUT_ENABLE_ENABLEBIT_WIDTH 8
6377
6378 /* MC_CMD_MUM_IN_READ_SENSORS msgrequest */
6379 #define MC_CMD_MUM_IN_READ_SENSORS_LEN 8
6380 /* MUM cmd header */
6381 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6382 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6383 #define MC_CMD_MUM_IN_READ_SENSORS_PARAMS_OFST 4
6384 #define MC_CMD_MUM_IN_READ_SENSORS_PARAMS_LEN 4
6385 #define MC_CMD_MUM_IN_READ_SENSORS_SENSOR_ID_LBN 0
6386 #define MC_CMD_MUM_IN_READ_SENSORS_SENSOR_ID_WIDTH 8
6387 #define MC_CMD_MUM_IN_READ_SENSORS_NUM_SENSORS_LBN 8
6388 #define MC_CMD_MUM_IN_READ_SENSORS_NUM_SENSORS_WIDTH 8
6389
6390 /* MC_CMD_MUM_IN_PROGRAM_CLOCKS msgrequest */
6391 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_LEN 12
6392 /* MUM cmd header */
6393 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6394 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6395 /* Bit-mask of clocks to be programmed */
6396 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_MASK_OFST 4
6397 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_MASK_LEN 4
6398 #define MC_CMD_MUM_CLOCK_ID_FPGA 0x0 /* enum */
6399 #define MC_CMD_MUM_CLOCK_ID_DDR 0x1 /* enum */
6400 #define MC_CMD_MUM_CLOCK_ID_NIC 0x2 /* enum */
6401 /* Control flags for clock programming */
6402 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_FLAGS_OFST 8
6403 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_FLAGS_LEN 4
6404 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_OVERCLOCK_110_LBN 0
6405 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_OVERCLOCK_110_WIDTH 1
6406 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_NIC_FROM_FPGA_LBN 1
6407 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_NIC_FROM_FPGA_WIDTH 1
6408 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_REF_FROM_XO_LBN 2
6409 #define MC_CMD_MUM_IN_PROGRAM_CLOCKS_CLOCK_REF_FROM_XO_WIDTH 1
6410
6411 /* MC_CMD_MUM_IN_FPGA_LOAD msgrequest */
6412 #define MC_CMD_MUM_IN_FPGA_LOAD_LEN 8
6413 /* MUM cmd header */
6414 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6415 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6416 /* Enable/Disable FPGA config from flash */
6417 #define MC_CMD_MUM_IN_FPGA_LOAD_ENABLE_OFST 4
6418 #define MC_CMD_MUM_IN_FPGA_LOAD_ENABLE_LEN 4
6419
6420 /* MC_CMD_MUM_IN_READ_ATB_SENSOR msgrequest */
6421 #define MC_CMD_MUM_IN_READ_ATB_SENSOR_LEN 4
6422 /* MUM cmd header */
6423 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6424 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6425
6426 /* MC_CMD_MUM_IN_QSFP msgrequest */
6427 #define MC_CMD_MUM_IN_QSFP_LEN 12
6428 /* MUM cmd header */
6429 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6430 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6431 #define MC_CMD_MUM_IN_QSFP_HDR_OFST 4
6432 #define MC_CMD_MUM_IN_QSFP_HDR_LEN 4
6433 #define MC_CMD_MUM_IN_QSFP_OPCODE_LBN 0
6434 #define MC_CMD_MUM_IN_QSFP_OPCODE_WIDTH 4
6435 #define MC_CMD_MUM_IN_QSFP_INIT 0x0 /* enum */
6436 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE 0x1 /* enum */
6437 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP 0x2 /* enum */
6438 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO 0x3 /* enum */
6439 #define MC_CMD_MUM_IN_QSFP_FILL_STATS 0x4 /* enum */
6440 #define MC_CMD_MUM_IN_QSFP_POLL_BIST 0x5 /* enum */
6441 #define MC_CMD_MUM_IN_QSFP_IDX_OFST 8
6442 #define MC_CMD_MUM_IN_QSFP_IDX_LEN 4
6443
6444 /* MC_CMD_MUM_IN_QSFP_INIT msgrequest */
6445 #define MC_CMD_MUM_IN_QSFP_INIT_LEN 16
6446 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6447 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6448 #define MC_CMD_MUM_IN_QSFP_INIT_HDR_OFST 4
6449 #define MC_CMD_MUM_IN_QSFP_INIT_HDR_LEN 4
6450 #define MC_CMD_MUM_IN_QSFP_INIT_IDX_OFST 8
6451 #define MC_CMD_MUM_IN_QSFP_INIT_IDX_LEN 4
6452 #define MC_CMD_MUM_IN_QSFP_INIT_CAGE_OFST 12
6453 #define MC_CMD_MUM_IN_QSFP_INIT_CAGE_LEN 4
6454
6455 /* MC_CMD_MUM_IN_QSFP_RECONFIGURE msgrequest */
6456 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_LEN 24
6457 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6458 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6459 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_HDR_OFST 4
6460 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_HDR_LEN 4
6461 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_IDX_OFST 8
6462 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_IDX_LEN 4
6463 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_TX_DISABLE_OFST 12
6464 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_TX_DISABLE_LEN 4
6465 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LANES_OFST 16
6466 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LANES_LEN 4
6467 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LINK_SPEED_OFST 20
6468 #define MC_CMD_MUM_IN_QSFP_RECONFIGURE_PORT_LINK_SPEED_LEN 4
6469
6470 /* MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP msgrequest */
6471 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_LEN 12
6472 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6473 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6474 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_HDR_OFST 4
6475 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_HDR_LEN 4
6476 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_IDX_OFST 8
6477 #define MC_CMD_MUM_IN_QSFP_GET_SUPPORTED_CAP_IDX_LEN 4
6478
6479 /* MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO msgrequest */
6480 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_LEN 16
6481 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6482 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6483 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_HDR_OFST 4
6484 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_HDR_LEN 4
6485 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_IDX_OFST 8
6486 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_IDX_LEN 4
6487 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_PAGE_OFST 12
6488 #define MC_CMD_MUM_IN_QSFP_GET_MEDIA_INFO_PAGE_LEN 4
6489
6490 /* MC_CMD_MUM_IN_QSFP_FILL_STATS msgrequest */
6491 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_LEN 12
6492 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6493 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6494 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_HDR_OFST 4
6495 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_HDR_LEN 4
6496 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_IDX_OFST 8
6497 #define MC_CMD_MUM_IN_QSFP_FILL_STATS_IDX_LEN 4
6498
6499 /* MC_CMD_MUM_IN_QSFP_POLL_BIST msgrequest */
6500 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_LEN 12
6501 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6502 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6503 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_HDR_OFST 4
6504 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_HDR_LEN 4
6505 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_IDX_OFST 8
6506 #define MC_CMD_MUM_IN_QSFP_POLL_BIST_IDX_LEN 4
6507
6508 /* MC_CMD_MUM_IN_READ_DDR_INFO msgrequest */
6509 #define MC_CMD_MUM_IN_READ_DDR_INFO_LEN 4
6510 /* MUM cmd header */
6511 /*            MC_CMD_MUM_IN_CMD_OFST 0 */
6512 /*            MC_CMD_MUM_IN_CMD_LEN 4 */
6513
6514 /* MC_CMD_MUM_OUT msgresponse */
6515 #define MC_CMD_MUM_OUT_LEN 0
6516
6517 /* MC_CMD_MUM_OUT_NULL msgresponse */
6518 #define MC_CMD_MUM_OUT_NULL_LEN 0
6519
6520 /* MC_CMD_MUM_OUT_GET_VERSION msgresponse */
6521 #define MC_CMD_MUM_OUT_GET_VERSION_LEN 12
6522 #define MC_CMD_MUM_OUT_GET_VERSION_FIRMWARE_OFST 0
6523 #define MC_CMD_MUM_OUT_GET_VERSION_FIRMWARE_LEN 4
6524 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_OFST 4
6525 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_LEN 8
6526 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_LO_OFST 4
6527 #define MC_CMD_MUM_OUT_GET_VERSION_VERSION_HI_OFST 8
6528
6529 /* MC_CMD_MUM_OUT_RAW_CMD msgresponse */
6530 #define MC_CMD_MUM_OUT_RAW_CMD_LENMIN 1
6531 #define MC_CMD_MUM_OUT_RAW_CMD_LENMAX 252
6532 #define MC_CMD_MUM_OUT_RAW_CMD_LEN(num) (0+1*(num))
6533 /* returned data */
6534 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_OFST 0
6535 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_LEN 1
6536 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_MINNUM 1
6537 #define MC_CMD_MUM_OUT_RAW_CMD_DATA_MAXNUM 252
6538
6539 /* MC_CMD_MUM_OUT_READ msgresponse */
6540 #define MC_CMD_MUM_OUT_READ_LENMIN 4
6541 #define MC_CMD_MUM_OUT_READ_LENMAX 252
6542 #define MC_CMD_MUM_OUT_READ_LEN(num) (0+4*(num))
6543 #define MC_CMD_MUM_OUT_READ_BUFFER_OFST 0
6544 #define MC_CMD_MUM_OUT_READ_BUFFER_LEN 4
6545 #define MC_CMD_MUM_OUT_READ_BUFFER_MINNUM 1
6546 #define MC_CMD_MUM_OUT_READ_BUFFER_MAXNUM 63
6547
6548 /* MC_CMD_MUM_OUT_WRITE msgresponse */
6549 #define MC_CMD_MUM_OUT_WRITE_LEN 0
6550
6551 /* MC_CMD_MUM_OUT_LOG msgresponse */
6552 #define MC_CMD_MUM_OUT_LOG_LEN 0
6553
6554 /* MC_CMD_MUM_OUT_LOG_OP_UART msgresponse */
6555 #define MC_CMD_MUM_OUT_LOG_OP_UART_LEN 0
6556
6557 /* MC_CMD_MUM_OUT_GPIO_IN_READ msgresponse */
6558 #define MC_CMD_MUM_OUT_GPIO_IN_READ_LEN 8
6559 /* The first 32-bit word read from the GPIO IN register. */
6560 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK1_OFST 0
6561 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK1_LEN 4
6562 /* The second 32-bit word read from the GPIO IN register. */
6563 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK2_OFST 4
6564 #define MC_CMD_MUM_OUT_GPIO_IN_READ_GPIOMASK2_LEN 4
6565
6566 /* MC_CMD_MUM_OUT_GPIO_OUT_WRITE msgresponse */
6567 #define MC_CMD_MUM_OUT_GPIO_OUT_WRITE_LEN 0
6568
6569 /* MC_CMD_MUM_OUT_GPIO_OUT_READ msgresponse */
6570 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_LEN 8
6571 /* The first 32-bit word read from the GPIO OUT register. */
6572 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK1_OFST 0
6573 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK1_LEN 4
6574 /* The second 32-bit word read from the GPIO OUT register. */
6575 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK2_OFST 4
6576 #define MC_CMD_MUM_OUT_GPIO_OUT_READ_GPIOMASK2_LEN 4
6577
6578 /* MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_WRITE msgresponse */
6579 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_WRITE_LEN 0
6580
6581 /* MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ msgresponse */
6582 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_LEN 8
6583 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK1_OFST 0
6584 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK1_LEN 4
6585 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK2_OFST 4
6586 #define MC_CMD_MUM_OUT_GPIO_OUT_ENABLE_READ_GPIOMASK2_LEN 4
6587
6588 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_READ msgresponse */
6589 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_READ_LEN 4
6590 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_READ_BIT_READ_OFST 0
6591 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_READ_BIT_READ_LEN 4
6592
6593 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_WRITE msgresponse */
6594 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_WRITE_LEN 0
6595
6596 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_CONFIG msgresponse */
6597 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_CONFIG_LEN 0
6598
6599 /* MC_CMD_MUM_OUT_GPIO_OP_OUT_ENABLE msgresponse */
6600 #define MC_CMD_MUM_OUT_GPIO_OP_OUT_ENABLE_LEN 0
6601
6602 /* MC_CMD_MUM_OUT_READ_SENSORS msgresponse */
6603 #define MC_CMD_MUM_OUT_READ_SENSORS_LENMIN 4
6604 #define MC_CMD_MUM_OUT_READ_SENSORS_LENMAX 252
6605 #define MC_CMD_MUM_OUT_READ_SENSORS_LEN(num) (0+4*(num))
6606 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_OFST 0
6607 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_LEN 4
6608 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_MINNUM 1
6609 #define MC_CMD_MUM_OUT_READ_SENSORS_DATA_MAXNUM 63
6610 #define MC_CMD_MUM_OUT_READ_SENSORS_READING_LBN 0
6611 #define MC_CMD_MUM_OUT_READ_SENSORS_READING_WIDTH 16
6612 #define MC_CMD_MUM_OUT_READ_SENSORS_STATE_LBN 16
6613 #define MC_CMD_MUM_OUT_READ_SENSORS_STATE_WIDTH 8
6614 #define MC_CMD_MUM_OUT_READ_SENSORS_TYPE_LBN 24
6615 #define MC_CMD_MUM_OUT_READ_SENSORS_TYPE_WIDTH 8
6616
6617 /* MC_CMD_MUM_OUT_PROGRAM_CLOCKS msgresponse */
6618 #define MC_CMD_MUM_OUT_PROGRAM_CLOCKS_LEN 4
6619 #define MC_CMD_MUM_OUT_PROGRAM_CLOCKS_OK_MASK_OFST 0
6620 #define MC_CMD_MUM_OUT_PROGRAM_CLOCKS_OK_MASK_LEN 4
6621
6622 /* MC_CMD_MUM_OUT_FPGA_LOAD msgresponse */
6623 #define MC_CMD_MUM_OUT_FPGA_LOAD_LEN 0
6624
6625 /* MC_CMD_MUM_OUT_READ_ATB_SENSOR msgresponse */
6626 #define MC_CMD_MUM_OUT_READ_ATB_SENSOR_LEN 4
6627 #define MC_CMD_MUM_OUT_READ_ATB_SENSOR_RESULT_OFST 0
6628 #define MC_CMD_MUM_OUT_READ_ATB_SENSOR_RESULT_LEN 4
6629
6630 /* MC_CMD_MUM_OUT_QSFP_INIT msgresponse */
6631 #define MC_CMD_MUM_OUT_QSFP_INIT_LEN 0
6632
6633 /* MC_CMD_MUM_OUT_QSFP_RECONFIGURE msgresponse */
6634 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_LEN 8
6635 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LP_CAP_OFST 0
6636 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LP_CAP_LEN 4
6637 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_FLAGS_OFST 4
6638 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_FLAGS_LEN 4
6639 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_READY_LBN 0
6640 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_READY_WIDTH 1
6641 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LINK_UP_LBN 1
6642 #define MC_CMD_MUM_OUT_QSFP_RECONFIGURE_PORT_PHY_LINK_UP_WIDTH 1
6643
6644 /* MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP msgresponse */
6645 #define MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP_LEN 4
6646 #define MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP_PORT_PHY_LP_CAP_OFST 0
6647 #define MC_CMD_MUM_OUT_QSFP_GET_SUPPORTED_CAP_PORT_PHY_LP_CAP_LEN 4
6648
6649 /* MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO msgresponse */
6650 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LENMIN 5
6651 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LENMAX 252
6652 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_LEN(num) (4+1*(num))
6653 /* in bytes */
6654 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATALEN_OFST 0
6655 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATALEN_LEN 4
6656 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_OFST 4
6657 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_LEN 1
6658 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_MINNUM 1
6659 #define MC_CMD_MUM_OUT_QSFP_GET_MEDIA_INFO_DATA_MAXNUM 248
6660
6661 /* MC_CMD_MUM_OUT_QSFP_FILL_STATS msgresponse */
6662 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_LEN 8
6663 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PMA_PMD_LINK_UP_OFST 0
6664 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PMA_PMD_LINK_UP_LEN 4
6665 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PCS_LINK_UP_OFST 4
6666 #define MC_CMD_MUM_OUT_QSFP_FILL_STATS_PORT_PHY_STATS_PCS_LINK_UP_LEN 4
6667
6668 /* MC_CMD_MUM_OUT_QSFP_POLL_BIST msgresponse */
6669 #define MC_CMD_MUM_OUT_QSFP_POLL_BIST_LEN 4
6670 #define MC_CMD_MUM_OUT_QSFP_POLL_BIST_TEST_OFST 0
6671 #define MC_CMD_MUM_OUT_QSFP_POLL_BIST_TEST_LEN 4
6672
6673 /* MC_CMD_MUM_OUT_READ_DDR_INFO msgresponse */
6674 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LENMIN 24
6675 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LENMAX 248
6676 #define MC_CMD_MUM_OUT_READ_DDR_INFO_LEN(num) (8+8*(num))
6677 /* Discrete (soldered) DDR resistor strap info */
6678 #define MC_CMD_MUM_OUT_READ_DDR_INFO_DISCRETE_DDR_INFO_OFST 0
6679 #define MC_CMD_MUM_OUT_READ_DDR_INFO_DISCRETE_DDR_INFO_LEN 4
6680 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VRATIO_LBN 0
6681 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VRATIO_WIDTH 16
6682 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED1_LBN 16
6683 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED1_WIDTH 16
6684 /* Number of SODIMM info records */
6685 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NUM_RECORDS_OFST 4
6686 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NUM_RECORDS_LEN 4
6687 /* Array of SODIMM info records */
6688 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_OFST 8
6689 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_LEN 8
6690 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_LO_OFST 8
6691 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_HI_OFST 12
6692 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_MINNUM 2
6693 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SODIMM_INFO_RECORD_MAXNUM 30
6694 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK_ID_LBN 0
6695 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK_ID_WIDTH 8
6696 /* enum: SODIMM bank 1 (Top SODIMM for Sorrento) */
6697 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK1 0x0
6698 /* enum: SODIMM bank 2 (Bottom SODDIMM for Sorrento) */
6699 #define MC_CMD_MUM_OUT_READ_DDR_INFO_BANK2 0x1
6700 /* enum: Total number of SODIMM banks */
6701 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NUM_BANKS 0x2
6702 #define MC_CMD_MUM_OUT_READ_DDR_INFO_TYPE_LBN 8
6703 #define MC_CMD_MUM_OUT_READ_DDR_INFO_TYPE_WIDTH 8
6704 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RANK_LBN 16
6705 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RANK_WIDTH 4
6706 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VOLTAGE_LBN 20
6707 #define MC_CMD_MUM_OUT_READ_DDR_INFO_VOLTAGE_WIDTH 4
6708 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NOT_POWERED 0x0 /* enum */
6709 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V25 0x1 /* enum */
6710 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V35 0x2 /* enum */
6711 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V5 0x3 /* enum */
6712 /* enum: Values 5-15 are reserved for future usage */
6713 #define MC_CMD_MUM_OUT_READ_DDR_INFO_1V8 0x4
6714 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SIZE_LBN 24
6715 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SIZE_WIDTH 8
6716 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SPEED_LBN 32
6717 #define MC_CMD_MUM_OUT_READ_DDR_INFO_SPEED_WIDTH 16
6718 #define MC_CMD_MUM_OUT_READ_DDR_INFO_STATE_LBN 48
6719 #define MC_CMD_MUM_OUT_READ_DDR_INFO_STATE_WIDTH 4
6720 /* enum: No module present */
6721 #define MC_CMD_MUM_OUT_READ_DDR_INFO_ABSENT 0x0
6722 /* enum: Module present supported and powered on */
6723 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_POWERED 0x1
6724 /* enum: Module present but bad type */
6725 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_TYPE 0x2
6726 /* enum: Module present but incompatible voltage */
6727 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_VOLTAGE 0x3
6728 /* enum: Module present but unknown SPD */
6729 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_SPD 0x4
6730 /* enum: Module present but slot cannot support it */
6731 #define MC_CMD_MUM_OUT_READ_DDR_INFO_PRESENT_BAD_SLOT 0x5
6732 /* enum: Modules may or may not be present, but cannot establish contact by I2C
6733  */
6734 #define MC_CMD_MUM_OUT_READ_DDR_INFO_NOT_REACHABLE 0x6
6735 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED2_LBN 52
6736 #define MC_CMD_MUM_OUT_READ_DDR_INFO_RESERVED2_WIDTH 12
6737
6738 /* MC_CMD_RESOURCE_SPECIFIER enum */
6739 /* enum: Any */
6740 #define MC_CMD_RESOURCE_INSTANCE_ANY 0xffffffff
6741 /* enum: None */
6742 #define MC_CMD_RESOURCE_INSTANCE_NONE 0xfffffffe
6743
6744 /* EVB_PORT_ID structuredef */
6745 #define EVB_PORT_ID_LEN 4
6746 #define EVB_PORT_ID_PORT_ID_OFST 0
6747 #define EVB_PORT_ID_PORT_ID_LEN 4
6748 /* enum: An invalid port handle. */
6749 #define EVB_PORT_ID_NULL 0x0
6750 /* enum: The port assigned to this function.. */
6751 #define EVB_PORT_ID_ASSIGNED 0x1000000
6752 /* enum: External network port 0 */
6753 #define EVB_PORT_ID_MAC0 0x2000000
6754 /* enum: External network port 1 */
6755 #define EVB_PORT_ID_MAC1 0x2000001
6756 /* enum: External network port 2 */
6757 #define EVB_PORT_ID_MAC2 0x2000002
6758 /* enum: External network port 3 */
6759 #define EVB_PORT_ID_MAC3 0x2000003
6760 #define EVB_PORT_ID_PORT_ID_LBN 0
6761 #define EVB_PORT_ID_PORT_ID_WIDTH 32
6762
6763 /* EVB_VLAN_TAG structuredef */
6764 #define EVB_VLAN_TAG_LEN 2
6765 /* The VLAN tag value */
6766 #define EVB_VLAN_TAG_VLAN_ID_LBN 0
6767 #define EVB_VLAN_TAG_VLAN_ID_WIDTH 12
6768 #define EVB_VLAN_TAG_MODE_LBN 12
6769 #define EVB_VLAN_TAG_MODE_WIDTH 4
6770 /* enum: Insert the VLAN. */
6771 #define EVB_VLAN_TAG_INSERT 0x0
6772 /* enum: Replace the VLAN if already present. */
6773 #define EVB_VLAN_TAG_REPLACE 0x1
6774
6775 /* BUFTBL_ENTRY structuredef */
6776 #define BUFTBL_ENTRY_LEN 12
6777 /* the owner ID */
6778 #define BUFTBL_ENTRY_OID_OFST 0
6779 #define BUFTBL_ENTRY_OID_LEN 2
6780 #define BUFTBL_ENTRY_OID_LBN 0
6781 #define BUFTBL_ENTRY_OID_WIDTH 16
6782 /* the page parameter as one of ESE_DZ_SMC_PAGE_SIZE_ */
6783 #define BUFTBL_ENTRY_PGSZ_OFST 2
6784 #define BUFTBL_ENTRY_PGSZ_LEN 2
6785 #define BUFTBL_ENTRY_PGSZ_LBN 16
6786 #define BUFTBL_ENTRY_PGSZ_WIDTH 16
6787 /* the raw 64-bit address field from the SMC, not adjusted for page size */
6788 #define BUFTBL_ENTRY_RAWADDR_OFST 4
6789 #define BUFTBL_ENTRY_RAWADDR_LEN 8
6790 #define BUFTBL_ENTRY_RAWADDR_LO_OFST 4
6791 #define BUFTBL_ENTRY_RAWADDR_HI_OFST 8
6792 #define BUFTBL_ENTRY_RAWADDR_LBN 32
6793 #define BUFTBL_ENTRY_RAWADDR_WIDTH 64
6794
6795 /* NVRAM_PARTITION_TYPE structuredef */
6796 #define NVRAM_PARTITION_TYPE_LEN 2
6797 #define NVRAM_PARTITION_TYPE_ID_OFST 0
6798 #define NVRAM_PARTITION_TYPE_ID_LEN 2
6799 /* enum: Primary MC firmware partition */
6800 #define NVRAM_PARTITION_TYPE_MC_FIRMWARE 0x100
6801 /* enum: Secondary MC firmware partition */
6802 #define NVRAM_PARTITION_TYPE_MC_FIRMWARE_BACKUP 0x200
6803 /* enum: Expansion ROM partition */
6804 #define NVRAM_PARTITION_TYPE_EXPANSION_ROM 0x300
6805 /* enum: Static configuration TLV partition */
6806 #define NVRAM_PARTITION_TYPE_STATIC_CONFIG 0x400
6807 /* enum: Dynamic configuration TLV partition */
6808 #define NVRAM_PARTITION_TYPE_DYNAMIC_CONFIG 0x500
6809 /* enum: Expansion ROM configuration data for port 0 */
6810 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT0 0x600
6811 /* enum: Synonym for EXPROM_CONFIG_PORT0 as used in pmap files */
6812 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG 0x600
6813 /* enum: Expansion ROM configuration data for port 1 */
6814 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT1 0x601
6815 /* enum: Expansion ROM configuration data for port 2 */
6816 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT2 0x602
6817 /* enum: Expansion ROM configuration data for port 3 */
6818 #define NVRAM_PARTITION_TYPE_EXPROM_CONFIG_PORT3 0x603
6819 /* enum: Non-volatile log output partition */
6820 #define NVRAM_PARTITION_TYPE_LOG 0x700
6821 /* enum: Non-volatile log output of second core on dual-core device */
6822 #define NVRAM_PARTITION_TYPE_LOG_SLAVE 0x701
6823 /* enum: Device state dump output partition */
6824 #define NVRAM_PARTITION_TYPE_DUMP 0x800
6825 /* enum: Application license key storage partition */
6826 #define NVRAM_PARTITION_TYPE_LICENSE 0x900
6827 /* enum: Start of range used for PHY partitions (low 8 bits are the PHY ID) */
6828 #define NVRAM_PARTITION_TYPE_PHY_MIN 0xa00
6829 /* enum: End of range used for PHY partitions (low 8 bits are the PHY ID) */
6830 #define NVRAM_PARTITION_TYPE_PHY_MAX 0xaff
6831 /* enum: Primary FPGA partition */
6832 #define NVRAM_PARTITION_TYPE_FPGA 0xb00
6833 /* enum: Secondary FPGA partition */
6834 #define NVRAM_PARTITION_TYPE_FPGA_BACKUP 0xb01
6835 /* enum: FC firmware partition */
6836 #define NVRAM_PARTITION_TYPE_FC_FIRMWARE 0xb02
6837 /* enum: FC License partition */
6838 #define NVRAM_PARTITION_TYPE_FC_LICENSE 0xb03
6839 /* enum: Non-volatile log output partition for FC */
6840 #define NVRAM_PARTITION_TYPE_FC_LOG 0xb04
6841 /* enum: MUM firmware partition */
6842 #define NVRAM_PARTITION_TYPE_MUM_FIRMWARE 0xc00
6843 /* enum: SUC firmware partition (this is intentionally an alias of
6844  * MUM_FIRMWARE)
6845  */
6846 #define NVRAM_PARTITION_TYPE_SUC_FIRMWARE 0xc00
6847 /* enum: MUM Non-volatile log output partition. */
6848 #define NVRAM_PARTITION_TYPE_MUM_LOG 0xc01
6849 /* enum: MUM Application table partition. */
6850 #define NVRAM_PARTITION_TYPE_MUM_APPTABLE 0xc02
6851 /* enum: MUM boot rom partition. */
6852 #define NVRAM_PARTITION_TYPE_MUM_BOOT_ROM 0xc03
6853 /* enum: MUM production signatures & calibration rom partition. */
6854 #define NVRAM_PARTITION_TYPE_MUM_PROD_ROM 0xc04
6855 /* enum: MUM user signatures & calibration rom partition. */
6856 #define NVRAM_PARTITION_TYPE_MUM_USER_ROM 0xc05
6857 /* enum: MUM fuses and lockbits partition. */
6858 #define NVRAM_PARTITION_TYPE_MUM_FUSELOCK 0xc06
6859 /* enum: UEFI expansion ROM if separate from PXE */
6860 #define NVRAM_PARTITION_TYPE_EXPANSION_UEFI 0xd00
6861 /* enum: Used by the expansion ROM for logging */
6862 #define NVRAM_PARTITION_TYPE_PXE_LOG 0x1000
6863 /* enum: Used for XIP code of shmbooted images */
6864 #define NVRAM_PARTITION_TYPE_XIP_SCRATCH 0x1100
6865 /* enum: Spare partition 2 */
6866 #define NVRAM_PARTITION_TYPE_SPARE_2 0x1200
6867 /* enum: Manufacturing partition. Used during manufacture to pass information
6868  * between XJTAG and Manftest.
6869  */
6870 #define NVRAM_PARTITION_TYPE_MANUFACTURING 0x1300
6871 /* enum: Spare partition 4 */
6872 #define NVRAM_PARTITION_TYPE_SPARE_4 0x1400
6873 /* enum: Spare partition 5 */
6874 #define NVRAM_PARTITION_TYPE_SPARE_5 0x1500
6875 /* enum: Partition for reporting MC status. See mc_flash_layout.h
6876  * medford_mc_status_hdr_t for layout on Medford.
6877  */
6878 #define NVRAM_PARTITION_TYPE_STATUS 0x1600
6879 /* enum: Spare partition 13 */
6880 #define NVRAM_PARTITION_TYPE_SPARE_13 0x1700
6881 /* enum: Spare partition 14 */
6882 #define NVRAM_PARTITION_TYPE_SPARE_14 0x1800
6883 /* enum: Spare partition 15 */
6884 #define NVRAM_PARTITION_TYPE_SPARE_15 0x1900
6885 /* enum: Spare partition 16 */
6886 #define NVRAM_PARTITION_TYPE_SPARE_16 0x1a00
6887 /* enum: Factory defaults for dynamic configuration */
6888 #define NVRAM_PARTITION_TYPE_DYNCONFIG_DEFAULTS 0x1b00
6889 /* enum: Factory defaults for expansion ROM configuration */
6890 #define NVRAM_PARTITION_TYPE_ROMCONFIG_DEFAULTS 0x1c00
6891 /* enum: Field Replaceable Unit inventory information for use on IPMI
6892  * platforms. See SF-119124-PS. The STATIC_CONFIG partition may contain a
6893  * subset of the information stored in this partition.
6894  */
6895 #define NVRAM_PARTITION_TYPE_FRU_INFORMATION 0x1d00
6896 /* enum: Start of reserved value range (firmware may use for any purpose) */
6897 #define NVRAM_PARTITION_TYPE_RESERVED_VALUES_MIN 0xff00
6898 /* enum: End of reserved value range (firmware may use for any purpose) */
6899 #define NVRAM_PARTITION_TYPE_RESERVED_VALUES_MAX 0xfffd
6900 /* enum: Recovery partition map (provided if real map is missing or corrupt) */
6901 #define NVRAM_PARTITION_TYPE_RECOVERY_MAP 0xfffe
6902 /* enum: Partition map (real map as stored in flash) */
6903 #define NVRAM_PARTITION_TYPE_PARTITION_MAP 0xffff
6904 #define NVRAM_PARTITION_TYPE_ID_LBN 0
6905 #define NVRAM_PARTITION_TYPE_ID_WIDTH 16
6906
6907 /* LICENSED_APP_ID structuredef */
6908 #define LICENSED_APP_ID_LEN 4
6909 #define LICENSED_APP_ID_ID_OFST 0
6910 #define LICENSED_APP_ID_ID_LEN 4
6911 /* enum: OpenOnload */
6912 #define LICENSED_APP_ID_ONLOAD 0x1
6913 /* enum: PTP timestamping */
6914 #define LICENSED_APP_ID_PTP 0x2
6915 /* enum: SolarCapture Pro */
6916 #define LICENSED_APP_ID_SOLARCAPTURE_PRO 0x4
6917 /* enum: SolarSecure filter engine */
6918 #define LICENSED_APP_ID_SOLARSECURE 0x8
6919 /* enum: Performance monitor */
6920 #define LICENSED_APP_ID_PERF_MONITOR 0x10
6921 /* enum: SolarCapture Live */
6922 #define LICENSED_APP_ID_SOLARCAPTURE_LIVE 0x20
6923 /* enum: Capture SolarSystem */
6924 #define LICENSED_APP_ID_CAPTURE_SOLARSYSTEM 0x40
6925 /* enum: Network Access Control */
6926 #define LICENSED_APP_ID_NETWORK_ACCESS_CONTROL 0x80
6927 /* enum: TCP Direct */
6928 #define LICENSED_APP_ID_TCP_DIRECT 0x100
6929 /* enum: Low Latency */
6930 #define LICENSED_APP_ID_LOW_LATENCY 0x200
6931 /* enum: SolarCapture Tap */
6932 #define LICENSED_APP_ID_SOLARCAPTURE_TAP 0x400
6933 /* enum: Capture SolarSystem 40G */
6934 #define LICENSED_APP_ID_CAPTURE_SOLARSYSTEM_40G 0x800
6935 /* enum: Capture SolarSystem 1G */
6936 #define LICENSED_APP_ID_CAPTURE_SOLARSYSTEM_1G 0x1000
6937 /* enum: ScaleOut Onload */
6938 #define LICENSED_APP_ID_SCALEOUT_ONLOAD 0x2000
6939 /* enum: SCS Network Analytics Dashboard */
6940 #define LICENSED_APP_ID_DSHBRD 0x4000
6941 /* enum: SolarCapture Trading Analytics */
6942 #define LICENSED_APP_ID_SCATRD 0x8000
6943 #define LICENSED_APP_ID_ID_LBN 0
6944 #define LICENSED_APP_ID_ID_WIDTH 32
6945
6946 /* LICENSED_FEATURES structuredef */
6947 #define LICENSED_FEATURES_LEN 8
6948 /* Bitmask of licensed firmware features */
6949 #define LICENSED_FEATURES_MASK_OFST 0
6950 #define LICENSED_FEATURES_MASK_LEN 8
6951 #define LICENSED_FEATURES_MASK_LO_OFST 0
6952 #define LICENSED_FEATURES_MASK_HI_OFST 4
6953 #define LICENSED_FEATURES_RX_CUT_THROUGH_LBN 0
6954 #define LICENSED_FEATURES_RX_CUT_THROUGH_WIDTH 1
6955 #define LICENSED_FEATURES_PIO_LBN 1
6956 #define LICENSED_FEATURES_PIO_WIDTH 1
6957 #define LICENSED_FEATURES_EVQ_TIMER_LBN 2
6958 #define LICENSED_FEATURES_EVQ_TIMER_WIDTH 1
6959 #define LICENSED_FEATURES_CLOCK_LBN 3
6960 #define LICENSED_FEATURES_CLOCK_WIDTH 1
6961 #define LICENSED_FEATURES_RX_TIMESTAMPS_LBN 4
6962 #define LICENSED_FEATURES_RX_TIMESTAMPS_WIDTH 1
6963 #define LICENSED_FEATURES_TX_TIMESTAMPS_LBN 5
6964 #define LICENSED_FEATURES_TX_TIMESTAMPS_WIDTH 1
6965 #define LICENSED_FEATURES_RX_SNIFF_LBN 6
6966 #define LICENSED_FEATURES_RX_SNIFF_WIDTH 1
6967 #define LICENSED_FEATURES_TX_SNIFF_LBN 7
6968 #define LICENSED_FEATURES_TX_SNIFF_WIDTH 1
6969 #define LICENSED_FEATURES_PROXY_FILTER_OPS_LBN 8
6970 #define LICENSED_FEATURES_PROXY_FILTER_OPS_WIDTH 1
6971 #define LICENSED_FEATURES_EVENT_CUT_THROUGH_LBN 9
6972 #define LICENSED_FEATURES_EVENT_CUT_THROUGH_WIDTH 1
6973 #define LICENSED_FEATURES_MASK_LBN 0
6974 #define LICENSED_FEATURES_MASK_WIDTH 64
6975
6976 /* LICENSED_V3_APPS structuredef */
6977 #define LICENSED_V3_APPS_LEN 8
6978 /* Bitmask of licensed applications */
6979 #define LICENSED_V3_APPS_MASK_OFST 0
6980 #define LICENSED_V3_APPS_MASK_LEN 8
6981 #define LICENSED_V3_APPS_MASK_LO_OFST 0
6982 #define LICENSED_V3_APPS_MASK_HI_OFST 4
6983 #define LICENSED_V3_APPS_ONLOAD_LBN 0
6984 #define LICENSED_V3_APPS_ONLOAD_WIDTH 1
6985 #define LICENSED_V3_APPS_PTP_LBN 1
6986 #define LICENSED_V3_APPS_PTP_WIDTH 1
6987 #define LICENSED_V3_APPS_SOLARCAPTURE_PRO_LBN 2
6988 #define LICENSED_V3_APPS_SOLARCAPTURE_PRO_WIDTH 1
6989 #define LICENSED_V3_APPS_SOLARSECURE_LBN 3
6990 #define LICENSED_V3_APPS_SOLARSECURE_WIDTH 1
6991 #define LICENSED_V3_APPS_PERF_MONITOR_LBN 4
6992 #define LICENSED_V3_APPS_PERF_MONITOR_WIDTH 1
6993 #define LICENSED_V3_APPS_SOLARCAPTURE_LIVE_LBN 5
6994 #define LICENSED_V3_APPS_SOLARCAPTURE_LIVE_WIDTH 1
6995 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_LBN 6
6996 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_WIDTH 1
6997 #define LICENSED_V3_APPS_NETWORK_ACCESS_CONTROL_LBN 7
6998 #define LICENSED_V3_APPS_NETWORK_ACCESS_CONTROL_WIDTH 1
6999 #define LICENSED_V3_APPS_TCP_DIRECT_LBN 8
7000 #define LICENSED_V3_APPS_TCP_DIRECT_WIDTH 1
7001 #define LICENSED_V3_APPS_LOW_LATENCY_LBN 9
7002 #define LICENSED_V3_APPS_LOW_LATENCY_WIDTH 1
7003 #define LICENSED_V3_APPS_SOLARCAPTURE_TAP_LBN 10
7004 #define LICENSED_V3_APPS_SOLARCAPTURE_TAP_WIDTH 1
7005 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_40G_LBN 11
7006 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_40G_WIDTH 1
7007 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_1G_LBN 12
7008 #define LICENSED_V3_APPS_CAPTURE_SOLARSYSTEM_1G_WIDTH 1
7009 #define LICENSED_V3_APPS_SCALEOUT_ONLOAD_LBN 13
7010 #define LICENSED_V3_APPS_SCALEOUT_ONLOAD_WIDTH 1
7011 #define LICENSED_V3_APPS_DSHBRD_LBN 14
7012 #define LICENSED_V3_APPS_DSHBRD_WIDTH 1
7013 #define LICENSED_V3_APPS_SCATRD_LBN 15
7014 #define LICENSED_V3_APPS_SCATRD_WIDTH 1
7015 #define LICENSED_V3_APPS_MASK_LBN 0
7016 #define LICENSED_V3_APPS_MASK_WIDTH 64
7017
7018 /* LICENSED_V3_FEATURES structuredef */
7019 #define LICENSED_V3_FEATURES_LEN 8
7020 /* Bitmask of licensed firmware features */
7021 #define LICENSED_V3_FEATURES_MASK_OFST 0
7022 #define LICENSED_V3_FEATURES_MASK_LEN 8
7023 #define LICENSED_V3_FEATURES_MASK_LO_OFST 0
7024 #define LICENSED_V3_FEATURES_MASK_HI_OFST 4
7025 #define LICENSED_V3_FEATURES_RX_CUT_THROUGH_LBN 0
7026 #define LICENSED_V3_FEATURES_RX_CUT_THROUGH_WIDTH 1
7027 #define LICENSED_V3_FEATURES_PIO_LBN 1
7028 #define LICENSED_V3_FEATURES_PIO_WIDTH 1
7029 #define LICENSED_V3_FEATURES_EVQ_TIMER_LBN 2
7030 #define LICENSED_V3_FEATURES_EVQ_TIMER_WIDTH 1
7031 #define LICENSED_V3_FEATURES_CLOCK_LBN 3
7032 #define LICENSED_V3_FEATURES_CLOCK_WIDTH 1
7033 #define LICENSED_V3_FEATURES_RX_TIMESTAMPS_LBN 4
7034 #define LICENSED_V3_FEATURES_RX_TIMESTAMPS_WIDTH 1
7035 #define LICENSED_V3_FEATURES_TX_TIMESTAMPS_LBN 5
7036 #define LICENSED_V3_FEATURES_TX_TIMESTAMPS_WIDTH 1
7037 #define LICENSED_V3_FEATURES_RX_SNIFF_LBN 6
7038 #define LICENSED_V3_FEATURES_RX_SNIFF_WIDTH 1
7039 #define LICENSED_V3_FEATURES_TX_SNIFF_LBN 7
7040 #define LICENSED_V3_FEATURES_TX_SNIFF_WIDTH 1
7041 #define LICENSED_V3_FEATURES_PROXY_FILTER_OPS_LBN 8
7042 #define LICENSED_V3_FEATURES_PROXY_FILTER_OPS_WIDTH 1
7043 #define LICENSED_V3_FEATURES_EVENT_CUT_THROUGH_LBN 9
7044 #define LICENSED_V3_FEATURES_EVENT_CUT_THROUGH_WIDTH 1
7045 #define LICENSED_V3_FEATURES_MASK_LBN 0
7046 #define LICENSED_V3_FEATURES_MASK_WIDTH 64
7047
7048 /* TX_TIMESTAMP_EVENT structuredef */
7049 #define TX_TIMESTAMP_EVENT_LEN 6
7050 /* lower 16 bits of timestamp data */
7051 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_OFST 0
7052 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_LEN 2
7053 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_LBN 0
7054 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_LO_WIDTH 16
7055 /* Type of TX event, ordinary TX completion, low or high part of TX timestamp
7056  */
7057 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_OFST 3
7058 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_LEN 1
7059 /* enum: This is a TX completion event, not a timestamp */
7060 #define TX_TIMESTAMP_EVENT_TX_EV_COMPLETION 0x0
7061 /* enum: This is a TX completion event for a CTPIO transmit. The event format
7062  * is the same as for TX_EV_COMPLETION.
7063  */
7064 #define TX_TIMESTAMP_EVENT_TX_EV_CTPIO_COMPLETION 0x11
7065 /* enum: This is the low part of a TX timestamp for a CTPIO transmission. The
7066  * event format is the same as for TX_EV_TSTAMP_LO
7067  */
7068 #define TX_TIMESTAMP_EVENT_TX_EV_CTPIO_TS_LO 0x12
7069 /* enum: This is the high part of a TX timestamp for a CTPIO transmission. The
7070  * event format is the same as for TX_EV_TSTAMP_HI
7071  */
7072 #define TX_TIMESTAMP_EVENT_TX_EV_CTPIO_TS_HI 0x13
7073 /* enum: This is the low part of a TX timestamp event */
7074 #define TX_TIMESTAMP_EVENT_TX_EV_TSTAMP_LO 0x51
7075 /* enum: This is the high part of a TX timestamp event */
7076 #define TX_TIMESTAMP_EVENT_TX_EV_TSTAMP_HI 0x52
7077 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_LBN 24
7078 #define TX_TIMESTAMP_EVENT_TX_EV_TYPE_WIDTH 8
7079 /* upper 16 bits of timestamp data */
7080 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_OFST 4
7081 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_LEN 2
7082 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_LBN 32
7083 #define TX_TIMESTAMP_EVENT_TSTAMP_DATA_HI_WIDTH 16
7084
7085 /* RSS_MODE structuredef */
7086 #define RSS_MODE_LEN 1
7087 /* The RSS mode for a particular packet type is a value from 0 - 15 which can
7088  * be considered as 4 bits selecting which fields are included in the hash. (A
7089  * value 0 effectively disables RSS spreading for the packet type.) The YAML
7090  * generation tools require this structure to be a whole number of bytes wide,
7091  * but only 4 bits are relevant.
7092  */
7093 #define RSS_MODE_HASH_SELECTOR_OFST 0
7094 #define RSS_MODE_HASH_SELECTOR_LEN 1
7095 #define RSS_MODE_HASH_SRC_ADDR_LBN 0
7096 #define RSS_MODE_HASH_SRC_ADDR_WIDTH 1
7097 #define RSS_MODE_HASH_DST_ADDR_LBN 1
7098 #define RSS_MODE_HASH_DST_ADDR_WIDTH 1
7099 #define RSS_MODE_HASH_SRC_PORT_LBN 2
7100 #define RSS_MODE_HASH_SRC_PORT_WIDTH 1
7101 #define RSS_MODE_HASH_DST_PORT_LBN 3
7102 #define RSS_MODE_HASH_DST_PORT_WIDTH 1
7103 #define RSS_MODE_HASH_SELECTOR_LBN 0
7104 #define RSS_MODE_HASH_SELECTOR_WIDTH 8
7105
7106 /* CTPIO_STATS_MAP structuredef */
7107 #define CTPIO_STATS_MAP_LEN 4
7108 /* The (function relative) VI number */
7109 #define CTPIO_STATS_MAP_VI_OFST 0
7110 #define CTPIO_STATS_MAP_VI_LEN 2
7111 #define CTPIO_STATS_MAP_VI_LBN 0
7112 #define CTPIO_STATS_MAP_VI_WIDTH 16
7113 /* The target bucket for the VI */
7114 #define CTPIO_STATS_MAP_BUCKET_OFST 2
7115 #define CTPIO_STATS_MAP_BUCKET_LEN 2
7116 #define CTPIO_STATS_MAP_BUCKET_LBN 16
7117 #define CTPIO_STATS_MAP_BUCKET_WIDTH 16
7118
7119 /* MESSAGE_TYPE structuredef: When present this defines the meaning of a
7120  * message, and is used to protect against chosen message attacks in signed
7121  * messages, regardless their origin. The message type also defines the
7122  * signature cryptographic algorithm, encoding, and message fields included in
7123  * the signature. The values are used in different commands but must be unique
7124  * across all commands, e.g. MC_CMD_TSA_BIND_IN_SECURE_UNBIND uses different
7125  * message type than MC_CMD_SECURE_NIC_INFO_IN_STATUS.
7126  */
7127 #define MESSAGE_TYPE_LEN 4
7128 #define MESSAGE_TYPE_MESSAGE_TYPE_OFST 0
7129 #define MESSAGE_TYPE_MESSAGE_TYPE_LEN 4
7130 #define MESSAGE_TYPE_UNUSED 0x0 /* enum */
7131 /* enum: Message type value for the response to a
7132  * MC_CMD_TSA_BIND_IN_SECURE_UNBIND message. TSA_SECURE_UNBIND messages are
7133  * ECDSA SECP384R1 signed using SHA384 message digest algorithm over fields
7134  * MESSAGE_TYPE, TSANID, TSAID, and UNBINDTOKEN, and encoded as suggested by
7135  * RFC6979 (section 2.4).
7136  */
7137 #define MESSAGE_TYPE_TSA_SECURE_UNBIND 0x1
7138 /* enum: Message type value for the response to a
7139  * MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION message. TSA_SECURE_DECOMMISSION
7140  * messages are ECDSA SECP384R1 signed using SHA384 message digest algorithm
7141  * over fields MESSAGE_TYPE, TSAID, USER, and REASON, and encoded as suggested
7142  * by RFC6979 (section 2.4).
7143  */
7144 #define MESSAGE_TYPE_TSA_SECURE_DECOMMISSION 0x2
7145 /* enum: Message type value for the response to a
7146  * MC_CMD_SECURE_NIC_INFO_IN_STATUS message. This enum value is not sequential
7147  * to other message types for backwards compatibility as the message type for
7148  * MC_CMD_SECURE_NIC_INFO_IN_STATUS was defined before the existence of this
7149  * global enum.
7150  */
7151 #define MESSAGE_TYPE_SECURE_NIC_INFO_STATUS 0xdb4
7152 #define MESSAGE_TYPE_MESSAGE_TYPE_LBN 0
7153 #define MESSAGE_TYPE_MESSAGE_TYPE_WIDTH 32
7154
7155
7156 /***********************************/
7157 /* MC_CMD_READ_REGS
7158  * Get a dump of the MCPU registers
7159  */
7160 #define MC_CMD_READ_REGS 0x50
7161 #undef  MC_CMD_0x50_PRIVILEGE_CTG
7162
7163 #define MC_CMD_0x50_PRIVILEGE_CTG SRIOV_CTG_INSECURE
7164
7165 /* MC_CMD_READ_REGS_IN msgrequest */
7166 #define MC_CMD_READ_REGS_IN_LEN 0
7167
7168 /* MC_CMD_READ_REGS_OUT msgresponse */
7169 #define MC_CMD_READ_REGS_OUT_LEN 308
7170 /* Whether the corresponding register entry contains a valid value */
7171 #define MC_CMD_READ_REGS_OUT_MASK_OFST 0
7172 #define MC_CMD_READ_REGS_OUT_MASK_LEN 16
7173 /* Same order as MIPS GDB (r0-r31, sr, lo, hi, bad, cause, 32 x float, fsr,
7174  * fir, fp)
7175  */
7176 #define MC_CMD_READ_REGS_OUT_REGS_OFST 16
7177 #define MC_CMD_READ_REGS_OUT_REGS_LEN 4
7178 #define MC_CMD_READ_REGS_OUT_REGS_NUM 73
7179
7180
7181 /***********************************/
7182 /* MC_CMD_INIT_EVQ
7183  * Set up an event queue according to the supplied parameters. The IN arguments
7184  * end with an address for each 4k of host memory required to back the EVQ.
7185  */
7186 #define MC_CMD_INIT_EVQ 0x80
7187 #undef  MC_CMD_0x80_PRIVILEGE_CTG
7188
7189 #define MC_CMD_0x80_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7190
7191 /* MC_CMD_INIT_EVQ_IN msgrequest */
7192 #define MC_CMD_INIT_EVQ_IN_LENMIN 44
7193 #define MC_CMD_INIT_EVQ_IN_LENMAX 548
7194 #define MC_CMD_INIT_EVQ_IN_LEN(num) (36+8*(num))
7195 /* Size, in entries */
7196 #define MC_CMD_INIT_EVQ_IN_SIZE_OFST 0
7197 #define MC_CMD_INIT_EVQ_IN_SIZE_LEN 4
7198 /* Desired instance. Must be set to a specific instance, which is a function
7199  * local queue index.
7200  */
7201 #define MC_CMD_INIT_EVQ_IN_INSTANCE_OFST 4
7202 #define MC_CMD_INIT_EVQ_IN_INSTANCE_LEN 4
7203 /* The initial timer value. The load value is ignored if the timer mode is DIS.
7204  */
7205 #define MC_CMD_INIT_EVQ_IN_TMR_LOAD_OFST 8
7206 #define MC_CMD_INIT_EVQ_IN_TMR_LOAD_LEN 4
7207 /* The reload value is ignored in one-shot modes */
7208 #define MC_CMD_INIT_EVQ_IN_TMR_RELOAD_OFST 12
7209 #define MC_CMD_INIT_EVQ_IN_TMR_RELOAD_LEN 4
7210 /* tbd */
7211 #define MC_CMD_INIT_EVQ_IN_FLAGS_OFST 16
7212 #define MC_CMD_INIT_EVQ_IN_FLAGS_LEN 4
7213 #define MC_CMD_INIT_EVQ_IN_FLAG_INTERRUPTING_LBN 0
7214 #define MC_CMD_INIT_EVQ_IN_FLAG_INTERRUPTING_WIDTH 1
7215 #define MC_CMD_INIT_EVQ_IN_FLAG_RPTR_DOS_LBN 1
7216 #define MC_CMD_INIT_EVQ_IN_FLAG_RPTR_DOS_WIDTH 1
7217 #define MC_CMD_INIT_EVQ_IN_FLAG_INT_ARMD_LBN 2
7218 #define MC_CMD_INIT_EVQ_IN_FLAG_INT_ARMD_WIDTH 1
7219 #define MC_CMD_INIT_EVQ_IN_FLAG_CUT_THRU_LBN 3
7220 #define MC_CMD_INIT_EVQ_IN_FLAG_CUT_THRU_WIDTH 1
7221 #define MC_CMD_INIT_EVQ_IN_FLAG_RX_MERGE_LBN 4
7222 #define MC_CMD_INIT_EVQ_IN_FLAG_RX_MERGE_WIDTH 1
7223 #define MC_CMD_INIT_EVQ_IN_FLAG_TX_MERGE_LBN 5
7224 #define MC_CMD_INIT_EVQ_IN_FLAG_TX_MERGE_WIDTH 1
7225 #define MC_CMD_INIT_EVQ_IN_FLAG_USE_TIMER_LBN 6
7226 #define MC_CMD_INIT_EVQ_IN_FLAG_USE_TIMER_WIDTH 1
7227 #define MC_CMD_INIT_EVQ_IN_TMR_MODE_OFST 20
7228 #define MC_CMD_INIT_EVQ_IN_TMR_MODE_LEN 4
7229 /* enum: Disabled */
7230 #define MC_CMD_INIT_EVQ_IN_TMR_MODE_DIS 0x0
7231 /* enum: Immediate */
7232 #define MC_CMD_INIT_EVQ_IN_TMR_IMMED_START 0x1
7233 /* enum: Triggered */
7234 #define MC_CMD_INIT_EVQ_IN_TMR_TRIG_START 0x2
7235 /* enum: Hold-off */
7236 #define MC_CMD_INIT_EVQ_IN_TMR_INT_HLDOFF 0x3
7237 /* Target EVQ for wakeups if in wakeup mode. */
7238 #define MC_CMD_INIT_EVQ_IN_TARGET_EVQ_OFST 24
7239 #define MC_CMD_INIT_EVQ_IN_TARGET_EVQ_LEN 4
7240 /* Target interrupt if in interrupting mode (note union with target EVQ). Use
7241  * MC_CMD_RESOURCE_INSTANCE_ANY unless a specific one required for test
7242  * purposes.
7243  */
7244 #define MC_CMD_INIT_EVQ_IN_IRQ_NUM_OFST 24
7245 #define MC_CMD_INIT_EVQ_IN_IRQ_NUM_LEN 4
7246 /* Event Counter Mode. */
7247 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_OFST 28
7248 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_LEN 4
7249 /* enum: Disabled */
7250 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_DIS 0x0
7251 /* enum: Disabled */
7252 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_RX 0x1
7253 /* enum: Disabled */
7254 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_TX 0x2
7255 /* enum: Disabled */
7256 #define MC_CMD_INIT_EVQ_IN_COUNT_MODE_RXTX 0x3
7257 /* Event queue packet count threshold. */
7258 #define MC_CMD_INIT_EVQ_IN_COUNT_THRSHLD_OFST 32
7259 #define MC_CMD_INIT_EVQ_IN_COUNT_THRSHLD_LEN 4
7260 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7261 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_OFST 36
7262 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_LEN 8
7263 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_LO_OFST 36
7264 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_HI_OFST 40
7265 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_MINNUM 1
7266 #define MC_CMD_INIT_EVQ_IN_DMA_ADDR_MAXNUM 64
7267
7268 /* MC_CMD_INIT_EVQ_OUT msgresponse */
7269 #define MC_CMD_INIT_EVQ_OUT_LEN 4
7270 /* Only valid if INTRFLAG was true */
7271 #define MC_CMD_INIT_EVQ_OUT_IRQ_OFST 0
7272 #define MC_CMD_INIT_EVQ_OUT_IRQ_LEN 4
7273
7274 /* MC_CMD_INIT_EVQ_V2_IN msgrequest */
7275 #define MC_CMD_INIT_EVQ_V2_IN_LENMIN 44
7276 #define MC_CMD_INIT_EVQ_V2_IN_LENMAX 548
7277 #define MC_CMD_INIT_EVQ_V2_IN_LEN(num) (36+8*(num))
7278 /* Size, in entries */
7279 #define MC_CMD_INIT_EVQ_V2_IN_SIZE_OFST 0
7280 #define MC_CMD_INIT_EVQ_V2_IN_SIZE_LEN 4
7281 /* Desired instance. Must be set to a specific instance, which is a function
7282  * local queue index.
7283  */
7284 #define MC_CMD_INIT_EVQ_V2_IN_INSTANCE_OFST 4
7285 #define MC_CMD_INIT_EVQ_V2_IN_INSTANCE_LEN 4
7286 /* The initial timer value. The load value is ignored if the timer mode is DIS.
7287  */
7288 #define MC_CMD_INIT_EVQ_V2_IN_TMR_LOAD_OFST 8
7289 #define MC_CMD_INIT_EVQ_V2_IN_TMR_LOAD_LEN 4
7290 /* The reload value is ignored in one-shot modes */
7291 #define MC_CMD_INIT_EVQ_V2_IN_TMR_RELOAD_OFST 12
7292 #define MC_CMD_INIT_EVQ_V2_IN_TMR_RELOAD_LEN 4
7293 /* tbd */
7294 #define MC_CMD_INIT_EVQ_V2_IN_FLAGS_OFST 16
7295 #define MC_CMD_INIT_EVQ_V2_IN_FLAGS_LEN 4
7296 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INTERRUPTING_LBN 0
7297 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INTERRUPTING_WIDTH 1
7298 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RPTR_DOS_LBN 1
7299 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RPTR_DOS_WIDTH 1
7300 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INT_ARMD_LBN 2
7301 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_INT_ARMD_WIDTH 1
7302 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_CUT_THRU_LBN 3
7303 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_CUT_THRU_WIDTH 1
7304 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RX_MERGE_LBN 4
7305 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_RX_MERGE_WIDTH 1
7306 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TX_MERGE_LBN 5
7307 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TX_MERGE_WIDTH 1
7308 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_USE_TIMER_LBN 6
7309 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_USE_TIMER_WIDTH 1
7310 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_LBN 7
7311 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_WIDTH 4
7312 /* enum: All initialisation flags specified by host. */
7313 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_MANUAL 0x0
7314 /* enum: MEDFORD only. Certain initialisation flags specified by host may be
7315  * over-ridden by firmware based on licenses and firmware variant in order to
7316  * provide the lowest latency achievable. See
7317  * MC_CMD_INIT_EVQ_V2/MC_CMD_INIT_EVQ_V2_OUT/FLAGS for list of affected flags.
7318  */
7319 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_LOW_LATENCY 0x1
7320 /* enum: MEDFORD only. Certain initialisation flags specified by host may be
7321  * over-ridden by firmware based on licenses and firmware variant in order to
7322  * provide the best throughput achievable. See
7323  * MC_CMD_INIT_EVQ_V2/MC_CMD_INIT_EVQ_V2_OUT/FLAGS for list of affected flags.
7324  */
7325 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_THROUGHPUT 0x2
7326 /* enum: MEDFORD only. Certain initialisation flags may be over-ridden by
7327  * firmware based on licenses and firmware variant. See
7328  * MC_CMD_INIT_EVQ_V2/MC_CMD_INIT_EVQ_V2_OUT/FLAGS for list of affected flags.
7329  */
7330 #define MC_CMD_INIT_EVQ_V2_IN_FLAG_TYPE_AUTO 0x3
7331 #define MC_CMD_INIT_EVQ_V2_IN_TMR_MODE_OFST 20
7332 #define MC_CMD_INIT_EVQ_V2_IN_TMR_MODE_LEN 4
7333 /* enum: Disabled */
7334 #define MC_CMD_INIT_EVQ_V2_IN_TMR_MODE_DIS 0x0
7335 /* enum: Immediate */
7336 #define MC_CMD_INIT_EVQ_V2_IN_TMR_IMMED_START 0x1
7337 /* enum: Triggered */
7338 #define MC_CMD_INIT_EVQ_V2_IN_TMR_TRIG_START 0x2
7339 /* enum: Hold-off */
7340 #define MC_CMD_INIT_EVQ_V2_IN_TMR_INT_HLDOFF 0x3
7341 /* Target EVQ for wakeups if in wakeup mode. */
7342 #define MC_CMD_INIT_EVQ_V2_IN_TARGET_EVQ_OFST 24
7343 #define MC_CMD_INIT_EVQ_V2_IN_TARGET_EVQ_LEN 4
7344 /* Target interrupt if in interrupting mode (note union with target EVQ). Use
7345  * MC_CMD_RESOURCE_INSTANCE_ANY unless a specific one required for test
7346  * purposes.
7347  */
7348 #define MC_CMD_INIT_EVQ_V2_IN_IRQ_NUM_OFST 24
7349 #define MC_CMD_INIT_EVQ_V2_IN_IRQ_NUM_LEN 4
7350 /* Event Counter Mode. */
7351 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_OFST 28
7352 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_LEN 4
7353 /* enum: Disabled */
7354 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_DIS 0x0
7355 /* enum: Disabled */
7356 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_RX 0x1
7357 /* enum: Disabled */
7358 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_TX 0x2
7359 /* enum: Disabled */
7360 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_MODE_RXTX 0x3
7361 /* Event queue packet count threshold. */
7362 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_THRSHLD_OFST 32
7363 #define MC_CMD_INIT_EVQ_V2_IN_COUNT_THRSHLD_LEN 4
7364 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7365 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_OFST 36
7366 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_LEN 8
7367 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_LO_OFST 36
7368 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_HI_OFST 40
7369 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_MINNUM 1
7370 #define MC_CMD_INIT_EVQ_V2_IN_DMA_ADDR_MAXNUM 64
7371
7372 /* MC_CMD_INIT_EVQ_V2_OUT msgresponse */
7373 #define MC_CMD_INIT_EVQ_V2_OUT_LEN 8
7374 /* Only valid if INTRFLAG was true */
7375 #define MC_CMD_INIT_EVQ_V2_OUT_IRQ_OFST 0
7376 #define MC_CMD_INIT_EVQ_V2_OUT_IRQ_LEN 4
7377 /* Actual configuration applied on the card */
7378 #define MC_CMD_INIT_EVQ_V2_OUT_FLAGS_OFST 4
7379 #define MC_CMD_INIT_EVQ_V2_OUT_FLAGS_LEN 4
7380 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_CUT_THRU_LBN 0
7381 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_CUT_THRU_WIDTH 1
7382 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RX_MERGE_LBN 1
7383 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RX_MERGE_WIDTH 1
7384 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_TX_MERGE_LBN 2
7385 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_TX_MERGE_WIDTH 1
7386 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RXQ_FORCE_EV_MERGING_LBN 3
7387 #define MC_CMD_INIT_EVQ_V2_OUT_FLAG_RXQ_FORCE_EV_MERGING_WIDTH 1
7388
7389 /* QUEUE_CRC_MODE structuredef */
7390 #define QUEUE_CRC_MODE_LEN 1
7391 #define QUEUE_CRC_MODE_MODE_LBN 0
7392 #define QUEUE_CRC_MODE_MODE_WIDTH 4
7393 /* enum: No CRC. */
7394 #define QUEUE_CRC_MODE_NONE 0x0
7395 /* enum: CRC Fiber channel over ethernet. */
7396 #define QUEUE_CRC_MODE_FCOE 0x1
7397 /* enum: CRC (digest) iSCSI header only. */
7398 #define QUEUE_CRC_MODE_ISCSI_HDR 0x2
7399 /* enum: CRC (digest) iSCSI header and payload. */
7400 #define QUEUE_CRC_MODE_ISCSI 0x3
7401 /* enum: CRC Fiber channel over IP over ethernet. */
7402 #define QUEUE_CRC_MODE_FCOIPOE 0x4
7403 /* enum: CRC MPA. */
7404 #define QUEUE_CRC_MODE_MPA 0x5
7405 #define QUEUE_CRC_MODE_SPARE_LBN 4
7406 #define QUEUE_CRC_MODE_SPARE_WIDTH 4
7407
7408
7409 /***********************************/
7410 /* MC_CMD_INIT_RXQ
7411  * set up a receive queue according to the supplied parameters. The IN
7412  * arguments end with an address for each 4k of host memory required to back
7413  * the RXQ.
7414  */
7415 #define MC_CMD_INIT_RXQ 0x81
7416 #undef  MC_CMD_0x81_PRIVILEGE_CTG
7417
7418 #define MC_CMD_0x81_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7419
7420 /* MC_CMD_INIT_RXQ_IN msgrequest: Legacy RXQ_INIT request. Use extended version
7421  * in new code.
7422  */
7423 #define MC_CMD_INIT_RXQ_IN_LENMIN 36
7424 #define MC_CMD_INIT_RXQ_IN_LENMAX 252
7425 #define MC_CMD_INIT_RXQ_IN_LEN(num) (28+8*(num))
7426 /* Size, in entries */
7427 #define MC_CMD_INIT_RXQ_IN_SIZE_OFST 0
7428 #define MC_CMD_INIT_RXQ_IN_SIZE_LEN 4
7429 /* The EVQ to send events to. This is an index originally specified to INIT_EVQ
7430  */
7431 #define MC_CMD_INIT_RXQ_IN_TARGET_EVQ_OFST 4
7432 #define MC_CMD_INIT_RXQ_IN_TARGET_EVQ_LEN 4
7433 /* The value to put in the event data. Check hardware spec. for valid range. */
7434 #define MC_CMD_INIT_RXQ_IN_LABEL_OFST 8
7435 #define MC_CMD_INIT_RXQ_IN_LABEL_LEN 4
7436 /* Desired instance. Must be set to a specific instance, which is a function
7437  * local queue index.
7438  */
7439 #define MC_CMD_INIT_RXQ_IN_INSTANCE_OFST 12
7440 #define MC_CMD_INIT_RXQ_IN_INSTANCE_LEN 4
7441 /* There will be more flags here. */
7442 #define MC_CMD_INIT_RXQ_IN_FLAGS_OFST 16
7443 #define MC_CMD_INIT_RXQ_IN_FLAGS_LEN 4
7444 #define MC_CMD_INIT_RXQ_IN_FLAG_BUFF_MODE_LBN 0
7445 #define MC_CMD_INIT_RXQ_IN_FLAG_BUFF_MODE_WIDTH 1
7446 #define MC_CMD_INIT_RXQ_IN_FLAG_HDR_SPLIT_LBN 1
7447 #define MC_CMD_INIT_RXQ_IN_FLAG_HDR_SPLIT_WIDTH 1
7448 #define MC_CMD_INIT_RXQ_IN_FLAG_TIMESTAMP_LBN 2
7449 #define MC_CMD_INIT_RXQ_IN_FLAG_TIMESTAMP_WIDTH 1
7450 #define MC_CMD_INIT_RXQ_IN_CRC_MODE_LBN 3
7451 #define MC_CMD_INIT_RXQ_IN_CRC_MODE_WIDTH 4
7452 #define MC_CMD_INIT_RXQ_IN_FLAG_CHAIN_LBN 7
7453 #define MC_CMD_INIT_RXQ_IN_FLAG_CHAIN_WIDTH 1
7454 #define MC_CMD_INIT_RXQ_IN_FLAG_PREFIX_LBN 8
7455 #define MC_CMD_INIT_RXQ_IN_FLAG_PREFIX_WIDTH 1
7456 #define MC_CMD_INIT_RXQ_IN_FLAG_DISABLE_SCATTER_LBN 9
7457 #define MC_CMD_INIT_RXQ_IN_FLAG_DISABLE_SCATTER_WIDTH 1
7458 #define MC_CMD_INIT_RXQ_IN_UNUSED_LBN 10
7459 #define MC_CMD_INIT_RXQ_IN_UNUSED_WIDTH 1
7460 /* Owner ID to use if in buffer mode (zero if physical) */
7461 #define MC_CMD_INIT_RXQ_IN_OWNER_ID_OFST 20
7462 #define MC_CMD_INIT_RXQ_IN_OWNER_ID_LEN 4
7463 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
7464 #define MC_CMD_INIT_RXQ_IN_PORT_ID_OFST 24
7465 #define MC_CMD_INIT_RXQ_IN_PORT_ID_LEN 4
7466 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7467 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_OFST 28
7468 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_LEN 8
7469 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_LO_OFST 28
7470 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_HI_OFST 32
7471 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_MINNUM 1
7472 #define MC_CMD_INIT_RXQ_IN_DMA_ADDR_MAXNUM 28
7473
7474 /* MC_CMD_INIT_RXQ_EXT_IN msgrequest: Extended RXQ_INIT with additional mode
7475  * flags
7476  */
7477 #define MC_CMD_INIT_RXQ_EXT_IN_LEN 544
7478 /* Size, in entries */
7479 #define MC_CMD_INIT_RXQ_EXT_IN_SIZE_OFST 0
7480 #define MC_CMD_INIT_RXQ_EXT_IN_SIZE_LEN 4
7481 /* The EVQ to send events to. This is an index originally specified to
7482  * INIT_EVQ. If DMA_MODE == PACKED_STREAM this must be equal to INSTANCE.
7483  */
7484 #define MC_CMD_INIT_RXQ_EXT_IN_TARGET_EVQ_OFST 4
7485 #define MC_CMD_INIT_RXQ_EXT_IN_TARGET_EVQ_LEN 4
7486 /* The value to put in the event data. Check hardware spec. for valid range.
7487  * This field is ignored if DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER or DMA_MODE
7488  * == PACKED_STREAM.
7489  */
7490 #define MC_CMD_INIT_RXQ_EXT_IN_LABEL_OFST 8
7491 #define MC_CMD_INIT_RXQ_EXT_IN_LABEL_LEN 4
7492 /* Desired instance. Must be set to a specific instance, which is a function
7493  * local queue index.
7494  */
7495 #define MC_CMD_INIT_RXQ_EXT_IN_INSTANCE_OFST 12
7496 #define MC_CMD_INIT_RXQ_EXT_IN_INSTANCE_LEN 4
7497 /* There will be more flags here. */
7498 #define MC_CMD_INIT_RXQ_EXT_IN_FLAGS_OFST 16
7499 #define MC_CMD_INIT_RXQ_EXT_IN_FLAGS_LEN 4
7500 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_BUFF_MODE_LBN 0
7501 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_BUFF_MODE_WIDTH 1
7502 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_HDR_SPLIT_LBN 1
7503 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_HDR_SPLIT_WIDTH 1
7504 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_TIMESTAMP_LBN 2
7505 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_TIMESTAMP_WIDTH 1
7506 #define MC_CMD_INIT_RXQ_EXT_IN_CRC_MODE_LBN 3
7507 #define MC_CMD_INIT_RXQ_EXT_IN_CRC_MODE_WIDTH 4
7508 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_CHAIN_LBN 7
7509 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_CHAIN_WIDTH 1
7510 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_PREFIX_LBN 8
7511 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_PREFIX_WIDTH 1
7512 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_DISABLE_SCATTER_LBN 9
7513 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_DISABLE_SCATTER_WIDTH 1
7514 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_MODE_LBN 10
7515 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_MODE_WIDTH 4
7516 /* enum: One packet per descriptor (for normal networking) */
7517 #define MC_CMD_INIT_RXQ_EXT_IN_SINGLE_PACKET 0x0
7518 /* enum: Pack multiple packets into large descriptors (for SolarCapture) */
7519 #define MC_CMD_INIT_RXQ_EXT_IN_PACKED_STREAM 0x1
7520 /* enum: Pack multiple packets into large descriptors using the format designed
7521  * to maximise packet rate. This mode uses 1 "bucket" per descriptor with
7522  * multiple fixed-size packet buffers within each bucket. For a full
7523  * description see SF-119419-TC. This mode is only supported by "dpdk" datapath
7524  * firmware.
7525  */
7526 #define MC_CMD_INIT_RXQ_EXT_IN_EQUAL_STRIDE_SUPER_BUFFER 0x2
7527 /* enum: Deprecated name for EQUAL_STRIDE_SUPER_BUFFER. */
7528 #define MC_CMD_INIT_RXQ_EXT_IN_EQUAL_STRIDE_PACKED_STREAM 0x2
7529 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_SNAPSHOT_MODE_LBN 14
7530 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_SNAPSHOT_MODE_WIDTH 1
7531 #define MC_CMD_INIT_RXQ_EXT_IN_PACKED_STREAM_BUFF_SIZE_LBN 15
7532 #define MC_CMD_INIT_RXQ_EXT_IN_PACKED_STREAM_BUFF_SIZE_WIDTH 3
7533 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_1M 0x0 /* enum */
7534 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_512K 0x1 /* enum */
7535 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_256K 0x2 /* enum */
7536 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_128K 0x3 /* enum */
7537 #define MC_CMD_INIT_RXQ_EXT_IN_PS_BUFF_64K 0x4 /* enum */
7538 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_WANT_OUTER_CLASSES_LBN 18
7539 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_WANT_OUTER_CLASSES_WIDTH 1
7540 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_FORCE_EV_MERGING_LBN 19
7541 #define MC_CMD_INIT_RXQ_EXT_IN_FLAG_FORCE_EV_MERGING_WIDTH 1
7542 /* Owner ID to use if in buffer mode (zero if physical) */
7543 #define MC_CMD_INIT_RXQ_EXT_IN_OWNER_ID_OFST 20
7544 #define MC_CMD_INIT_RXQ_EXT_IN_OWNER_ID_LEN 4
7545 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
7546 #define MC_CMD_INIT_RXQ_EXT_IN_PORT_ID_OFST 24
7547 #define MC_CMD_INIT_RXQ_EXT_IN_PORT_ID_LEN 4
7548 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7549 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_OFST 28
7550 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_LEN 8
7551 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_LO_OFST 28
7552 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_HI_OFST 32
7553 #define MC_CMD_INIT_RXQ_EXT_IN_DMA_ADDR_NUM 64
7554 /* Maximum length of packet to receive, if SNAPSHOT_MODE flag is set */
7555 #define MC_CMD_INIT_RXQ_EXT_IN_SNAPSHOT_LENGTH_OFST 540
7556 #define MC_CMD_INIT_RXQ_EXT_IN_SNAPSHOT_LENGTH_LEN 4
7557
7558 /* MC_CMD_INIT_RXQ_V3_IN msgrequest */
7559 #define MC_CMD_INIT_RXQ_V3_IN_LEN 560
7560 /* Size, in entries */
7561 #define MC_CMD_INIT_RXQ_V3_IN_SIZE_OFST 0
7562 #define MC_CMD_INIT_RXQ_V3_IN_SIZE_LEN 4
7563 /* The EVQ to send events to. This is an index originally specified to
7564  * INIT_EVQ. If DMA_MODE == PACKED_STREAM this must be equal to INSTANCE.
7565  */
7566 #define MC_CMD_INIT_RXQ_V3_IN_TARGET_EVQ_OFST 4
7567 #define MC_CMD_INIT_RXQ_V3_IN_TARGET_EVQ_LEN 4
7568 /* The value to put in the event data. Check hardware spec. for valid range.
7569  * This field is ignored if DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER or DMA_MODE
7570  * == PACKED_STREAM.
7571  */
7572 #define MC_CMD_INIT_RXQ_V3_IN_LABEL_OFST 8
7573 #define MC_CMD_INIT_RXQ_V3_IN_LABEL_LEN 4
7574 /* Desired instance. Must be set to a specific instance, which is a function
7575  * local queue index.
7576  */
7577 #define MC_CMD_INIT_RXQ_V3_IN_INSTANCE_OFST 12
7578 #define MC_CMD_INIT_RXQ_V3_IN_INSTANCE_LEN 4
7579 /* There will be more flags here. */
7580 #define MC_CMD_INIT_RXQ_V3_IN_FLAGS_OFST 16
7581 #define MC_CMD_INIT_RXQ_V3_IN_FLAGS_LEN 4
7582 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_BUFF_MODE_LBN 0
7583 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_BUFF_MODE_WIDTH 1
7584 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_HDR_SPLIT_LBN 1
7585 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_HDR_SPLIT_WIDTH 1
7586 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_TIMESTAMP_LBN 2
7587 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_TIMESTAMP_WIDTH 1
7588 #define MC_CMD_INIT_RXQ_V3_IN_CRC_MODE_LBN 3
7589 #define MC_CMD_INIT_RXQ_V3_IN_CRC_MODE_WIDTH 4
7590 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_CHAIN_LBN 7
7591 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_CHAIN_WIDTH 1
7592 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_PREFIX_LBN 8
7593 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_PREFIX_WIDTH 1
7594 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_DISABLE_SCATTER_LBN 9
7595 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_DISABLE_SCATTER_WIDTH 1
7596 #define MC_CMD_INIT_RXQ_V3_IN_DMA_MODE_LBN 10
7597 #define MC_CMD_INIT_RXQ_V3_IN_DMA_MODE_WIDTH 4
7598 /* enum: One packet per descriptor (for normal networking) */
7599 #define MC_CMD_INIT_RXQ_V3_IN_SINGLE_PACKET 0x0
7600 /* enum: Pack multiple packets into large descriptors (for SolarCapture) */
7601 #define MC_CMD_INIT_RXQ_V3_IN_PACKED_STREAM 0x1
7602 /* enum: Pack multiple packets into large descriptors using the format designed
7603  * to maximise packet rate. This mode uses 1 "bucket" per descriptor with
7604  * multiple fixed-size packet buffers within each bucket. For a full
7605  * description see SF-119419-TC. This mode is only supported by "dpdk" datapath
7606  * firmware.
7607  */
7608 #define MC_CMD_INIT_RXQ_V3_IN_EQUAL_STRIDE_SUPER_BUFFER 0x2
7609 /* enum: Deprecated name for EQUAL_STRIDE_SUPER_BUFFER. */
7610 #define MC_CMD_INIT_RXQ_V3_IN_EQUAL_STRIDE_PACKED_STREAM 0x2
7611 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_SNAPSHOT_MODE_LBN 14
7612 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_SNAPSHOT_MODE_WIDTH 1
7613 #define MC_CMD_INIT_RXQ_V3_IN_PACKED_STREAM_BUFF_SIZE_LBN 15
7614 #define MC_CMD_INIT_RXQ_V3_IN_PACKED_STREAM_BUFF_SIZE_WIDTH 3
7615 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_1M 0x0 /* enum */
7616 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_512K 0x1 /* enum */
7617 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_256K 0x2 /* enum */
7618 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_128K 0x3 /* enum */
7619 #define MC_CMD_INIT_RXQ_V3_IN_PS_BUFF_64K 0x4 /* enum */
7620 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_WANT_OUTER_CLASSES_LBN 18
7621 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_WANT_OUTER_CLASSES_WIDTH 1
7622 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_FORCE_EV_MERGING_LBN 19
7623 #define MC_CMD_INIT_RXQ_V3_IN_FLAG_FORCE_EV_MERGING_WIDTH 1
7624 /* Owner ID to use if in buffer mode (zero if physical) */
7625 #define MC_CMD_INIT_RXQ_V3_IN_OWNER_ID_OFST 20
7626 #define MC_CMD_INIT_RXQ_V3_IN_OWNER_ID_LEN 4
7627 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
7628 #define MC_CMD_INIT_RXQ_V3_IN_PORT_ID_OFST 24
7629 #define MC_CMD_INIT_RXQ_V3_IN_PORT_ID_LEN 4
7630 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7631 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_OFST 28
7632 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_LEN 8
7633 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_LO_OFST 28
7634 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_HI_OFST 32
7635 #define MC_CMD_INIT_RXQ_V3_IN_DMA_ADDR_NUM 64
7636 /* Maximum length of packet to receive, if SNAPSHOT_MODE flag is set */
7637 #define MC_CMD_INIT_RXQ_V3_IN_SNAPSHOT_LENGTH_OFST 540
7638 #define MC_CMD_INIT_RXQ_V3_IN_SNAPSHOT_LENGTH_LEN 4
7639 /* The number of packet buffers that will be contained within each
7640  * EQUAL_STRIDE_SUPER_BUFFER format bucket supplied by the driver. This field
7641  * is ignored unless DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
7642  */
7643 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_BUFFERS_PER_BUCKET_OFST 544
7644 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_BUFFERS_PER_BUCKET_LEN 4
7645 /* The length in bytes of the area in each packet buffer that can be written to
7646  * by the adapter. This is used to store the packet prefix and the packet
7647  * payload. This length does not include any end padding added by the driver.
7648  * This field is ignored unless DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
7649  */
7650 #define MC_CMD_INIT_RXQ_V3_IN_ES_MAX_DMA_LEN_OFST 548
7651 #define MC_CMD_INIT_RXQ_V3_IN_ES_MAX_DMA_LEN_LEN 4
7652 /* The length in bytes of a single packet buffer within a
7653  * EQUAL_STRIDE_SUPER_BUFFER format bucket. This field is ignored unless
7654  * DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
7655  */
7656 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_STRIDE_OFST 552
7657 #define MC_CMD_INIT_RXQ_V3_IN_ES_PACKET_STRIDE_LEN 4
7658 /* The maximum time in nanoseconds that the datapath will be backpressured if
7659  * there are no RX descriptors available. If the timeout is reached and there
7660  * are still no descriptors then the packet will be dropped. A timeout of 0
7661  * means the datapath will never be blocked. This field is ignored unless
7662  * DMA_MODE == EQUAL_STRIDE_SUPER_BUFFER.
7663  */
7664 #define MC_CMD_INIT_RXQ_V3_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_OFST 556
7665 #define MC_CMD_INIT_RXQ_V3_IN_ES_HEAD_OF_LINE_BLOCK_TIMEOUT_LEN 4
7666
7667 /* MC_CMD_INIT_RXQ_OUT msgresponse */
7668 #define MC_CMD_INIT_RXQ_OUT_LEN 0
7669
7670 /* MC_CMD_INIT_RXQ_EXT_OUT msgresponse */
7671 #define MC_CMD_INIT_RXQ_EXT_OUT_LEN 0
7672
7673 /* MC_CMD_INIT_RXQ_V3_OUT msgresponse */
7674 #define MC_CMD_INIT_RXQ_V3_OUT_LEN 0
7675
7676
7677 /***********************************/
7678 /* MC_CMD_INIT_TXQ
7679  */
7680 #define MC_CMD_INIT_TXQ 0x82
7681 #undef  MC_CMD_0x82_PRIVILEGE_CTG
7682
7683 #define MC_CMD_0x82_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7684
7685 /* MC_CMD_INIT_TXQ_IN msgrequest: Legacy INIT_TXQ request. Use extended version
7686  * in new code.
7687  */
7688 #define MC_CMD_INIT_TXQ_IN_LENMIN 36
7689 #define MC_CMD_INIT_TXQ_IN_LENMAX 252
7690 #define MC_CMD_INIT_TXQ_IN_LEN(num) (28+8*(num))
7691 /* Size, in entries */
7692 #define MC_CMD_INIT_TXQ_IN_SIZE_OFST 0
7693 #define MC_CMD_INIT_TXQ_IN_SIZE_LEN 4
7694 /* The EVQ to send events to. This is an index originally specified to
7695  * INIT_EVQ.
7696  */
7697 #define MC_CMD_INIT_TXQ_IN_TARGET_EVQ_OFST 4
7698 #define MC_CMD_INIT_TXQ_IN_TARGET_EVQ_LEN 4
7699 /* The value to put in the event data. Check hardware spec. for valid range. */
7700 #define MC_CMD_INIT_TXQ_IN_LABEL_OFST 8
7701 #define MC_CMD_INIT_TXQ_IN_LABEL_LEN 4
7702 /* Desired instance. Must be set to a specific instance, which is a function
7703  * local queue index.
7704  */
7705 #define MC_CMD_INIT_TXQ_IN_INSTANCE_OFST 12
7706 #define MC_CMD_INIT_TXQ_IN_INSTANCE_LEN 4
7707 /* There will be more flags here. */
7708 #define MC_CMD_INIT_TXQ_IN_FLAGS_OFST 16
7709 #define MC_CMD_INIT_TXQ_IN_FLAGS_LEN 4
7710 #define MC_CMD_INIT_TXQ_IN_FLAG_BUFF_MODE_LBN 0
7711 #define MC_CMD_INIT_TXQ_IN_FLAG_BUFF_MODE_WIDTH 1
7712 #define MC_CMD_INIT_TXQ_IN_FLAG_IP_CSUM_DIS_LBN 1
7713 #define MC_CMD_INIT_TXQ_IN_FLAG_IP_CSUM_DIS_WIDTH 1
7714 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_CSUM_DIS_LBN 2
7715 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_CSUM_DIS_WIDTH 1
7716 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_UDP_ONLY_LBN 3
7717 #define MC_CMD_INIT_TXQ_IN_FLAG_TCP_UDP_ONLY_WIDTH 1
7718 #define MC_CMD_INIT_TXQ_IN_CRC_MODE_LBN 4
7719 #define MC_CMD_INIT_TXQ_IN_CRC_MODE_WIDTH 4
7720 #define MC_CMD_INIT_TXQ_IN_FLAG_TIMESTAMP_LBN 8
7721 #define MC_CMD_INIT_TXQ_IN_FLAG_TIMESTAMP_WIDTH 1
7722 #define MC_CMD_INIT_TXQ_IN_FLAG_PACER_BYPASS_LBN 9
7723 #define MC_CMD_INIT_TXQ_IN_FLAG_PACER_BYPASS_WIDTH 1
7724 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_IP_CSUM_EN_LBN 10
7725 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_IP_CSUM_EN_WIDTH 1
7726 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_TCP_CSUM_EN_LBN 11
7727 #define MC_CMD_INIT_TXQ_IN_FLAG_INNER_TCP_CSUM_EN_WIDTH 1
7728 /* Owner ID to use if in buffer mode (zero if physical) */
7729 #define MC_CMD_INIT_TXQ_IN_OWNER_ID_OFST 20
7730 #define MC_CMD_INIT_TXQ_IN_OWNER_ID_LEN 4
7731 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
7732 #define MC_CMD_INIT_TXQ_IN_PORT_ID_OFST 24
7733 #define MC_CMD_INIT_TXQ_IN_PORT_ID_LEN 4
7734 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7735 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_OFST 28
7736 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_LEN 8
7737 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_LO_OFST 28
7738 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_HI_OFST 32
7739 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_MINNUM 1
7740 #define MC_CMD_INIT_TXQ_IN_DMA_ADDR_MAXNUM 28
7741
7742 /* MC_CMD_INIT_TXQ_EXT_IN msgrequest: Extended INIT_TXQ with additional mode
7743  * flags
7744  */
7745 #define MC_CMD_INIT_TXQ_EXT_IN_LEN 544
7746 /* Size, in entries */
7747 #define MC_CMD_INIT_TXQ_EXT_IN_SIZE_OFST 0
7748 #define MC_CMD_INIT_TXQ_EXT_IN_SIZE_LEN 4
7749 /* The EVQ to send events to. This is an index originally specified to
7750  * INIT_EVQ.
7751  */
7752 #define MC_CMD_INIT_TXQ_EXT_IN_TARGET_EVQ_OFST 4
7753 #define MC_CMD_INIT_TXQ_EXT_IN_TARGET_EVQ_LEN 4
7754 /* The value to put in the event data. Check hardware spec. for valid range. */
7755 #define MC_CMD_INIT_TXQ_EXT_IN_LABEL_OFST 8
7756 #define MC_CMD_INIT_TXQ_EXT_IN_LABEL_LEN 4
7757 /* Desired instance. Must be set to a specific instance, which is a function
7758  * local queue index.
7759  */
7760 #define MC_CMD_INIT_TXQ_EXT_IN_INSTANCE_OFST 12
7761 #define MC_CMD_INIT_TXQ_EXT_IN_INSTANCE_LEN 4
7762 /* There will be more flags here. */
7763 #define MC_CMD_INIT_TXQ_EXT_IN_FLAGS_OFST 16
7764 #define MC_CMD_INIT_TXQ_EXT_IN_FLAGS_LEN 4
7765 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_BUFF_MODE_LBN 0
7766 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_BUFF_MODE_WIDTH 1
7767 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_IP_CSUM_DIS_LBN 1
7768 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_IP_CSUM_DIS_WIDTH 1
7769 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_CSUM_DIS_LBN 2
7770 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_CSUM_DIS_WIDTH 1
7771 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_UDP_ONLY_LBN 3
7772 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TCP_UDP_ONLY_WIDTH 1
7773 #define MC_CMD_INIT_TXQ_EXT_IN_CRC_MODE_LBN 4
7774 #define MC_CMD_INIT_TXQ_EXT_IN_CRC_MODE_WIDTH 4
7775 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TIMESTAMP_LBN 8
7776 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TIMESTAMP_WIDTH 1
7777 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_PACER_BYPASS_LBN 9
7778 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_PACER_BYPASS_WIDTH 1
7779 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_IP_CSUM_EN_LBN 10
7780 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_IP_CSUM_EN_WIDTH 1
7781 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_TCP_CSUM_EN_LBN 11
7782 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_INNER_TCP_CSUM_EN_WIDTH 1
7783 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TSOV2_EN_LBN 12
7784 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_TSOV2_EN_WIDTH 1
7785 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_LBN 13
7786 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_WIDTH 1
7787 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_UTHRESH_LBN 14
7788 #define MC_CMD_INIT_TXQ_EXT_IN_FLAG_CTPIO_UTHRESH_WIDTH 1
7789 /* Owner ID to use if in buffer mode (zero if physical) */
7790 #define MC_CMD_INIT_TXQ_EXT_IN_OWNER_ID_OFST 20
7791 #define MC_CMD_INIT_TXQ_EXT_IN_OWNER_ID_LEN 4
7792 /* The port ID associated with the v-adaptor which should contain this DMAQ. */
7793 #define MC_CMD_INIT_TXQ_EXT_IN_PORT_ID_OFST 24
7794 #define MC_CMD_INIT_TXQ_EXT_IN_PORT_ID_LEN 4
7795 /* 64-bit address of 4k of 4k-aligned host memory buffer */
7796 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_OFST 28
7797 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_LEN 8
7798 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_LO_OFST 28
7799 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_HI_OFST 32
7800 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_MINNUM 1
7801 #define MC_CMD_INIT_TXQ_EXT_IN_DMA_ADDR_MAXNUM 64
7802 /* Flags related to Qbb flow control mode. */
7803 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_FLAGS_OFST 540
7804 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_FLAGS_LEN 4
7805 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_ENABLE_LBN 0
7806 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_ENABLE_WIDTH 1
7807 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_PRIORITY_LBN 1
7808 #define MC_CMD_INIT_TXQ_EXT_IN_QBB_PRIORITY_WIDTH 3
7809
7810 /* MC_CMD_INIT_TXQ_OUT msgresponse */
7811 #define MC_CMD_INIT_TXQ_OUT_LEN 0
7812
7813
7814 /***********************************/
7815 /* MC_CMD_FINI_EVQ
7816  * Teardown an EVQ.
7817  *
7818  * All DMAQs or EVQs that point to the EVQ to tear down must be torn down first
7819  * or the operation will fail with EBUSY
7820  */
7821 #define MC_CMD_FINI_EVQ 0x83
7822 #undef  MC_CMD_0x83_PRIVILEGE_CTG
7823
7824 #define MC_CMD_0x83_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7825
7826 /* MC_CMD_FINI_EVQ_IN msgrequest */
7827 #define MC_CMD_FINI_EVQ_IN_LEN 4
7828 /* Instance of EVQ to destroy. Should be the same instance as that previously
7829  * passed to INIT_EVQ
7830  */
7831 #define MC_CMD_FINI_EVQ_IN_INSTANCE_OFST 0
7832 #define MC_CMD_FINI_EVQ_IN_INSTANCE_LEN 4
7833
7834 /* MC_CMD_FINI_EVQ_OUT msgresponse */
7835 #define MC_CMD_FINI_EVQ_OUT_LEN 0
7836
7837
7838 /***********************************/
7839 /* MC_CMD_FINI_RXQ
7840  * Teardown a RXQ.
7841  */
7842 #define MC_CMD_FINI_RXQ 0x84
7843 #undef  MC_CMD_0x84_PRIVILEGE_CTG
7844
7845 #define MC_CMD_0x84_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7846
7847 /* MC_CMD_FINI_RXQ_IN msgrequest */
7848 #define MC_CMD_FINI_RXQ_IN_LEN 4
7849 /* Instance of RXQ to destroy */
7850 #define MC_CMD_FINI_RXQ_IN_INSTANCE_OFST 0
7851 #define MC_CMD_FINI_RXQ_IN_INSTANCE_LEN 4
7852
7853 /* MC_CMD_FINI_RXQ_OUT msgresponse */
7854 #define MC_CMD_FINI_RXQ_OUT_LEN 0
7855
7856
7857 /***********************************/
7858 /* MC_CMD_FINI_TXQ
7859  * Teardown a TXQ.
7860  */
7861 #define MC_CMD_FINI_TXQ 0x85
7862 #undef  MC_CMD_0x85_PRIVILEGE_CTG
7863
7864 #define MC_CMD_0x85_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7865
7866 /* MC_CMD_FINI_TXQ_IN msgrequest */
7867 #define MC_CMD_FINI_TXQ_IN_LEN 4
7868 /* Instance of TXQ to destroy */
7869 #define MC_CMD_FINI_TXQ_IN_INSTANCE_OFST 0
7870 #define MC_CMD_FINI_TXQ_IN_INSTANCE_LEN 4
7871
7872 /* MC_CMD_FINI_TXQ_OUT msgresponse */
7873 #define MC_CMD_FINI_TXQ_OUT_LEN 0
7874
7875
7876 /***********************************/
7877 /* MC_CMD_DRIVER_EVENT
7878  * Generate an event on an EVQ belonging to the function issuing the command.
7879  */
7880 #define MC_CMD_DRIVER_EVENT 0x86
7881 #undef  MC_CMD_0x86_PRIVILEGE_CTG
7882
7883 #define MC_CMD_0x86_PRIVILEGE_CTG SRIOV_CTG_GENERAL
7884
7885 /* MC_CMD_DRIVER_EVENT_IN msgrequest */
7886 #define MC_CMD_DRIVER_EVENT_IN_LEN 12
7887 /* Handle of target EVQ */
7888 #define MC_CMD_DRIVER_EVENT_IN_EVQ_OFST 0
7889 #define MC_CMD_DRIVER_EVENT_IN_EVQ_LEN 4
7890 /* Bits 0 - 63 of event */
7891 #define MC_CMD_DRIVER_EVENT_IN_DATA_OFST 4
7892 #define MC_CMD_DRIVER_EVENT_IN_DATA_LEN 8
7893 #define MC_CMD_DRIVER_EVENT_IN_DATA_LO_OFST 4
7894 #define MC_CMD_DRIVER_EVENT_IN_DATA_HI_OFST 8
7895
7896 /* MC_CMD_DRIVER_EVENT_OUT msgresponse */
7897 #define MC_CMD_DRIVER_EVENT_OUT_LEN 0
7898
7899
7900 /***********************************/
7901 /* MC_CMD_PROXY_CMD
7902  * Execute an arbitrary MCDI command on behalf of a different function, subject
7903  * to security restrictions. The command to be proxied follows immediately
7904  * afterward in the host buffer (or on the UART). This command supercedes
7905  * MC_CMD_SET_FUNC, which remains available for Siena but now deprecated.
7906  */
7907 #define MC_CMD_PROXY_CMD 0x5b
7908 #undef  MC_CMD_0x5b_PRIVILEGE_CTG
7909
7910 #define MC_CMD_0x5b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
7911
7912 /* MC_CMD_PROXY_CMD_IN msgrequest */
7913 #define MC_CMD_PROXY_CMD_IN_LEN 4
7914 /* The handle of the target function. */
7915 #define MC_CMD_PROXY_CMD_IN_TARGET_OFST 0
7916 #define MC_CMD_PROXY_CMD_IN_TARGET_LEN 4
7917 #define MC_CMD_PROXY_CMD_IN_TARGET_PF_LBN 0
7918 #define MC_CMD_PROXY_CMD_IN_TARGET_PF_WIDTH 16
7919 #define MC_CMD_PROXY_CMD_IN_TARGET_VF_LBN 16
7920 #define MC_CMD_PROXY_CMD_IN_TARGET_VF_WIDTH 16
7921 #define MC_CMD_PROXY_CMD_IN_VF_NULL 0xffff /* enum */
7922
7923 /* MC_CMD_PROXY_CMD_OUT msgresponse */
7924 #define MC_CMD_PROXY_CMD_OUT_LEN 0
7925
7926 /* MC_PROXY_STATUS_BUFFER structuredef: Host memory status buffer used to
7927  * manage proxied requests
7928  */
7929 #define MC_PROXY_STATUS_BUFFER_LEN 16
7930 /* Handle allocated by the firmware for this proxy transaction */
7931 #define MC_PROXY_STATUS_BUFFER_HANDLE_OFST 0
7932 #define MC_PROXY_STATUS_BUFFER_HANDLE_LEN 4
7933 /* enum: An invalid handle. */
7934 #define MC_PROXY_STATUS_BUFFER_HANDLE_INVALID 0x0
7935 #define MC_PROXY_STATUS_BUFFER_HANDLE_LBN 0
7936 #define MC_PROXY_STATUS_BUFFER_HANDLE_WIDTH 32
7937 /* The requesting physical function number */
7938 #define MC_PROXY_STATUS_BUFFER_PF_OFST 4
7939 #define MC_PROXY_STATUS_BUFFER_PF_LEN 2
7940 #define MC_PROXY_STATUS_BUFFER_PF_LBN 32
7941 #define MC_PROXY_STATUS_BUFFER_PF_WIDTH 16
7942 /* The requesting virtual function number. Set to VF_NULL if the target is a
7943  * PF.
7944  */
7945 #define MC_PROXY_STATUS_BUFFER_VF_OFST 6
7946 #define MC_PROXY_STATUS_BUFFER_VF_LEN 2
7947 #define MC_PROXY_STATUS_BUFFER_VF_LBN 48
7948 #define MC_PROXY_STATUS_BUFFER_VF_WIDTH 16
7949 /* The target function RID. */
7950 #define MC_PROXY_STATUS_BUFFER_RID_OFST 8
7951 #define MC_PROXY_STATUS_BUFFER_RID_LEN 2
7952 #define MC_PROXY_STATUS_BUFFER_RID_LBN 64
7953 #define MC_PROXY_STATUS_BUFFER_RID_WIDTH 16
7954 /* The status of the proxy as described in MC_CMD_PROXY_COMPLETE. */
7955 #define MC_PROXY_STATUS_BUFFER_STATUS_OFST 10
7956 #define MC_PROXY_STATUS_BUFFER_STATUS_LEN 2
7957 #define MC_PROXY_STATUS_BUFFER_STATUS_LBN 80
7958 #define MC_PROXY_STATUS_BUFFER_STATUS_WIDTH 16
7959 /* If a request is authorized rather than carried out by the host, this is the
7960  * elevated privilege mask granted to the requesting function.
7961  */
7962 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_OFST 12
7963 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_LEN 4
7964 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_LBN 96
7965 #define MC_PROXY_STATUS_BUFFER_GRANTED_PRIVILEGES_WIDTH 32
7966
7967
7968 /***********************************/
7969 /* MC_CMD_PROXY_CONFIGURE
7970  * Enable/disable authorization of MCDI requests from unprivileged functions by
7971  * a designated admin function
7972  */
7973 #define MC_CMD_PROXY_CONFIGURE 0x58
7974 #undef  MC_CMD_0x58_PRIVILEGE_CTG
7975
7976 #define MC_CMD_0x58_PRIVILEGE_CTG SRIOV_CTG_ADMIN
7977
7978 /* MC_CMD_PROXY_CONFIGURE_IN msgrequest */
7979 #define MC_CMD_PROXY_CONFIGURE_IN_LEN 108
7980 #define MC_CMD_PROXY_CONFIGURE_IN_FLAGS_OFST 0
7981 #define MC_CMD_PROXY_CONFIGURE_IN_FLAGS_LEN 4
7982 #define MC_CMD_PROXY_CONFIGURE_IN_ENABLE_LBN 0
7983 #define MC_CMD_PROXY_CONFIGURE_IN_ENABLE_WIDTH 1
7984 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
7985  * of blocks, each of the size REQUEST_BLOCK_SIZE.
7986  */
7987 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_OFST 4
7988 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_LEN 8
7989 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_LO_OFST 4
7990 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BUFF_ADDR_HI_OFST 8
7991 /* Must be a power of 2 */
7992 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BLOCK_SIZE_OFST 12
7993 #define MC_CMD_PROXY_CONFIGURE_IN_STATUS_BLOCK_SIZE_LEN 4
7994 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
7995  * of blocks, each of the size REPLY_BLOCK_SIZE.
7996  */
7997 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_OFST 16
7998 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_LEN 8
7999 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_LO_OFST 16
8000 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BUFF_ADDR_HI_OFST 20
8001 /* Must be a power of 2 */
8002 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BLOCK_SIZE_OFST 24
8003 #define MC_CMD_PROXY_CONFIGURE_IN_REQUEST_BLOCK_SIZE_LEN 4
8004 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
8005  * of blocks, each of the size STATUS_BLOCK_SIZE. This buffer is only needed if
8006  * host intends to complete proxied operations by using MC_CMD_PROXY_CMD.
8007  */
8008 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_OFST 28
8009 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_LEN 8
8010 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_LO_OFST 28
8011 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BUFF_ADDR_HI_OFST 32
8012 /* Must be a power of 2, or zero if this buffer is not provided */
8013 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BLOCK_SIZE_OFST 36
8014 #define MC_CMD_PROXY_CONFIGURE_IN_REPLY_BLOCK_SIZE_LEN 4
8015 /* Applies to all three buffers */
8016 #define MC_CMD_PROXY_CONFIGURE_IN_NUM_BLOCKS_OFST 40
8017 #define MC_CMD_PROXY_CONFIGURE_IN_NUM_BLOCKS_LEN 4
8018 /* A bit mask defining which MCDI operations may be proxied */
8019 #define MC_CMD_PROXY_CONFIGURE_IN_ALLOWED_MCDI_MASK_OFST 44
8020 #define MC_CMD_PROXY_CONFIGURE_IN_ALLOWED_MCDI_MASK_LEN 64
8021
8022 /* MC_CMD_PROXY_CONFIGURE_EXT_IN msgrequest */
8023 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_LEN 112
8024 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_FLAGS_OFST 0
8025 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_FLAGS_LEN 4
8026 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ENABLE_LBN 0
8027 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ENABLE_WIDTH 1
8028 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
8029  * of blocks, each of the size REQUEST_BLOCK_SIZE.
8030  */
8031 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_OFST 4
8032 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_LEN 8
8033 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_LO_OFST 4
8034 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BUFF_ADDR_HI_OFST 8
8035 /* Must be a power of 2 */
8036 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BLOCK_SIZE_OFST 12
8037 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_STATUS_BLOCK_SIZE_LEN 4
8038 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
8039  * of blocks, each of the size REPLY_BLOCK_SIZE.
8040  */
8041 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_OFST 16
8042 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_LEN 8
8043 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_LO_OFST 16
8044 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BUFF_ADDR_HI_OFST 20
8045 /* Must be a power of 2 */
8046 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BLOCK_SIZE_OFST 24
8047 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REQUEST_BLOCK_SIZE_LEN 4
8048 /* Host provides a contiguous memory buffer that contains at least NUM_BLOCKS
8049  * of blocks, each of the size STATUS_BLOCK_SIZE. This buffer is only needed if
8050  * host intends to complete proxied operations by using MC_CMD_PROXY_CMD.
8051  */
8052 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_OFST 28
8053 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_LEN 8
8054 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_LO_OFST 28
8055 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BUFF_ADDR_HI_OFST 32
8056 /* Must be a power of 2, or zero if this buffer is not provided */
8057 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BLOCK_SIZE_OFST 36
8058 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_REPLY_BLOCK_SIZE_LEN 4
8059 /* Applies to all three buffers */
8060 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_NUM_BLOCKS_OFST 40
8061 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_NUM_BLOCKS_LEN 4
8062 /* A bit mask defining which MCDI operations may be proxied */
8063 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ALLOWED_MCDI_MASK_OFST 44
8064 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_ALLOWED_MCDI_MASK_LEN 64
8065 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_RESERVED_OFST 108
8066 #define MC_CMD_PROXY_CONFIGURE_EXT_IN_RESERVED_LEN 4
8067
8068 /* MC_CMD_PROXY_CONFIGURE_OUT msgresponse */
8069 #define MC_CMD_PROXY_CONFIGURE_OUT_LEN 0
8070
8071
8072 /***********************************/
8073 /* MC_CMD_PROXY_COMPLETE
8074  * Tells FW that a requested proxy operation has either been completed (by
8075  * using MC_CMD_PROXY_CMD) or authorized/declined. May only be sent by the
8076  * function that enabled proxying/authorization (by using
8077  * MC_CMD_PROXY_CONFIGURE).
8078  */
8079 #define MC_CMD_PROXY_COMPLETE 0x5f
8080 #undef  MC_CMD_0x5f_PRIVILEGE_CTG
8081
8082 #define MC_CMD_0x5f_PRIVILEGE_CTG SRIOV_CTG_ADMIN
8083
8084 /* MC_CMD_PROXY_COMPLETE_IN msgrequest */
8085 #define MC_CMD_PROXY_COMPLETE_IN_LEN 12
8086 #define MC_CMD_PROXY_COMPLETE_IN_BLOCK_INDEX_OFST 0
8087 #define MC_CMD_PROXY_COMPLETE_IN_BLOCK_INDEX_LEN 4
8088 #define MC_CMD_PROXY_COMPLETE_IN_STATUS_OFST 4
8089 #define MC_CMD_PROXY_COMPLETE_IN_STATUS_LEN 4
8090 /* enum: The operation has been completed by using MC_CMD_PROXY_CMD, the reply
8091  * is stored in the REPLY_BUFF.
8092  */
8093 #define MC_CMD_PROXY_COMPLETE_IN_COMPLETE 0x0
8094 /* enum: The operation has been authorized. The originating function may now
8095  * try again.
8096  */
8097 #define MC_CMD_PROXY_COMPLETE_IN_AUTHORIZED 0x1
8098 /* enum: The operation has been declined. */
8099 #define MC_CMD_PROXY_COMPLETE_IN_DECLINED 0x2
8100 /* enum: The authorization failed because the relevant application did not
8101  * respond in time.
8102  */
8103 #define MC_CMD_PROXY_COMPLETE_IN_TIMEDOUT 0x3
8104 #define MC_CMD_PROXY_COMPLETE_IN_HANDLE_OFST 8
8105 #define MC_CMD_PROXY_COMPLETE_IN_HANDLE_LEN 4
8106
8107 /* MC_CMD_PROXY_COMPLETE_OUT msgresponse */
8108 #define MC_CMD_PROXY_COMPLETE_OUT_LEN 0
8109
8110
8111 /***********************************/
8112 /* MC_CMD_ALLOC_BUFTBL_CHUNK
8113  * Allocate a set of buffer table entries using the specified owner ID. This
8114  * operation allocates the required buffer table entries (and fails if it
8115  * cannot do so). The buffer table entries will initially be zeroed.
8116  */
8117 #define MC_CMD_ALLOC_BUFTBL_CHUNK 0x87
8118 #undef  MC_CMD_0x87_PRIVILEGE_CTG
8119
8120 #define MC_CMD_0x87_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
8121
8122 /* MC_CMD_ALLOC_BUFTBL_CHUNK_IN msgrequest */
8123 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_LEN 8
8124 /* Owner ID to use */
8125 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_OWNER_OFST 0
8126 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_OWNER_LEN 4
8127 /* Size of buffer table pages to use, in bytes (note that only a few values are
8128  * legal on any specific hardware).
8129  */
8130 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_PAGE_SIZE_OFST 4
8131 #define MC_CMD_ALLOC_BUFTBL_CHUNK_IN_PAGE_SIZE_LEN 4
8132
8133 /* MC_CMD_ALLOC_BUFTBL_CHUNK_OUT msgresponse */
8134 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_LEN 12
8135 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_HANDLE_OFST 0
8136 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_HANDLE_LEN 4
8137 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_NUMENTRIES_OFST 4
8138 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_NUMENTRIES_LEN 4
8139 /* Buffer table IDs for use in DMA descriptors. */
8140 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_ID_OFST 8
8141 #define MC_CMD_ALLOC_BUFTBL_CHUNK_OUT_ID_LEN 4
8142
8143
8144 /***********************************/
8145 /* MC_CMD_PROGRAM_BUFTBL_ENTRIES
8146  * Reprogram a set of buffer table entries in the specified chunk.
8147  */
8148 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES 0x88
8149 #undef  MC_CMD_0x88_PRIVILEGE_CTG
8150
8151 #define MC_CMD_0x88_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
8152
8153 /* MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN msgrequest */
8154 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LENMIN 20
8155 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LENMAX 268
8156 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_LEN(num) (12+8*(num))
8157 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_HANDLE_OFST 0
8158 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_HANDLE_LEN 4
8159 /* ID */
8160 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_FIRSTID_OFST 4
8161 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_FIRSTID_LEN 4
8162 /* Num entries */
8163 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_NUMENTRIES_OFST 8
8164 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_NUMENTRIES_LEN 4
8165 /* Buffer table entry address */
8166 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_OFST 12
8167 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_LEN 8
8168 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_LO_OFST 12
8169 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_HI_OFST 16
8170 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_MINNUM 1
8171 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_IN_ENTRY_MAXNUM 32
8172
8173 /* MC_CMD_PROGRAM_BUFTBL_ENTRIES_OUT msgresponse */
8174 #define MC_CMD_PROGRAM_BUFTBL_ENTRIES_OUT_LEN 0
8175
8176
8177 /***********************************/
8178 /* MC_CMD_FREE_BUFTBL_CHUNK
8179  */
8180 #define MC_CMD_FREE_BUFTBL_CHUNK 0x89
8181 #undef  MC_CMD_0x89_PRIVILEGE_CTG
8182
8183 #define MC_CMD_0x89_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
8184
8185 /* MC_CMD_FREE_BUFTBL_CHUNK_IN msgrequest */
8186 #define MC_CMD_FREE_BUFTBL_CHUNK_IN_LEN 4
8187 #define MC_CMD_FREE_BUFTBL_CHUNK_IN_HANDLE_OFST 0
8188 #define MC_CMD_FREE_BUFTBL_CHUNK_IN_HANDLE_LEN 4
8189
8190 /* MC_CMD_FREE_BUFTBL_CHUNK_OUT msgresponse */
8191 #define MC_CMD_FREE_BUFTBL_CHUNK_OUT_LEN 0
8192
8193
8194 /***********************************/
8195 /* MC_CMD_FILTER_OP
8196  * Multiplexed MCDI call for filter operations
8197  */
8198 #define MC_CMD_FILTER_OP 0x8a
8199 #undef  MC_CMD_0x8a_PRIVILEGE_CTG
8200
8201 #define MC_CMD_0x8a_PRIVILEGE_CTG SRIOV_CTG_GENERAL
8202
8203 /* MC_CMD_FILTER_OP_IN msgrequest */
8204 #define MC_CMD_FILTER_OP_IN_LEN 108
8205 /* identifies the type of operation requested */
8206 #define MC_CMD_FILTER_OP_IN_OP_OFST 0
8207 #define MC_CMD_FILTER_OP_IN_OP_LEN 4
8208 /* enum: single-recipient filter insert */
8209 #define MC_CMD_FILTER_OP_IN_OP_INSERT 0x0
8210 /* enum: single-recipient filter remove */
8211 #define MC_CMD_FILTER_OP_IN_OP_REMOVE 0x1
8212 /* enum: multi-recipient filter subscribe */
8213 #define MC_CMD_FILTER_OP_IN_OP_SUBSCRIBE 0x2
8214 /* enum: multi-recipient filter unsubscribe */
8215 #define MC_CMD_FILTER_OP_IN_OP_UNSUBSCRIBE 0x3
8216 /* enum: replace one recipient with another (warning - the filter handle may
8217  * change)
8218  */
8219 #define MC_CMD_FILTER_OP_IN_OP_REPLACE 0x4
8220 /* filter handle (for remove / unsubscribe operations) */
8221 #define MC_CMD_FILTER_OP_IN_HANDLE_OFST 4
8222 #define MC_CMD_FILTER_OP_IN_HANDLE_LEN 8
8223 #define MC_CMD_FILTER_OP_IN_HANDLE_LO_OFST 4
8224 #define MC_CMD_FILTER_OP_IN_HANDLE_HI_OFST 8
8225 /* The port ID associated with the v-adaptor which should contain this filter.
8226  */
8227 #define MC_CMD_FILTER_OP_IN_PORT_ID_OFST 12
8228 #define MC_CMD_FILTER_OP_IN_PORT_ID_LEN 4
8229 /* fields to include in match criteria */
8230 #define MC_CMD_FILTER_OP_IN_MATCH_FIELDS_OFST 16
8231 #define MC_CMD_FILTER_OP_IN_MATCH_FIELDS_LEN 4
8232 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_IP_LBN 0
8233 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_IP_WIDTH 1
8234 #define MC_CMD_FILTER_OP_IN_MATCH_DST_IP_LBN 1
8235 #define MC_CMD_FILTER_OP_IN_MATCH_DST_IP_WIDTH 1
8236 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_MAC_LBN 2
8237 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_MAC_WIDTH 1
8238 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_PORT_LBN 3
8239 #define MC_CMD_FILTER_OP_IN_MATCH_SRC_PORT_WIDTH 1
8240 #define MC_CMD_FILTER_OP_IN_MATCH_DST_MAC_LBN 4
8241 #define MC_CMD_FILTER_OP_IN_MATCH_DST_MAC_WIDTH 1
8242 #define MC_CMD_FILTER_OP_IN_MATCH_DST_PORT_LBN 5
8243 #define MC_CMD_FILTER_OP_IN_MATCH_DST_PORT_WIDTH 1
8244 #define MC_CMD_FILTER_OP_IN_MATCH_ETHER_TYPE_LBN 6
8245 #define MC_CMD_FILTER_OP_IN_MATCH_ETHER_TYPE_WIDTH 1
8246 #define MC_CMD_FILTER_OP_IN_MATCH_INNER_VLAN_LBN 7
8247 #define MC_CMD_FILTER_OP_IN_MATCH_INNER_VLAN_WIDTH 1
8248 #define MC_CMD_FILTER_OP_IN_MATCH_OUTER_VLAN_LBN 8
8249 #define MC_CMD_FILTER_OP_IN_MATCH_OUTER_VLAN_WIDTH 1
8250 #define MC_CMD_FILTER_OP_IN_MATCH_IP_PROTO_LBN 9
8251 #define MC_CMD_FILTER_OP_IN_MATCH_IP_PROTO_WIDTH 1
8252 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF0_LBN 10
8253 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF0_WIDTH 1
8254 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF1_LBN 11
8255 #define MC_CMD_FILTER_OP_IN_MATCH_FWDEF1_WIDTH 1
8256 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_MCAST_DST_LBN 30
8257 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_MCAST_DST_WIDTH 1
8258 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_UCAST_DST_LBN 31
8259 #define MC_CMD_FILTER_OP_IN_MATCH_UNKNOWN_UCAST_DST_WIDTH 1
8260 /* receive destination */
8261 #define MC_CMD_FILTER_OP_IN_RX_DEST_OFST 20
8262 #define MC_CMD_FILTER_OP_IN_RX_DEST_LEN 4
8263 /* enum: drop packets */
8264 #define MC_CMD_FILTER_OP_IN_RX_DEST_DROP 0x0
8265 /* enum: receive to host */
8266 #define MC_CMD_FILTER_OP_IN_RX_DEST_HOST 0x1
8267 /* enum: receive to MC */
8268 #define MC_CMD_FILTER_OP_IN_RX_DEST_MC 0x2
8269 /* enum: loop back to TXDP 0 */
8270 #define MC_CMD_FILTER_OP_IN_RX_DEST_TX0 0x3
8271 /* enum: loop back to TXDP 1 */
8272 #define MC_CMD_FILTER_OP_IN_RX_DEST_TX1 0x4
8273 /* receive queue handle (for multiple queue modes, this is the base queue) */
8274 #define MC_CMD_FILTER_OP_IN_RX_QUEUE_OFST 24
8275 #define MC_CMD_FILTER_OP_IN_RX_QUEUE_LEN 4
8276 /* receive mode */
8277 #define MC_CMD_FILTER_OP_IN_RX_MODE_OFST 28
8278 #define MC_CMD_FILTER_OP_IN_RX_MODE_LEN 4
8279 /* enum: receive to just the specified queue */
8280 #define MC_CMD_FILTER_OP_IN_RX_MODE_SIMPLE 0x0
8281 /* enum: receive to multiple queues using RSS context */
8282 #define MC_CMD_FILTER_OP_IN_RX_MODE_RSS 0x1
8283 /* enum: receive to multiple queues using .1p mapping */
8284 #define MC_CMD_FILTER_OP_IN_RX_MODE_DOT1P_MAPPING 0x2
8285 /* enum: install a filter entry that will never match; for test purposes only
8286  */
8287 #define MC_CMD_FILTER_OP_IN_RX_MODE_TEST_NEVER_MATCH 0x80000000
8288 /* RSS context (for RX_MODE_RSS) or .1p mapping handle (for
8289  * RX_MODE_DOT1P_MAPPING), as returned by MC_CMD_RSS_CONTEXT_ALLOC or
8290  * MC_CMD_DOT1P_MAPPING_ALLOC.
8291  */
8292 #define MC_CMD_FILTER_OP_IN_RX_CONTEXT_OFST 32
8293 #define MC_CMD_FILTER_OP_IN_RX_CONTEXT_LEN 4
8294 /* transmit domain (reserved; set to 0) */
8295 #define MC_CMD_FILTER_OP_IN_TX_DOMAIN_OFST 36
8296 #define MC_CMD_FILTER_OP_IN_TX_DOMAIN_LEN 4
8297 /* transmit destination (either set the MAC and/or PM bits for explicit
8298  * control, or set this field to TX_DEST_DEFAULT for sensible default
8299  * behaviour)
8300  */
8301 #define MC_CMD_FILTER_OP_IN_TX_DEST_OFST 40
8302 #define MC_CMD_FILTER_OP_IN_TX_DEST_LEN 4
8303 /* enum: request default behaviour (based on filter type) */
8304 #define MC_CMD_FILTER_OP_IN_TX_DEST_DEFAULT 0xffffffff
8305 #define MC_CMD_FILTER_OP_IN_TX_DEST_MAC_LBN 0
8306 #define MC_CMD_FILTER_OP_IN_TX_DEST_MAC_WIDTH 1
8307 #define MC_CMD_FILTER_OP_IN_TX_DEST_PM_LBN 1
8308 #define MC_CMD_FILTER_OP_IN_TX_DEST_PM_WIDTH 1
8309 /* source MAC address to match (as bytes in network order) */
8310 #define MC_CMD_FILTER_OP_IN_SRC_MAC_OFST 44
8311 #define MC_CMD_FILTER_OP_IN_SRC_MAC_LEN 6
8312 /* source port to match (as bytes in network order) */
8313 #define MC_CMD_FILTER_OP_IN_SRC_PORT_OFST 50
8314 #define MC_CMD_FILTER_OP_IN_SRC_PORT_LEN 2
8315 /* destination MAC address to match (as bytes in network order) */
8316 #define MC_CMD_FILTER_OP_IN_DST_MAC_OFST 52
8317 #define MC_CMD_FILTER_OP_IN_DST_MAC_LEN 6
8318 /* destination port to match (as bytes in network order) */
8319 #define MC_CMD_FILTER_OP_IN_DST_PORT_OFST 58
8320 #define MC_CMD_FILTER_OP_IN_DST_PORT_LEN 2
8321 /* Ethernet type to match (as bytes in network order) */
8322 #define MC_CMD_FILTER_OP_IN_ETHER_TYPE_OFST 60
8323 #define MC_CMD_FILTER_OP_IN_ETHER_TYPE_LEN 2
8324 /* Inner VLAN tag to match (as bytes in network order) */
8325 #define MC_CMD_FILTER_OP_IN_INNER_VLAN_OFST 62
8326 #define MC_CMD_FILTER_OP_IN_INNER_VLAN_LEN 2
8327 /* Outer VLAN tag to match (as bytes in network order) */
8328 #define MC_CMD_FILTER_OP_IN_OUTER_VLAN_OFST 64
8329 #define MC_CMD_FILTER_OP_IN_OUTER_VLAN_LEN 2
8330 /* IP protocol to match (in low byte; set high byte to 0) */
8331 #define MC_CMD_FILTER_OP_IN_IP_PROTO_OFST 66
8332 #define MC_CMD_FILTER_OP_IN_IP_PROTO_LEN 2
8333 /* Firmware defined register 0 to match (reserved; set to 0) */
8334 #define MC_CMD_FILTER_OP_IN_FWDEF0_OFST 68
8335 #define MC_CMD_FILTER_OP_IN_FWDEF0_LEN 4
8336 /* Firmware defined register 1 to match (reserved; set to 0) */
8337 #define MC_CMD_FILTER_OP_IN_FWDEF1_OFST 72
8338 #define MC_CMD_FILTER_OP_IN_FWDEF1_LEN 4
8339 /* source IP address to match (as bytes in network order; set last 12 bytes to
8340  * 0 for IPv4 address)
8341  */
8342 #define MC_CMD_FILTER_OP_IN_SRC_IP_OFST 76
8343 #define MC_CMD_FILTER_OP_IN_SRC_IP_LEN 16
8344 /* destination IP address to match (as bytes in network order; set last 12
8345  * bytes to 0 for IPv4 address)
8346  */
8347 #define MC_CMD_FILTER_OP_IN_DST_IP_OFST 92
8348 #define MC_CMD_FILTER_OP_IN_DST_IP_LEN 16
8349
8350 /* MC_CMD_FILTER_OP_EXT_IN msgrequest: Extension to MC_CMD_FILTER_OP_IN to
8351  * include handling of VXLAN/NVGRE encapsulated frame filtering (which is
8352  * supported on Medford only).
8353  */
8354 #define MC_CMD_FILTER_OP_EXT_IN_LEN 172
8355 /* identifies the type of operation requested */
8356 #define MC_CMD_FILTER_OP_EXT_IN_OP_OFST 0
8357 #define MC_CMD_FILTER_OP_EXT_IN_OP_LEN 4
8358 /*            Enum values, see field(s): */
8359 /*               MC_CMD_FILTER_OP_IN/OP */
8360 /* filter handle (for remove / unsubscribe operations) */
8361 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_OFST 4
8362 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_LEN 8
8363 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_LO_OFST 4
8364 #define MC_CMD_FILTER_OP_EXT_IN_HANDLE_HI_OFST 8
8365 /* The port ID associated with the v-adaptor which should contain this filter.
8366  */
8367 #define MC_CMD_FILTER_OP_EXT_IN_PORT_ID_OFST 12
8368 #define MC_CMD_FILTER_OP_EXT_IN_PORT_ID_LEN 4
8369 /* fields to include in match criteria */
8370 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FIELDS_OFST 16
8371 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FIELDS_LEN 4
8372 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_IP_LBN 0
8373 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_IP_WIDTH 1
8374 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_IP_LBN 1
8375 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_IP_WIDTH 1
8376 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_MAC_LBN 2
8377 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_MAC_WIDTH 1
8378 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_PORT_LBN 3
8379 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_SRC_PORT_WIDTH 1
8380 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_MAC_LBN 4
8381 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_MAC_WIDTH 1
8382 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_PORT_LBN 5
8383 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_DST_PORT_WIDTH 1
8384 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_ETHER_TYPE_LBN 6
8385 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_ETHER_TYPE_WIDTH 1
8386 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_INNER_VLAN_LBN 7
8387 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_INNER_VLAN_WIDTH 1
8388 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_OUTER_VLAN_LBN 8
8389 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_OUTER_VLAN_WIDTH 1
8390 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IP_PROTO_LBN 9
8391 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IP_PROTO_WIDTH 1
8392 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FWDEF0_LBN 10
8393 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_FWDEF0_WIDTH 1
8394 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_VNI_OR_VSID_LBN 11
8395 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_VNI_OR_VSID_WIDTH 1
8396 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_IP_LBN 12
8397 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_IP_WIDTH 1
8398 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_IP_LBN 13
8399 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_IP_WIDTH 1
8400 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_MAC_LBN 14
8401 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_MAC_WIDTH 1
8402 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_PORT_LBN 15
8403 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_SRC_PORT_WIDTH 1
8404 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_MAC_LBN 16
8405 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_MAC_WIDTH 1
8406 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_PORT_LBN 17
8407 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_DST_PORT_WIDTH 1
8408 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_ETHER_TYPE_LBN 18
8409 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_ETHER_TYPE_WIDTH 1
8410 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_INNER_VLAN_LBN 19
8411 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_INNER_VLAN_WIDTH 1
8412 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_OUTER_VLAN_LBN 20
8413 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_OUTER_VLAN_WIDTH 1
8414 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_IP_PROTO_LBN 21
8415 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_IP_PROTO_WIDTH 1
8416 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF0_LBN 22
8417 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF0_WIDTH 1
8418 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF1_LBN 23
8419 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_FWDEF1_WIDTH 1
8420 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_LBN 24
8421 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_WIDTH 1
8422 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_LBN 25
8423 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_WIDTH 1
8424 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_MCAST_DST_LBN 30
8425 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_MCAST_DST_WIDTH 1
8426 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_UCAST_DST_LBN 31
8427 #define MC_CMD_FILTER_OP_EXT_IN_MATCH_UNKNOWN_UCAST_DST_WIDTH 1
8428 /* receive destination */
8429 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_OFST 20
8430 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_LEN 4
8431 /* enum: drop packets */
8432 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_DROP 0x0
8433 /* enum: receive to host */
8434 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_HOST 0x1
8435 /* enum: receive to MC */
8436 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_MC 0x2
8437 /* enum: loop back to TXDP 0 */
8438 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_TX0 0x3
8439 /* enum: loop back to TXDP 1 */
8440 #define MC_CMD_FILTER_OP_EXT_IN_RX_DEST_TX1 0x4
8441 /* receive queue handle (for multiple queue modes, this is the base queue) */
8442 #define MC_CMD_FILTER_OP_EXT_IN_RX_QUEUE_OFST 24
8443 #define MC_CMD_FILTER_OP_EXT_IN_RX_QUEUE_LEN 4
8444 /* receive mode */
8445 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_OFST 28
8446 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_LEN 4
8447 /* enum: receive to just the specified queue */
8448 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_SIMPLE 0x0
8449 /* enum: receive to multiple queues using RSS context */
8450 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_RSS 0x1
8451 /* enum: receive to multiple queues using .1p mapping */
8452 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_DOT1P_MAPPING 0x2
8453 /* enum: install a filter entry that will never match; for test purposes only
8454  */
8455 #define MC_CMD_FILTER_OP_EXT_IN_RX_MODE_TEST_NEVER_MATCH 0x80000000
8456 /* RSS context (for RX_MODE_RSS) or .1p mapping handle (for
8457  * RX_MODE_DOT1P_MAPPING), as returned by MC_CMD_RSS_CONTEXT_ALLOC or
8458  * MC_CMD_DOT1P_MAPPING_ALLOC.
8459  */
8460 #define MC_CMD_FILTER_OP_EXT_IN_RX_CONTEXT_OFST 32
8461 #define MC_CMD_FILTER_OP_EXT_IN_RX_CONTEXT_LEN 4
8462 /* transmit domain (reserved; set to 0) */
8463 #define MC_CMD_FILTER_OP_EXT_IN_TX_DOMAIN_OFST 36
8464 #define MC_CMD_FILTER_OP_EXT_IN_TX_DOMAIN_LEN 4
8465 /* transmit destination (either set the MAC and/or PM bits for explicit
8466  * control, or set this field to TX_DEST_DEFAULT for sensible default
8467  * behaviour)
8468  */
8469 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_OFST 40
8470 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_LEN 4
8471 /* enum: request default behaviour (based on filter type) */
8472 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_DEFAULT 0xffffffff
8473 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_MAC_LBN 0
8474 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_MAC_WIDTH 1
8475 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_PM_LBN 1
8476 #define MC_CMD_FILTER_OP_EXT_IN_TX_DEST_PM_WIDTH 1
8477 /* source MAC address to match (as bytes in network order) */
8478 #define MC_CMD_FILTER_OP_EXT_IN_SRC_MAC_OFST 44
8479 #define MC_CMD_FILTER_OP_EXT_IN_SRC_MAC_LEN 6
8480 /* source port to match (as bytes in network order) */
8481 #define MC_CMD_FILTER_OP_EXT_IN_SRC_PORT_OFST 50
8482 #define MC_CMD_FILTER_OP_EXT_IN_SRC_PORT_LEN 2
8483 /* destination MAC address to match (as bytes in network order) */
8484 #define MC_CMD_FILTER_OP_EXT_IN_DST_MAC_OFST 52
8485 #define MC_CMD_FILTER_OP_EXT_IN_DST_MAC_LEN 6
8486 /* destination port to match (as bytes in network order) */
8487 #define MC_CMD_FILTER_OP_EXT_IN_DST_PORT_OFST 58
8488 #define MC_CMD_FILTER_OP_EXT_IN_DST_PORT_LEN 2
8489 /* Ethernet type to match (as bytes in network order) */
8490 #define MC_CMD_FILTER_OP_EXT_IN_ETHER_TYPE_OFST 60
8491 #define MC_CMD_FILTER_OP_EXT_IN_ETHER_TYPE_LEN 2
8492 /* Inner VLAN tag to match (as bytes in network order) */
8493 #define MC_CMD_FILTER_OP_EXT_IN_INNER_VLAN_OFST 62
8494 #define MC_CMD_FILTER_OP_EXT_IN_INNER_VLAN_LEN 2
8495 /* Outer VLAN tag to match (as bytes in network order) */
8496 #define MC_CMD_FILTER_OP_EXT_IN_OUTER_VLAN_OFST 64
8497 #define MC_CMD_FILTER_OP_EXT_IN_OUTER_VLAN_LEN 2
8498 /* IP protocol to match (in low byte; set high byte to 0) */
8499 #define MC_CMD_FILTER_OP_EXT_IN_IP_PROTO_OFST 66
8500 #define MC_CMD_FILTER_OP_EXT_IN_IP_PROTO_LEN 2
8501 /* Firmware defined register 0 to match (reserved; set to 0) */
8502 #define MC_CMD_FILTER_OP_EXT_IN_FWDEF0_OFST 68
8503 #define MC_CMD_FILTER_OP_EXT_IN_FWDEF0_LEN 4
8504 /* VNI (for VXLAN/Geneve, when IP protocol is UDP) or VSID (for NVGRE, when IP
8505  * protocol is GRE) to match (as bytes in network order; set last byte to 0 for
8506  * VXLAN/NVGRE, or 1 for Geneve)
8507  */
8508 #define MC_CMD_FILTER_OP_EXT_IN_VNI_OR_VSID_OFST 72
8509 #define MC_CMD_FILTER_OP_EXT_IN_VNI_OR_VSID_LEN 4
8510 #define MC_CMD_FILTER_OP_EXT_IN_VNI_VALUE_LBN 0
8511 #define MC_CMD_FILTER_OP_EXT_IN_VNI_VALUE_WIDTH 24
8512 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_LBN 24
8513 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_WIDTH 8
8514 /* enum: Match VXLAN traffic with this VNI */
8515 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_VXLAN 0x0
8516 /* enum: Match Geneve traffic with this VNI */
8517 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_GENEVE 0x1
8518 /* enum: Reserved for experimental development use */
8519 #define MC_CMD_FILTER_OP_EXT_IN_VNI_TYPE_EXPERIMENTAL 0xfe
8520 #define MC_CMD_FILTER_OP_EXT_IN_VSID_VALUE_LBN 0
8521 #define MC_CMD_FILTER_OP_EXT_IN_VSID_VALUE_WIDTH 24
8522 #define MC_CMD_FILTER_OP_EXT_IN_VSID_TYPE_LBN 24
8523 #define MC_CMD_FILTER_OP_EXT_IN_VSID_TYPE_WIDTH 8
8524 /* enum: Match NVGRE traffic with this VSID */
8525 #define MC_CMD_FILTER_OP_EXT_IN_VSID_TYPE_NVGRE 0x0
8526 /* source IP address to match (as bytes in network order; set last 12 bytes to
8527  * 0 for IPv4 address)
8528  */
8529 #define MC_CMD_FILTER_OP_EXT_IN_SRC_IP_OFST 76
8530 #define MC_CMD_FILTER_OP_EXT_IN_SRC_IP_LEN 16
8531 /* destination IP address to match (as bytes in network order; set last 12
8532  * bytes to 0 for IPv4 address)
8533  */
8534 #define MC_CMD_FILTER_OP_EXT_IN_DST_IP_OFST 92
8535 #define MC_CMD_FILTER_OP_EXT_IN_DST_IP_LEN 16
8536 /* VXLAN/NVGRE inner frame source MAC address to match (as bytes in network
8537  * order)
8538  */
8539 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_MAC_OFST 108
8540 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_MAC_LEN 6
8541 /* VXLAN/NVGRE inner frame source port to match (as bytes in network order) */
8542 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_PORT_OFST 114
8543 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_PORT_LEN 2
8544 /* VXLAN/NVGRE inner frame destination MAC address to match (as bytes in
8545  * network order)
8546  */
8547 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_MAC_OFST 116
8548 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_MAC_LEN 6
8549 /* VXLAN/NVGRE inner frame destination port to match (as bytes in network
8550  * order)
8551  */
8552 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_PORT_OFST 122
8553 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_PORT_LEN 2
8554 /* VXLAN/NVGRE inner frame Ethernet type to match (as bytes in network order)
8555  */
8556 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_ETHER_TYPE_OFST 124
8557 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_ETHER_TYPE_LEN 2
8558 /* VXLAN/NVGRE inner frame Inner VLAN tag to match (as bytes in network order)
8559  */
8560 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_INNER_VLAN_OFST 126
8561 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_INNER_VLAN_LEN 2
8562 /* VXLAN/NVGRE inner frame Outer VLAN tag to match (as bytes in network order)
8563  */
8564 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_OUTER_VLAN_OFST 128
8565 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_OUTER_VLAN_LEN 2
8566 /* VXLAN/NVGRE inner frame IP protocol to match (in low byte; set high byte to
8567  * 0)
8568  */
8569 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_IP_PROTO_OFST 130
8570 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_IP_PROTO_LEN 2
8571 /* VXLAN/NVGRE inner frame Firmware defined register 0 to match (reserved; set
8572  * to 0)
8573  */
8574 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF0_OFST 132
8575 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF0_LEN 4
8576 /* VXLAN/NVGRE inner frame Firmware defined register 1 to match (reserved; set
8577  * to 0)
8578  */
8579 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF1_OFST 136
8580 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_FWDEF1_LEN 4
8581 /* VXLAN/NVGRE inner frame source IP address to match (as bytes in network
8582  * order; set last 12 bytes to 0 for IPv4 address)
8583  */
8584 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_IP_OFST 140
8585 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_SRC_IP_LEN 16
8586 /* VXLAN/NVGRE inner frame destination IP address to match (as bytes in network
8587  * order; set last 12 bytes to 0 for IPv4 address)
8588  */
8589 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_IP_OFST 156
8590 #define MC_CMD_FILTER_OP_EXT_IN_IFRM_DST_IP_LEN 16
8591
8592 /* MC_CMD_FILTER_OP_V3_IN msgrequest: FILTER_OP extension to support additional
8593  * filter actions for Intel's DPDK (Data Plane Development Kit, dpdk.org) via
8594  * its rte_flow API. This extension is only useful with the sfc_efx driver
8595  * included as part of DPDK, used in conjunction with the dpdk datapath
8596  * firmware variant.
8597  */
8598 #define MC_CMD_FILTER_OP_V3_IN_LEN 180
8599 /* identifies the type of operation requested */
8600 #define MC_CMD_FILTER_OP_V3_IN_OP_OFST 0
8601 #define MC_CMD_FILTER_OP_V3_IN_OP_LEN 4
8602 /*            Enum values, see field(s): */
8603 /*               MC_CMD_FILTER_OP_IN/OP */
8604 /* filter handle (for remove / unsubscribe operations) */
8605 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_OFST 4
8606 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_LEN 8
8607 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_LO_OFST 4
8608 #define MC_CMD_FILTER_OP_V3_IN_HANDLE_HI_OFST 8
8609 /* The port ID associated with the v-adaptor which should contain this filter.
8610  */
8611 #define MC_CMD_FILTER_OP_V3_IN_PORT_ID_OFST 12
8612 #define MC_CMD_FILTER_OP_V3_IN_PORT_ID_LEN 4
8613 /* fields to include in match criteria */
8614 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FIELDS_OFST 16
8615 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FIELDS_LEN 4
8616 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_IP_LBN 0
8617 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_IP_WIDTH 1
8618 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_IP_LBN 1
8619 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_IP_WIDTH 1
8620 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_MAC_LBN 2
8621 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_MAC_WIDTH 1
8622 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_PORT_LBN 3
8623 #define MC_CMD_FILTER_OP_V3_IN_MATCH_SRC_PORT_WIDTH 1
8624 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_MAC_LBN 4
8625 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_MAC_WIDTH 1
8626 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_PORT_LBN 5
8627 #define MC_CMD_FILTER_OP_V3_IN_MATCH_DST_PORT_WIDTH 1
8628 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ETHER_TYPE_LBN 6
8629 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ETHER_TYPE_WIDTH 1
8630 #define MC_CMD_FILTER_OP_V3_IN_MATCH_INNER_VLAN_LBN 7
8631 #define MC_CMD_FILTER_OP_V3_IN_MATCH_INNER_VLAN_WIDTH 1
8632 #define MC_CMD_FILTER_OP_V3_IN_MATCH_OUTER_VLAN_LBN 8
8633 #define MC_CMD_FILTER_OP_V3_IN_MATCH_OUTER_VLAN_WIDTH 1
8634 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IP_PROTO_LBN 9
8635 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IP_PROTO_WIDTH 1
8636 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FWDEF0_LBN 10
8637 #define MC_CMD_FILTER_OP_V3_IN_MATCH_FWDEF0_WIDTH 1
8638 #define MC_CMD_FILTER_OP_V3_IN_MATCH_VNI_OR_VSID_LBN 11
8639 #define MC_CMD_FILTER_OP_V3_IN_MATCH_VNI_OR_VSID_WIDTH 1
8640 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_IP_LBN 12
8641 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_IP_WIDTH 1
8642 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_IP_LBN 13
8643 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_IP_WIDTH 1
8644 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_MAC_LBN 14
8645 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_MAC_WIDTH 1
8646 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_PORT_LBN 15
8647 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_SRC_PORT_WIDTH 1
8648 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_MAC_LBN 16
8649 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_MAC_WIDTH 1
8650 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_PORT_LBN 17
8651 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_DST_PORT_WIDTH 1
8652 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_ETHER_TYPE_LBN 18
8653 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_ETHER_TYPE_WIDTH 1
8654 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_INNER_VLAN_LBN 19
8655 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_INNER_VLAN_WIDTH 1
8656 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_OUTER_VLAN_LBN 20
8657 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_OUTER_VLAN_WIDTH 1
8658 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_IP_PROTO_LBN 21
8659 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_IP_PROTO_WIDTH 1
8660 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF0_LBN 22
8661 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF0_WIDTH 1
8662 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF1_LBN 23
8663 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_FWDEF1_WIDTH 1
8664 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_LBN 24
8665 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_MCAST_DST_WIDTH 1
8666 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_LBN 25
8667 #define MC_CMD_FILTER_OP_V3_IN_MATCH_IFRM_UNKNOWN_UCAST_DST_WIDTH 1
8668 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_MCAST_DST_LBN 30
8669 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_MCAST_DST_WIDTH 1
8670 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_UCAST_DST_LBN 31
8671 #define MC_CMD_FILTER_OP_V3_IN_MATCH_UNKNOWN_UCAST_DST_WIDTH 1
8672 /* receive destination */
8673 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_OFST 20
8674 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_LEN 4
8675 /* enum: drop packets */
8676 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_DROP 0x0
8677 /* enum: receive to host */
8678 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_HOST 0x1
8679 /* enum: receive to MC */
8680 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_MC 0x2
8681 /* enum: loop back to TXDP 0 */
8682 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_TX0 0x3
8683 /* enum: loop back to TXDP 1 */
8684 #define MC_CMD_FILTER_OP_V3_IN_RX_DEST_TX1 0x4
8685 /* receive queue handle (for multiple queue modes, this is the base queue) */
8686 #define MC_CMD_FILTER_OP_V3_IN_RX_QUEUE_OFST 24
8687 #define MC_CMD_FILTER_OP_V3_IN_RX_QUEUE_LEN 4
8688 /* receive mode */
8689 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_OFST 28
8690 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_LEN 4
8691 /* enum: receive to just the specified queue */
8692 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_SIMPLE 0x0
8693 /* enum: receive to multiple queues using RSS context */
8694 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_RSS 0x1
8695 /* enum: receive to multiple queues using .1p mapping */
8696 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_DOT1P_MAPPING 0x2
8697 /* enum: install a filter entry that will never match; for test purposes only
8698  */
8699 #define MC_CMD_FILTER_OP_V3_IN_RX_MODE_TEST_NEVER_MATCH 0x80000000
8700 /* RSS context (for RX_MODE_RSS) or .1p mapping handle (for
8701  * RX_MODE_DOT1P_MAPPING), as returned by MC_CMD_RSS_CONTEXT_ALLOC or
8702  * MC_CMD_DOT1P_MAPPING_ALLOC.
8703  */
8704 #define MC_CMD_FILTER_OP_V3_IN_RX_CONTEXT_OFST 32
8705 #define MC_CMD_FILTER_OP_V3_IN_RX_CONTEXT_LEN 4
8706 /* transmit domain (reserved; set to 0) */
8707 #define MC_CMD_FILTER_OP_V3_IN_TX_DOMAIN_OFST 36
8708 #define MC_CMD_FILTER_OP_V3_IN_TX_DOMAIN_LEN 4
8709 /* transmit destination (either set the MAC and/or PM bits for explicit
8710  * control, or set this field to TX_DEST_DEFAULT for sensible default
8711  * behaviour)
8712  */
8713 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_OFST 40
8714 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_LEN 4
8715 /* enum: request default behaviour (based on filter type) */
8716 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_DEFAULT 0xffffffff
8717 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_MAC_LBN 0
8718 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_MAC_WIDTH 1
8719 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_PM_LBN 1
8720 #define MC_CMD_FILTER_OP_V3_IN_TX_DEST_PM_WIDTH 1
8721 /* source MAC address to match (as bytes in network order) */
8722 #define MC_CMD_FILTER_OP_V3_IN_SRC_MAC_OFST 44
8723 #define MC_CMD_FILTER_OP_V3_IN_SRC_MAC_LEN 6
8724 /* source port to match (as bytes in network order) */
8725 #define MC_CMD_FILTER_OP_V3_IN_SRC_PORT_OFST 50
8726 #define MC_CMD_FILTER_OP_V3_IN_SRC_PORT_LEN 2
8727 /* destination MAC address to match (as bytes in network order) */
8728 #define MC_CMD_FILTER_OP_V3_IN_DST_MAC_OFST 52
8729 #define MC_CMD_FILTER_OP_V3_IN_DST_MAC_LEN 6
8730 /* destination port to match (as bytes in network order) */
8731 #define MC_CMD_FILTER_OP_V3_IN_DST_PORT_OFST 58
8732 #define MC_CMD_FILTER_OP_V3_IN_DST_PORT_LEN 2
8733 /* Ethernet type to match (as bytes in network order) */
8734 #define MC_CMD_FILTER_OP_V3_IN_ETHER_TYPE_OFST 60
8735 #define MC_CMD_FILTER_OP_V3_IN_ETHER_TYPE_LEN 2
8736 /* Inner VLAN tag to match (as bytes in network order) */
8737 #define MC_CMD_FILTER_OP_V3_IN_INNER_VLAN_OFST 62
8738 #define MC_CMD_FILTER_OP_V3_IN_INNER_VLAN_LEN 2
8739 /* Outer VLAN tag to match (as bytes in network order) */
8740 #define MC_CMD_FILTER_OP_V3_IN_OUTER_VLAN_OFST 64
8741 #define MC_CMD_FILTER_OP_V3_IN_OUTER_VLAN_LEN 2
8742 /* IP protocol to match (in low byte; set high byte to 0) */
8743 #define MC_CMD_FILTER_OP_V3_IN_IP_PROTO_OFST 66
8744 #define MC_CMD_FILTER_OP_V3_IN_IP_PROTO_LEN 2
8745 /* Firmware defined register 0 to match (reserved; set to 0) */
8746 #define MC_CMD_FILTER_OP_V3_IN_FWDEF0_OFST 68
8747 #define MC_CMD_FILTER_OP_V3_IN_FWDEF0_LEN 4
8748 /* VNI (for VXLAN/Geneve, when IP protocol is UDP) or VSID (for NVGRE, when IP
8749  * protocol is GRE) to match (as bytes in network order; set last byte to 0 for
8750  * VXLAN/NVGRE, or 1 for Geneve)
8751  */
8752 #define MC_CMD_FILTER_OP_V3_IN_VNI_OR_VSID_OFST 72
8753 #define MC_CMD_FILTER_OP_V3_IN_VNI_OR_VSID_LEN 4
8754 #define MC_CMD_FILTER_OP_V3_IN_VNI_VALUE_LBN 0
8755 #define MC_CMD_FILTER_OP_V3_IN_VNI_VALUE_WIDTH 24
8756 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_LBN 24
8757 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_WIDTH 8
8758 /* enum: Match VXLAN traffic with this VNI */
8759 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_VXLAN 0x0
8760 /* enum: Match Geneve traffic with this VNI */
8761 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_GENEVE 0x1
8762 /* enum: Reserved for experimental development use */
8763 #define MC_CMD_FILTER_OP_V3_IN_VNI_TYPE_EXPERIMENTAL 0xfe
8764 #define MC_CMD_FILTER_OP_V3_IN_VSID_VALUE_LBN 0
8765 #define MC_CMD_FILTER_OP_V3_IN_VSID_VALUE_WIDTH 24
8766 #define MC_CMD_FILTER_OP_V3_IN_VSID_TYPE_LBN 24
8767 #define MC_CMD_FILTER_OP_V3_IN_VSID_TYPE_WIDTH 8
8768 /* enum: Match NVGRE traffic with this VSID */
8769 #define MC_CMD_FILTER_OP_V3_IN_VSID_TYPE_NVGRE 0x0
8770 /* source IP address to match (as bytes in network order; set last 12 bytes to
8771  * 0 for IPv4 address)
8772  */
8773 #define MC_CMD_FILTER_OP_V3_IN_SRC_IP_OFST 76
8774 #define MC_CMD_FILTER_OP_V3_IN_SRC_IP_LEN 16
8775 /* destination IP address to match (as bytes in network order; set last 12
8776  * bytes to 0 for IPv4 address)
8777  */
8778 #define MC_CMD_FILTER_OP_V3_IN_DST_IP_OFST 92
8779 #define MC_CMD_FILTER_OP_V3_IN_DST_IP_LEN 16
8780 /* VXLAN/NVGRE inner frame source MAC address to match (as bytes in network
8781  * order)
8782  */
8783 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_MAC_OFST 108
8784 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_MAC_LEN 6
8785 /* VXLAN/NVGRE inner frame source port to match (as bytes in network order) */
8786 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_PORT_OFST 114
8787 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_PORT_LEN 2
8788 /* VXLAN/NVGRE inner frame destination MAC address to match (as bytes in
8789  * network order)
8790  */
8791 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_MAC_OFST 116
8792 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_MAC_LEN 6
8793 /* VXLAN/NVGRE inner frame destination port to match (as bytes in network
8794  * order)
8795  */
8796 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_PORT_OFST 122
8797 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_PORT_LEN 2
8798 /* VXLAN/NVGRE inner frame Ethernet type to match (as bytes in network order)
8799  */
8800 #define MC_CMD_FILTER_OP_V3_IN_IFRM_ETHER_TYPE_OFST 124
8801 #define MC_CMD_FILTER_OP_V3_IN_IFRM_ETHER_TYPE_LEN 2
8802 /* VXLAN/NVGRE inner frame Inner VLAN tag to match (as bytes in network order)
8803  */
8804 #define MC_CMD_FILTER_OP_V3_IN_IFRM_INNER_VLAN_OFST 126
8805 #define MC_CMD_FILTER_OP_V3_IN_IFRM_INNER_VLAN_LEN 2
8806 /* VXLAN/NVGRE inner frame Outer VLAN tag to match (as bytes in network order)
8807  */
8808 #define MC_CMD_FILTER_OP_V3_IN_IFRM_OUTER_VLAN_OFST 128
8809 #define MC_CMD_FILTER_OP_V3_IN_IFRM_OUTER_VLAN_LEN 2
8810 /* VXLAN/NVGRE inner frame IP protocol to match (in low byte; set high byte to
8811  * 0)
8812  */
8813 #define MC_CMD_FILTER_OP_V3_IN_IFRM_IP_PROTO_OFST 130
8814 #define MC_CMD_FILTER_OP_V3_IN_IFRM_IP_PROTO_LEN 2
8815 /* VXLAN/NVGRE inner frame Firmware defined register 0 to match (reserved; set
8816  * to 0)
8817  */
8818 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF0_OFST 132
8819 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF0_LEN 4
8820 /* VXLAN/NVGRE inner frame Firmware defined register 1 to match (reserved; set
8821  * to 0)
8822  */
8823 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF1_OFST 136
8824 #define MC_CMD_FILTER_OP_V3_IN_IFRM_FWDEF1_LEN 4
8825 /* VXLAN/NVGRE inner frame source IP address to match (as bytes in network
8826  * order; set last 12 bytes to 0 for IPv4 address)
8827  */
8828 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_IP_OFST 140
8829 #define MC_CMD_FILTER_OP_V3_IN_IFRM_SRC_IP_LEN 16
8830 /* VXLAN/NVGRE inner frame destination IP address to match (as bytes in network
8831  * order; set last 12 bytes to 0 for IPv4 address)
8832  */
8833 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_IP_OFST 156
8834 #define MC_CMD_FILTER_OP_V3_IN_IFRM_DST_IP_LEN 16
8835 /* Set an action for all packets matching this filter. The DPDK driver and dpdk
8836  * f/w variant use their own specific delivery structures, which are documented
8837  * in the DPDK Firmware Driver Interface (SF-119419-TC). Requesting anything
8838  * other than MATCH_ACTION_NONE when the NIC is running another f/w variant
8839  * will cause the filter insertion to fail with ENOTSUP.
8840  */
8841 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_OFST 172
8842 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_LEN 4
8843 /* enum: do nothing extra */
8844 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_NONE 0x0
8845 /* enum: Set the match flag in the packet prefix for packets matching the
8846  * filter (only with dpdk firmware, otherwise fails with ENOTSUP). Used to
8847  * support the DPDK rte_flow "FLAG" action.
8848  */
8849 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_FLAG 0x1
8850 /* enum: Insert MATCH_MARK_VALUE into the packet prefix for packets matching
8851  * the filter (only with dpdk firmware, otherwise fails with ENOTSUP). Used to
8852  * support the DPDK rte_flow "MARK" action.
8853  */
8854 #define MC_CMD_FILTER_OP_V3_IN_MATCH_ACTION_MARK 0x2
8855 /* the mark value for MATCH_ACTION_MARK. Requesting a value larger than the
8856  * maximum (obtained from MC_CMD_GET_CAPABILITIES_V5/FILTER_ACTION_MARK_MAX)
8857  * will cause the filter insertion to fail with EINVAL.
8858  */
8859 #define MC_CMD_FILTER_OP_V3_IN_MATCH_MARK_VALUE_OFST 176
8860 #define MC_CMD_FILTER_OP_V3_IN_MATCH_MARK_VALUE_LEN 4
8861
8862 /* MC_CMD_FILTER_OP_OUT msgresponse */
8863 #define MC_CMD_FILTER_OP_OUT_LEN 12
8864 /* identifies the type of operation requested */
8865 #define MC_CMD_FILTER_OP_OUT_OP_OFST 0
8866 #define MC_CMD_FILTER_OP_OUT_OP_LEN 4
8867 /*            Enum values, see field(s): */
8868 /*               MC_CMD_FILTER_OP_IN/OP */
8869 /* Returned filter handle (for insert / subscribe operations). Note that these
8870  * handles should be considered opaque to the host, although a value of
8871  * 0xFFFFFFFF_FFFFFFFF is guaranteed never to be a valid handle.
8872  */
8873 #define MC_CMD_FILTER_OP_OUT_HANDLE_OFST 4
8874 #define MC_CMD_FILTER_OP_OUT_HANDLE_LEN 8
8875 #define MC_CMD_FILTER_OP_OUT_HANDLE_LO_OFST 4
8876 #define MC_CMD_FILTER_OP_OUT_HANDLE_HI_OFST 8
8877 /* enum: guaranteed invalid filter handle (low 32 bits) */
8878 #define MC_CMD_FILTER_OP_OUT_HANDLE_LO_INVALID 0xffffffff
8879 /* enum: guaranteed invalid filter handle (high 32 bits) */
8880 #define MC_CMD_FILTER_OP_OUT_HANDLE_HI_INVALID 0xffffffff
8881
8882 /* MC_CMD_FILTER_OP_EXT_OUT msgresponse */
8883 #define MC_CMD_FILTER_OP_EXT_OUT_LEN 12
8884 /* identifies the type of operation requested */
8885 #define MC_CMD_FILTER_OP_EXT_OUT_OP_OFST 0
8886 #define MC_CMD_FILTER_OP_EXT_OUT_OP_LEN 4
8887 /*            Enum values, see field(s): */
8888 /*               MC_CMD_FILTER_OP_EXT_IN/OP */
8889 /* Returned filter handle (for insert / subscribe operations). Note that these
8890  * handles should be considered opaque to the host, although a value of
8891  * 0xFFFFFFFF_FFFFFFFF is guaranteed never to be a valid handle.
8892  */
8893 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_OFST 4
8894 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_LEN 8
8895 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_LO_OFST 4
8896 #define MC_CMD_FILTER_OP_EXT_OUT_HANDLE_HI_OFST 8
8897 /*            Enum values, see field(s): */
8898 /*               MC_CMD_FILTER_OP_OUT/HANDLE */
8899
8900
8901 /***********************************/
8902 /* MC_CMD_GET_PARSER_DISP_INFO
8903  * Get information related to the parser-dispatcher subsystem
8904  */
8905 #define MC_CMD_GET_PARSER_DISP_INFO 0xe4
8906 #undef  MC_CMD_0xe4_PRIVILEGE_CTG
8907
8908 #define MC_CMD_0xe4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
8909
8910 /* MC_CMD_GET_PARSER_DISP_INFO_IN msgrequest */
8911 #define MC_CMD_GET_PARSER_DISP_INFO_IN_LEN 4
8912 /* identifies the type of operation requested */
8913 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_OFST 0
8914 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_LEN 4
8915 /* enum: read the list of supported RX filter matches */
8916 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_SUPPORTED_RX_MATCHES 0x1
8917 /* enum: read flags indicating restrictions on filter insertion for the calling
8918  * client
8919  */
8920 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_RESTRICTIONS 0x2
8921 /* enum: read properties relating to security rules (Medford-only; for use by
8922  * SolarSecure apps, not directly by drivers. See SF-114946-SW.)
8923  */
8924 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_SECURITY_RULE_INFO 0x3
8925 /* enum: read the list of supported RX filter matches for VXLAN/NVGRE
8926  * encapsulated frames, which follow a different match sequence to normal
8927  * frames (Medford only)
8928  */
8929 #define MC_CMD_GET_PARSER_DISP_INFO_IN_OP_GET_SUPPORTED_ENCAP_RX_MATCHES 0x4
8930
8931 /* MC_CMD_GET_PARSER_DISP_INFO_OUT msgresponse */
8932 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LENMIN 8
8933 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LENMAX 252
8934 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_LEN(num) (8+4*(num))
8935 /* identifies the type of operation requested */
8936 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_OP_OFST 0
8937 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_OP_LEN 4
8938 /*            Enum values, see field(s): */
8939 /*               MC_CMD_GET_PARSER_DISP_INFO_IN/OP */
8940 /* number of supported match types */
8941 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_NUM_SUPPORTED_MATCHES_OFST 4
8942 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_NUM_SUPPORTED_MATCHES_LEN 4
8943 /* array of supported match types (valid MATCH_FIELDS values for
8944  * MC_CMD_FILTER_OP) sorted in decreasing priority order
8945  */
8946 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_OFST 8
8947 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_LEN 4
8948 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_MINNUM 0
8949 #define MC_CMD_GET_PARSER_DISP_INFO_OUT_SUPPORTED_MATCHES_MAXNUM 61
8950
8951 /* MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT msgresponse */
8952 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_LEN 8
8953 /* identifies the type of operation requested */
8954 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_OP_OFST 0
8955 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_OP_LEN 4
8956 /*            Enum values, see field(s): */
8957 /*               MC_CMD_GET_PARSER_DISP_INFO_IN/OP */
8958 /* bitfield of filter insertion restrictions */
8959 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_RESTRICTION_FLAGS_OFST 4
8960 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_RESTRICTION_FLAGS_LEN 4
8961 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_DST_IP_MCAST_ONLY_LBN 0
8962 #define MC_CMD_GET_PARSER_DISP_RESTRICTIONS_OUT_DST_IP_MCAST_ONLY_WIDTH 1
8963
8964 /* MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT msgresponse:
8965  * GET_PARSER_DISP_INFO response format for OP_GET_SECURITY_RULE_INFO.
8966  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
8967  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
8968  * been used in any released code and may change during development. This note
8969  * will be removed once it is regarded as stable.
8970  */
8971 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_LEN 36
8972 /* identifies the type of operation requested */
8973 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_OP_OFST 0
8974 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_OP_LEN 4
8975 /*            Enum values, see field(s): */
8976 /*               MC_CMD_GET_PARSER_DISP_INFO_IN/OP */
8977 /* a version number representing the set of rule lookups that are implemented
8978  * by the currently running firmware
8979  */
8980 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_RULES_VERSION_OFST 4
8981 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_RULES_VERSION_LEN 4
8982 /* enum: implements lookup sequences described in SF-114946-SW draft C */
8983 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_RULES_VERSION_SF_114946_SW_C 0x0
8984 /* the number of nodes in the subnet map */
8985 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_NODES_OFST 8
8986 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_NODES_LEN 4
8987 /* the number of entries in one subnet map node */
8988 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_ENTRIES_PER_NODE_OFST 12
8989 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_MAP_NUM_ENTRIES_PER_NODE_LEN 4
8990 /* minimum valid value for a subnet ID in a subnet map leaf */
8991 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MIN_OFST 16
8992 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MIN_LEN 4
8993 /* maximum valid value for a subnet ID in a subnet map leaf */
8994 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MAX_OFST 20
8995 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_SUBNET_ID_MAX_LEN 4
8996 /* the number of entries in the local and remote port range maps */
8997 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_TREE_NUM_ENTRIES_OFST 24
8998 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_TREE_NUM_ENTRIES_LEN 4
8999 /* minimum valid value for a portrange ID in a port range map leaf */
9000 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MIN_OFST 28
9001 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MIN_LEN 4
9002 /* maximum valid value for a portrange ID in a port range map leaf */
9003 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MAX_OFST 32
9004 #define MC_CMD_GET_PARSER_DISP_SECURITY_RULE_INFO_OUT_PORTRANGE_ID_MAX_LEN 4
9005
9006
9007 /***********************************/
9008 /* MC_CMD_PARSER_DISP_RW
9009  * Direct read/write of parser-dispatcher state (DICPUs and LUE) for debugging.
9010  * Please note that this interface is only of use to debug tools which have
9011  * knowledge of firmware and hardware data structures; nothing here is intended
9012  * for use by normal driver code. Note that although this command is in the
9013  * Admin privilege group, in tamperproof adapters, only read operations are
9014  * permitted.
9015  */
9016 #define MC_CMD_PARSER_DISP_RW 0xe5
9017 #undef  MC_CMD_0xe5_PRIVILEGE_CTG
9018
9019 #define MC_CMD_0xe5_PRIVILEGE_CTG SRIOV_CTG_ADMIN
9020
9021 /* MC_CMD_PARSER_DISP_RW_IN msgrequest */
9022 #define MC_CMD_PARSER_DISP_RW_IN_LEN 32
9023 /* identifies the target of the operation */
9024 #define MC_CMD_PARSER_DISP_RW_IN_TARGET_OFST 0
9025 #define MC_CMD_PARSER_DISP_RW_IN_TARGET_LEN 4
9026 /* enum: RX dispatcher CPU */
9027 #define MC_CMD_PARSER_DISP_RW_IN_RX_DICPU 0x0
9028 /* enum: TX dispatcher CPU */
9029 #define MC_CMD_PARSER_DISP_RW_IN_TX_DICPU 0x1
9030 /* enum: Lookup engine (with original metadata format). Deprecated; used only
9031  * by cmdclient as a fallback for very old Huntington firmware, and not
9032  * supported in firmware beyond v6.4.0.1005. Use LUE_VERSIONED_METADATA
9033  * instead.
9034  */
9035 #define MC_CMD_PARSER_DISP_RW_IN_LUE 0x2
9036 /* enum: Lookup engine (with requested metadata format) */
9037 #define MC_CMD_PARSER_DISP_RW_IN_LUE_VERSIONED_METADATA 0x3
9038 /* enum: RX0 dispatcher CPU (alias for RX_DICPU; Medford has 2 RX DICPUs) */
9039 #define MC_CMD_PARSER_DISP_RW_IN_RX0_DICPU 0x0
9040 /* enum: RX1 dispatcher CPU (only valid for Medford) */
9041 #define MC_CMD_PARSER_DISP_RW_IN_RX1_DICPU 0x4
9042 /* enum: Miscellaneous other state (only valid for Medford) */
9043 #define MC_CMD_PARSER_DISP_RW_IN_MISC_STATE 0x5
9044 /* identifies the type of operation requested */
9045 #define MC_CMD_PARSER_DISP_RW_IN_OP_OFST 4
9046 #define MC_CMD_PARSER_DISP_RW_IN_OP_LEN 4
9047 /* enum: Read a word of DICPU DMEM or a LUE entry */
9048 #define MC_CMD_PARSER_DISP_RW_IN_READ 0x0
9049 /* enum: Write a word of DICPU DMEM or a LUE entry. Not permitted on
9050  * tamperproof adapters.
9051  */
9052 #define MC_CMD_PARSER_DISP_RW_IN_WRITE 0x1
9053 /* enum: Read-modify-write a word of DICPU DMEM (not valid for LUE). Not
9054  * permitted on tamperproof adapters.
9055  */
9056 #define MC_CMD_PARSER_DISP_RW_IN_RMW 0x2
9057 /* data memory address (DICPU targets) or LUE index (LUE targets) */
9058 #define MC_CMD_PARSER_DISP_RW_IN_ADDRESS_OFST 8
9059 #define MC_CMD_PARSER_DISP_RW_IN_ADDRESS_LEN 4
9060 /* selector (for MISC_STATE target) */
9061 #define MC_CMD_PARSER_DISP_RW_IN_SELECTOR_OFST 8
9062 #define MC_CMD_PARSER_DISP_RW_IN_SELECTOR_LEN 4
9063 /* enum: Port to datapath mapping */
9064 #define MC_CMD_PARSER_DISP_RW_IN_PORT_DP_MAPPING 0x1
9065 /* value to write (for DMEM writes) */
9066 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_WRITE_VALUE_OFST 12
9067 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_WRITE_VALUE_LEN 4
9068 /* XOR value (for DMEM read-modify-writes: new = (old & mask) ^ value) */
9069 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_XOR_VALUE_OFST 12
9070 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_XOR_VALUE_LEN 4
9071 /* AND mask (for DMEM read-modify-writes: new = (old & mask) ^ value) */
9072 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_AND_MASK_OFST 16
9073 #define MC_CMD_PARSER_DISP_RW_IN_DMEM_RMW_AND_MASK_LEN 4
9074 /* metadata format (for LUE reads using LUE_VERSIONED_METADATA) */
9075 #define MC_CMD_PARSER_DISP_RW_IN_LUE_READ_METADATA_VERSION_OFST 12
9076 #define MC_CMD_PARSER_DISP_RW_IN_LUE_READ_METADATA_VERSION_LEN 4
9077 /* value to write (for LUE writes) */
9078 #define MC_CMD_PARSER_DISP_RW_IN_LUE_WRITE_VALUE_OFST 12
9079 #define MC_CMD_PARSER_DISP_RW_IN_LUE_WRITE_VALUE_LEN 20
9080
9081 /* MC_CMD_PARSER_DISP_RW_OUT msgresponse */
9082 #define MC_CMD_PARSER_DISP_RW_OUT_LEN 52
9083 /* value read (for DMEM reads) */
9084 #define MC_CMD_PARSER_DISP_RW_OUT_DMEM_READ_VALUE_OFST 0
9085 #define MC_CMD_PARSER_DISP_RW_OUT_DMEM_READ_VALUE_LEN 4
9086 /* value read (for LUE reads) */
9087 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_READ_VALUE_OFST 0
9088 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_READ_VALUE_LEN 20
9089 /* up to 8 32-bit words of additional soft state from the LUE manager (the
9090  * exact content is firmware-dependent and intended only for debug use)
9091  */
9092 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_MGR_STATE_OFST 20
9093 #define MC_CMD_PARSER_DISP_RW_OUT_LUE_MGR_STATE_LEN 32
9094 /* datapath(s) used for each port (for MISC_STATE PORT_DP_MAPPING selector) */
9095 #define MC_CMD_PARSER_DISP_RW_OUT_PORT_DP_MAPPING_OFST 0
9096 #define MC_CMD_PARSER_DISP_RW_OUT_PORT_DP_MAPPING_LEN 4
9097 #define MC_CMD_PARSER_DISP_RW_OUT_PORT_DP_MAPPING_NUM 4
9098 #define MC_CMD_PARSER_DISP_RW_OUT_DP0 0x1 /* enum */
9099 #define MC_CMD_PARSER_DISP_RW_OUT_DP1 0x2 /* enum */
9100
9101
9102 /***********************************/
9103 /* MC_CMD_GET_PF_COUNT
9104  * Get number of PFs on the device.
9105  */
9106 #define MC_CMD_GET_PF_COUNT 0xb6
9107 #undef  MC_CMD_0xb6_PRIVILEGE_CTG
9108
9109 #define MC_CMD_0xb6_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9110
9111 /* MC_CMD_GET_PF_COUNT_IN msgrequest */
9112 #define MC_CMD_GET_PF_COUNT_IN_LEN 0
9113
9114 /* MC_CMD_GET_PF_COUNT_OUT msgresponse */
9115 #define MC_CMD_GET_PF_COUNT_OUT_LEN 1
9116 /* Identifies the number of PFs on the device. */
9117 #define MC_CMD_GET_PF_COUNT_OUT_PF_COUNT_OFST 0
9118 #define MC_CMD_GET_PF_COUNT_OUT_PF_COUNT_LEN 1
9119
9120
9121 /***********************************/
9122 /* MC_CMD_SET_PF_COUNT
9123  * Set number of PFs on the device.
9124  */
9125 #define MC_CMD_SET_PF_COUNT 0xb7
9126
9127 /* MC_CMD_SET_PF_COUNT_IN msgrequest */
9128 #define MC_CMD_SET_PF_COUNT_IN_LEN 4
9129 /* New number of PFs on the device. */
9130 #define MC_CMD_SET_PF_COUNT_IN_PF_COUNT_OFST 0
9131 #define MC_CMD_SET_PF_COUNT_IN_PF_COUNT_LEN 4
9132
9133 /* MC_CMD_SET_PF_COUNT_OUT msgresponse */
9134 #define MC_CMD_SET_PF_COUNT_OUT_LEN 0
9135
9136
9137 /***********************************/
9138 /* MC_CMD_GET_PORT_ASSIGNMENT
9139  * Get port assignment for current PCI function.
9140  */
9141 #define MC_CMD_GET_PORT_ASSIGNMENT 0xb8
9142 #undef  MC_CMD_0xb8_PRIVILEGE_CTG
9143
9144 #define MC_CMD_0xb8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9145
9146 /* MC_CMD_GET_PORT_ASSIGNMENT_IN msgrequest */
9147 #define MC_CMD_GET_PORT_ASSIGNMENT_IN_LEN 0
9148
9149 /* MC_CMD_GET_PORT_ASSIGNMENT_OUT msgresponse */
9150 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_LEN 4
9151 /* Identifies the port assignment for this function. */
9152 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_PORT_OFST 0
9153 #define MC_CMD_GET_PORT_ASSIGNMENT_OUT_PORT_LEN 4
9154
9155
9156 /***********************************/
9157 /* MC_CMD_SET_PORT_ASSIGNMENT
9158  * Set port assignment for current PCI function.
9159  */
9160 #define MC_CMD_SET_PORT_ASSIGNMENT 0xb9
9161 #undef  MC_CMD_0xb9_PRIVILEGE_CTG
9162
9163 #define MC_CMD_0xb9_PRIVILEGE_CTG SRIOV_CTG_ADMIN
9164
9165 /* MC_CMD_SET_PORT_ASSIGNMENT_IN msgrequest */
9166 #define MC_CMD_SET_PORT_ASSIGNMENT_IN_LEN 4
9167 /* Identifies the port assignment for this function. */
9168 #define MC_CMD_SET_PORT_ASSIGNMENT_IN_PORT_OFST 0
9169 #define MC_CMD_SET_PORT_ASSIGNMENT_IN_PORT_LEN 4
9170
9171 /* MC_CMD_SET_PORT_ASSIGNMENT_OUT msgresponse */
9172 #define MC_CMD_SET_PORT_ASSIGNMENT_OUT_LEN 0
9173
9174
9175 /***********************************/
9176 /* MC_CMD_ALLOC_VIS
9177  * Allocate VIs for current PCI function.
9178  */
9179 #define MC_CMD_ALLOC_VIS 0x8b
9180 #undef  MC_CMD_0x8b_PRIVILEGE_CTG
9181
9182 #define MC_CMD_0x8b_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9183
9184 /* MC_CMD_ALLOC_VIS_IN msgrequest */
9185 #define MC_CMD_ALLOC_VIS_IN_LEN 8
9186 /* The minimum number of VIs that is acceptable */
9187 #define MC_CMD_ALLOC_VIS_IN_MIN_VI_COUNT_OFST 0
9188 #define MC_CMD_ALLOC_VIS_IN_MIN_VI_COUNT_LEN 4
9189 /* The maximum number of VIs that would be useful */
9190 #define MC_CMD_ALLOC_VIS_IN_MAX_VI_COUNT_OFST 4
9191 #define MC_CMD_ALLOC_VIS_IN_MAX_VI_COUNT_LEN 4
9192
9193 /* MC_CMD_ALLOC_VIS_OUT msgresponse: Huntington-compatible VI_ALLOC request.
9194  * Use extended version in new code.
9195  */
9196 #define MC_CMD_ALLOC_VIS_OUT_LEN 8
9197 /* The number of VIs allocated on this function */
9198 #define MC_CMD_ALLOC_VIS_OUT_VI_COUNT_OFST 0
9199 #define MC_CMD_ALLOC_VIS_OUT_VI_COUNT_LEN 4
9200 /* The base absolute VI number allocated to this function. Required to
9201  * correctly interpret wakeup events.
9202  */
9203 #define MC_CMD_ALLOC_VIS_OUT_VI_BASE_OFST 4
9204 #define MC_CMD_ALLOC_VIS_OUT_VI_BASE_LEN 4
9205
9206 /* MC_CMD_ALLOC_VIS_EXT_OUT msgresponse */
9207 #define MC_CMD_ALLOC_VIS_EXT_OUT_LEN 12
9208 /* The number of VIs allocated on this function */
9209 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_COUNT_OFST 0
9210 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_COUNT_LEN 4
9211 /* The base absolute VI number allocated to this function. Required to
9212  * correctly interpret wakeup events.
9213  */
9214 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_BASE_OFST 4
9215 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_BASE_LEN 4
9216 /* Function's port vi_shift value (always 0 on Huntington) */
9217 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_SHIFT_OFST 8
9218 #define MC_CMD_ALLOC_VIS_EXT_OUT_VI_SHIFT_LEN 4
9219
9220
9221 /***********************************/
9222 /* MC_CMD_FREE_VIS
9223  * Free VIs for current PCI function. Any linked PIO buffers will be unlinked,
9224  * but not freed.
9225  */
9226 #define MC_CMD_FREE_VIS 0x8c
9227 #undef  MC_CMD_0x8c_PRIVILEGE_CTG
9228
9229 #define MC_CMD_0x8c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9230
9231 /* MC_CMD_FREE_VIS_IN msgrequest */
9232 #define MC_CMD_FREE_VIS_IN_LEN 0
9233
9234 /* MC_CMD_FREE_VIS_OUT msgresponse */
9235 #define MC_CMD_FREE_VIS_OUT_LEN 0
9236
9237
9238 /***********************************/
9239 /* MC_CMD_GET_SRIOV_CFG
9240  * Get SRIOV config for this PF.
9241  */
9242 #define MC_CMD_GET_SRIOV_CFG 0xba
9243 #undef  MC_CMD_0xba_PRIVILEGE_CTG
9244
9245 #define MC_CMD_0xba_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9246
9247 /* MC_CMD_GET_SRIOV_CFG_IN msgrequest */
9248 #define MC_CMD_GET_SRIOV_CFG_IN_LEN 0
9249
9250 /* MC_CMD_GET_SRIOV_CFG_OUT msgresponse */
9251 #define MC_CMD_GET_SRIOV_CFG_OUT_LEN 20
9252 /* Number of VFs currently enabled. */
9253 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_CURRENT_OFST 0
9254 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_CURRENT_LEN 4
9255 /* Max number of VFs before sriov stride and offset may need to be changed. */
9256 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_MAX_OFST 4
9257 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_MAX_LEN 4
9258 #define MC_CMD_GET_SRIOV_CFG_OUT_FLAGS_OFST 8
9259 #define MC_CMD_GET_SRIOV_CFG_OUT_FLAGS_LEN 4
9260 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_ENABLED_LBN 0
9261 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_ENABLED_WIDTH 1
9262 /* RID offset of first VF from PF. */
9263 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_OFFSET_OFST 12
9264 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_OFFSET_LEN 4
9265 /* RID offset of each subsequent VF from the previous. */
9266 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_STRIDE_OFST 16
9267 #define MC_CMD_GET_SRIOV_CFG_OUT_VF_STRIDE_LEN 4
9268
9269
9270 /***********************************/
9271 /* MC_CMD_SET_SRIOV_CFG
9272  * Set SRIOV config for this PF.
9273  */
9274 #define MC_CMD_SET_SRIOV_CFG 0xbb
9275 #undef  MC_CMD_0xbb_PRIVILEGE_CTG
9276
9277 #define MC_CMD_0xbb_PRIVILEGE_CTG SRIOV_CTG_ADMIN
9278
9279 /* MC_CMD_SET_SRIOV_CFG_IN msgrequest */
9280 #define MC_CMD_SET_SRIOV_CFG_IN_LEN 20
9281 /* Number of VFs currently enabled. */
9282 #define MC_CMD_SET_SRIOV_CFG_IN_VF_CURRENT_OFST 0
9283 #define MC_CMD_SET_SRIOV_CFG_IN_VF_CURRENT_LEN 4
9284 /* Max number of VFs before sriov stride and offset may need to be changed. */
9285 #define MC_CMD_SET_SRIOV_CFG_IN_VF_MAX_OFST 4
9286 #define MC_CMD_SET_SRIOV_CFG_IN_VF_MAX_LEN 4
9287 #define MC_CMD_SET_SRIOV_CFG_IN_FLAGS_OFST 8
9288 #define MC_CMD_SET_SRIOV_CFG_IN_FLAGS_LEN 4
9289 #define MC_CMD_SET_SRIOV_CFG_IN_VF_ENABLED_LBN 0
9290 #define MC_CMD_SET_SRIOV_CFG_IN_VF_ENABLED_WIDTH 1
9291 /* RID offset of first VF from PF, or 0 for no change, or
9292  * MC_CMD_RESOURCE_INSTANCE_ANY to allow the system to allocate an offset.
9293  */
9294 #define MC_CMD_SET_SRIOV_CFG_IN_VF_OFFSET_OFST 12
9295 #define MC_CMD_SET_SRIOV_CFG_IN_VF_OFFSET_LEN 4
9296 /* RID offset of each subsequent VF from the previous, 0 for no change, or
9297  * MC_CMD_RESOURCE_INSTANCE_ANY to allow the system to allocate a stride.
9298  */
9299 #define MC_CMD_SET_SRIOV_CFG_IN_VF_STRIDE_OFST 16
9300 #define MC_CMD_SET_SRIOV_CFG_IN_VF_STRIDE_LEN 4
9301
9302 /* MC_CMD_SET_SRIOV_CFG_OUT msgresponse */
9303 #define MC_CMD_SET_SRIOV_CFG_OUT_LEN 0
9304
9305
9306 /***********************************/
9307 /* MC_CMD_GET_VI_ALLOC_INFO
9308  * Get information about number of VI's and base VI number allocated to this
9309  * function.
9310  */
9311 #define MC_CMD_GET_VI_ALLOC_INFO 0x8d
9312 #undef  MC_CMD_0x8d_PRIVILEGE_CTG
9313
9314 #define MC_CMD_0x8d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9315
9316 /* MC_CMD_GET_VI_ALLOC_INFO_IN msgrequest */
9317 #define MC_CMD_GET_VI_ALLOC_INFO_IN_LEN 0
9318
9319 /* MC_CMD_GET_VI_ALLOC_INFO_OUT msgresponse */
9320 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_LEN 12
9321 /* The number of VIs allocated on this function */
9322 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_COUNT_OFST 0
9323 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_COUNT_LEN 4
9324 /* The base absolute VI number allocated to this function. Required to
9325  * correctly interpret wakeup events.
9326  */
9327 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_BASE_OFST 4
9328 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_BASE_LEN 4
9329 /* Function's port vi_shift value (always 0 on Huntington) */
9330 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_SHIFT_OFST 8
9331 #define MC_CMD_GET_VI_ALLOC_INFO_OUT_VI_SHIFT_LEN 4
9332
9333
9334 /***********************************/
9335 /* MC_CMD_DUMP_VI_STATE
9336  * For CmdClient use. Dump pertinent information on a specific absolute VI.
9337  */
9338 #define MC_CMD_DUMP_VI_STATE 0x8e
9339 #undef  MC_CMD_0x8e_PRIVILEGE_CTG
9340
9341 #define MC_CMD_0x8e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9342
9343 /* MC_CMD_DUMP_VI_STATE_IN msgrequest */
9344 #define MC_CMD_DUMP_VI_STATE_IN_LEN 4
9345 /* The VI number to query. */
9346 #define MC_CMD_DUMP_VI_STATE_IN_VI_NUMBER_OFST 0
9347 #define MC_CMD_DUMP_VI_STATE_IN_VI_NUMBER_LEN 4
9348
9349 /* MC_CMD_DUMP_VI_STATE_OUT msgresponse */
9350 #define MC_CMD_DUMP_VI_STATE_OUT_LEN 96
9351 /* The PF part of the function owning this VI. */
9352 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_PF_OFST 0
9353 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_PF_LEN 2
9354 /* The VF part of the function owning this VI. */
9355 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_VF_OFST 2
9356 #define MC_CMD_DUMP_VI_STATE_OUT_OWNER_VF_LEN 2
9357 /* Base of VIs allocated to this function. */
9358 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_BASE_OFST 4
9359 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_BASE_LEN 2
9360 /* Count of VIs allocated to the owner function. */
9361 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_COUNT_OFST 6
9362 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VI_COUNT_LEN 2
9363 /* Base interrupt vector allocated to this function. */
9364 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_BASE_OFST 8
9365 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_BASE_LEN 2
9366 /* Number of interrupt vectors allocated to this function. */
9367 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_COUNT_OFST 10
9368 #define MC_CMD_DUMP_VI_STATE_OUT_FUNC_VECTOR_COUNT_LEN 2
9369 /* Raw evq ptr table data. */
9370 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_OFST 12
9371 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_LEN 8
9372 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_LO_OFST 12
9373 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EVQ_PTR_RAW_HI_OFST 16
9374 /* Raw evq timer table data. */
9375 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_OFST 20
9376 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_LEN 8
9377 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_LO_OFST 20
9378 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_TIMER_RAW_HI_OFST 24
9379 /* Combined metadata field. */
9380 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_OFST 28
9381 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_LEN 4
9382 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_BASE_LBN 0
9383 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_BASE_WIDTH 16
9384 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_NPAGES_LBN 16
9385 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_BUFS_NPAGES_WIDTH 8
9386 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_WKUP_REF_LBN 24
9387 #define MC_CMD_DUMP_VI_STATE_OUT_VI_EV_META_WKUP_REF_WIDTH 8
9388 /* TXDPCPU raw table data for queue. */
9389 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_OFST 32
9390 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_LEN 8
9391 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_LO_OFST 32
9392 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_0_HI_OFST 36
9393 /* TXDPCPU raw table data for queue. */
9394 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_OFST 40
9395 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_LEN 8
9396 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_LO_OFST 40
9397 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_1_HI_OFST 44
9398 /* TXDPCPU raw table data for queue. */
9399 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_OFST 48
9400 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_LEN 8
9401 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_LO_OFST 48
9402 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_RAW_TBL_2_HI_OFST 52
9403 /* Combined metadata field. */
9404 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_OFST 56
9405 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_LEN 8
9406 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_LO_OFST 56
9407 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_HI_OFST 60
9408 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_BASE_LBN 0
9409 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_BASE_WIDTH 16
9410 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_NPAGES_LBN 16
9411 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_BUFS_NPAGES_WIDTH 8
9412 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_QSTATE_LBN 24
9413 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_QSTATE_WIDTH 8
9414 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_WAITCOUNT_LBN 32
9415 #define MC_CMD_DUMP_VI_STATE_OUT_VI_TX_META_WAITCOUNT_WIDTH 8
9416 #define MC_CMD_DUMP_VI_STATE_OUT_VI_PADDING_LBN 40
9417 #define MC_CMD_DUMP_VI_STATE_OUT_VI_PADDING_WIDTH 24
9418 /* RXDPCPU raw table data for queue. */
9419 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_OFST 64
9420 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_LEN 8
9421 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_LO_OFST 64
9422 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_0_HI_OFST 68
9423 /* RXDPCPU raw table data for queue. */
9424 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_OFST 72
9425 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_LEN 8
9426 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_LO_OFST 72
9427 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_1_HI_OFST 76
9428 /* Reserved, currently 0. */
9429 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_OFST 80
9430 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_LEN 8
9431 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_LO_OFST 80
9432 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_RAW_TBL_2_HI_OFST 84
9433 /* Combined metadata field. */
9434 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_OFST 88
9435 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_LEN 8
9436 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_LO_OFST 88
9437 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_HI_OFST 92
9438 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_BASE_LBN 0
9439 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_BASE_WIDTH 16
9440 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_NPAGES_LBN 16
9441 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_BUFS_NPAGES_WIDTH 8
9442 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_QSTATE_LBN 24
9443 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_QSTATE_WIDTH 8
9444 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_WAITCOUNT_LBN 32
9445 #define MC_CMD_DUMP_VI_STATE_OUT_VI_RX_META_WAITCOUNT_WIDTH 8
9446
9447
9448 /***********************************/
9449 /* MC_CMD_ALLOC_PIOBUF
9450  * Allocate a push I/O buffer for later use with a tx queue.
9451  */
9452 #define MC_CMD_ALLOC_PIOBUF 0x8f
9453 #undef  MC_CMD_0x8f_PRIVILEGE_CTG
9454
9455 #define MC_CMD_0x8f_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
9456
9457 /* MC_CMD_ALLOC_PIOBUF_IN msgrequest */
9458 #define MC_CMD_ALLOC_PIOBUF_IN_LEN 0
9459
9460 /* MC_CMD_ALLOC_PIOBUF_OUT msgresponse */
9461 #define MC_CMD_ALLOC_PIOBUF_OUT_LEN 4
9462 /* Handle for allocated push I/O buffer. */
9463 #define MC_CMD_ALLOC_PIOBUF_OUT_PIOBUF_HANDLE_OFST 0
9464 #define MC_CMD_ALLOC_PIOBUF_OUT_PIOBUF_HANDLE_LEN 4
9465
9466
9467 /***********************************/
9468 /* MC_CMD_FREE_PIOBUF
9469  * Free a push I/O buffer.
9470  */
9471 #define MC_CMD_FREE_PIOBUF 0x90
9472 #undef  MC_CMD_0x90_PRIVILEGE_CTG
9473
9474 #define MC_CMD_0x90_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
9475
9476 /* MC_CMD_FREE_PIOBUF_IN msgrequest */
9477 #define MC_CMD_FREE_PIOBUF_IN_LEN 4
9478 /* Handle for allocated push I/O buffer. */
9479 #define MC_CMD_FREE_PIOBUF_IN_PIOBUF_HANDLE_OFST 0
9480 #define MC_CMD_FREE_PIOBUF_IN_PIOBUF_HANDLE_LEN 4
9481
9482 /* MC_CMD_FREE_PIOBUF_OUT msgresponse */
9483 #define MC_CMD_FREE_PIOBUF_OUT_LEN 0
9484
9485
9486 /***********************************/
9487 /* MC_CMD_GET_VI_TLP_PROCESSING
9488  * Get TLP steering and ordering information for a VI.
9489  */
9490 #define MC_CMD_GET_VI_TLP_PROCESSING 0xb0
9491 #undef  MC_CMD_0xb0_PRIVILEGE_CTG
9492
9493 #define MC_CMD_0xb0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9494
9495 /* MC_CMD_GET_VI_TLP_PROCESSING_IN msgrequest */
9496 #define MC_CMD_GET_VI_TLP_PROCESSING_IN_LEN 4
9497 /* VI number to get information for. */
9498 #define MC_CMD_GET_VI_TLP_PROCESSING_IN_INSTANCE_OFST 0
9499 #define MC_CMD_GET_VI_TLP_PROCESSING_IN_INSTANCE_LEN 4
9500
9501 /* MC_CMD_GET_VI_TLP_PROCESSING_OUT msgresponse */
9502 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_LEN 4
9503 /* Transaction processing steering hint 1 for use with the Rx Queue. */
9504 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG1_RX_OFST 0
9505 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG1_RX_LEN 1
9506 /* Transaction processing steering hint 2 for use with the Ev Queue. */
9507 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG2_EV_OFST 1
9508 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_TAG2_EV_LEN 1
9509 /* Use Relaxed ordering model for TLPs on this VI. */
9510 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_RELAXED_ORDERING_LBN 16
9511 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_RELAXED_ORDERING_WIDTH 1
9512 /* Use ID based ordering for TLPs on this VI. */
9513 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_ID_BASED_ORDERING_LBN 17
9514 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_ID_BASED_ORDERING_WIDTH 1
9515 /* Set no snoop bit for TLPs on this VI. */
9516 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_NO_SNOOP_LBN 18
9517 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_NO_SNOOP_WIDTH 1
9518 /* Enable TPH for TLPs on this VI. */
9519 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_ON_LBN 19
9520 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_TPH_ON_WIDTH 1
9521 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_DATA_OFST 0
9522 #define MC_CMD_GET_VI_TLP_PROCESSING_OUT_DATA_LEN 4
9523
9524
9525 /***********************************/
9526 /* MC_CMD_SET_VI_TLP_PROCESSING
9527  * Set TLP steering and ordering information for a VI.
9528  */
9529 #define MC_CMD_SET_VI_TLP_PROCESSING 0xb1
9530 #undef  MC_CMD_0xb1_PRIVILEGE_CTG
9531
9532 #define MC_CMD_0xb1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9533
9534 /* MC_CMD_SET_VI_TLP_PROCESSING_IN msgrequest */
9535 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_LEN 8
9536 /* VI number to set information for. */
9537 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_INSTANCE_OFST 0
9538 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_INSTANCE_LEN 4
9539 /* Transaction processing steering hint 1 for use with the Rx Queue. */
9540 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG1_RX_OFST 4
9541 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG1_RX_LEN 1
9542 /* Transaction processing steering hint 2 for use with the Ev Queue. */
9543 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG2_EV_OFST 5
9544 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_TAG2_EV_LEN 1
9545 /* Use Relaxed ordering model for TLPs on this VI. */
9546 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_RELAXED_ORDERING_LBN 48
9547 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_RELAXED_ORDERING_WIDTH 1
9548 /* Use ID based ordering for TLPs on this VI. */
9549 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_ID_BASED_ORDERING_LBN 49
9550 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_ID_BASED_ORDERING_WIDTH 1
9551 /* Set the no snoop bit for TLPs on this VI. */
9552 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_NO_SNOOP_LBN 50
9553 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_NO_SNOOP_WIDTH 1
9554 /* Enable TPH for TLPs on this VI. */
9555 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_ON_LBN 51
9556 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_TPH_ON_WIDTH 1
9557 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_DATA_OFST 4
9558 #define MC_CMD_SET_VI_TLP_PROCESSING_IN_DATA_LEN 4
9559
9560 /* MC_CMD_SET_VI_TLP_PROCESSING_OUT msgresponse */
9561 #define MC_CMD_SET_VI_TLP_PROCESSING_OUT_LEN 0
9562
9563
9564 /***********************************/
9565 /* MC_CMD_GET_TLP_PROCESSING_GLOBALS
9566  * Get global PCIe steering and transaction processing configuration.
9567  */
9568 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS 0xbc
9569 #undef  MC_CMD_0xbc_PRIVILEGE_CTG
9570
9571 #define MC_CMD_0xbc_PRIVILEGE_CTG SRIOV_CTG_ADMIN
9572
9573 /* MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN msgrequest */
9574 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_LEN 4
9575 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_OFST 0
9576 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_LEN 4
9577 /* enum: MISC. */
9578 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_MISC 0x0
9579 /* enum: IDO. */
9580 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_IDO 0x1
9581 /* enum: RO. */
9582 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_RO 0x2
9583 /* enum: TPH Type. */
9584 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_TPH_TYPE 0x3
9585
9586 /* MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT msgresponse */
9587 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_LEN 8
9588 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_GLOBAL_CATEGORY_OFST 0
9589 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_GLOBAL_CATEGORY_LEN 4
9590 /*            Enum values, see field(s): */
9591 /*               MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN/TLP_GLOBAL_CATEGORY */
9592 /* Amalgamated TLP info word. */
9593 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_WORD_OFST 4
9594 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_WORD_LEN 4
9595 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_WTAG_EN_LBN 0
9596 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_WTAG_EN_WIDTH 1
9597 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_SPARE_LBN 1
9598 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_MISC_SPARE_WIDTH 31
9599 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_DL_EN_LBN 0
9600 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_DL_EN_WIDTH 1
9601 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_TX_EN_LBN 1
9602 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_TX_EN_WIDTH 1
9603 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_EV_EN_LBN 2
9604 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_EV_EN_WIDTH 1
9605 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_RX_EN_LBN 3
9606 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_RX_EN_WIDTH 1
9607 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_SPARE_LBN 4
9608 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_IDO_SPARE_WIDTH 28
9609 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_RXDMA_EN_LBN 0
9610 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_RXDMA_EN_WIDTH 1
9611 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_TXDMA_EN_LBN 1
9612 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_TXDMA_EN_WIDTH 1
9613 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_DL_EN_LBN 2
9614 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_DL_EN_WIDTH 1
9615 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_SPARE_LBN 3
9616 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_RO_SPARE_WIDTH 29
9617 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_MSIX_LBN 0
9618 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_MSIX_WIDTH 2
9619 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_DL_LBN 2
9620 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_DL_WIDTH 2
9621 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_TX_LBN 4
9622 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_TX_WIDTH 2
9623 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_EV_LBN 6
9624 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_EV_WIDTH 2
9625 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_RX_LBN 8
9626 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TPH_TYPE_RX_WIDTH 2
9627 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TLP_TYPE_SPARE_LBN 9
9628 #define MC_CMD_GET_TLP_PROCESSING_GLOBALS_OUT_TLP_INFO_TLP_TYPE_SPARE_WIDTH 23
9629
9630
9631 /***********************************/
9632 /* MC_CMD_SET_TLP_PROCESSING_GLOBALS
9633  * Set global PCIe steering and transaction processing configuration.
9634  */
9635 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS 0xbd
9636 #undef  MC_CMD_0xbd_PRIVILEGE_CTG
9637
9638 #define MC_CMD_0xbd_PRIVILEGE_CTG SRIOV_CTG_ADMIN
9639
9640 /* MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN msgrequest */
9641 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_LEN 8
9642 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_OFST 0
9643 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_GLOBAL_CATEGORY_LEN 4
9644 /*            Enum values, see field(s): */
9645 /*               MC_CMD_GET_TLP_PROCESSING_GLOBALS/MC_CMD_GET_TLP_PROCESSING_GLOBALS_IN/TLP_GLOBAL_CATEGORY */
9646 /* Amalgamated TLP info word. */
9647 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_WORD_OFST 4
9648 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_WORD_LEN 4
9649 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_MISC_WTAG_EN_LBN 0
9650 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_MISC_WTAG_EN_WIDTH 1
9651 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_DL_EN_LBN 0
9652 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_DL_EN_WIDTH 1
9653 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_TX_EN_LBN 1
9654 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_TX_EN_WIDTH 1
9655 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_EV_EN_LBN 2
9656 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_EV_EN_WIDTH 1
9657 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_RX_EN_LBN 3
9658 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_IDO_RX_EN_WIDTH 1
9659 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_RXDMA_EN_LBN 0
9660 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_RXDMA_EN_WIDTH 1
9661 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_TXDMA_EN_LBN 1
9662 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_TXDMA_EN_WIDTH 1
9663 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_DL_EN_LBN 2
9664 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_RO_DL_EN_WIDTH 1
9665 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_MSIX_LBN 0
9666 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_MSIX_WIDTH 2
9667 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_DL_LBN 2
9668 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_DL_WIDTH 2
9669 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_TX_LBN 4
9670 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_TX_WIDTH 2
9671 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_EV_LBN 6
9672 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_EV_WIDTH 2
9673 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_RX_LBN 8
9674 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_TPH_TYPE_RX_WIDTH 2
9675 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_SPARE_LBN 10
9676 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_IN_TLP_INFO_SPARE_WIDTH 22
9677
9678 /* MC_CMD_SET_TLP_PROCESSING_GLOBALS_OUT msgresponse */
9679 #define MC_CMD_SET_TLP_PROCESSING_GLOBALS_OUT_LEN 0
9680
9681
9682 /***********************************/
9683 /* MC_CMD_SATELLITE_DOWNLOAD
9684  * Download a new set of images to the satellite CPUs from the host.
9685  */
9686 #define MC_CMD_SATELLITE_DOWNLOAD 0x91
9687 #undef  MC_CMD_0x91_PRIVILEGE_CTG
9688
9689 #define MC_CMD_0x91_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
9690
9691 /* MC_CMD_SATELLITE_DOWNLOAD_IN msgrequest: The reset requirements for the CPUs
9692  * are subtle, and so downloads must proceed in a number of phases.
9693  *
9694  * 1) PHASE_RESET with a target of TARGET_ALL and chunk ID/length of 0.
9695  *
9696  * 2) PHASE_IMEMS for each of the IMEM targets (target IDs 0-11). Each download
9697  * may consist of multiple chunks. The final chunk (with CHUNK_ID_LAST) should
9698  * be a checksum (a simple 32-bit sum) of the transferred data. An individual
9699  * download may be aborted using CHUNK_ID_ABORT.
9700  *
9701  * 3) PHASE_VECTORS for each of the vector table targets (target IDs 12-15),
9702  * similar to PHASE_IMEMS.
9703  *
9704  * 4) PHASE_READY with a target of TARGET_ALL and chunk ID/length of 0.
9705  *
9706  * After any error (a requested abort is not considered to be an error) the
9707  * sequence must be restarted from PHASE_RESET.
9708  */
9709 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LENMIN 20
9710 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LENMAX 252
9711 #define MC_CMD_SATELLITE_DOWNLOAD_IN_LEN(num) (16+4*(num))
9712 /* Download phase. (Note: the IDLE phase is used internally and is never valid
9713  * in a command from the host.)
9714  */
9715 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_OFST 0
9716 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_LEN 4
9717 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_IDLE 0x0 /* enum */
9718 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_RESET 0x1 /* enum */
9719 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_IMEMS 0x2 /* enum */
9720 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_VECTORS 0x3 /* enum */
9721 #define MC_CMD_SATELLITE_DOWNLOAD_IN_PHASE_READY 0x4 /* enum */
9722 /* Target for download. (These match the blob numbers defined in
9723  * mc_flash_layout.h.)
9724  */
9725 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_OFST 4
9726 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_LEN 4
9727 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9728 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDI_TEXT 0x0
9729 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9730 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDI_TEXT 0x1
9731 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9732 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDP_TEXT 0x2
9733 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9734 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDP_TEXT 0x3
9735 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9736 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_HR_LUT 0x4
9737 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9738 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_HR_LUT_CFG 0x5
9739 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9740 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_HR_LUT 0x6
9741 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9742 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_HR_LUT_CFG 0x7
9743 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9744 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_HR_PGM 0x8
9745 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9746 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXHRSL_SL_PGM 0x9
9747 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9748 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_HR_PGM 0xa
9749 /* enum: Valid in phase 2 (PHASE_IMEMS) only */
9750 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXHRSL_SL_PGM 0xb
9751 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
9752 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDI_VTBL0 0xc
9753 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
9754 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDI_VTBL0 0xd
9755 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
9756 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_RXDI_VTBL1 0xe
9757 /* enum: Valid in phase 3 (PHASE_VECTORS) only */
9758 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_TXDI_VTBL1 0xf
9759 /* enum: Valid in phases 1 (PHASE_RESET) and 4 (PHASE_READY) only */
9760 #define MC_CMD_SATELLITE_DOWNLOAD_IN_TARGET_ALL 0xffffffff
9761 /* Chunk ID, or CHUNK_ID_LAST or CHUNK_ID_ABORT */
9762 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_OFST 8
9763 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_LEN 4
9764 /* enum: Last chunk, containing checksum rather than data */
9765 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_LAST 0xffffffff
9766 /* enum: Abort download of this item */
9767 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_ID_ABORT 0xfffffffe
9768 /* Length of this chunk in bytes */
9769 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_LEN_OFST 12
9770 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_LEN_LEN 4
9771 /* Data for this chunk */
9772 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_OFST 16
9773 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_LEN 4
9774 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_MINNUM 1
9775 #define MC_CMD_SATELLITE_DOWNLOAD_IN_CHUNK_DATA_MAXNUM 59
9776
9777 /* MC_CMD_SATELLITE_DOWNLOAD_OUT msgresponse */
9778 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_LEN 8
9779 /* Same as MC_CMD_ERR field, but included as 0 in success cases */
9780 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_RESULT_OFST 0
9781 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_RESULT_LEN 4
9782 /* Extra status information */
9783 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_INFO_OFST 4
9784 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_INFO_LEN 4
9785 /* enum: Code download OK, completed. */
9786 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_OK_COMPLETE 0x0
9787 /* enum: Code download aborted as requested. */
9788 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_OK_ABORTED 0x1
9789 /* enum: Code download OK so far, send next chunk. */
9790 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_OK_NEXT_CHUNK 0x2
9791 /* enum: Download phases out of sequence */
9792 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_PHASE 0x100
9793 /* enum: Bad target for this phase */
9794 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_TARGET 0x101
9795 /* enum: Chunk ID out of sequence */
9796 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_CHUNK_ID 0x200
9797 /* enum: Chunk length zero or too large */
9798 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_CHUNK_LEN 0x201
9799 /* enum: Checksum was incorrect */
9800 #define MC_CMD_SATELLITE_DOWNLOAD_OUT_ERR_BAD_CHECKSUM 0x300
9801
9802
9803 /***********************************/
9804 /* MC_CMD_GET_CAPABILITIES
9805  * Get device capabilities.
9806  *
9807  * This is supplementary to the MC_CMD_GET_BOARD_CFG command, and intended to
9808  * reference inherent device capabilities as opposed to current NVRAM config.
9809  */
9810 #define MC_CMD_GET_CAPABILITIES 0xbe
9811 #undef  MC_CMD_0xbe_PRIVILEGE_CTG
9812
9813 #define MC_CMD_0xbe_PRIVILEGE_CTG SRIOV_CTG_GENERAL
9814
9815 /* MC_CMD_GET_CAPABILITIES_IN msgrequest */
9816 #define MC_CMD_GET_CAPABILITIES_IN_LEN 0
9817
9818 /* MC_CMD_GET_CAPABILITIES_OUT msgresponse */
9819 #define MC_CMD_GET_CAPABILITIES_OUT_LEN 20
9820 /* First word of flags. */
9821 #define MC_CMD_GET_CAPABILITIES_OUT_FLAGS1_OFST 0
9822 #define MC_CMD_GET_CAPABILITIES_OUT_FLAGS1_LEN 4
9823 #define MC_CMD_GET_CAPABILITIES_OUT_VPORT_RECONFIGURE_LBN 3
9824 #define MC_CMD_GET_CAPABILITIES_OUT_VPORT_RECONFIGURE_WIDTH 1
9825 #define MC_CMD_GET_CAPABILITIES_OUT_TX_STRIPING_LBN 4
9826 #define MC_CMD_GET_CAPABILITIES_OUT_TX_STRIPING_WIDTH 1
9827 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_QUERY_LBN 5
9828 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_QUERY_WIDTH 1
9829 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
9830 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
9831 #define MC_CMD_GET_CAPABILITIES_OUT_DRV_ATTACH_PREBOOT_LBN 7
9832 #define MC_CMD_GET_CAPABILITIES_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
9833 #define MC_CMD_GET_CAPABILITIES_OUT_RX_FORCE_EVENT_MERGING_LBN 8
9834 #define MC_CMD_GET_CAPABILITIES_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
9835 #define MC_CMD_GET_CAPABILITIES_OUT_SET_MAC_ENHANCED_LBN 9
9836 #define MC_CMD_GET_CAPABILITIES_OUT_SET_MAC_ENHANCED_WIDTH 1
9837 #define MC_CMD_GET_CAPABILITIES_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
9838 #define MC_CMD_GET_CAPABILITIES_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
9839 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
9840 #define MC_CMD_GET_CAPABILITIES_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
9841 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
9842 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
9843 #define MC_CMD_GET_CAPABILITIES_OUT_ADDITIONAL_RSS_MODES_LBN 13
9844 #define MC_CMD_GET_CAPABILITIES_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
9845 #define MC_CMD_GET_CAPABILITIES_OUT_QBB_LBN 14
9846 #define MC_CMD_GET_CAPABILITIES_OUT_QBB_WIDTH 1
9847 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
9848 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
9849 #define MC_CMD_GET_CAPABILITIES_OUT_RX_RSS_LIMITED_LBN 16
9850 #define MC_CMD_GET_CAPABILITIES_OUT_RX_RSS_LIMITED_WIDTH 1
9851 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_LBN 17
9852 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PACKED_STREAM_WIDTH 1
9853 #define MC_CMD_GET_CAPABILITIES_OUT_RX_INCLUDE_FCS_LBN 18
9854 #define MC_CMD_GET_CAPABILITIES_OUT_RX_INCLUDE_FCS_WIDTH 1
9855 #define MC_CMD_GET_CAPABILITIES_OUT_TX_VLAN_INSERTION_LBN 19
9856 #define MC_CMD_GET_CAPABILITIES_OUT_TX_VLAN_INSERTION_WIDTH 1
9857 #define MC_CMD_GET_CAPABILITIES_OUT_RX_VLAN_STRIPPING_LBN 20
9858 #define MC_CMD_GET_CAPABILITIES_OUT_RX_VLAN_STRIPPING_WIDTH 1
9859 #define MC_CMD_GET_CAPABILITIES_OUT_TX_TSO_LBN 21
9860 #define MC_CMD_GET_CAPABILITIES_OUT_TX_TSO_WIDTH 1
9861 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_0_LBN 22
9862 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_0_WIDTH 1
9863 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_14_LBN 23
9864 #define MC_CMD_GET_CAPABILITIES_OUT_RX_PREFIX_LEN_14_WIDTH 1
9865 #define MC_CMD_GET_CAPABILITIES_OUT_RX_TIMESTAMP_LBN 24
9866 #define MC_CMD_GET_CAPABILITIES_OUT_RX_TIMESTAMP_WIDTH 1
9867 #define MC_CMD_GET_CAPABILITIES_OUT_RX_BATCHING_LBN 25
9868 #define MC_CMD_GET_CAPABILITIES_OUT_RX_BATCHING_WIDTH 1
9869 #define MC_CMD_GET_CAPABILITIES_OUT_MCAST_FILTER_CHAINING_LBN 26
9870 #define MC_CMD_GET_CAPABILITIES_OUT_MCAST_FILTER_CHAINING_WIDTH 1
9871 #define MC_CMD_GET_CAPABILITIES_OUT_PM_AND_RXDP_COUNTERS_LBN 27
9872 #define MC_CMD_GET_CAPABILITIES_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
9873 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DISABLE_SCATTER_LBN 28
9874 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DISABLE_SCATTER_WIDTH 1
9875 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
9876 #define MC_CMD_GET_CAPABILITIES_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
9877 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_LBN 30
9878 #define MC_CMD_GET_CAPABILITIES_OUT_EVB_WIDTH 1
9879 #define MC_CMD_GET_CAPABILITIES_OUT_VXLAN_NVGRE_LBN 31
9880 #define MC_CMD_GET_CAPABILITIES_OUT_VXLAN_NVGRE_WIDTH 1
9881 /* RxDPCPU firmware id. */
9882 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DPCPU_FW_ID_OFST 4
9883 #define MC_CMD_GET_CAPABILITIES_OUT_RX_DPCPU_FW_ID_LEN 2
9884 /* enum: Standard RXDP firmware */
9885 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP 0x0
9886 /* enum: Low latency RXDP firmware */
9887 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_LOW_LATENCY 0x1
9888 /* enum: Packed stream RXDP firmware */
9889 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_PACKED_STREAM 0x2
9890 /* enum: Rules engine RXDP firmware */
9891 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_RULES_ENGINE 0x5
9892 /* enum: DPDK RXDP firmware */
9893 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_DPDK 0x6
9894 /* enum: BIST RXDP firmware */
9895 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_BIST 0x10a
9896 /* enum: RXDP Test firmware image 1 */
9897 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
9898 /* enum: RXDP Test firmware image 2 */
9899 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
9900 /* enum: RXDP Test firmware image 3 */
9901 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
9902 /* enum: RXDP Test firmware image 4 */
9903 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
9904 /* enum: RXDP Test firmware image 5 */
9905 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_BACKPRESSURE 0x105
9906 /* enum: RXDP Test firmware image 6 */
9907 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
9908 /* enum: RXDP Test firmware image 7 */
9909 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
9910 /* enum: RXDP Test firmware image 8 */
9911 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
9912 /* enum: RXDP Test firmware image 9 */
9913 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
9914 /* enum: RXDP Test firmware image 10 */
9915 #define MC_CMD_GET_CAPABILITIES_OUT_RXDP_TEST_FW_SLOW 0x10c
9916 /* TxDPCPU firmware id. */
9917 #define MC_CMD_GET_CAPABILITIES_OUT_TX_DPCPU_FW_ID_OFST 6
9918 #define MC_CMD_GET_CAPABILITIES_OUT_TX_DPCPU_FW_ID_LEN 2
9919 /* enum: Standard TXDP firmware */
9920 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP 0x0
9921 /* enum: Low latency TXDP firmware */
9922 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_LOW_LATENCY 0x1
9923 /* enum: High packet rate TXDP firmware */
9924 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_HIGH_PACKET_RATE 0x3
9925 /* enum: Rules engine TXDP firmware */
9926 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_RULES_ENGINE 0x5
9927 /* enum: DPDK TXDP firmware */
9928 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_DPDK 0x6
9929 /* enum: BIST TXDP firmware */
9930 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_BIST 0x12d
9931 /* enum: TXDP Test firmware image 1 */
9932 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
9933 /* enum: TXDP Test firmware image 2 */
9934 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
9935 /* enum: TXDP CSR bus test firmware */
9936 #define MC_CMD_GET_CAPABILITIES_OUT_TXDP_TEST_FW_CSR 0x103
9937 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_OFST 8
9938 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_LEN 2
9939 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_REV_LBN 0
9940 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_REV_WIDTH 12
9941 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_TYPE_LBN 12
9942 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
9943 /* enum: reserved value - do not use (may indicate alternative interpretation
9944  * of REV field in future)
9945  */
9946 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_RESERVED 0x0
9947 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
9948  * development only)
9949  */
9950 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
9951 /* enum: RX PD firmware with approximately Siena-compatible behaviour
9952  * (Huntington development only)
9953  */
9954 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
9955 /* enum: Full featured RX PD production firmware */
9956 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
9957 /* enum: (deprecated original name for the FULL_FEATURED variant) */
9958 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_VSWITCH 0x3
9959 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
9960  * (Huntington development only)
9961  */
9962 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
9963 /* enum: Low latency RX PD production firmware */
9964 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
9965 /* enum: Packed stream RX PD production firmware */
9966 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
9967 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
9968  * tests (Medford development only)
9969  */
9970 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
9971 /* enum: Rules engine RX PD production firmware */
9972 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
9973 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
9974 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_L3XUDP 0x9
9975 /* enum: DPDK RX PD production firmware */
9976 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_DPDK 0xa
9977 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
9978 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
9979 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
9980  * encapsulations (Medford development only)
9981  */
9982 #define MC_CMD_GET_CAPABILITIES_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
9983 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_OFST 10
9984 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_LEN 2
9985 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_REV_LBN 0
9986 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_REV_WIDTH 12
9987 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_TYPE_LBN 12
9988 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
9989 /* enum: reserved value - do not use (may indicate alternative interpretation
9990  * of REV field in future)
9991  */
9992 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_RESERVED 0x0
9993 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
9994  * development only)
9995  */
9996 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
9997 /* enum: TX PD firmware with approximately Siena-compatible behaviour
9998  * (Huntington development only)
9999  */
10000 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
10001 /* enum: Full featured TX PD production firmware */
10002 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
10003 /* enum: (deprecated original name for the FULL_FEATURED variant) */
10004 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_VSWITCH 0x3
10005 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
10006  * (Huntington development only)
10007  */
10008 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
10009 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
10010 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
10011  * tests (Medford development only)
10012  */
10013 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
10014 /* enum: Rules engine TX PD production firmware */
10015 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
10016 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
10017 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_L3XUDP 0x9
10018 /* enum: DPDK TX PD production firmware */
10019 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_DPDK 0xa
10020 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
10021 #define MC_CMD_GET_CAPABILITIES_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
10022 /* Hardware capabilities of NIC */
10023 #define MC_CMD_GET_CAPABILITIES_OUT_HW_CAPABILITIES_OFST 12
10024 #define MC_CMD_GET_CAPABILITIES_OUT_HW_CAPABILITIES_LEN 4
10025 /* Licensed capabilities */
10026 #define MC_CMD_GET_CAPABILITIES_OUT_LICENSE_CAPABILITIES_OFST 16
10027 #define MC_CMD_GET_CAPABILITIES_OUT_LICENSE_CAPABILITIES_LEN 4
10028
10029 /* MC_CMD_GET_CAPABILITIES_V2_IN msgrequest */
10030 #define MC_CMD_GET_CAPABILITIES_V2_IN_LEN 0
10031
10032 /* MC_CMD_GET_CAPABILITIES_V2_OUT msgresponse */
10033 #define MC_CMD_GET_CAPABILITIES_V2_OUT_LEN 72
10034 /* First word of flags. */
10035 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS1_OFST 0
10036 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS1_LEN 4
10037 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VPORT_RECONFIGURE_LBN 3
10038 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VPORT_RECONFIGURE_WIDTH 1
10039 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_STRIPING_LBN 4
10040 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_STRIPING_WIDTH 1
10041 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_QUERY_LBN 5
10042 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_QUERY_WIDTH 1
10043 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
10044 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
10045 #define MC_CMD_GET_CAPABILITIES_V2_OUT_DRV_ATTACH_PREBOOT_LBN 7
10046 #define MC_CMD_GET_CAPABILITIES_V2_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
10047 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_FORCE_EVENT_MERGING_LBN 8
10048 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
10049 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SET_MAC_ENHANCED_LBN 9
10050 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SET_MAC_ENHANCED_WIDTH 1
10051 #define MC_CMD_GET_CAPABILITIES_V2_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
10052 #define MC_CMD_GET_CAPABILITIES_V2_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
10053 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
10054 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
10055 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
10056 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
10057 #define MC_CMD_GET_CAPABILITIES_V2_OUT_ADDITIONAL_RSS_MODES_LBN 13
10058 #define MC_CMD_GET_CAPABILITIES_V2_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
10059 #define MC_CMD_GET_CAPABILITIES_V2_OUT_QBB_LBN 14
10060 #define MC_CMD_GET_CAPABILITIES_V2_OUT_QBB_WIDTH 1
10061 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
10062 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
10063 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_RSS_LIMITED_LBN 16
10064 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_RSS_LIMITED_WIDTH 1
10065 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_LBN 17
10066 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PACKED_STREAM_WIDTH 1
10067 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_INCLUDE_FCS_LBN 18
10068 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_INCLUDE_FCS_WIDTH 1
10069 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VLAN_INSERTION_LBN 19
10070 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VLAN_INSERTION_WIDTH 1
10071 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_VLAN_STRIPPING_LBN 20
10072 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_VLAN_STRIPPING_WIDTH 1
10073 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_LBN 21
10074 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_WIDTH 1
10075 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_0_LBN 22
10076 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_0_WIDTH 1
10077 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_14_LBN 23
10078 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_PREFIX_LEN_14_WIDTH 1
10079 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_TIMESTAMP_LBN 24
10080 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_TIMESTAMP_WIDTH 1
10081 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_BATCHING_LBN 25
10082 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_BATCHING_WIDTH 1
10083 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCAST_FILTER_CHAINING_LBN 26
10084 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCAST_FILTER_CHAINING_WIDTH 1
10085 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PM_AND_RXDP_COUNTERS_LBN 27
10086 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
10087 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DISABLE_SCATTER_LBN 28
10088 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DISABLE_SCATTER_WIDTH 1
10089 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
10090 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
10091 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_LBN 30
10092 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVB_WIDTH 1
10093 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VXLAN_NVGRE_LBN 31
10094 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VXLAN_NVGRE_WIDTH 1
10095 /* RxDPCPU firmware id. */
10096 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DPCPU_FW_ID_OFST 4
10097 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DPCPU_FW_ID_LEN 2
10098 /* enum: Standard RXDP firmware */
10099 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP 0x0
10100 /* enum: Low latency RXDP firmware */
10101 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_LOW_LATENCY 0x1
10102 /* enum: Packed stream RXDP firmware */
10103 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_PACKED_STREAM 0x2
10104 /* enum: Rules engine RXDP firmware */
10105 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_RULES_ENGINE 0x5
10106 /* enum: DPDK RXDP firmware */
10107 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_DPDK 0x6
10108 /* enum: BIST RXDP firmware */
10109 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_BIST 0x10a
10110 /* enum: RXDP Test firmware image 1 */
10111 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
10112 /* enum: RXDP Test firmware image 2 */
10113 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
10114 /* enum: RXDP Test firmware image 3 */
10115 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
10116 /* enum: RXDP Test firmware image 4 */
10117 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
10118 /* enum: RXDP Test firmware image 5 */
10119 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_BACKPRESSURE 0x105
10120 /* enum: RXDP Test firmware image 6 */
10121 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
10122 /* enum: RXDP Test firmware image 7 */
10123 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
10124 /* enum: RXDP Test firmware image 8 */
10125 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
10126 /* enum: RXDP Test firmware image 9 */
10127 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
10128 /* enum: RXDP Test firmware image 10 */
10129 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_TEST_FW_SLOW 0x10c
10130 /* TxDPCPU firmware id. */
10131 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DPCPU_FW_ID_OFST 6
10132 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DPCPU_FW_ID_LEN 2
10133 /* enum: Standard TXDP firmware */
10134 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP 0x0
10135 /* enum: Low latency TXDP firmware */
10136 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_LOW_LATENCY 0x1
10137 /* enum: High packet rate TXDP firmware */
10138 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_HIGH_PACKET_RATE 0x3
10139 /* enum: Rules engine TXDP firmware */
10140 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_RULES_ENGINE 0x5
10141 /* enum: DPDK TXDP firmware */
10142 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_DPDK 0x6
10143 /* enum: BIST TXDP firmware */
10144 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_BIST 0x12d
10145 /* enum: TXDP Test firmware image 1 */
10146 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
10147 /* enum: TXDP Test firmware image 2 */
10148 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
10149 /* enum: TXDP CSR bus test firmware */
10150 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXDP_TEST_FW_CSR 0x103
10151 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_OFST 8
10152 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_LEN 2
10153 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_REV_LBN 0
10154 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_REV_WIDTH 12
10155 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_TYPE_LBN 12
10156 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
10157 /* enum: reserved value - do not use (may indicate alternative interpretation
10158  * of REV field in future)
10159  */
10160 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_RESERVED 0x0
10161 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
10162  * development only)
10163  */
10164 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
10165 /* enum: RX PD firmware with approximately Siena-compatible behaviour
10166  * (Huntington development only)
10167  */
10168 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
10169 /* enum: Full featured RX PD production firmware */
10170 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
10171 /* enum: (deprecated original name for the FULL_FEATURED variant) */
10172 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_VSWITCH 0x3
10173 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
10174  * (Huntington development only)
10175  */
10176 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
10177 /* enum: Low latency RX PD production firmware */
10178 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
10179 /* enum: Packed stream RX PD production firmware */
10180 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
10181 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
10182  * tests (Medford development only)
10183  */
10184 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
10185 /* enum: Rules engine RX PD production firmware */
10186 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
10187 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
10188 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_L3XUDP 0x9
10189 /* enum: DPDK RX PD production firmware */
10190 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_DPDK 0xa
10191 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
10192 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
10193 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
10194  * encapsulations (Medford development only)
10195  */
10196 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
10197 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_OFST 10
10198 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_LEN 2
10199 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_REV_LBN 0
10200 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_REV_WIDTH 12
10201 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_TYPE_LBN 12
10202 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
10203 /* enum: reserved value - do not use (may indicate alternative interpretation
10204  * of REV field in future)
10205  */
10206 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_RESERVED 0x0
10207 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
10208  * development only)
10209  */
10210 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
10211 /* enum: TX PD firmware with approximately Siena-compatible behaviour
10212  * (Huntington development only)
10213  */
10214 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
10215 /* enum: Full featured TX PD production firmware */
10216 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
10217 /* enum: (deprecated original name for the FULL_FEATURED variant) */
10218 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_VSWITCH 0x3
10219 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
10220  * (Huntington development only)
10221  */
10222 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
10223 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
10224 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
10225  * tests (Medford development only)
10226  */
10227 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
10228 /* enum: Rules engine TX PD production firmware */
10229 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
10230 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
10231 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_L3XUDP 0x9
10232 /* enum: DPDK TX PD production firmware */
10233 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_DPDK 0xa
10234 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
10235 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
10236 /* Hardware capabilities of NIC */
10237 #define MC_CMD_GET_CAPABILITIES_V2_OUT_HW_CAPABILITIES_OFST 12
10238 #define MC_CMD_GET_CAPABILITIES_V2_OUT_HW_CAPABILITIES_LEN 4
10239 /* Licensed capabilities */
10240 #define MC_CMD_GET_CAPABILITIES_V2_OUT_LICENSE_CAPABILITIES_OFST 16
10241 #define MC_CMD_GET_CAPABILITIES_V2_OUT_LICENSE_CAPABILITIES_LEN 4
10242 /* Second word of flags. Not present on older firmware (check the length). */
10243 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS2_OFST 20
10244 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FLAGS2_LEN 4
10245 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_LBN 0
10246 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_WIDTH 1
10247 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_ENCAP_LBN 1
10248 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_ENCAP_WIDTH 1
10249 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVQ_TIMER_CTRL_LBN 2
10250 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVQ_TIMER_CTRL_WIDTH 1
10251 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVENT_CUT_THROUGH_LBN 3
10252 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EVENT_CUT_THROUGH_WIDTH 1
10253 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_CUT_THROUGH_LBN 4
10254 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_CUT_THROUGH_WIDTH 1
10255 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VFIFO_ULL_MODE_LBN 5
10256 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
10257 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
10258 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
10259 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_EVQ_V2_LBN 7
10260 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INIT_EVQ_V2_WIDTH 1
10261 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_TIMESTAMPING_LBN 8
10262 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
10263 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TIMESTAMP_LBN 9
10264 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TIMESTAMP_WIDTH 1
10265 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_SNIFF_LBN 10
10266 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_SNIFF_WIDTH 1
10267 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_SNIFF_LBN 11
10268 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_SNIFF_WIDTH 1
10269 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
10270 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
10271 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_BACKGROUND_LBN 13
10272 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_BACKGROUND_WIDTH 1
10273 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_DB_RETURN_LBN 14
10274 #define MC_CMD_GET_CAPABILITIES_V2_OUT_MCDI_DB_RETURN_WIDTH 1
10275 #define MC_CMD_GET_CAPABILITIES_V2_OUT_CTPIO_LBN 15
10276 #define MC_CMD_GET_CAPABILITIES_V2_OUT_CTPIO_WIDTH 1
10277 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_SUPPORT_LBN 16
10278 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_SUPPORT_WIDTH 1
10279 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_BOUND_LBN 17
10280 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TSA_BOUND_WIDTH 1
10281 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
10282 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
10283 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_FLAG_LBN 19
10284 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_FLAG_WIDTH 1
10285 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_MARK_LBN 20
10286 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FILTER_ACTION_MARK_WIDTH 1
10287 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
10288 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
10289 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
10290 #define MC_CMD_GET_CAPABILITIES_V2_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
10291 #define MC_CMD_GET_CAPABILITIES_V2_OUT_L3XUDP_SUPPORT_LBN 22
10292 #define MC_CMD_GET_CAPABILITIES_V2_OUT_L3XUDP_SUPPORT_WIDTH 1
10293 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
10294 #define MC_CMD_GET_CAPABILITIES_V2_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
10295 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VI_SPREADING_LBN 24
10296 #define MC_CMD_GET_CAPABILITIES_V2_OUT_VI_SPREADING_WIDTH 1
10297 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_HLB_IDLE_LBN 25
10298 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RXDP_HLB_IDLE_WIDTH 1
10299 /* Number of FATSOv2 contexts per datapath supported by this NIC. Not present
10300  * on older firmware (check the length).
10301  */
10302 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
10303 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
10304 /* One byte per PF containing the number of the external port assigned to this
10305  * PF, indexed by PF number. Special values indicate that a PF is either not
10306  * present or not assigned.
10307  */
10308 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
10309 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
10310 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
10311 /* enum: The caller is not permitted to access information on this PF. */
10312 #define MC_CMD_GET_CAPABILITIES_V2_OUT_ACCESS_NOT_PERMITTED 0xff
10313 /* enum: PF does not exist. */
10314 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PF_NOT_PRESENT 0xfe
10315 /* enum: PF does exist but is not assigned to any external port. */
10316 #define MC_CMD_GET_CAPABILITIES_V2_OUT_PF_NOT_ASSIGNED 0xfd
10317 /* enum: This value indicates that PF is assigned, but it cannot be expressed
10318  * in this field. It is intended for a possible future situation where a more
10319  * complex scheme of PFs to ports mapping is being used. The future driver
10320  * should look for a new field supporting the new scheme. The current/old
10321  * driver should treat this value as PF_NOT_ASSIGNED.
10322  */
10323 #define MC_CMD_GET_CAPABILITIES_V2_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
10324 /* One byte per PF containing the number of its VFs, indexed by PF number. A
10325  * special value indicates that a PF is not present.
10326  */
10327 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VFS_PER_PF_OFST 42
10328 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VFS_PER_PF_LEN 1
10329 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VFS_PER_PF_NUM 16
10330 /* enum: The caller is not permitted to access information on this PF. */
10331 /*               MC_CMD_GET_CAPABILITIES_V2_OUT_ACCESS_NOT_PERMITTED 0xff */
10332 /* enum: PF does not exist. */
10333 /*               MC_CMD_GET_CAPABILITIES_V2_OUT_PF_NOT_PRESENT 0xfe */
10334 /* Number of VIs available for each external port */
10335 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VIS_PER_PORT_OFST 58
10336 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VIS_PER_PORT_LEN 2
10337 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_VIS_PER_PORT_NUM 4
10338 /* Size of RX descriptor cache expressed as binary logarithm The actual size
10339  * equals (2 ^ RX_DESC_CACHE_SIZE)
10340  */
10341 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DESC_CACHE_SIZE_OFST 66
10342 #define MC_CMD_GET_CAPABILITIES_V2_OUT_RX_DESC_CACHE_SIZE_LEN 1
10343 /* Size of TX descriptor cache expressed as binary logarithm The actual size
10344  * equals (2 ^ TX_DESC_CACHE_SIZE)
10345  */
10346 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DESC_CACHE_SIZE_OFST 67
10347 #define MC_CMD_GET_CAPABILITIES_V2_OUT_TX_DESC_CACHE_SIZE_LEN 1
10348 /* Total number of available PIO buffers */
10349 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_PIO_BUFFS_OFST 68
10350 #define MC_CMD_GET_CAPABILITIES_V2_OUT_NUM_PIO_BUFFS_LEN 2
10351 /* Size of a single PIO buffer */
10352 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SIZE_PIO_BUFF_OFST 70
10353 #define MC_CMD_GET_CAPABILITIES_V2_OUT_SIZE_PIO_BUFF_LEN 2
10354
10355 /* MC_CMD_GET_CAPABILITIES_V3_OUT msgresponse */
10356 #define MC_CMD_GET_CAPABILITIES_V3_OUT_LEN 76
10357 /* First word of flags. */
10358 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS1_OFST 0
10359 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS1_LEN 4
10360 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VPORT_RECONFIGURE_LBN 3
10361 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VPORT_RECONFIGURE_WIDTH 1
10362 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_STRIPING_LBN 4
10363 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_STRIPING_WIDTH 1
10364 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_QUERY_LBN 5
10365 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_QUERY_WIDTH 1
10366 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
10367 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
10368 #define MC_CMD_GET_CAPABILITIES_V3_OUT_DRV_ATTACH_PREBOOT_LBN 7
10369 #define MC_CMD_GET_CAPABILITIES_V3_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
10370 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_FORCE_EVENT_MERGING_LBN 8
10371 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
10372 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SET_MAC_ENHANCED_LBN 9
10373 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SET_MAC_ENHANCED_WIDTH 1
10374 #define MC_CMD_GET_CAPABILITIES_V3_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
10375 #define MC_CMD_GET_CAPABILITIES_V3_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
10376 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
10377 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
10378 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
10379 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
10380 #define MC_CMD_GET_CAPABILITIES_V3_OUT_ADDITIONAL_RSS_MODES_LBN 13
10381 #define MC_CMD_GET_CAPABILITIES_V3_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
10382 #define MC_CMD_GET_CAPABILITIES_V3_OUT_QBB_LBN 14
10383 #define MC_CMD_GET_CAPABILITIES_V3_OUT_QBB_WIDTH 1
10384 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
10385 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
10386 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_RSS_LIMITED_LBN 16
10387 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_RSS_LIMITED_WIDTH 1
10388 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_LBN 17
10389 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PACKED_STREAM_WIDTH 1
10390 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_INCLUDE_FCS_LBN 18
10391 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_INCLUDE_FCS_WIDTH 1
10392 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VLAN_INSERTION_LBN 19
10393 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VLAN_INSERTION_WIDTH 1
10394 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_VLAN_STRIPPING_LBN 20
10395 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_VLAN_STRIPPING_WIDTH 1
10396 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_LBN 21
10397 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_WIDTH 1
10398 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_0_LBN 22
10399 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_0_WIDTH 1
10400 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_14_LBN 23
10401 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_PREFIX_LEN_14_WIDTH 1
10402 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_TIMESTAMP_LBN 24
10403 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_TIMESTAMP_WIDTH 1
10404 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_BATCHING_LBN 25
10405 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_BATCHING_WIDTH 1
10406 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCAST_FILTER_CHAINING_LBN 26
10407 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCAST_FILTER_CHAINING_WIDTH 1
10408 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PM_AND_RXDP_COUNTERS_LBN 27
10409 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
10410 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DISABLE_SCATTER_LBN 28
10411 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DISABLE_SCATTER_WIDTH 1
10412 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
10413 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
10414 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_LBN 30
10415 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVB_WIDTH 1
10416 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VXLAN_NVGRE_LBN 31
10417 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VXLAN_NVGRE_WIDTH 1
10418 /* RxDPCPU firmware id. */
10419 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DPCPU_FW_ID_OFST 4
10420 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DPCPU_FW_ID_LEN 2
10421 /* enum: Standard RXDP firmware */
10422 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP 0x0
10423 /* enum: Low latency RXDP firmware */
10424 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_LOW_LATENCY 0x1
10425 /* enum: Packed stream RXDP firmware */
10426 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_PACKED_STREAM 0x2
10427 /* enum: Rules engine RXDP firmware */
10428 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_RULES_ENGINE 0x5
10429 /* enum: DPDK RXDP firmware */
10430 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_DPDK 0x6
10431 /* enum: BIST RXDP firmware */
10432 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_BIST 0x10a
10433 /* enum: RXDP Test firmware image 1 */
10434 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
10435 /* enum: RXDP Test firmware image 2 */
10436 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
10437 /* enum: RXDP Test firmware image 3 */
10438 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
10439 /* enum: RXDP Test firmware image 4 */
10440 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
10441 /* enum: RXDP Test firmware image 5 */
10442 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_BACKPRESSURE 0x105
10443 /* enum: RXDP Test firmware image 6 */
10444 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
10445 /* enum: RXDP Test firmware image 7 */
10446 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
10447 /* enum: RXDP Test firmware image 8 */
10448 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
10449 /* enum: RXDP Test firmware image 9 */
10450 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
10451 /* enum: RXDP Test firmware image 10 */
10452 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_TEST_FW_SLOW 0x10c
10453 /* TxDPCPU firmware id. */
10454 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DPCPU_FW_ID_OFST 6
10455 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DPCPU_FW_ID_LEN 2
10456 /* enum: Standard TXDP firmware */
10457 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP 0x0
10458 /* enum: Low latency TXDP firmware */
10459 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_LOW_LATENCY 0x1
10460 /* enum: High packet rate TXDP firmware */
10461 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_HIGH_PACKET_RATE 0x3
10462 /* enum: Rules engine TXDP firmware */
10463 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_RULES_ENGINE 0x5
10464 /* enum: DPDK TXDP firmware */
10465 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_DPDK 0x6
10466 /* enum: BIST TXDP firmware */
10467 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_BIST 0x12d
10468 /* enum: TXDP Test firmware image 1 */
10469 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
10470 /* enum: TXDP Test firmware image 2 */
10471 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
10472 /* enum: TXDP CSR bus test firmware */
10473 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXDP_TEST_FW_CSR 0x103
10474 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_OFST 8
10475 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_LEN 2
10476 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_REV_LBN 0
10477 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_REV_WIDTH 12
10478 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_TYPE_LBN 12
10479 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
10480 /* enum: reserved value - do not use (may indicate alternative interpretation
10481  * of REV field in future)
10482  */
10483 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_RESERVED 0x0
10484 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
10485  * development only)
10486  */
10487 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
10488 /* enum: RX PD firmware with approximately Siena-compatible behaviour
10489  * (Huntington development only)
10490  */
10491 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
10492 /* enum: Full featured RX PD production firmware */
10493 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
10494 /* enum: (deprecated original name for the FULL_FEATURED variant) */
10495 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_VSWITCH 0x3
10496 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
10497  * (Huntington development only)
10498  */
10499 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
10500 /* enum: Low latency RX PD production firmware */
10501 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
10502 /* enum: Packed stream RX PD production firmware */
10503 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
10504 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
10505  * tests (Medford development only)
10506  */
10507 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
10508 /* enum: Rules engine RX PD production firmware */
10509 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
10510 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
10511 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_L3XUDP 0x9
10512 /* enum: DPDK RX PD production firmware */
10513 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_DPDK 0xa
10514 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
10515 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
10516 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
10517  * encapsulations (Medford development only)
10518  */
10519 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
10520 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_OFST 10
10521 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_LEN 2
10522 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_REV_LBN 0
10523 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_REV_WIDTH 12
10524 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_TYPE_LBN 12
10525 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
10526 /* enum: reserved value - do not use (may indicate alternative interpretation
10527  * of REV field in future)
10528  */
10529 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_RESERVED 0x0
10530 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
10531  * development only)
10532  */
10533 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
10534 /* enum: TX PD firmware with approximately Siena-compatible behaviour
10535  * (Huntington development only)
10536  */
10537 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
10538 /* enum: Full featured TX PD production firmware */
10539 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
10540 /* enum: (deprecated original name for the FULL_FEATURED variant) */
10541 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_VSWITCH 0x3
10542 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
10543  * (Huntington development only)
10544  */
10545 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
10546 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
10547 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
10548  * tests (Medford development only)
10549  */
10550 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
10551 /* enum: Rules engine TX PD production firmware */
10552 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
10553 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
10554 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_L3XUDP 0x9
10555 /* enum: DPDK TX PD production firmware */
10556 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_DPDK 0xa
10557 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
10558 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
10559 /* Hardware capabilities of NIC */
10560 #define MC_CMD_GET_CAPABILITIES_V3_OUT_HW_CAPABILITIES_OFST 12
10561 #define MC_CMD_GET_CAPABILITIES_V3_OUT_HW_CAPABILITIES_LEN 4
10562 /* Licensed capabilities */
10563 #define MC_CMD_GET_CAPABILITIES_V3_OUT_LICENSE_CAPABILITIES_OFST 16
10564 #define MC_CMD_GET_CAPABILITIES_V3_OUT_LICENSE_CAPABILITIES_LEN 4
10565 /* Second word of flags. Not present on older firmware (check the length). */
10566 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS2_OFST 20
10567 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FLAGS2_LEN 4
10568 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_LBN 0
10569 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_WIDTH 1
10570 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_ENCAP_LBN 1
10571 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_ENCAP_WIDTH 1
10572 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVQ_TIMER_CTRL_LBN 2
10573 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVQ_TIMER_CTRL_WIDTH 1
10574 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVENT_CUT_THROUGH_LBN 3
10575 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EVENT_CUT_THROUGH_WIDTH 1
10576 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_CUT_THROUGH_LBN 4
10577 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_CUT_THROUGH_WIDTH 1
10578 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VFIFO_ULL_MODE_LBN 5
10579 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
10580 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
10581 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
10582 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_EVQ_V2_LBN 7
10583 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INIT_EVQ_V2_WIDTH 1
10584 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_TIMESTAMPING_LBN 8
10585 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
10586 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TIMESTAMP_LBN 9
10587 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TIMESTAMP_WIDTH 1
10588 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_SNIFF_LBN 10
10589 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_SNIFF_WIDTH 1
10590 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_SNIFF_LBN 11
10591 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_SNIFF_WIDTH 1
10592 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
10593 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
10594 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_BACKGROUND_LBN 13
10595 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_BACKGROUND_WIDTH 1
10596 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_DB_RETURN_LBN 14
10597 #define MC_CMD_GET_CAPABILITIES_V3_OUT_MCDI_DB_RETURN_WIDTH 1
10598 #define MC_CMD_GET_CAPABILITIES_V3_OUT_CTPIO_LBN 15
10599 #define MC_CMD_GET_CAPABILITIES_V3_OUT_CTPIO_WIDTH 1
10600 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_SUPPORT_LBN 16
10601 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_SUPPORT_WIDTH 1
10602 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_BOUND_LBN 17
10603 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TSA_BOUND_WIDTH 1
10604 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
10605 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
10606 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_FLAG_LBN 19
10607 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_FLAG_WIDTH 1
10608 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_MARK_LBN 20
10609 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FILTER_ACTION_MARK_WIDTH 1
10610 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
10611 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
10612 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
10613 #define MC_CMD_GET_CAPABILITIES_V3_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
10614 #define MC_CMD_GET_CAPABILITIES_V3_OUT_L3XUDP_SUPPORT_LBN 22
10615 #define MC_CMD_GET_CAPABILITIES_V3_OUT_L3XUDP_SUPPORT_WIDTH 1
10616 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
10617 #define MC_CMD_GET_CAPABILITIES_V3_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
10618 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_SPREADING_LBN 24
10619 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_SPREADING_WIDTH 1
10620 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_HLB_IDLE_LBN 25
10621 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RXDP_HLB_IDLE_WIDTH 1
10622 /* Number of FATSOv2 contexts per datapath supported by this NIC. Not present
10623  * on older firmware (check the length).
10624  */
10625 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
10626 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
10627 /* One byte per PF containing the number of the external port assigned to this
10628  * PF, indexed by PF number. Special values indicate that a PF is either not
10629  * present or not assigned.
10630  */
10631 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
10632 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
10633 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
10634 /* enum: The caller is not permitted to access information on this PF. */
10635 #define MC_CMD_GET_CAPABILITIES_V3_OUT_ACCESS_NOT_PERMITTED 0xff
10636 /* enum: PF does not exist. */
10637 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PF_NOT_PRESENT 0xfe
10638 /* enum: PF does exist but is not assigned to any external port. */
10639 #define MC_CMD_GET_CAPABILITIES_V3_OUT_PF_NOT_ASSIGNED 0xfd
10640 /* enum: This value indicates that PF is assigned, but it cannot be expressed
10641  * in this field. It is intended for a possible future situation where a more
10642  * complex scheme of PFs to ports mapping is being used. The future driver
10643  * should look for a new field supporting the new scheme. The current/old
10644  * driver should treat this value as PF_NOT_ASSIGNED.
10645  */
10646 #define MC_CMD_GET_CAPABILITIES_V3_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
10647 /* One byte per PF containing the number of its VFs, indexed by PF number. A
10648  * special value indicates that a PF is not present.
10649  */
10650 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VFS_PER_PF_OFST 42
10651 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VFS_PER_PF_LEN 1
10652 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VFS_PER_PF_NUM 16
10653 /* enum: The caller is not permitted to access information on this PF. */
10654 /*               MC_CMD_GET_CAPABILITIES_V3_OUT_ACCESS_NOT_PERMITTED 0xff */
10655 /* enum: PF does not exist. */
10656 /*               MC_CMD_GET_CAPABILITIES_V3_OUT_PF_NOT_PRESENT 0xfe */
10657 /* Number of VIs available for each external port */
10658 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VIS_PER_PORT_OFST 58
10659 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VIS_PER_PORT_LEN 2
10660 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_VIS_PER_PORT_NUM 4
10661 /* Size of RX descriptor cache expressed as binary logarithm The actual size
10662  * equals (2 ^ RX_DESC_CACHE_SIZE)
10663  */
10664 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DESC_CACHE_SIZE_OFST 66
10665 #define MC_CMD_GET_CAPABILITIES_V3_OUT_RX_DESC_CACHE_SIZE_LEN 1
10666 /* Size of TX descriptor cache expressed as binary logarithm The actual size
10667  * equals (2 ^ TX_DESC_CACHE_SIZE)
10668  */
10669 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DESC_CACHE_SIZE_OFST 67
10670 #define MC_CMD_GET_CAPABILITIES_V3_OUT_TX_DESC_CACHE_SIZE_LEN 1
10671 /* Total number of available PIO buffers */
10672 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_PIO_BUFFS_OFST 68
10673 #define MC_CMD_GET_CAPABILITIES_V3_OUT_NUM_PIO_BUFFS_LEN 2
10674 /* Size of a single PIO buffer */
10675 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SIZE_PIO_BUFF_OFST 70
10676 #define MC_CMD_GET_CAPABILITIES_V3_OUT_SIZE_PIO_BUFF_LEN 2
10677 /* On chips later than Medford the amount of address space assigned to each VI
10678  * is configurable. This is a global setting that the driver must query to
10679  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
10680  * with 8k VI windows.
10681  */
10682 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_OFST 72
10683 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_LEN 1
10684 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
10685  * CTPIO is not mapped.
10686  */
10687 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_8K 0x0
10688 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
10689 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_16K 0x1
10690 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
10691 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VI_WINDOW_MODE_64K 0x2
10692 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
10693  * (SF-115995-SW) in the present configuration of firmware and port mode.
10694  */
10695 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
10696 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
10697 /* Number of buffers per adapter that can be used for VFIFO Stuffing
10698  * (SF-115995-SW) in the present configuration of firmware and port mode.
10699  */
10700 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
10701 #define MC_CMD_GET_CAPABILITIES_V3_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
10702
10703 /* MC_CMD_GET_CAPABILITIES_V4_OUT msgresponse */
10704 #define MC_CMD_GET_CAPABILITIES_V4_OUT_LEN 78
10705 /* First word of flags. */
10706 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS1_OFST 0
10707 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS1_LEN 4
10708 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VPORT_RECONFIGURE_LBN 3
10709 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VPORT_RECONFIGURE_WIDTH 1
10710 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_STRIPING_LBN 4
10711 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_STRIPING_WIDTH 1
10712 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_QUERY_LBN 5
10713 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_QUERY_WIDTH 1
10714 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
10715 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
10716 #define MC_CMD_GET_CAPABILITIES_V4_OUT_DRV_ATTACH_PREBOOT_LBN 7
10717 #define MC_CMD_GET_CAPABILITIES_V4_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
10718 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_FORCE_EVENT_MERGING_LBN 8
10719 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
10720 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SET_MAC_ENHANCED_LBN 9
10721 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SET_MAC_ENHANCED_WIDTH 1
10722 #define MC_CMD_GET_CAPABILITIES_V4_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
10723 #define MC_CMD_GET_CAPABILITIES_V4_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
10724 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
10725 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
10726 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
10727 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
10728 #define MC_CMD_GET_CAPABILITIES_V4_OUT_ADDITIONAL_RSS_MODES_LBN 13
10729 #define MC_CMD_GET_CAPABILITIES_V4_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
10730 #define MC_CMD_GET_CAPABILITIES_V4_OUT_QBB_LBN 14
10731 #define MC_CMD_GET_CAPABILITIES_V4_OUT_QBB_WIDTH 1
10732 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
10733 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
10734 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_RSS_LIMITED_LBN 16
10735 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_RSS_LIMITED_WIDTH 1
10736 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_LBN 17
10737 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PACKED_STREAM_WIDTH 1
10738 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_INCLUDE_FCS_LBN 18
10739 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_INCLUDE_FCS_WIDTH 1
10740 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VLAN_INSERTION_LBN 19
10741 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VLAN_INSERTION_WIDTH 1
10742 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_VLAN_STRIPPING_LBN 20
10743 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_VLAN_STRIPPING_WIDTH 1
10744 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_LBN 21
10745 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_WIDTH 1
10746 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_0_LBN 22
10747 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_0_WIDTH 1
10748 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_14_LBN 23
10749 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_PREFIX_LEN_14_WIDTH 1
10750 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_TIMESTAMP_LBN 24
10751 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_TIMESTAMP_WIDTH 1
10752 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_BATCHING_LBN 25
10753 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_BATCHING_WIDTH 1
10754 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCAST_FILTER_CHAINING_LBN 26
10755 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCAST_FILTER_CHAINING_WIDTH 1
10756 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PM_AND_RXDP_COUNTERS_LBN 27
10757 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
10758 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DISABLE_SCATTER_LBN 28
10759 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DISABLE_SCATTER_WIDTH 1
10760 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
10761 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
10762 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_LBN 30
10763 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVB_WIDTH 1
10764 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VXLAN_NVGRE_LBN 31
10765 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VXLAN_NVGRE_WIDTH 1
10766 /* RxDPCPU firmware id. */
10767 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DPCPU_FW_ID_OFST 4
10768 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DPCPU_FW_ID_LEN 2
10769 /* enum: Standard RXDP firmware */
10770 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP 0x0
10771 /* enum: Low latency RXDP firmware */
10772 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_LOW_LATENCY 0x1
10773 /* enum: Packed stream RXDP firmware */
10774 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_PACKED_STREAM 0x2
10775 /* enum: Rules engine RXDP firmware */
10776 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_RULES_ENGINE 0x5
10777 /* enum: DPDK RXDP firmware */
10778 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_DPDK 0x6
10779 /* enum: BIST RXDP firmware */
10780 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_BIST 0x10a
10781 /* enum: RXDP Test firmware image 1 */
10782 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
10783 /* enum: RXDP Test firmware image 2 */
10784 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
10785 /* enum: RXDP Test firmware image 3 */
10786 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
10787 /* enum: RXDP Test firmware image 4 */
10788 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
10789 /* enum: RXDP Test firmware image 5 */
10790 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_BACKPRESSURE 0x105
10791 /* enum: RXDP Test firmware image 6 */
10792 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
10793 /* enum: RXDP Test firmware image 7 */
10794 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
10795 /* enum: RXDP Test firmware image 8 */
10796 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
10797 /* enum: RXDP Test firmware image 9 */
10798 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
10799 /* enum: RXDP Test firmware image 10 */
10800 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_TEST_FW_SLOW 0x10c
10801 /* TxDPCPU firmware id. */
10802 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DPCPU_FW_ID_OFST 6
10803 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DPCPU_FW_ID_LEN 2
10804 /* enum: Standard TXDP firmware */
10805 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP 0x0
10806 /* enum: Low latency TXDP firmware */
10807 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_LOW_LATENCY 0x1
10808 /* enum: High packet rate TXDP firmware */
10809 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_HIGH_PACKET_RATE 0x3
10810 /* enum: Rules engine TXDP firmware */
10811 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_RULES_ENGINE 0x5
10812 /* enum: DPDK TXDP firmware */
10813 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_DPDK 0x6
10814 /* enum: BIST TXDP firmware */
10815 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_BIST 0x12d
10816 /* enum: TXDP Test firmware image 1 */
10817 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
10818 /* enum: TXDP Test firmware image 2 */
10819 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
10820 /* enum: TXDP CSR bus test firmware */
10821 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXDP_TEST_FW_CSR 0x103
10822 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_OFST 8
10823 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_LEN 2
10824 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_REV_LBN 0
10825 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_REV_WIDTH 12
10826 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_TYPE_LBN 12
10827 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
10828 /* enum: reserved value - do not use (may indicate alternative interpretation
10829  * of REV field in future)
10830  */
10831 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_RESERVED 0x0
10832 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
10833  * development only)
10834  */
10835 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
10836 /* enum: RX PD firmware with approximately Siena-compatible behaviour
10837  * (Huntington development only)
10838  */
10839 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
10840 /* enum: Full featured RX PD production firmware */
10841 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
10842 /* enum: (deprecated original name for the FULL_FEATURED variant) */
10843 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_VSWITCH 0x3
10844 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
10845  * (Huntington development only)
10846  */
10847 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
10848 /* enum: Low latency RX PD production firmware */
10849 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
10850 /* enum: Packed stream RX PD production firmware */
10851 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
10852 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
10853  * tests (Medford development only)
10854  */
10855 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
10856 /* enum: Rules engine RX PD production firmware */
10857 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
10858 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
10859 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_L3XUDP 0x9
10860 /* enum: DPDK RX PD production firmware */
10861 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_DPDK 0xa
10862 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
10863 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
10864 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
10865  * encapsulations (Medford development only)
10866  */
10867 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
10868 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_OFST 10
10869 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_LEN 2
10870 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_REV_LBN 0
10871 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_REV_WIDTH 12
10872 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_TYPE_LBN 12
10873 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
10874 /* enum: reserved value - do not use (may indicate alternative interpretation
10875  * of REV field in future)
10876  */
10877 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_RESERVED 0x0
10878 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
10879  * development only)
10880  */
10881 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
10882 /* enum: TX PD firmware with approximately Siena-compatible behaviour
10883  * (Huntington development only)
10884  */
10885 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
10886 /* enum: Full featured TX PD production firmware */
10887 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
10888 /* enum: (deprecated original name for the FULL_FEATURED variant) */
10889 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_VSWITCH 0x3
10890 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
10891  * (Huntington development only)
10892  */
10893 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
10894 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
10895 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
10896  * tests (Medford development only)
10897  */
10898 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
10899 /* enum: Rules engine TX PD production firmware */
10900 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
10901 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
10902 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_L3XUDP 0x9
10903 /* enum: DPDK TX PD production firmware */
10904 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_DPDK 0xa
10905 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
10906 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
10907 /* Hardware capabilities of NIC */
10908 #define MC_CMD_GET_CAPABILITIES_V4_OUT_HW_CAPABILITIES_OFST 12
10909 #define MC_CMD_GET_CAPABILITIES_V4_OUT_HW_CAPABILITIES_LEN 4
10910 /* Licensed capabilities */
10911 #define MC_CMD_GET_CAPABILITIES_V4_OUT_LICENSE_CAPABILITIES_OFST 16
10912 #define MC_CMD_GET_CAPABILITIES_V4_OUT_LICENSE_CAPABILITIES_LEN 4
10913 /* Second word of flags. Not present on older firmware (check the length). */
10914 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS2_OFST 20
10915 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FLAGS2_LEN 4
10916 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_LBN 0
10917 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_WIDTH 1
10918 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_ENCAP_LBN 1
10919 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_ENCAP_WIDTH 1
10920 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVQ_TIMER_CTRL_LBN 2
10921 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVQ_TIMER_CTRL_WIDTH 1
10922 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVENT_CUT_THROUGH_LBN 3
10923 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EVENT_CUT_THROUGH_WIDTH 1
10924 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_CUT_THROUGH_LBN 4
10925 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_CUT_THROUGH_WIDTH 1
10926 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VFIFO_ULL_MODE_LBN 5
10927 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
10928 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
10929 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
10930 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_EVQ_V2_LBN 7
10931 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INIT_EVQ_V2_WIDTH 1
10932 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_TIMESTAMPING_LBN 8
10933 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
10934 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TIMESTAMP_LBN 9
10935 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TIMESTAMP_WIDTH 1
10936 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_SNIFF_LBN 10
10937 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_SNIFF_WIDTH 1
10938 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_SNIFF_LBN 11
10939 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_SNIFF_WIDTH 1
10940 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
10941 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
10942 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_BACKGROUND_LBN 13
10943 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_BACKGROUND_WIDTH 1
10944 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_DB_RETURN_LBN 14
10945 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MCDI_DB_RETURN_WIDTH 1
10946 #define MC_CMD_GET_CAPABILITIES_V4_OUT_CTPIO_LBN 15
10947 #define MC_CMD_GET_CAPABILITIES_V4_OUT_CTPIO_WIDTH 1
10948 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_SUPPORT_LBN 16
10949 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_SUPPORT_WIDTH 1
10950 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_BOUND_LBN 17
10951 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TSA_BOUND_WIDTH 1
10952 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
10953 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
10954 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_FLAG_LBN 19
10955 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_FLAG_WIDTH 1
10956 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_MARK_LBN 20
10957 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FILTER_ACTION_MARK_WIDTH 1
10958 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
10959 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
10960 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
10961 #define MC_CMD_GET_CAPABILITIES_V4_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
10962 #define MC_CMD_GET_CAPABILITIES_V4_OUT_L3XUDP_SUPPORT_LBN 22
10963 #define MC_CMD_GET_CAPABILITIES_V4_OUT_L3XUDP_SUPPORT_WIDTH 1
10964 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
10965 #define MC_CMD_GET_CAPABILITIES_V4_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
10966 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_SPREADING_LBN 24
10967 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_SPREADING_WIDTH 1
10968 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_HLB_IDLE_LBN 25
10969 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RXDP_HLB_IDLE_WIDTH 1
10970 /* Number of FATSOv2 contexts per datapath supported by this NIC. Not present
10971  * on older firmware (check the length).
10972  */
10973 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
10974 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
10975 /* One byte per PF containing the number of the external port assigned to this
10976  * PF, indexed by PF number. Special values indicate that a PF is either not
10977  * present or not assigned.
10978  */
10979 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
10980 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
10981 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
10982 /* enum: The caller is not permitted to access information on this PF. */
10983 #define MC_CMD_GET_CAPABILITIES_V4_OUT_ACCESS_NOT_PERMITTED 0xff
10984 /* enum: PF does not exist. */
10985 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PF_NOT_PRESENT 0xfe
10986 /* enum: PF does exist but is not assigned to any external port. */
10987 #define MC_CMD_GET_CAPABILITIES_V4_OUT_PF_NOT_ASSIGNED 0xfd
10988 /* enum: This value indicates that PF is assigned, but it cannot be expressed
10989  * in this field. It is intended for a possible future situation where a more
10990  * complex scheme of PFs to ports mapping is being used. The future driver
10991  * should look for a new field supporting the new scheme. The current/old
10992  * driver should treat this value as PF_NOT_ASSIGNED.
10993  */
10994 #define MC_CMD_GET_CAPABILITIES_V4_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
10995 /* One byte per PF containing the number of its VFs, indexed by PF number. A
10996  * special value indicates that a PF is not present.
10997  */
10998 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VFS_PER_PF_OFST 42
10999 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VFS_PER_PF_LEN 1
11000 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VFS_PER_PF_NUM 16
11001 /* enum: The caller is not permitted to access information on this PF. */
11002 /*               MC_CMD_GET_CAPABILITIES_V4_OUT_ACCESS_NOT_PERMITTED 0xff */
11003 /* enum: PF does not exist. */
11004 /*               MC_CMD_GET_CAPABILITIES_V4_OUT_PF_NOT_PRESENT 0xfe */
11005 /* Number of VIs available for each external port */
11006 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VIS_PER_PORT_OFST 58
11007 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VIS_PER_PORT_LEN 2
11008 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_VIS_PER_PORT_NUM 4
11009 /* Size of RX descriptor cache expressed as binary logarithm The actual size
11010  * equals (2 ^ RX_DESC_CACHE_SIZE)
11011  */
11012 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DESC_CACHE_SIZE_OFST 66
11013 #define MC_CMD_GET_CAPABILITIES_V4_OUT_RX_DESC_CACHE_SIZE_LEN 1
11014 /* Size of TX descriptor cache expressed as binary logarithm The actual size
11015  * equals (2 ^ TX_DESC_CACHE_SIZE)
11016  */
11017 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DESC_CACHE_SIZE_OFST 67
11018 #define MC_CMD_GET_CAPABILITIES_V4_OUT_TX_DESC_CACHE_SIZE_LEN 1
11019 /* Total number of available PIO buffers */
11020 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_PIO_BUFFS_OFST 68
11021 #define MC_CMD_GET_CAPABILITIES_V4_OUT_NUM_PIO_BUFFS_LEN 2
11022 /* Size of a single PIO buffer */
11023 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SIZE_PIO_BUFF_OFST 70
11024 #define MC_CMD_GET_CAPABILITIES_V4_OUT_SIZE_PIO_BUFF_LEN 2
11025 /* On chips later than Medford the amount of address space assigned to each VI
11026  * is configurable. This is a global setting that the driver must query to
11027  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
11028  * with 8k VI windows.
11029  */
11030 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_OFST 72
11031 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_LEN 1
11032 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
11033  * CTPIO is not mapped.
11034  */
11035 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_8K 0x0
11036 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
11037 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_16K 0x1
11038 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
11039 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VI_WINDOW_MODE_64K 0x2
11040 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
11041  * (SF-115995-SW) in the present configuration of firmware and port mode.
11042  */
11043 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
11044 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
11045 /* Number of buffers per adapter that can be used for VFIFO Stuffing
11046  * (SF-115995-SW) in the present configuration of firmware and port mode.
11047  */
11048 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
11049 #define MC_CMD_GET_CAPABILITIES_V4_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
11050 /* Entry count in the MAC stats array, including the final GENERATION_END
11051  * entry. For MAC stats DMA, drivers should allocate a buffer large enough to
11052  * hold at least this many 64-bit stats values, if they wish to receive all
11053  * available stats. If the buffer is shorter than MAC_STATS_NUM_STATS * 8, the
11054  * stats array returned will be truncated.
11055  */
11056 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_NUM_STATS_OFST 76
11057 #define MC_CMD_GET_CAPABILITIES_V4_OUT_MAC_STATS_NUM_STATS_LEN 2
11058
11059 /* MC_CMD_GET_CAPABILITIES_V5_OUT msgresponse */
11060 #define MC_CMD_GET_CAPABILITIES_V5_OUT_LEN 84
11061 /* First word of flags. */
11062 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FLAGS1_OFST 0
11063 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FLAGS1_LEN 4
11064 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VPORT_RECONFIGURE_LBN 3
11065 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VPORT_RECONFIGURE_WIDTH 1
11066 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_STRIPING_LBN 4
11067 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_STRIPING_WIDTH 1
11068 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VADAPTOR_QUERY_LBN 5
11069 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VADAPTOR_QUERY_WIDTH 1
11070 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVB_PORT_VLAN_RESTRICT_LBN 6
11071 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVB_PORT_VLAN_RESTRICT_WIDTH 1
11072 #define MC_CMD_GET_CAPABILITIES_V5_OUT_DRV_ATTACH_PREBOOT_LBN 7
11073 #define MC_CMD_GET_CAPABILITIES_V5_OUT_DRV_ATTACH_PREBOOT_WIDTH 1
11074 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_FORCE_EVENT_MERGING_LBN 8
11075 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_FORCE_EVENT_MERGING_WIDTH 1
11076 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SET_MAC_ENHANCED_LBN 9
11077 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SET_MAC_ENHANCED_WIDTH 1
11078 #define MC_CMD_GET_CAPABILITIES_V5_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_LBN 10
11079 #define MC_CMD_GET_CAPABILITIES_V5_OUT_UNKNOWN_UCAST_DST_FILTER_ALWAYS_MULTI_RECIPIENT_WIDTH 1
11080 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 11
11081 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VADAPTOR_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
11082 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MAC_SECURITY_FILTERING_LBN 12
11083 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MAC_SECURITY_FILTERING_WIDTH 1
11084 #define MC_CMD_GET_CAPABILITIES_V5_OUT_ADDITIONAL_RSS_MODES_LBN 13
11085 #define MC_CMD_GET_CAPABILITIES_V5_OUT_ADDITIONAL_RSS_MODES_WIDTH 1
11086 #define MC_CMD_GET_CAPABILITIES_V5_OUT_QBB_LBN 14
11087 #define MC_CMD_GET_CAPABILITIES_V5_OUT_QBB_WIDTH 1
11088 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PACKED_STREAM_VAR_BUFFERS_LBN 15
11089 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PACKED_STREAM_VAR_BUFFERS_WIDTH 1
11090 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_RSS_LIMITED_LBN 16
11091 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_RSS_LIMITED_WIDTH 1
11092 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PACKED_STREAM_LBN 17
11093 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PACKED_STREAM_WIDTH 1
11094 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_INCLUDE_FCS_LBN 18
11095 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_INCLUDE_FCS_WIDTH 1
11096 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_VLAN_INSERTION_LBN 19
11097 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_VLAN_INSERTION_WIDTH 1
11098 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_VLAN_STRIPPING_LBN 20
11099 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_VLAN_STRIPPING_WIDTH 1
11100 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_LBN 21
11101 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_WIDTH 1
11102 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PREFIX_LEN_0_LBN 22
11103 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PREFIX_LEN_0_WIDTH 1
11104 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PREFIX_LEN_14_LBN 23
11105 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_PREFIX_LEN_14_WIDTH 1
11106 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_TIMESTAMP_LBN 24
11107 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_TIMESTAMP_WIDTH 1
11108 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_BATCHING_LBN 25
11109 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_BATCHING_WIDTH 1
11110 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCAST_FILTER_CHAINING_LBN 26
11111 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCAST_FILTER_CHAINING_WIDTH 1
11112 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PM_AND_RXDP_COUNTERS_LBN 27
11113 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PM_AND_RXDP_COUNTERS_WIDTH 1
11114 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DISABLE_SCATTER_LBN 28
11115 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DISABLE_SCATTER_WIDTH 1
11116 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MCAST_UDP_LOOPBACK_LBN 29
11117 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MCAST_UDP_LOOPBACK_WIDTH 1
11118 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVB_LBN 30
11119 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVB_WIDTH 1
11120 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VXLAN_NVGRE_LBN 31
11121 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VXLAN_NVGRE_WIDTH 1
11122 /* RxDPCPU firmware id. */
11123 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DPCPU_FW_ID_OFST 4
11124 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DPCPU_FW_ID_LEN 2
11125 /* enum: Standard RXDP firmware */
11126 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP 0x0
11127 /* enum: Low latency RXDP firmware */
11128 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_LOW_LATENCY 0x1
11129 /* enum: Packed stream RXDP firmware */
11130 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_PACKED_STREAM 0x2
11131 /* enum: Rules engine RXDP firmware */
11132 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_RULES_ENGINE 0x5
11133 /* enum: DPDK RXDP firmware */
11134 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_DPDK 0x6
11135 /* enum: BIST RXDP firmware */
11136 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_BIST 0x10a
11137 /* enum: RXDP Test firmware image 1 */
11138 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_TO_MC_CUT_THROUGH 0x101
11139 /* enum: RXDP Test firmware image 2 */
11140 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD 0x102
11141 /* enum: RXDP Test firmware image 3 */
11142 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_TO_MC_STORE_FORWARD_FIRST 0x103
11143 /* enum: RXDP Test firmware image 4 */
11144 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_EVERY_EVENT_BATCHABLE 0x104
11145 /* enum: RXDP Test firmware image 5 */
11146 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_BACKPRESSURE 0x105
11147 /* enum: RXDP Test firmware image 6 */
11148 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_PACKET_EDITS 0x106
11149 /* enum: RXDP Test firmware image 7 */
11150 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_RX_HDR_SPLIT 0x107
11151 /* enum: RXDP Test firmware image 8 */
11152 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_DISABLE_DL 0x108
11153 /* enum: RXDP Test firmware image 9 */
11154 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_DOORBELL_DELAY 0x10b
11155 /* enum: RXDP Test firmware image 10 */
11156 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_TEST_FW_SLOW 0x10c
11157 /* TxDPCPU firmware id. */
11158 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_DPCPU_FW_ID_OFST 6
11159 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_DPCPU_FW_ID_LEN 2
11160 /* enum: Standard TXDP firmware */
11161 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP 0x0
11162 /* enum: Low latency TXDP firmware */
11163 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_LOW_LATENCY 0x1
11164 /* enum: High packet rate TXDP firmware */
11165 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_HIGH_PACKET_RATE 0x3
11166 /* enum: Rules engine TXDP firmware */
11167 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_RULES_ENGINE 0x5
11168 /* enum: DPDK TXDP firmware */
11169 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_DPDK 0x6
11170 /* enum: BIST TXDP firmware */
11171 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_BIST 0x12d
11172 /* enum: TXDP Test firmware image 1 */
11173 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_TEST_FW_TSO_EDIT 0x101
11174 /* enum: TXDP Test firmware image 2 */
11175 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_TEST_FW_PACKET_EDITS 0x102
11176 /* enum: TXDP CSR bus test firmware */
11177 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXDP_TEST_FW_CSR 0x103
11178 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_OFST 8
11179 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_LEN 2
11180 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_REV_LBN 0
11181 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_REV_WIDTH 12
11182 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_TYPE_LBN 12
11183 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_VERSION_TYPE_WIDTH 4
11184 /* enum: reserved value - do not use (may indicate alternative interpretation
11185  * of REV field in future)
11186  */
11187 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_RESERVED 0x0
11188 /* enum: Trivial RX PD firmware for early Huntington development (Huntington
11189  * development only)
11190  */
11191 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_FIRST_PKT 0x1
11192 /* enum: RX PD firmware with approximately Siena-compatible behaviour
11193  * (Huntington development only)
11194  */
11195 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_SIENA_COMPAT 0x2
11196 /* enum: Full featured RX PD production firmware */
11197 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_FULL_FEATURED 0x3
11198 /* enum: (deprecated original name for the FULL_FEATURED variant) */
11199 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_VSWITCH 0x3
11200 /* enum: siena_compat variant RX PD firmware using PM rather than MAC
11201  * (Huntington development only)
11202  */
11203 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
11204 /* enum: Low latency RX PD production firmware */
11205 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_LOW_LATENCY 0x5
11206 /* enum: Packed stream RX PD production firmware */
11207 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_PACKED_STREAM 0x6
11208 /* enum: RX PD firmware handling layer 2 only for high packet rate performance
11209  * tests (Medford development only)
11210  */
11211 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_LAYER2_PERF 0x7
11212 /* enum: Rules engine RX PD production firmware */
11213 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_RULES_ENGINE 0x8
11214 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
11215 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_L3XUDP 0x9
11216 /* enum: DPDK RX PD production firmware */
11217 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_DPDK 0xa
11218 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
11219 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
11220 /* enum: RX PD firmware parsing but not filtering network overlay tunnel
11221  * encapsulations (Medford development only)
11222  */
11223 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXPD_FW_TYPE_TESTFW_ENCAP_PARSING_ONLY 0xf
11224 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_OFST 10
11225 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_LEN 2
11226 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_REV_LBN 0
11227 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_REV_WIDTH 12
11228 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_TYPE_LBN 12
11229 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_VERSION_TYPE_WIDTH 4
11230 /* enum: reserved value - do not use (may indicate alternative interpretation
11231  * of REV field in future)
11232  */
11233 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_RESERVED 0x0
11234 /* enum: Trivial TX PD firmware for early Huntington development (Huntington
11235  * development only)
11236  */
11237 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_FIRST_PKT 0x1
11238 /* enum: TX PD firmware with approximately Siena-compatible behaviour
11239  * (Huntington development only)
11240  */
11241 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_SIENA_COMPAT 0x2
11242 /* enum: Full featured TX PD production firmware */
11243 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_FULL_FEATURED 0x3
11244 /* enum: (deprecated original name for the FULL_FEATURED variant) */
11245 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_VSWITCH 0x3
11246 /* enum: siena_compat variant TX PD firmware using PM rather than MAC
11247  * (Huntington development only)
11248  */
11249 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_SIENA_COMPAT_PM 0x4
11250 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_LOW_LATENCY 0x5 /* enum */
11251 /* enum: TX PD firmware handling layer 2 only for high packet rate performance
11252  * tests (Medford development only)
11253  */
11254 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_LAYER2_PERF 0x7
11255 /* enum: Rules engine TX PD production firmware */
11256 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_RULES_ENGINE 0x8
11257 /* enum: Custom firmware variant (see SF-119495-PD and bug69716) */
11258 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_L3XUDP 0x9
11259 /* enum: DPDK TX PD production firmware */
11260 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_DPDK 0xa
11261 /* enum: RX PD firmware for GUE parsing prototype (Medford development only) */
11262 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TXPD_FW_TYPE_TESTFW_GUE_PROTOTYPE 0xe
11263 /* Hardware capabilities of NIC */
11264 #define MC_CMD_GET_CAPABILITIES_V5_OUT_HW_CAPABILITIES_OFST 12
11265 #define MC_CMD_GET_CAPABILITIES_V5_OUT_HW_CAPABILITIES_LEN 4
11266 /* Licensed capabilities */
11267 #define MC_CMD_GET_CAPABILITIES_V5_OUT_LICENSE_CAPABILITIES_OFST 16
11268 #define MC_CMD_GET_CAPABILITIES_V5_OUT_LICENSE_CAPABILITIES_LEN 4
11269 /* Second word of flags. Not present on older firmware (check the length). */
11270 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FLAGS2_OFST 20
11271 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FLAGS2_LEN 4
11272 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_LBN 0
11273 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_WIDTH 1
11274 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_ENCAP_LBN 1
11275 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_ENCAP_WIDTH 1
11276 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVQ_TIMER_CTRL_LBN 2
11277 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVQ_TIMER_CTRL_WIDTH 1
11278 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVENT_CUT_THROUGH_LBN 3
11279 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EVENT_CUT_THROUGH_WIDTH 1
11280 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_CUT_THROUGH_LBN 4
11281 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_CUT_THROUGH_WIDTH 1
11282 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_VFIFO_ULL_MODE_LBN 5
11283 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_VFIFO_ULL_MODE_WIDTH 1
11284 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MAC_STATS_40G_TX_SIZE_BINS_LBN 6
11285 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MAC_STATS_40G_TX_SIZE_BINS_WIDTH 1
11286 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_EVQ_V2_LBN 7
11287 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INIT_EVQ_V2_WIDTH 1
11288 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MAC_TIMESTAMPING_LBN 8
11289 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_MAC_TIMESTAMPING_WIDTH 1
11290 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TIMESTAMP_LBN 9
11291 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TIMESTAMP_WIDTH 1
11292 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_SNIFF_LBN 10
11293 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_SNIFF_WIDTH 1
11294 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_SNIFF_LBN 11
11295 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_SNIFF_WIDTH 1
11296 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_LBN 12
11297 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NVRAM_UPDATE_REPORT_VERIFY_RESULT_WIDTH 1
11298 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCDI_BACKGROUND_LBN 13
11299 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCDI_BACKGROUND_WIDTH 1
11300 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCDI_DB_RETURN_LBN 14
11301 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MCDI_DB_RETURN_WIDTH 1
11302 #define MC_CMD_GET_CAPABILITIES_V5_OUT_CTPIO_LBN 15
11303 #define MC_CMD_GET_CAPABILITIES_V5_OUT_CTPIO_WIDTH 1
11304 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TSA_SUPPORT_LBN 16
11305 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TSA_SUPPORT_WIDTH 1
11306 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TSA_BOUND_LBN 17
11307 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TSA_BOUND_WIDTH 1
11308 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SF_ADAPTER_AUTHENTICATION_LBN 18
11309 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SF_ADAPTER_AUTHENTICATION_WIDTH 1
11310 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_FLAG_LBN 19
11311 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_FLAG_WIDTH 1
11312 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_MARK_LBN 20
11313 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_MARK_WIDTH 1
11314 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EQUAL_STRIDE_SUPER_BUFFER_LBN 21
11315 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EQUAL_STRIDE_SUPER_BUFFER_WIDTH 1
11316 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EQUAL_STRIDE_PACKED_STREAM_LBN 21
11317 #define MC_CMD_GET_CAPABILITIES_V5_OUT_EQUAL_STRIDE_PACKED_STREAM_WIDTH 1
11318 #define MC_CMD_GET_CAPABILITIES_V5_OUT_L3XUDP_SUPPORT_LBN 22
11319 #define MC_CMD_GET_CAPABILITIES_V5_OUT_L3XUDP_SUPPORT_WIDTH 1
11320 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FW_SUBVARIANT_NO_TX_CSUM_LBN 23
11321 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FW_SUBVARIANT_NO_TX_CSUM_WIDTH 1
11322 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_SPREADING_LBN 24
11323 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_SPREADING_WIDTH 1
11324 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_HLB_IDLE_LBN 25
11325 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RXDP_HLB_IDLE_WIDTH 1
11326 /* Number of FATSOv2 contexts per datapath supported by this NIC. Not present
11327  * on older firmware (check the length).
11328  */
11329 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_N_CONTEXTS_OFST 24
11330 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_TSO_V2_N_CONTEXTS_LEN 2
11331 /* One byte per PF containing the number of the external port assigned to this
11332  * PF, indexed by PF number. Special values indicate that a PF is either not
11333  * present or not assigned.
11334  */
11335 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PFS_TO_PORTS_ASSIGNMENT_OFST 26
11336 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PFS_TO_PORTS_ASSIGNMENT_LEN 1
11337 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PFS_TO_PORTS_ASSIGNMENT_NUM 16
11338 /* enum: The caller is not permitted to access information on this PF. */
11339 #define MC_CMD_GET_CAPABILITIES_V5_OUT_ACCESS_NOT_PERMITTED 0xff
11340 /* enum: PF does not exist. */
11341 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PF_NOT_PRESENT 0xfe
11342 /* enum: PF does exist but is not assigned to any external port. */
11343 #define MC_CMD_GET_CAPABILITIES_V5_OUT_PF_NOT_ASSIGNED 0xfd
11344 /* enum: This value indicates that PF is assigned, but it cannot be expressed
11345  * in this field. It is intended for a possible future situation where a more
11346  * complex scheme of PFs to ports mapping is being used. The future driver
11347  * should look for a new field supporting the new scheme. The current/old
11348  * driver should treat this value as PF_NOT_ASSIGNED.
11349  */
11350 #define MC_CMD_GET_CAPABILITIES_V5_OUT_INCOMPATIBLE_ASSIGNMENT 0xfc
11351 /* One byte per PF containing the number of its VFs, indexed by PF number. A
11352  * special value indicates that a PF is not present.
11353  */
11354 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VFS_PER_PF_OFST 42
11355 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VFS_PER_PF_LEN 1
11356 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VFS_PER_PF_NUM 16
11357 /* enum: The caller is not permitted to access information on this PF. */
11358 /*               MC_CMD_GET_CAPABILITIES_V5_OUT_ACCESS_NOT_PERMITTED 0xff */
11359 /* enum: PF does not exist. */
11360 /*               MC_CMD_GET_CAPABILITIES_V5_OUT_PF_NOT_PRESENT 0xfe */
11361 /* Number of VIs available for each external port */
11362 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VIS_PER_PORT_OFST 58
11363 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VIS_PER_PORT_LEN 2
11364 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_VIS_PER_PORT_NUM 4
11365 /* Size of RX descriptor cache expressed as binary logarithm The actual size
11366  * equals (2 ^ RX_DESC_CACHE_SIZE)
11367  */
11368 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DESC_CACHE_SIZE_OFST 66
11369 #define MC_CMD_GET_CAPABILITIES_V5_OUT_RX_DESC_CACHE_SIZE_LEN 1
11370 /* Size of TX descriptor cache expressed as binary logarithm The actual size
11371  * equals (2 ^ TX_DESC_CACHE_SIZE)
11372  */
11373 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_DESC_CACHE_SIZE_OFST 67
11374 #define MC_CMD_GET_CAPABILITIES_V5_OUT_TX_DESC_CACHE_SIZE_LEN 1
11375 /* Total number of available PIO buffers */
11376 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_PIO_BUFFS_OFST 68
11377 #define MC_CMD_GET_CAPABILITIES_V5_OUT_NUM_PIO_BUFFS_LEN 2
11378 /* Size of a single PIO buffer */
11379 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SIZE_PIO_BUFF_OFST 70
11380 #define MC_CMD_GET_CAPABILITIES_V5_OUT_SIZE_PIO_BUFF_LEN 2
11381 /* On chips later than Medford the amount of address space assigned to each VI
11382  * is configurable. This is a global setting that the driver must query to
11383  * discover the VI to address mapping. Cut-through PIO (CTPIO) is not available
11384  * with 8k VI windows.
11385  */
11386 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_OFST 72
11387 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_LEN 1
11388 /* enum: Each VI occupies 8k as on Huntington and Medford. PIO is at offset 4k.
11389  * CTPIO is not mapped.
11390  */
11391 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_8K 0x0
11392 /* enum: Each VI occupies 16k. PIO is at offset 4k. CTPIO is at offset 12k. */
11393 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_16K 0x1
11394 /* enum: Each VI occupies 64k. PIO is at offset 4k. CTPIO is at offset 12k. */
11395 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VI_WINDOW_MODE_64K 0x2
11396 /* Number of vFIFOs per adapter that can be used for VFIFO Stuffing
11397  * (SF-115995-SW) in the present configuration of firmware and port mode.
11398  */
11399 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VFIFO_STUFFING_NUM_VFIFOS_OFST 73
11400 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VFIFO_STUFFING_NUM_VFIFOS_LEN 1
11401 /* Number of buffers per adapter that can be used for VFIFO Stuffing
11402  * (SF-115995-SW) in the present configuration of firmware and port mode.
11403  */
11404 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_OFST 74
11405 #define MC_CMD_GET_CAPABILITIES_V5_OUT_VFIFO_STUFFING_NUM_CP_BUFFERS_LEN 2
11406 /* Entry count in the MAC stats array, including the final GENERATION_END
11407  * entry. For MAC stats DMA, drivers should allocate a buffer large enough to
11408  * hold at least this many 64-bit stats values, if they wish to receive all
11409  * available stats. If the buffer is shorter than MAC_STATS_NUM_STATS * 8, the
11410  * stats array returned will be truncated.
11411  */
11412 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MAC_STATS_NUM_STATS_OFST 76
11413 #define MC_CMD_GET_CAPABILITIES_V5_OUT_MAC_STATS_NUM_STATS_LEN 2
11414 /* Maximum supported value for MC_CMD_FILTER_OP_V3/MATCH_MARK_VALUE. This field
11415  * will only be non-zero if MC_CMD_GET_CAPABILITIES/FILTER_ACTION_MARK is set.
11416  */
11417 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_MARK_MAX_OFST 80
11418 #define MC_CMD_GET_CAPABILITIES_V5_OUT_FILTER_ACTION_MARK_MAX_LEN 4
11419
11420
11421 /***********************************/
11422 /* MC_CMD_V2_EXTN
11423  * Encapsulation for a v2 extended command
11424  */
11425 #define MC_CMD_V2_EXTN 0x7f
11426
11427 /* MC_CMD_V2_EXTN_IN msgrequest */
11428 #define MC_CMD_V2_EXTN_IN_LEN 4
11429 /* the extended command number */
11430 #define MC_CMD_V2_EXTN_IN_EXTENDED_CMD_LBN 0
11431 #define MC_CMD_V2_EXTN_IN_EXTENDED_CMD_WIDTH 15
11432 #define MC_CMD_V2_EXTN_IN_UNUSED_LBN 15
11433 #define MC_CMD_V2_EXTN_IN_UNUSED_WIDTH 1
11434 /* the actual length of the encapsulated command (which is not in the v1
11435  * header)
11436  */
11437 #define MC_CMD_V2_EXTN_IN_ACTUAL_LEN_LBN 16
11438 #define MC_CMD_V2_EXTN_IN_ACTUAL_LEN_WIDTH 10
11439 #define MC_CMD_V2_EXTN_IN_UNUSED2_LBN 26
11440 #define MC_CMD_V2_EXTN_IN_UNUSED2_WIDTH 2
11441 /* Type of command/response */
11442 #define MC_CMD_V2_EXTN_IN_MESSAGE_TYPE_LBN 28
11443 #define MC_CMD_V2_EXTN_IN_MESSAGE_TYPE_WIDTH 4
11444 /* enum: MCDI command directed to or response originating from the MC. */
11445 #define MC_CMD_V2_EXTN_IN_MCDI_MESSAGE_TYPE_MC 0x0
11446 /* enum: MCDI command directed to a TSA controller. MCDI responses of this type
11447  * are not defined.
11448  */
11449 #define MC_CMD_V2_EXTN_IN_MCDI_MESSAGE_TYPE_TSA 0x1
11450
11451
11452 /***********************************/
11453 /* MC_CMD_TCM_BUCKET_ALLOC
11454  * Allocate a pacer bucket (for qau rp or a snapper test)
11455  */
11456 #define MC_CMD_TCM_BUCKET_ALLOC 0xb2
11457 #undef  MC_CMD_0xb2_PRIVILEGE_CTG
11458
11459 #define MC_CMD_0xb2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11460
11461 /* MC_CMD_TCM_BUCKET_ALLOC_IN msgrequest */
11462 #define MC_CMD_TCM_BUCKET_ALLOC_IN_LEN 0
11463
11464 /* MC_CMD_TCM_BUCKET_ALLOC_OUT msgresponse */
11465 #define MC_CMD_TCM_BUCKET_ALLOC_OUT_LEN 4
11466 /* the bucket id */
11467 #define MC_CMD_TCM_BUCKET_ALLOC_OUT_BUCKET_OFST 0
11468 #define MC_CMD_TCM_BUCKET_ALLOC_OUT_BUCKET_LEN 4
11469
11470
11471 /***********************************/
11472 /* MC_CMD_TCM_BUCKET_FREE
11473  * Free a pacer bucket
11474  */
11475 #define MC_CMD_TCM_BUCKET_FREE 0xb3
11476 #undef  MC_CMD_0xb3_PRIVILEGE_CTG
11477
11478 #define MC_CMD_0xb3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11479
11480 /* MC_CMD_TCM_BUCKET_FREE_IN msgrequest */
11481 #define MC_CMD_TCM_BUCKET_FREE_IN_LEN 4
11482 /* the bucket id */
11483 #define MC_CMD_TCM_BUCKET_FREE_IN_BUCKET_OFST 0
11484 #define MC_CMD_TCM_BUCKET_FREE_IN_BUCKET_LEN 4
11485
11486 /* MC_CMD_TCM_BUCKET_FREE_OUT msgresponse */
11487 #define MC_CMD_TCM_BUCKET_FREE_OUT_LEN 0
11488
11489
11490 /***********************************/
11491 /* MC_CMD_TCM_BUCKET_INIT
11492  * Initialise pacer bucket with a given rate
11493  */
11494 #define MC_CMD_TCM_BUCKET_INIT 0xb4
11495 #undef  MC_CMD_0xb4_PRIVILEGE_CTG
11496
11497 #define MC_CMD_0xb4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11498
11499 /* MC_CMD_TCM_BUCKET_INIT_IN msgrequest */
11500 #define MC_CMD_TCM_BUCKET_INIT_IN_LEN 8
11501 /* the bucket id */
11502 #define MC_CMD_TCM_BUCKET_INIT_IN_BUCKET_OFST 0
11503 #define MC_CMD_TCM_BUCKET_INIT_IN_BUCKET_LEN 4
11504 /* the rate in mbps */
11505 #define MC_CMD_TCM_BUCKET_INIT_IN_RATE_OFST 4
11506 #define MC_CMD_TCM_BUCKET_INIT_IN_RATE_LEN 4
11507
11508 /* MC_CMD_TCM_BUCKET_INIT_EXT_IN msgrequest */
11509 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_LEN 12
11510 /* the bucket id */
11511 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_BUCKET_OFST 0
11512 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_BUCKET_LEN 4
11513 /* the rate in mbps */
11514 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_RATE_OFST 4
11515 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_RATE_LEN 4
11516 /* the desired maximum fill level */
11517 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_MAX_FILL_OFST 8
11518 #define MC_CMD_TCM_BUCKET_INIT_EXT_IN_MAX_FILL_LEN 4
11519
11520 /* MC_CMD_TCM_BUCKET_INIT_OUT msgresponse */
11521 #define MC_CMD_TCM_BUCKET_INIT_OUT_LEN 0
11522
11523
11524 /***********************************/
11525 /* MC_CMD_TCM_TXQ_INIT
11526  * Initialise txq in pacer with given options or set options
11527  */
11528 #define MC_CMD_TCM_TXQ_INIT 0xb5
11529 #undef  MC_CMD_0xb5_PRIVILEGE_CTG
11530
11531 #define MC_CMD_0xb5_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11532
11533 /* MC_CMD_TCM_TXQ_INIT_IN msgrequest */
11534 #define MC_CMD_TCM_TXQ_INIT_IN_LEN 28
11535 /* the txq id */
11536 #define MC_CMD_TCM_TXQ_INIT_IN_QID_OFST 0
11537 #define MC_CMD_TCM_TXQ_INIT_IN_QID_LEN 4
11538 /* the static priority associated with the txq */
11539 #define MC_CMD_TCM_TXQ_INIT_IN_LABEL_OFST 4
11540 #define MC_CMD_TCM_TXQ_INIT_IN_LABEL_LEN 4
11541 /* bitmask of the priority queues this txq is inserted into when inserted. */
11542 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAGS_OFST 8
11543 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAGS_LEN 4
11544 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_GUARANTEED_LBN 0
11545 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_GUARANTEED_WIDTH 1
11546 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_NORMAL_LBN 1
11547 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_NORMAL_WIDTH 1
11548 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_LOW_LBN 2
11549 #define MC_CMD_TCM_TXQ_INIT_IN_PQ_FLAG_LOW_WIDTH 1
11550 /* the reaction point (RP) bucket */
11551 #define MC_CMD_TCM_TXQ_INIT_IN_RP_BKT_OFST 12
11552 #define MC_CMD_TCM_TXQ_INIT_IN_RP_BKT_LEN 4
11553 /* an already reserved bucket (typically set to bucket associated with outer
11554  * vswitch)
11555  */
11556 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT1_OFST 16
11557 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT1_LEN 4
11558 /* an already reserved bucket (typically set to bucket associated with inner
11559  * vswitch)
11560  */
11561 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT2_OFST 20
11562 #define MC_CMD_TCM_TXQ_INIT_IN_MAX_BKT2_LEN 4
11563 /* the min bucket (typically for ETS/minimum bandwidth) */
11564 #define MC_CMD_TCM_TXQ_INIT_IN_MIN_BKT_OFST 24
11565 #define MC_CMD_TCM_TXQ_INIT_IN_MIN_BKT_LEN 4
11566
11567 /* MC_CMD_TCM_TXQ_INIT_EXT_IN msgrequest */
11568 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LEN 32
11569 /* the txq id */
11570 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_QID_OFST 0
11571 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_QID_LEN 4
11572 /* the static priority associated with the txq */
11573 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_NORMAL_OFST 4
11574 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_NORMAL_LEN 4
11575 /* bitmask of the priority queues this txq is inserted into when inserted. */
11576 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAGS_OFST 8
11577 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAGS_LEN 4
11578 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_GUARANTEED_LBN 0
11579 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_GUARANTEED_WIDTH 1
11580 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_NORMAL_LBN 1
11581 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_NORMAL_WIDTH 1
11582 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_LOW_LBN 2
11583 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_PQ_FLAG_LOW_WIDTH 1
11584 /* the reaction point (RP) bucket */
11585 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_RP_BKT_OFST 12
11586 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_RP_BKT_LEN 4
11587 /* an already reserved bucket (typically set to bucket associated with outer
11588  * vswitch)
11589  */
11590 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT1_OFST 16
11591 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT1_LEN 4
11592 /* an already reserved bucket (typically set to bucket associated with inner
11593  * vswitch)
11594  */
11595 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT2_OFST 20
11596 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MAX_BKT2_LEN 4
11597 /* the min bucket (typically for ETS/minimum bandwidth) */
11598 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MIN_BKT_OFST 24
11599 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_MIN_BKT_LEN 4
11600 /* the static priority associated with the txq */
11601 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_GUARANTEED_OFST 28
11602 #define MC_CMD_TCM_TXQ_INIT_EXT_IN_LABEL_GUARANTEED_LEN 4
11603
11604 /* MC_CMD_TCM_TXQ_INIT_OUT msgresponse */
11605 #define MC_CMD_TCM_TXQ_INIT_OUT_LEN 0
11606
11607
11608 /***********************************/
11609 /* MC_CMD_LINK_PIOBUF
11610  * Link a push I/O buffer to a TxQ
11611  */
11612 #define MC_CMD_LINK_PIOBUF 0x92
11613 #undef  MC_CMD_0x92_PRIVILEGE_CTG
11614
11615 #define MC_CMD_0x92_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
11616
11617 /* MC_CMD_LINK_PIOBUF_IN msgrequest */
11618 #define MC_CMD_LINK_PIOBUF_IN_LEN 8
11619 /* Handle for allocated push I/O buffer. */
11620 #define MC_CMD_LINK_PIOBUF_IN_PIOBUF_HANDLE_OFST 0
11621 #define MC_CMD_LINK_PIOBUF_IN_PIOBUF_HANDLE_LEN 4
11622 /* Function Local Instance (VI) number. */
11623 #define MC_CMD_LINK_PIOBUF_IN_TXQ_INSTANCE_OFST 4
11624 #define MC_CMD_LINK_PIOBUF_IN_TXQ_INSTANCE_LEN 4
11625
11626 /* MC_CMD_LINK_PIOBUF_OUT msgresponse */
11627 #define MC_CMD_LINK_PIOBUF_OUT_LEN 0
11628
11629
11630 /***********************************/
11631 /* MC_CMD_UNLINK_PIOBUF
11632  * Unlink a push I/O buffer from a TxQ
11633  */
11634 #define MC_CMD_UNLINK_PIOBUF 0x93
11635 #undef  MC_CMD_0x93_PRIVILEGE_CTG
11636
11637 #define MC_CMD_0x93_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
11638
11639 /* MC_CMD_UNLINK_PIOBUF_IN msgrequest */
11640 #define MC_CMD_UNLINK_PIOBUF_IN_LEN 4
11641 /* Function Local Instance (VI) number. */
11642 #define MC_CMD_UNLINK_PIOBUF_IN_TXQ_INSTANCE_OFST 0
11643 #define MC_CMD_UNLINK_PIOBUF_IN_TXQ_INSTANCE_LEN 4
11644
11645 /* MC_CMD_UNLINK_PIOBUF_OUT msgresponse */
11646 #define MC_CMD_UNLINK_PIOBUF_OUT_LEN 0
11647
11648
11649 /***********************************/
11650 /* MC_CMD_VSWITCH_ALLOC
11651  * allocate and initialise a v-switch.
11652  */
11653 #define MC_CMD_VSWITCH_ALLOC 0x94
11654 #undef  MC_CMD_0x94_PRIVILEGE_CTG
11655
11656 #define MC_CMD_0x94_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11657
11658 /* MC_CMD_VSWITCH_ALLOC_IN msgrequest */
11659 #define MC_CMD_VSWITCH_ALLOC_IN_LEN 16
11660 /* The port to connect to the v-switch's upstream port. */
11661 #define MC_CMD_VSWITCH_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
11662 #define MC_CMD_VSWITCH_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
11663 /* The type of v-switch to create. */
11664 #define MC_CMD_VSWITCH_ALLOC_IN_TYPE_OFST 4
11665 #define MC_CMD_VSWITCH_ALLOC_IN_TYPE_LEN 4
11666 /* enum: VLAN */
11667 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_VLAN 0x1
11668 /* enum: VEB */
11669 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_VEB 0x2
11670 /* enum: VEPA (obsolete) */
11671 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_VEPA 0x3
11672 /* enum: MUX */
11673 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_MUX 0x4
11674 /* enum: Snapper specific; semantics TBD */
11675 #define MC_CMD_VSWITCH_ALLOC_IN_VSWITCH_TYPE_TEST 0x5
11676 /* Flags controlling v-port creation */
11677 #define MC_CMD_VSWITCH_ALLOC_IN_FLAGS_OFST 8
11678 #define MC_CMD_VSWITCH_ALLOC_IN_FLAGS_LEN 4
11679 #define MC_CMD_VSWITCH_ALLOC_IN_FLAG_AUTO_PORT_LBN 0
11680 #define MC_CMD_VSWITCH_ALLOC_IN_FLAG_AUTO_PORT_WIDTH 1
11681 /* The number of VLAN tags to allow for attached v-ports. For VLAN aggregators,
11682  * this must be one or greated, and the attached v-ports must have exactly this
11683  * number of tags. For other v-switch types, this must be zero of greater, and
11684  * is an upper limit on the number of VLAN tags for attached v-ports. An error
11685  * will be returned if existing configuration means we can't support attached
11686  * v-ports with this number of tags.
11687  */
11688 #define MC_CMD_VSWITCH_ALLOC_IN_NUM_VLAN_TAGS_OFST 12
11689 #define MC_CMD_VSWITCH_ALLOC_IN_NUM_VLAN_TAGS_LEN 4
11690
11691 /* MC_CMD_VSWITCH_ALLOC_OUT msgresponse */
11692 #define MC_CMD_VSWITCH_ALLOC_OUT_LEN 0
11693
11694
11695 /***********************************/
11696 /* MC_CMD_VSWITCH_FREE
11697  * de-allocate a v-switch.
11698  */
11699 #define MC_CMD_VSWITCH_FREE 0x95
11700 #undef  MC_CMD_0x95_PRIVILEGE_CTG
11701
11702 #define MC_CMD_0x95_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11703
11704 /* MC_CMD_VSWITCH_FREE_IN msgrequest */
11705 #define MC_CMD_VSWITCH_FREE_IN_LEN 4
11706 /* The port to which the v-switch is connected. */
11707 #define MC_CMD_VSWITCH_FREE_IN_UPSTREAM_PORT_ID_OFST 0
11708 #define MC_CMD_VSWITCH_FREE_IN_UPSTREAM_PORT_ID_LEN 4
11709
11710 /* MC_CMD_VSWITCH_FREE_OUT msgresponse */
11711 #define MC_CMD_VSWITCH_FREE_OUT_LEN 0
11712
11713
11714 /***********************************/
11715 /* MC_CMD_VSWITCH_QUERY
11716  * read some config of v-switch. For now this command is an empty placeholder.
11717  * It may be used to check if a v-switch is connected to a given EVB port (if
11718  * not, then the command returns ENOENT).
11719  */
11720 #define MC_CMD_VSWITCH_QUERY 0x63
11721 #undef  MC_CMD_0x63_PRIVILEGE_CTG
11722
11723 #define MC_CMD_0x63_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11724
11725 /* MC_CMD_VSWITCH_QUERY_IN msgrequest */
11726 #define MC_CMD_VSWITCH_QUERY_IN_LEN 4
11727 /* The port to which the v-switch is connected. */
11728 #define MC_CMD_VSWITCH_QUERY_IN_UPSTREAM_PORT_ID_OFST 0
11729 #define MC_CMD_VSWITCH_QUERY_IN_UPSTREAM_PORT_ID_LEN 4
11730
11731 /* MC_CMD_VSWITCH_QUERY_OUT msgresponse */
11732 #define MC_CMD_VSWITCH_QUERY_OUT_LEN 0
11733
11734
11735 /***********************************/
11736 /* MC_CMD_VPORT_ALLOC
11737  * allocate a v-port.
11738  */
11739 #define MC_CMD_VPORT_ALLOC 0x96
11740 #undef  MC_CMD_0x96_PRIVILEGE_CTG
11741
11742 #define MC_CMD_0x96_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11743
11744 /* MC_CMD_VPORT_ALLOC_IN msgrequest */
11745 #define MC_CMD_VPORT_ALLOC_IN_LEN 20
11746 /* The port to which the v-switch is connected. */
11747 #define MC_CMD_VPORT_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
11748 #define MC_CMD_VPORT_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
11749 /* The type of the new v-port. */
11750 #define MC_CMD_VPORT_ALLOC_IN_TYPE_OFST 4
11751 #define MC_CMD_VPORT_ALLOC_IN_TYPE_LEN 4
11752 /* enum: VLAN (obsolete) */
11753 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_VLAN 0x1
11754 /* enum: VEB (obsolete) */
11755 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_VEB 0x2
11756 /* enum: VEPA (obsolete) */
11757 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_VEPA 0x3
11758 /* enum: A normal v-port receives packets which match a specified MAC and/or
11759  * VLAN.
11760  */
11761 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_NORMAL 0x4
11762 /* enum: An expansion v-port packets traffic which don't match any other
11763  * v-port.
11764  */
11765 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_EXPANSION 0x5
11766 /* enum: An test v-port receives packets which match any filters installed by
11767  * its downstream components.
11768  */
11769 #define MC_CMD_VPORT_ALLOC_IN_VPORT_TYPE_TEST 0x6
11770 /* Flags controlling v-port creation */
11771 #define MC_CMD_VPORT_ALLOC_IN_FLAGS_OFST 8
11772 #define MC_CMD_VPORT_ALLOC_IN_FLAGS_LEN 4
11773 #define MC_CMD_VPORT_ALLOC_IN_FLAG_AUTO_PORT_LBN 0
11774 #define MC_CMD_VPORT_ALLOC_IN_FLAG_AUTO_PORT_WIDTH 1
11775 #define MC_CMD_VPORT_ALLOC_IN_FLAG_VLAN_RESTRICT_LBN 1
11776 #define MC_CMD_VPORT_ALLOC_IN_FLAG_VLAN_RESTRICT_WIDTH 1
11777 /* The number of VLAN tags to insert/remove. An error will be returned if
11778  * incompatible with the number of VLAN tags specified for the upstream
11779  * v-switch.
11780  */
11781 #define MC_CMD_VPORT_ALLOC_IN_NUM_VLAN_TAGS_OFST 12
11782 #define MC_CMD_VPORT_ALLOC_IN_NUM_VLAN_TAGS_LEN 4
11783 /* The actual VLAN tags to insert/remove */
11784 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAGS_OFST 16
11785 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAGS_LEN 4
11786 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_0_LBN 0
11787 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_0_WIDTH 16
11788 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_1_LBN 16
11789 #define MC_CMD_VPORT_ALLOC_IN_VLAN_TAG_1_WIDTH 16
11790
11791 /* MC_CMD_VPORT_ALLOC_OUT msgresponse */
11792 #define MC_CMD_VPORT_ALLOC_OUT_LEN 4
11793 /* The handle of the new v-port */
11794 #define MC_CMD_VPORT_ALLOC_OUT_VPORT_ID_OFST 0
11795 #define MC_CMD_VPORT_ALLOC_OUT_VPORT_ID_LEN 4
11796
11797
11798 /***********************************/
11799 /* MC_CMD_VPORT_FREE
11800  * de-allocate a v-port.
11801  */
11802 #define MC_CMD_VPORT_FREE 0x97
11803 #undef  MC_CMD_0x97_PRIVILEGE_CTG
11804
11805 #define MC_CMD_0x97_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11806
11807 /* MC_CMD_VPORT_FREE_IN msgrequest */
11808 #define MC_CMD_VPORT_FREE_IN_LEN 4
11809 /* The handle of the v-port */
11810 #define MC_CMD_VPORT_FREE_IN_VPORT_ID_OFST 0
11811 #define MC_CMD_VPORT_FREE_IN_VPORT_ID_LEN 4
11812
11813 /* MC_CMD_VPORT_FREE_OUT msgresponse */
11814 #define MC_CMD_VPORT_FREE_OUT_LEN 0
11815
11816
11817 /***********************************/
11818 /* MC_CMD_VADAPTOR_ALLOC
11819  * allocate a v-adaptor.
11820  */
11821 #define MC_CMD_VADAPTOR_ALLOC 0x98
11822 #undef  MC_CMD_0x98_PRIVILEGE_CTG
11823
11824 #define MC_CMD_0x98_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11825
11826 /* MC_CMD_VADAPTOR_ALLOC_IN msgrequest */
11827 #define MC_CMD_VADAPTOR_ALLOC_IN_LEN 30
11828 /* The port to connect to the v-adaptor's port. */
11829 #define MC_CMD_VADAPTOR_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
11830 #define MC_CMD_VADAPTOR_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
11831 /* Flags controlling v-adaptor creation */
11832 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAGS_OFST 8
11833 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAGS_LEN 4
11834 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_AUTO_VADAPTOR_LBN 0
11835 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_AUTO_VADAPTOR_WIDTH 1
11836 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_LBN 1
11837 #define MC_CMD_VADAPTOR_ALLOC_IN_FLAG_PERMIT_SET_MAC_WHEN_FILTERS_INSTALLED_WIDTH 1
11838 /* The number of VLAN tags to strip on receive */
11839 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLANS_OFST 12
11840 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLANS_LEN 4
11841 /* The number of VLAN tags to transparently insert/remove. */
11842 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLAN_TAGS_OFST 16
11843 #define MC_CMD_VADAPTOR_ALLOC_IN_NUM_VLAN_TAGS_LEN 4
11844 /* The actual VLAN tags to insert/remove */
11845 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAGS_OFST 20
11846 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAGS_LEN 4
11847 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_0_LBN 0
11848 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_0_WIDTH 16
11849 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_1_LBN 16
11850 #define MC_CMD_VADAPTOR_ALLOC_IN_VLAN_TAG_1_WIDTH 16
11851 /* The MAC address to assign to this v-adaptor */
11852 #define MC_CMD_VADAPTOR_ALLOC_IN_MACADDR_OFST 24
11853 #define MC_CMD_VADAPTOR_ALLOC_IN_MACADDR_LEN 6
11854 /* enum: Derive the MAC address from the upstream port */
11855 #define MC_CMD_VADAPTOR_ALLOC_IN_AUTO_MAC 0x0
11856
11857 /* MC_CMD_VADAPTOR_ALLOC_OUT msgresponse */
11858 #define MC_CMD_VADAPTOR_ALLOC_OUT_LEN 0
11859
11860
11861 /***********************************/
11862 /* MC_CMD_VADAPTOR_FREE
11863  * de-allocate a v-adaptor.
11864  */
11865 #define MC_CMD_VADAPTOR_FREE 0x99
11866 #undef  MC_CMD_0x99_PRIVILEGE_CTG
11867
11868 #define MC_CMD_0x99_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11869
11870 /* MC_CMD_VADAPTOR_FREE_IN msgrequest */
11871 #define MC_CMD_VADAPTOR_FREE_IN_LEN 4
11872 /* The port to which the v-adaptor is connected. */
11873 #define MC_CMD_VADAPTOR_FREE_IN_UPSTREAM_PORT_ID_OFST 0
11874 #define MC_CMD_VADAPTOR_FREE_IN_UPSTREAM_PORT_ID_LEN 4
11875
11876 /* MC_CMD_VADAPTOR_FREE_OUT msgresponse */
11877 #define MC_CMD_VADAPTOR_FREE_OUT_LEN 0
11878
11879
11880 /***********************************/
11881 /* MC_CMD_VADAPTOR_SET_MAC
11882  * assign a new MAC address to a v-adaptor.
11883  */
11884 #define MC_CMD_VADAPTOR_SET_MAC 0x5d
11885 #undef  MC_CMD_0x5d_PRIVILEGE_CTG
11886
11887 #define MC_CMD_0x5d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11888
11889 /* MC_CMD_VADAPTOR_SET_MAC_IN msgrequest */
11890 #define MC_CMD_VADAPTOR_SET_MAC_IN_LEN 10
11891 /* The port to which the v-adaptor is connected. */
11892 #define MC_CMD_VADAPTOR_SET_MAC_IN_UPSTREAM_PORT_ID_OFST 0
11893 #define MC_CMD_VADAPTOR_SET_MAC_IN_UPSTREAM_PORT_ID_LEN 4
11894 /* The new MAC address to assign to this v-adaptor */
11895 #define MC_CMD_VADAPTOR_SET_MAC_IN_MACADDR_OFST 4
11896 #define MC_CMD_VADAPTOR_SET_MAC_IN_MACADDR_LEN 6
11897
11898 /* MC_CMD_VADAPTOR_SET_MAC_OUT msgresponse */
11899 #define MC_CMD_VADAPTOR_SET_MAC_OUT_LEN 0
11900
11901
11902 /***********************************/
11903 /* MC_CMD_VADAPTOR_GET_MAC
11904  * read the MAC address assigned to a v-adaptor.
11905  */
11906 #define MC_CMD_VADAPTOR_GET_MAC 0x5e
11907 #undef  MC_CMD_0x5e_PRIVILEGE_CTG
11908
11909 #define MC_CMD_0x5e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11910
11911 /* MC_CMD_VADAPTOR_GET_MAC_IN msgrequest */
11912 #define MC_CMD_VADAPTOR_GET_MAC_IN_LEN 4
11913 /* The port to which the v-adaptor is connected. */
11914 #define MC_CMD_VADAPTOR_GET_MAC_IN_UPSTREAM_PORT_ID_OFST 0
11915 #define MC_CMD_VADAPTOR_GET_MAC_IN_UPSTREAM_PORT_ID_LEN 4
11916
11917 /* MC_CMD_VADAPTOR_GET_MAC_OUT msgresponse */
11918 #define MC_CMD_VADAPTOR_GET_MAC_OUT_LEN 6
11919 /* The MAC address assigned to this v-adaptor */
11920 #define MC_CMD_VADAPTOR_GET_MAC_OUT_MACADDR_OFST 0
11921 #define MC_CMD_VADAPTOR_GET_MAC_OUT_MACADDR_LEN 6
11922
11923
11924 /***********************************/
11925 /* MC_CMD_VADAPTOR_QUERY
11926  * read some config of v-adaptor.
11927  */
11928 #define MC_CMD_VADAPTOR_QUERY 0x61
11929 #undef  MC_CMD_0x61_PRIVILEGE_CTG
11930
11931 #define MC_CMD_0x61_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11932
11933 /* MC_CMD_VADAPTOR_QUERY_IN msgrequest */
11934 #define MC_CMD_VADAPTOR_QUERY_IN_LEN 4
11935 /* The port to which the v-adaptor is connected. */
11936 #define MC_CMD_VADAPTOR_QUERY_IN_UPSTREAM_PORT_ID_OFST 0
11937 #define MC_CMD_VADAPTOR_QUERY_IN_UPSTREAM_PORT_ID_LEN 4
11938
11939 /* MC_CMD_VADAPTOR_QUERY_OUT msgresponse */
11940 #define MC_CMD_VADAPTOR_QUERY_OUT_LEN 12
11941 /* The EVB port flags as defined at MC_CMD_VPORT_ALLOC. */
11942 #define MC_CMD_VADAPTOR_QUERY_OUT_PORT_FLAGS_OFST 0
11943 #define MC_CMD_VADAPTOR_QUERY_OUT_PORT_FLAGS_LEN 4
11944 /* The v-adaptor flags as defined at MC_CMD_VADAPTOR_ALLOC. */
11945 #define MC_CMD_VADAPTOR_QUERY_OUT_VADAPTOR_FLAGS_OFST 4
11946 #define MC_CMD_VADAPTOR_QUERY_OUT_VADAPTOR_FLAGS_LEN 4
11947 /* The number of VLAN tags that may still be added */
11948 #define MC_CMD_VADAPTOR_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_OFST 8
11949 #define MC_CMD_VADAPTOR_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_LEN 4
11950
11951
11952 /***********************************/
11953 /* MC_CMD_EVB_PORT_ASSIGN
11954  * assign a port to a PCI function.
11955  */
11956 #define MC_CMD_EVB_PORT_ASSIGN 0x9a
11957 #undef  MC_CMD_0x9a_PRIVILEGE_CTG
11958
11959 #define MC_CMD_0x9a_PRIVILEGE_CTG SRIOV_CTG_GENERAL
11960
11961 /* MC_CMD_EVB_PORT_ASSIGN_IN msgrequest */
11962 #define MC_CMD_EVB_PORT_ASSIGN_IN_LEN 8
11963 /* The port to assign. */
11964 #define MC_CMD_EVB_PORT_ASSIGN_IN_PORT_ID_OFST 0
11965 #define MC_CMD_EVB_PORT_ASSIGN_IN_PORT_ID_LEN 4
11966 /* The target function to modify. */
11967 #define MC_CMD_EVB_PORT_ASSIGN_IN_FUNCTION_OFST 4
11968 #define MC_CMD_EVB_PORT_ASSIGN_IN_FUNCTION_LEN 4
11969 #define MC_CMD_EVB_PORT_ASSIGN_IN_PF_LBN 0
11970 #define MC_CMD_EVB_PORT_ASSIGN_IN_PF_WIDTH 16
11971 #define MC_CMD_EVB_PORT_ASSIGN_IN_VF_LBN 16
11972 #define MC_CMD_EVB_PORT_ASSIGN_IN_VF_WIDTH 16
11973
11974 /* MC_CMD_EVB_PORT_ASSIGN_OUT msgresponse */
11975 #define MC_CMD_EVB_PORT_ASSIGN_OUT_LEN 0
11976
11977
11978 /***********************************/
11979 /* MC_CMD_RDWR_A64_REGIONS
11980  * Assign the 64 bit region addresses.
11981  */
11982 #define MC_CMD_RDWR_A64_REGIONS 0x9b
11983 #undef  MC_CMD_0x9b_PRIVILEGE_CTG
11984
11985 #define MC_CMD_0x9b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
11986
11987 /* MC_CMD_RDWR_A64_REGIONS_IN msgrequest */
11988 #define MC_CMD_RDWR_A64_REGIONS_IN_LEN 17
11989 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION0_OFST 0
11990 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION0_LEN 4
11991 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION1_OFST 4
11992 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION1_LEN 4
11993 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION2_OFST 8
11994 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION2_LEN 4
11995 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION3_OFST 12
11996 #define MC_CMD_RDWR_A64_REGIONS_IN_REGION3_LEN 4
11997 /* Write enable bits 0-3, set to write, clear to read. */
11998 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_LBN 128
11999 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_WIDTH 4
12000 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_BYTE_OFST 16
12001 #define MC_CMD_RDWR_A64_REGIONS_IN_WRITE_MASK_BYTE_LEN 1
12002
12003 /* MC_CMD_RDWR_A64_REGIONS_OUT msgresponse: This data always included
12004  * regardless of state of write bits in the request.
12005  */
12006 #define MC_CMD_RDWR_A64_REGIONS_OUT_LEN 16
12007 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION0_OFST 0
12008 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION0_LEN 4
12009 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION1_OFST 4
12010 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION1_LEN 4
12011 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION2_OFST 8
12012 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION2_LEN 4
12013 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION3_OFST 12
12014 #define MC_CMD_RDWR_A64_REGIONS_OUT_REGION3_LEN 4
12015
12016
12017 /***********************************/
12018 /* MC_CMD_ONLOAD_STACK_ALLOC
12019  * Allocate an Onload stack ID.
12020  */
12021 #define MC_CMD_ONLOAD_STACK_ALLOC 0x9c
12022 #undef  MC_CMD_0x9c_PRIVILEGE_CTG
12023
12024 #define MC_CMD_0x9c_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
12025
12026 /* MC_CMD_ONLOAD_STACK_ALLOC_IN msgrequest */
12027 #define MC_CMD_ONLOAD_STACK_ALLOC_IN_LEN 4
12028 /* The handle of the owning upstream port */
12029 #define MC_CMD_ONLOAD_STACK_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
12030 #define MC_CMD_ONLOAD_STACK_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
12031
12032 /* MC_CMD_ONLOAD_STACK_ALLOC_OUT msgresponse */
12033 #define MC_CMD_ONLOAD_STACK_ALLOC_OUT_LEN 4
12034 /* The handle of the new Onload stack */
12035 #define MC_CMD_ONLOAD_STACK_ALLOC_OUT_ONLOAD_STACK_ID_OFST 0
12036 #define MC_CMD_ONLOAD_STACK_ALLOC_OUT_ONLOAD_STACK_ID_LEN 4
12037
12038
12039 /***********************************/
12040 /* MC_CMD_ONLOAD_STACK_FREE
12041  * Free an Onload stack ID.
12042  */
12043 #define MC_CMD_ONLOAD_STACK_FREE 0x9d
12044 #undef  MC_CMD_0x9d_PRIVILEGE_CTG
12045
12046 #define MC_CMD_0x9d_PRIVILEGE_CTG SRIOV_CTG_ONLOAD
12047
12048 /* MC_CMD_ONLOAD_STACK_FREE_IN msgrequest */
12049 #define MC_CMD_ONLOAD_STACK_FREE_IN_LEN 4
12050 /* The handle of the Onload stack */
12051 #define MC_CMD_ONLOAD_STACK_FREE_IN_ONLOAD_STACK_ID_OFST 0
12052 #define MC_CMD_ONLOAD_STACK_FREE_IN_ONLOAD_STACK_ID_LEN 4
12053
12054 /* MC_CMD_ONLOAD_STACK_FREE_OUT msgresponse */
12055 #define MC_CMD_ONLOAD_STACK_FREE_OUT_LEN 0
12056
12057
12058 /***********************************/
12059 /* MC_CMD_RSS_CONTEXT_ALLOC
12060  * Allocate an RSS context.
12061  */
12062 #define MC_CMD_RSS_CONTEXT_ALLOC 0x9e
12063 #undef  MC_CMD_0x9e_PRIVILEGE_CTG
12064
12065 #define MC_CMD_0x9e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12066
12067 /* MC_CMD_RSS_CONTEXT_ALLOC_IN msgrequest */
12068 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_LEN 12
12069 /* The handle of the owning upstream port */
12070 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
12071 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
12072 /* The type of context to allocate */
12073 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_OFST 4
12074 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_LEN 4
12075 /* enum: Allocate a context for exclusive use. The key and indirection table
12076  * must be explicitly configured.
12077  */
12078 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_EXCLUSIVE 0x0
12079 /* enum: Allocate a context for shared use; this will spread across a range of
12080  * queues, but the key and indirection table are pre-configured and may not be
12081  * changed. For this mode, NUM_QUEUES must 2, 4, 8, 16, 32 or 64.
12082  */
12083 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_TYPE_SHARED 0x1
12084 /* Number of queues spanned by this context, in the range 1-64; valid offsets
12085  * in the indirection table will be in the range 0 to NUM_QUEUES-1.
12086  */
12087 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_NUM_QUEUES_OFST 8
12088 #define MC_CMD_RSS_CONTEXT_ALLOC_IN_NUM_QUEUES_LEN 4
12089
12090 /* MC_CMD_RSS_CONTEXT_ALLOC_OUT msgresponse */
12091 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_LEN 4
12092 /* The handle of the new RSS context. This should be considered opaque to the
12093  * host, although a value of 0xFFFFFFFF is guaranteed never to be a valid
12094  * handle.
12095  */
12096 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_RSS_CONTEXT_ID_OFST 0
12097 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_RSS_CONTEXT_ID_LEN 4
12098 /* enum: guaranteed invalid RSS context handle value */
12099 #define MC_CMD_RSS_CONTEXT_ALLOC_OUT_RSS_CONTEXT_ID_INVALID 0xffffffff
12100
12101
12102 /***********************************/
12103 /* MC_CMD_RSS_CONTEXT_FREE
12104  * Free an RSS context.
12105  */
12106 #define MC_CMD_RSS_CONTEXT_FREE 0x9f
12107 #undef  MC_CMD_0x9f_PRIVILEGE_CTG
12108
12109 #define MC_CMD_0x9f_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12110
12111 /* MC_CMD_RSS_CONTEXT_FREE_IN msgrequest */
12112 #define MC_CMD_RSS_CONTEXT_FREE_IN_LEN 4
12113 /* The handle of the RSS context */
12114 #define MC_CMD_RSS_CONTEXT_FREE_IN_RSS_CONTEXT_ID_OFST 0
12115 #define MC_CMD_RSS_CONTEXT_FREE_IN_RSS_CONTEXT_ID_LEN 4
12116
12117 /* MC_CMD_RSS_CONTEXT_FREE_OUT msgresponse */
12118 #define MC_CMD_RSS_CONTEXT_FREE_OUT_LEN 0
12119
12120
12121 /***********************************/
12122 /* MC_CMD_RSS_CONTEXT_SET_KEY
12123  * Set the Toeplitz hash key for an RSS context.
12124  */
12125 #define MC_CMD_RSS_CONTEXT_SET_KEY 0xa0
12126 #undef  MC_CMD_0xa0_PRIVILEGE_CTG
12127
12128 #define MC_CMD_0xa0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12129
12130 /* MC_CMD_RSS_CONTEXT_SET_KEY_IN msgrequest */
12131 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_LEN 44
12132 /* The handle of the RSS context */
12133 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_RSS_CONTEXT_ID_OFST 0
12134 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_RSS_CONTEXT_ID_LEN 4
12135 /* The 40-byte Toeplitz hash key (TBD endianness issues?) */
12136 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_TOEPLITZ_KEY_OFST 4
12137 #define MC_CMD_RSS_CONTEXT_SET_KEY_IN_TOEPLITZ_KEY_LEN 40
12138
12139 /* MC_CMD_RSS_CONTEXT_SET_KEY_OUT msgresponse */
12140 #define MC_CMD_RSS_CONTEXT_SET_KEY_OUT_LEN 0
12141
12142
12143 /***********************************/
12144 /* MC_CMD_RSS_CONTEXT_GET_KEY
12145  * Get the Toeplitz hash key for an RSS context.
12146  */
12147 #define MC_CMD_RSS_CONTEXT_GET_KEY 0xa1
12148 #undef  MC_CMD_0xa1_PRIVILEGE_CTG
12149
12150 #define MC_CMD_0xa1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12151
12152 /* MC_CMD_RSS_CONTEXT_GET_KEY_IN msgrequest */
12153 #define MC_CMD_RSS_CONTEXT_GET_KEY_IN_LEN 4
12154 /* The handle of the RSS context */
12155 #define MC_CMD_RSS_CONTEXT_GET_KEY_IN_RSS_CONTEXT_ID_OFST 0
12156 #define MC_CMD_RSS_CONTEXT_GET_KEY_IN_RSS_CONTEXT_ID_LEN 4
12157
12158 /* MC_CMD_RSS_CONTEXT_GET_KEY_OUT msgresponse */
12159 #define MC_CMD_RSS_CONTEXT_GET_KEY_OUT_LEN 44
12160 /* The 40-byte Toeplitz hash key (TBD endianness issues?) */
12161 #define MC_CMD_RSS_CONTEXT_GET_KEY_OUT_TOEPLITZ_KEY_OFST 4
12162 #define MC_CMD_RSS_CONTEXT_GET_KEY_OUT_TOEPLITZ_KEY_LEN 40
12163
12164
12165 /***********************************/
12166 /* MC_CMD_RSS_CONTEXT_SET_TABLE
12167  * Set the indirection table for an RSS context.
12168  */
12169 #define MC_CMD_RSS_CONTEXT_SET_TABLE 0xa2
12170 #undef  MC_CMD_0xa2_PRIVILEGE_CTG
12171
12172 #define MC_CMD_0xa2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12173
12174 /* MC_CMD_RSS_CONTEXT_SET_TABLE_IN msgrequest */
12175 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_LEN 132
12176 /* The handle of the RSS context */
12177 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_RSS_CONTEXT_ID_OFST 0
12178 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_RSS_CONTEXT_ID_LEN 4
12179 /* The 128-byte indirection table (1 byte per entry) */
12180 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_INDIRECTION_TABLE_OFST 4
12181 #define MC_CMD_RSS_CONTEXT_SET_TABLE_IN_INDIRECTION_TABLE_LEN 128
12182
12183 /* MC_CMD_RSS_CONTEXT_SET_TABLE_OUT msgresponse */
12184 #define MC_CMD_RSS_CONTEXT_SET_TABLE_OUT_LEN 0
12185
12186
12187 /***********************************/
12188 /* MC_CMD_RSS_CONTEXT_GET_TABLE
12189  * Get the indirection table for an RSS context.
12190  */
12191 #define MC_CMD_RSS_CONTEXT_GET_TABLE 0xa3
12192 #undef  MC_CMD_0xa3_PRIVILEGE_CTG
12193
12194 #define MC_CMD_0xa3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12195
12196 /* MC_CMD_RSS_CONTEXT_GET_TABLE_IN msgrequest */
12197 #define MC_CMD_RSS_CONTEXT_GET_TABLE_IN_LEN 4
12198 /* The handle of the RSS context */
12199 #define MC_CMD_RSS_CONTEXT_GET_TABLE_IN_RSS_CONTEXT_ID_OFST 0
12200 #define MC_CMD_RSS_CONTEXT_GET_TABLE_IN_RSS_CONTEXT_ID_LEN 4
12201
12202 /* MC_CMD_RSS_CONTEXT_GET_TABLE_OUT msgresponse */
12203 #define MC_CMD_RSS_CONTEXT_GET_TABLE_OUT_LEN 132
12204 /* The 128-byte indirection table (1 byte per entry) */
12205 #define MC_CMD_RSS_CONTEXT_GET_TABLE_OUT_INDIRECTION_TABLE_OFST 4
12206 #define MC_CMD_RSS_CONTEXT_GET_TABLE_OUT_INDIRECTION_TABLE_LEN 128
12207
12208
12209 /***********************************/
12210 /* MC_CMD_RSS_CONTEXT_SET_FLAGS
12211  * Set various control flags for an RSS context.
12212  */
12213 #define MC_CMD_RSS_CONTEXT_SET_FLAGS 0xe1
12214 #undef  MC_CMD_0xe1_PRIVILEGE_CTG
12215
12216 #define MC_CMD_0xe1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12217
12218 /* MC_CMD_RSS_CONTEXT_SET_FLAGS_IN msgrequest */
12219 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_LEN 8
12220 /* The handle of the RSS context */
12221 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RSS_CONTEXT_ID_OFST 0
12222 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RSS_CONTEXT_ID_LEN 4
12223 /* Hash control flags. The _EN bits are always supported, but new modes are
12224  * available when ADDITIONAL_RSS_MODES is reported by MC_CMD_GET_CAPABILITIES:
12225  * in this case, the MODE fields may be set to non-zero values, and will take
12226  * effect regardless of the settings of the _EN flags. See the RSS_MODE
12227  * structure for the meaning of the mode bits. Drivers must check the
12228  * capability before trying to set any _MODE fields, as older firmware will
12229  * reject any attempt to set the FLAGS field to a value > 0xff with EINVAL. In
12230  * the case where all the _MODE flags are zero, the _EN flags take effect,
12231  * providing backward compatibility for existing drivers. (Setting all _MODE
12232  * *and* all _EN flags to zero is valid, to disable RSS spreading for that
12233  * particular packet type.)
12234  */
12235 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_FLAGS_OFST 4
12236 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_FLAGS_LEN 4
12237 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV4_EN_LBN 0
12238 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV4_EN_WIDTH 1
12239 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV4_EN_LBN 1
12240 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV4_EN_WIDTH 1
12241 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV6_EN_LBN 2
12242 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_IPV6_EN_WIDTH 1
12243 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV6_EN_LBN 3
12244 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TOEPLITZ_TCPV6_EN_WIDTH 1
12245 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RESERVED_LBN 4
12246 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_RESERVED_WIDTH 4
12247 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV4_RSS_MODE_LBN 8
12248 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV4_RSS_MODE_WIDTH 4
12249 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV4_RSS_MODE_LBN 12
12250 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV4_RSS_MODE_WIDTH 4
12251 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV4_RSS_MODE_LBN 16
12252 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV4_RSS_MODE_WIDTH 4
12253 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV6_RSS_MODE_LBN 20
12254 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_TCP_IPV6_RSS_MODE_WIDTH 4
12255 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV6_RSS_MODE_LBN 24
12256 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_UDP_IPV6_RSS_MODE_WIDTH 4
12257 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV6_RSS_MODE_LBN 28
12258 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_IN_OTHER_IPV6_RSS_MODE_WIDTH 4
12259
12260 /* MC_CMD_RSS_CONTEXT_SET_FLAGS_OUT msgresponse */
12261 #define MC_CMD_RSS_CONTEXT_SET_FLAGS_OUT_LEN 0
12262
12263
12264 /***********************************/
12265 /* MC_CMD_RSS_CONTEXT_GET_FLAGS
12266  * Get various control flags for an RSS context.
12267  */
12268 #define MC_CMD_RSS_CONTEXT_GET_FLAGS 0xe2
12269 #undef  MC_CMD_0xe2_PRIVILEGE_CTG
12270
12271 #define MC_CMD_0xe2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12272
12273 /* MC_CMD_RSS_CONTEXT_GET_FLAGS_IN msgrequest */
12274 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_IN_LEN 4
12275 /* The handle of the RSS context */
12276 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_IN_RSS_CONTEXT_ID_OFST 0
12277 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_IN_RSS_CONTEXT_ID_LEN 4
12278
12279 /* MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT msgresponse */
12280 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_LEN 8
12281 /* Hash control flags. If all _MODE bits are zero (which will always be true
12282  * for older firmware which does not report the ADDITIONAL_RSS_MODES
12283  * capability), the _EN bits report the state. If any _MODE bits are non-zero
12284  * (which will only be true when the firmware reports ADDITIONAL_RSS_MODES)
12285  * then the _EN bits should be disregarded, although the _MODE flags are
12286  * guaranteed to be consistent with the _EN flags for a freshly-allocated RSS
12287  * context and in the case where the _EN flags were used in the SET. This
12288  * provides backward compatibility: old drivers will not be attempting to
12289  * derive any meaning from the _MODE bits (and can never set them to any value
12290  * not representable by the _EN bits); new drivers can always determine the
12291  * mode by looking only at the _MODE bits; the value returned by a GET can
12292  * always be used for a SET regardless of old/new driver vs. old/new firmware.
12293  */
12294 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_FLAGS_OFST 4
12295 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_FLAGS_LEN 4
12296 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV4_EN_LBN 0
12297 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV4_EN_WIDTH 1
12298 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV4_EN_LBN 1
12299 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV4_EN_WIDTH 1
12300 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV6_EN_LBN 2
12301 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_IPV6_EN_WIDTH 1
12302 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV6_EN_LBN 3
12303 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TOEPLITZ_TCPV6_EN_WIDTH 1
12304 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_RESERVED_LBN 4
12305 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_RESERVED_WIDTH 4
12306 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV4_RSS_MODE_LBN 8
12307 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV4_RSS_MODE_WIDTH 4
12308 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV4_RSS_MODE_LBN 12
12309 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV4_RSS_MODE_WIDTH 4
12310 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV4_RSS_MODE_LBN 16
12311 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV4_RSS_MODE_WIDTH 4
12312 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV6_RSS_MODE_LBN 20
12313 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_TCP_IPV6_RSS_MODE_WIDTH 4
12314 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV6_RSS_MODE_LBN 24
12315 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_UDP_IPV6_RSS_MODE_WIDTH 4
12316 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV6_RSS_MODE_LBN 28
12317 #define MC_CMD_RSS_CONTEXT_GET_FLAGS_OUT_OTHER_IPV6_RSS_MODE_WIDTH 4
12318
12319
12320 /***********************************/
12321 /* MC_CMD_DOT1P_MAPPING_ALLOC
12322  * Allocate a .1p mapping.
12323  */
12324 #define MC_CMD_DOT1P_MAPPING_ALLOC 0xa4
12325 #undef  MC_CMD_0xa4_PRIVILEGE_CTG
12326
12327 #define MC_CMD_0xa4_PRIVILEGE_CTG SRIOV_CTG_ADMIN
12328
12329 /* MC_CMD_DOT1P_MAPPING_ALLOC_IN msgrequest */
12330 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_LEN 8
12331 /* The handle of the owning upstream port */
12332 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_UPSTREAM_PORT_ID_OFST 0
12333 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_UPSTREAM_PORT_ID_LEN 4
12334 /* Number of queues spanned by this mapping, in the range 1-64; valid fixed
12335  * offsets in the mapping table will be in the range 0 to NUM_QUEUES-1, and
12336  * referenced RSS contexts must span no more than this number.
12337  */
12338 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_NUM_QUEUES_OFST 4
12339 #define MC_CMD_DOT1P_MAPPING_ALLOC_IN_NUM_QUEUES_LEN 4
12340
12341 /* MC_CMD_DOT1P_MAPPING_ALLOC_OUT msgresponse */
12342 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_LEN 4
12343 /* The handle of the new .1p mapping. This should be considered opaque to the
12344  * host, although a value of 0xFFFFFFFF is guaranteed never to be a valid
12345  * handle.
12346  */
12347 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_DOT1P_MAPPING_ID_OFST 0
12348 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_DOT1P_MAPPING_ID_LEN 4
12349 /* enum: guaranteed invalid .1p mapping handle value */
12350 #define MC_CMD_DOT1P_MAPPING_ALLOC_OUT_DOT1P_MAPPING_ID_INVALID 0xffffffff
12351
12352
12353 /***********************************/
12354 /* MC_CMD_DOT1P_MAPPING_FREE
12355  * Free a .1p mapping.
12356  */
12357 #define MC_CMD_DOT1P_MAPPING_FREE 0xa5
12358 #undef  MC_CMD_0xa5_PRIVILEGE_CTG
12359
12360 #define MC_CMD_0xa5_PRIVILEGE_CTG SRIOV_CTG_ADMIN
12361
12362 /* MC_CMD_DOT1P_MAPPING_FREE_IN msgrequest */
12363 #define MC_CMD_DOT1P_MAPPING_FREE_IN_LEN 4
12364 /* The handle of the .1p mapping */
12365 #define MC_CMD_DOT1P_MAPPING_FREE_IN_DOT1P_MAPPING_ID_OFST 0
12366 #define MC_CMD_DOT1P_MAPPING_FREE_IN_DOT1P_MAPPING_ID_LEN 4
12367
12368 /* MC_CMD_DOT1P_MAPPING_FREE_OUT msgresponse */
12369 #define MC_CMD_DOT1P_MAPPING_FREE_OUT_LEN 0
12370
12371
12372 /***********************************/
12373 /* MC_CMD_DOT1P_MAPPING_SET_TABLE
12374  * Set the mapping table for a .1p mapping.
12375  */
12376 #define MC_CMD_DOT1P_MAPPING_SET_TABLE 0xa6
12377 #undef  MC_CMD_0xa6_PRIVILEGE_CTG
12378
12379 #define MC_CMD_0xa6_PRIVILEGE_CTG SRIOV_CTG_ADMIN
12380
12381 /* MC_CMD_DOT1P_MAPPING_SET_TABLE_IN msgrequest */
12382 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_LEN 36
12383 /* The handle of the .1p mapping */
12384 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_DOT1P_MAPPING_ID_OFST 0
12385 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_DOT1P_MAPPING_ID_LEN 4
12386 /* Per-priority mappings (1 32-bit word per entry - an offset or RSS context
12387  * handle)
12388  */
12389 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_MAPPING_TABLE_OFST 4
12390 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_IN_MAPPING_TABLE_LEN 32
12391
12392 /* MC_CMD_DOT1P_MAPPING_SET_TABLE_OUT msgresponse */
12393 #define MC_CMD_DOT1P_MAPPING_SET_TABLE_OUT_LEN 0
12394
12395
12396 /***********************************/
12397 /* MC_CMD_DOT1P_MAPPING_GET_TABLE
12398  * Get the mapping table for a .1p mapping.
12399  */
12400 #define MC_CMD_DOT1P_MAPPING_GET_TABLE 0xa7
12401 #undef  MC_CMD_0xa7_PRIVILEGE_CTG
12402
12403 #define MC_CMD_0xa7_PRIVILEGE_CTG SRIOV_CTG_ADMIN
12404
12405 /* MC_CMD_DOT1P_MAPPING_GET_TABLE_IN msgrequest */
12406 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_IN_LEN 4
12407 /* The handle of the .1p mapping */
12408 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_IN_DOT1P_MAPPING_ID_OFST 0
12409 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_IN_DOT1P_MAPPING_ID_LEN 4
12410
12411 /* MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT msgresponse */
12412 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT_LEN 36
12413 /* Per-priority mappings (1 32-bit word per entry - an offset or RSS context
12414  * handle)
12415  */
12416 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT_MAPPING_TABLE_OFST 4
12417 #define MC_CMD_DOT1P_MAPPING_GET_TABLE_OUT_MAPPING_TABLE_LEN 32
12418
12419
12420 /***********************************/
12421 /* MC_CMD_GET_VECTOR_CFG
12422  * Get Interrupt Vector config for this PF.
12423  */
12424 #define MC_CMD_GET_VECTOR_CFG 0xbf
12425 #undef  MC_CMD_0xbf_PRIVILEGE_CTG
12426
12427 #define MC_CMD_0xbf_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12428
12429 /* MC_CMD_GET_VECTOR_CFG_IN msgrequest */
12430 #define MC_CMD_GET_VECTOR_CFG_IN_LEN 0
12431
12432 /* MC_CMD_GET_VECTOR_CFG_OUT msgresponse */
12433 #define MC_CMD_GET_VECTOR_CFG_OUT_LEN 12
12434 /* Base absolute interrupt vector number. */
12435 #define MC_CMD_GET_VECTOR_CFG_OUT_VEC_BASE_OFST 0
12436 #define MC_CMD_GET_VECTOR_CFG_OUT_VEC_BASE_LEN 4
12437 /* Number of interrupt vectors allocate to this PF. */
12438 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_PF_OFST 4
12439 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_PF_LEN 4
12440 /* Number of interrupt vectors to allocate per VF. */
12441 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_VF_OFST 8
12442 #define MC_CMD_GET_VECTOR_CFG_OUT_VECS_PER_VF_LEN 4
12443
12444
12445 /***********************************/
12446 /* MC_CMD_SET_VECTOR_CFG
12447  * Set Interrupt Vector config for this PF.
12448  */
12449 #define MC_CMD_SET_VECTOR_CFG 0xc0
12450 #undef  MC_CMD_0xc0_PRIVILEGE_CTG
12451
12452 #define MC_CMD_0xc0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12453
12454 /* MC_CMD_SET_VECTOR_CFG_IN msgrequest */
12455 #define MC_CMD_SET_VECTOR_CFG_IN_LEN 12
12456 /* Base absolute interrupt vector number, or MC_CMD_RESOURCE_INSTANCE_ANY to
12457  * let the system find a suitable base.
12458  */
12459 #define MC_CMD_SET_VECTOR_CFG_IN_VEC_BASE_OFST 0
12460 #define MC_CMD_SET_VECTOR_CFG_IN_VEC_BASE_LEN 4
12461 /* Number of interrupt vectors allocate to this PF. */
12462 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_PF_OFST 4
12463 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_PF_LEN 4
12464 /* Number of interrupt vectors to allocate per VF. */
12465 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_VF_OFST 8
12466 #define MC_CMD_SET_VECTOR_CFG_IN_VECS_PER_VF_LEN 4
12467
12468 /* MC_CMD_SET_VECTOR_CFG_OUT msgresponse */
12469 #define MC_CMD_SET_VECTOR_CFG_OUT_LEN 0
12470
12471
12472 /***********************************/
12473 /* MC_CMD_VPORT_ADD_MAC_ADDRESS
12474  * Add a MAC address to a v-port
12475  */
12476 #define MC_CMD_VPORT_ADD_MAC_ADDRESS 0xa8
12477 #undef  MC_CMD_0xa8_PRIVILEGE_CTG
12478
12479 #define MC_CMD_0xa8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12480
12481 /* MC_CMD_VPORT_ADD_MAC_ADDRESS_IN msgrequest */
12482 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_LEN 10
12483 /* The handle of the v-port */
12484 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_VPORT_ID_OFST 0
12485 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_VPORT_ID_LEN 4
12486 /* MAC address to add */
12487 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_MACADDR_OFST 4
12488 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_IN_MACADDR_LEN 6
12489
12490 /* MC_CMD_VPORT_ADD_MAC_ADDRESS_OUT msgresponse */
12491 #define MC_CMD_VPORT_ADD_MAC_ADDRESS_OUT_LEN 0
12492
12493
12494 /***********************************/
12495 /* MC_CMD_VPORT_DEL_MAC_ADDRESS
12496  * Delete a MAC address from a v-port
12497  */
12498 #define MC_CMD_VPORT_DEL_MAC_ADDRESS 0xa9
12499 #undef  MC_CMD_0xa9_PRIVILEGE_CTG
12500
12501 #define MC_CMD_0xa9_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12502
12503 /* MC_CMD_VPORT_DEL_MAC_ADDRESS_IN msgrequest */
12504 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_LEN 10
12505 /* The handle of the v-port */
12506 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_VPORT_ID_OFST 0
12507 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_VPORT_ID_LEN 4
12508 /* MAC address to add */
12509 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_MACADDR_OFST 4
12510 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_IN_MACADDR_LEN 6
12511
12512 /* MC_CMD_VPORT_DEL_MAC_ADDRESS_OUT msgresponse */
12513 #define MC_CMD_VPORT_DEL_MAC_ADDRESS_OUT_LEN 0
12514
12515
12516 /***********************************/
12517 /* MC_CMD_VPORT_GET_MAC_ADDRESSES
12518  * Delete a MAC address from a v-port
12519  */
12520 #define MC_CMD_VPORT_GET_MAC_ADDRESSES 0xaa
12521 #undef  MC_CMD_0xaa_PRIVILEGE_CTG
12522
12523 #define MC_CMD_0xaa_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12524
12525 /* MC_CMD_VPORT_GET_MAC_ADDRESSES_IN msgrequest */
12526 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_LEN 4
12527 /* The handle of the v-port */
12528 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_VPORT_ID_OFST 0
12529 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_IN_VPORT_ID_LEN 4
12530
12531 /* MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT msgresponse */
12532 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LENMIN 4
12533 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LENMAX 250
12534 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_LEN(num) (4+6*(num))
12535 /* The number of MAC addresses returned */
12536 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_COUNT_OFST 0
12537 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_COUNT_LEN 4
12538 /* Array of MAC addresses */
12539 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_OFST 4
12540 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_LEN 6
12541 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_MINNUM 0
12542 #define MC_CMD_VPORT_GET_MAC_ADDRESSES_OUT_MACADDR_MAXNUM 41
12543
12544
12545 /***********************************/
12546 /* MC_CMD_VPORT_RECONFIGURE
12547  * Replace VLAN tags and/or MAC addresses of an existing v-port. If the v-port
12548  * has already been passed to another function (v-port's user), then that
12549  * function will be reset before applying the changes.
12550  */
12551 #define MC_CMD_VPORT_RECONFIGURE 0xeb
12552 #undef  MC_CMD_0xeb_PRIVILEGE_CTG
12553
12554 #define MC_CMD_0xeb_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12555
12556 /* MC_CMD_VPORT_RECONFIGURE_IN msgrequest */
12557 #define MC_CMD_VPORT_RECONFIGURE_IN_LEN 44
12558 /* The handle of the v-port */
12559 #define MC_CMD_VPORT_RECONFIGURE_IN_VPORT_ID_OFST 0
12560 #define MC_CMD_VPORT_RECONFIGURE_IN_VPORT_ID_LEN 4
12561 /* Flags requesting what should be changed. */
12562 #define MC_CMD_VPORT_RECONFIGURE_IN_FLAGS_OFST 4
12563 #define MC_CMD_VPORT_RECONFIGURE_IN_FLAGS_LEN 4
12564 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_VLAN_TAGS_LBN 0
12565 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_VLAN_TAGS_WIDTH 1
12566 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_MACADDRS_LBN 1
12567 #define MC_CMD_VPORT_RECONFIGURE_IN_REPLACE_MACADDRS_WIDTH 1
12568 /* The number of VLAN tags to insert/remove. An error will be returned if
12569  * incompatible with the number of VLAN tags specified for the upstream
12570  * v-switch.
12571  */
12572 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_VLAN_TAGS_OFST 8
12573 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_VLAN_TAGS_LEN 4
12574 /* The actual VLAN tags to insert/remove */
12575 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAGS_OFST 12
12576 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAGS_LEN 4
12577 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_0_LBN 0
12578 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_0_WIDTH 16
12579 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_1_LBN 16
12580 #define MC_CMD_VPORT_RECONFIGURE_IN_VLAN_TAG_1_WIDTH 16
12581 /* The number of MAC addresses to add */
12582 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_MACADDRS_OFST 16
12583 #define MC_CMD_VPORT_RECONFIGURE_IN_NUM_MACADDRS_LEN 4
12584 /* MAC addresses to add */
12585 #define MC_CMD_VPORT_RECONFIGURE_IN_MACADDRS_OFST 20
12586 #define MC_CMD_VPORT_RECONFIGURE_IN_MACADDRS_LEN 6
12587 #define MC_CMD_VPORT_RECONFIGURE_IN_MACADDRS_NUM 4
12588
12589 /* MC_CMD_VPORT_RECONFIGURE_OUT msgresponse */
12590 #define MC_CMD_VPORT_RECONFIGURE_OUT_LEN 4
12591 #define MC_CMD_VPORT_RECONFIGURE_OUT_FLAGS_OFST 0
12592 #define MC_CMD_VPORT_RECONFIGURE_OUT_FLAGS_LEN 4
12593 #define MC_CMD_VPORT_RECONFIGURE_OUT_RESET_DONE_LBN 0
12594 #define MC_CMD_VPORT_RECONFIGURE_OUT_RESET_DONE_WIDTH 1
12595
12596
12597 /***********************************/
12598 /* MC_CMD_EVB_PORT_QUERY
12599  * read some config of v-port.
12600  */
12601 #define MC_CMD_EVB_PORT_QUERY 0x62
12602 #undef  MC_CMD_0x62_PRIVILEGE_CTG
12603
12604 #define MC_CMD_0x62_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12605
12606 /* MC_CMD_EVB_PORT_QUERY_IN msgrequest */
12607 #define MC_CMD_EVB_PORT_QUERY_IN_LEN 4
12608 /* The handle of the v-port */
12609 #define MC_CMD_EVB_PORT_QUERY_IN_PORT_ID_OFST 0
12610 #define MC_CMD_EVB_PORT_QUERY_IN_PORT_ID_LEN 4
12611
12612 /* MC_CMD_EVB_PORT_QUERY_OUT msgresponse */
12613 #define MC_CMD_EVB_PORT_QUERY_OUT_LEN 8
12614 /* The EVB port flags as defined at MC_CMD_VPORT_ALLOC. */
12615 #define MC_CMD_EVB_PORT_QUERY_OUT_PORT_FLAGS_OFST 0
12616 #define MC_CMD_EVB_PORT_QUERY_OUT_PORT_FLAGS_LEN 4
12617 /* The number of VLAN tags that may be used on a v-adaptor connected to this
12618  * EVB port.
12619  */
12620 #define MC_CMD_EVB_PORT_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_OFST 4
12621 #define MC_CMD_EVB_PORT_QUERY_OUT_NUM_AVAILABLE_VLAN_TAGS_LEN 4
12622
12623
12624 /***********************************/
12625 /* MC_CMD_DUMP_BUFTBL_ENTRIES
12626  * Dump buffer table entries, mainly for command client debug use. Dumps
12627  * absolute entries, and does not use chunk handles. All entries must be in
12628  * range, and used for q page mapping, Although the latter restriction may be
12629  * lifted in future.
12630  */
12631 #define MC_CMD_DUMP_BUFTBL_ENTRIES 0xab
12632 #undef  MC_CMD_0xab_PRIVILEGE_CTG
12633
12634 #define MC_CMD_0xab_PRIVILEGE_CTG SRIOV_CTG_INSECURE
12635
12636 /* MC_CMD_DUMP_BUFTBL_ENTRIES_IN msgrequest */
12637 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_LEN 8
12638 /* Index of the first buffer table entry. */
12639 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_FIRSTID_OFST 0
12640 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_FIRSTID_LEN 4
12641 /* Number of buffer table entries to dump. */
12642 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_NUMENTRIES_OFST 4
12643 #define MC_CMD_DUMP_BUFTBL_ENTRIES_IN_NUMENTRIES_LEN 4
12644
12645 /* MC_CMD_DUMP_BUFTBL_ENTRIES_OUT msgresponse */
12646 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LENMIN 12
12647 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LENMAX 252
12648 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_LEN(num) (0+12*(num))
12649 /* Raw buffer table entries, layed out as BUFTBL_ENTRY. */
12650 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_OFST 0
12651 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_LEN 12
12652 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_MINNUM 1
12653 #define MC_CMD_DUMP_BUFTBL_ENTRIES_OUT_ENTRY_MAXNUM 21
12654
12655
12656 /***********************************/
12657 /* MC_CMD_SET_RXDP_CONFIG
12658  * Set global RXDP configuration settings
12659  */
12660 #define MC_CMD_SET_RXDP_CONFIG 0xc1
12661 #undef  MC_CMD_0xc1_PRIVILEGE_CTG
12662
12663 #define MC_CMD_0xc1_PRIVILEGE_CTG SRIOV_CTG_ADMIN
12664
12665 /* MC_CMD_SET_RXDP_CONFIG_IN msgrequest */
12666 #define MC_CMD_SET_RXDP_CONFIG_IN_LEN 4
12667 #define MC_CMD_SET_RXDP_CONFIG_IN_DATA_OFST 0
12668 #define MC_CMD_SET_RXDP_CONFIG_IN_DATA_LEN 4
12669 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_DMA_LBN 0
12670 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_DMA_WIDTH 1
12671 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_LEN_LBN 1
12672 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_LEN_WIDTH 2
12673 /* enum: pad to 64 bytes */
12674 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_64 0x0
12675 /* enum: pad to 128 bytes (Medford only) */
12676 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_128 0x1
12677 /* enum: pad to 256 bytes (Medford only) */
12678 #define MC_CMD_SET_RXDP_CONFIG_IN_PAD_HOST_256 0x2
12679
12680 /* MC_CMD_SET_RXDP_CONFIG_OUT msgresponse */
12681 #define MC_CMD_SET_RXDP_CONFIG_OUT_LEN 0
12682
12683
12684 /***********************************/
12685 /* MC_CMD_GET_RXDP_CONFIG
12686  * Get global RXDP configuration settings
12687  */
12688 #define MC_CMD_GET_RXDP_CONFIG 0xc2
12689 #undef  MC_CMD_0xc2_PRIVILEGE_CTG
12690
12691 #define MC_CMD_0xc2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12692
12693 /* MC_CMD_GET_RXDP_CONFIG_IN msgrequest */
12694 #define MC_CMD_GET_RXDP_CONFIG_IN_LEN 0
12695
12696 /* MC_CMD_GET_RXDP_CONFIG_OUT msgresponse */
12697 #define MC_CMD_GET_RXDP_CONFIG_OUT_LEN 4
12698 #define MC_CMD_GET_RXDP_CONFIG_OUT_DATA_OFST 0
12699 #define MC_CMD_GET_RXDP_CONFIG_OUT_DATA_LEN 4
12700 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_DMA_LBN 0
12701 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_DMA_WIDTH 1
12702 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_LEN_LBN 1
12703 #define MC_CMD_GET_RXDP_CONFIG_OUT_PAD_HOST_LEN_WIDTH 2
12704 /*             Enum values, see field(s): */
12705 /*                MC_CMD_SET_RXDP_CONFIG/MC_CMD_SET_RXDP_CONFIG_IN/PAD_HOST_LEN */
12706
12707
12708 /***********************************/
12709 /* MC_CMD_GET_CLOCK
12710  * Return the system and PDCPU clock frequencies.
12711  */
12712 #define MC_CMD_GET_CLOCK 0xac
12713 #undef  MC_CMD_0xac_PRIVILEGE_CTG
12714
12715 #define MC_CMD_0xac_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12716
12717 /* MC_CMD_GET_CLOCK_IN msgrequest */
12718 #define MC_CMD_GET_CLOCK_IN_LEN 0
12719
12720 /* MC_CMD_GET_CLOCK_OUT msgresponse */
12721 #define MC_CMD_GET_CLOCK_OUT_LEN 8
12722 /* System frequency, MHz */
12723 #define MC_CMD_GET_CLOCK_OUT_SYS_FREQ_OFST 0
12724 #define MC_CMD_GET_CLOCK_OUT_SYS_FREQ_LEN 4
12725 /* DPCPU frequency, MHz */
12726 #define MC_CMD_GET_CLOCK_OUT_DPCPU_FREQ_OFST 4
12727 #define MC_CMD_GET_CLOCK_OUT_DPCPU_FREQ_LEN 4
12728
12729
12730 /***********************************/
12731 /* MC_CMD_SET_CLOCK
12732  * Control the system and DPCPU clock frequencies. Changes are lost reboot.
12733  */
12734 #define MC_CMD_SET_CLOCK 0xad
12735 #undef  MC_CMD_0xad_PRIVILEGE_CTG
12736
12737 #define MC_CMD_0xad_PRIVILEGE_CTG SRIOV_CTG_INSECURE
12738
12739 /* MC_CMD_SET_CLOCK_IN msgrequest */
12740 #define MC_CMD_SET_CLOCK_IN_LEN 28
12741 /* Requested frequency in MHz for system clock domain */
12742 #define MC_CMD_SET_CLOCK_IN_SYS_FREQ_OFST 0
12743 #define MC_CMD_SET_CLOCK_IN_SYS_FREQ_LEN 4
12744 /* enum: Leave the system clock domain frequency unchanged */
12745 #define MC_CMD_SET_CLOCK_IN_SYS_DOMAIN_DONT_CHANGE 0x0
12746 /* Requested frequency in MHz for inter-core clock domain */
12747 #define MC_CMD_SET_CLOCK_IN_ICORE_FREQ_OFST 4
12748 #define MC_CMD_SET_CLOCK_IN_ICORE_FREQ_LEN 4
12749 /* enum: Leave the inter-core clock domain frequency unchanged */
12750 #define MC_CMD_SET_CLOCK_IN_ICORE_DOMAIN_DONT_CHANGE 0x0
12751 /* Requested frequency in MHz for DPCPU clock domain */
12752 #define MC_CMD_SET_CLOCK_IN_DPCPU_FREQ_OFST 8
12753 #define MC_CMD_SET_CLOCK_IN_DPCPU_FREQ_LEN 4
12754 /* enum: Leave the DPCPU clock domain frequency unchanged */
12755 #define MC_CMD_SET_CLOCK_IN_DPCPU_DOMAIN_DONT_CHANGE 0x0
12756 /* Requested frequency in MHz for PCS clock domain */
12757 #define MC_CMD_SET_CLOCK_IN_PCS_FREQ_OFST 12
12758 #define MC_CMD_SET_CLOCK_IN_PCS_FREQ_LEN 4
12759 /* enum: Leave the PCS clock domain frequency unchanged */
12760 #define MC_CMD_SET_CLOCK_IN_PCS_DOMAIN_DONT_CHANGE 0x0
12761 /* Requested frequency in MHz for MC clock domain */
12762 #define MC_CMD_SET_CLOCK_IN_MC_FREQ_OFST 16
12763 #define MC_CMD_SET_CLOCK_IN_MC_FREQ_LEN 4
12764 /* enum: Leave the MC clock domain frequency unchanged */
12765 #define MC_CMD_SET_CLOCK_IN_MC_DOMAIN_DONT_CHANGE 0x0
12766 /* Requested frequency in MHz for rmon clock domain */
12767 #define MC_CMD_SET_CLOCK_IN_RMON_FREQ_OFST 20
12768 #define MC_CMD_SET_CLOCK_IN_RMON_FREQ_LEN 4
12769 /* enum: Leave the rmon clock domain frequency unchanged */
12770 #define MC_CMD_SET_CLOCK_IN_RMON_DOMAIN_DONT_CHANGE 0x0
12771 /* Requested frequency in MHz for vswitch clock domain */
12772 #define MC_CMD_SET_CLOCK_IN_VSWITCH_FREQ_OFST 24
12773 #define MC_CMD_SET_CLOCK_IN_VSWITCH_FREQ_LEN 4
12774 /* enum: Leave the vswitch clock domain frequency unchanged */
12775 #define MC_CMD_SET_CLOCK_IN_VSWITCH_DOMAIN_DONT_CHANGE 0x0
12776
12777 /* MC_CMD_SET_CLOCK_OUT msgresponse */
12778 #define MC_CMD_SET_CLOCK_OUT_LEN 28
12779 /* Resulting system frequency in MHz */
12780 #define MC_CMD_SET_CLOCK_OUT_SYS_FREQ_OFST 0
12781 #define MC_CMD_SET_CLOCK_OUT_SYS_FREQ_LEN 4
12782 /* enum: The system clock domain doesn't exist */
12783 #define MC_CMD_SET_CLOCK_OUT_SYS_DOMAIN_UNSUPPORTED 0x0
12784 /* Resulting inter-core frequency in MHz */
12785 #define MC_CMD_SET_CLOCK_OUT_ICORE_FREQ_OFST 4
12786 #define MC_CMD_SET_CLOCK_OUT_ICORE_FREQ_LEN 4
12787 /* enum: The inter-core clock domain doesn't exist / isn't used */
12788 #define MC_CMD_SET_CLOCK_OUT_ICORE_DOMAIN_UNSUPPORTED 0x0
12789 /* Resulting DPCPU frequency in MHz */
12790 #define MC_CMD_SET_CLOCK_OUT_DPCPU_FREQ_OFST 8
12791 #define MC_CMD_SET_CLOCK_OUT_DPCPU_FREQ_LEN 4
12792 /* enum: The dpcpu clock domain doesn't exist */
12793 #define MC_CMD_SET_CLOCK_OUT_DPCPU_DOMAIN_UNSUPPORTED 0x0
12794 /* Resulting PCS frequency in MHz */
12795 #define MC_CMD_SET_CLOCK_OUT_PCS_FREQ_OFST 12
12796 #define MC_CMD_SET_CLOCK_OUT_PCS_FREQ_LEN 4
12797 /* enum: The PCS clock domain doesn't exist / isn't controlled */
12798 #define MC_CMD_SET_CLOCK_OUT_PCS_DOMAIN_UNSUPPORTED 0x0
12799 /* Resulting MC frequency in MHz */
12800 #define MC_CMD_SET_CLOCK_OUT_MC_FREQ_OFST 16
12801 #define MC_CMD_SET_CLOCK_OUT_MC_FREQ_LEN 4
12802 /* enum: The MC clock domain doesn't exist / isn't controlled */
12803 #define MC_CMD_SET_CLOCK_OUT_MC_DOMAIN_UNSUPPORTED 0x0
12804 /* Resulting rmon frequency in MHz */
12805 #define MC_CMD_SET_CLOCK_OUT_RMON_FREQ_OFST 20
12806 #define MC_CMD_SET_CLOCK_OUT_RMON_FREQ_LEN 4
12807 /* enum: The rmon clock domain doesn't exist / isn't controlled */
12808 #define MC_CMD_SET_CLOCK_OUT_RMON_DOMAIN_UNSUPPORTED 0x0
12809 /* Resulting vswitch frequency in MHz */
12810 #define MC_CMD_SET_CLOCK_OUT_VSWITCH_FREQ_OFST 24
12811 #define MC_CMD_SET_CLOCK_OUT_VSWITCH_FREQ_LEN 4
12812 /* enum: The vswitch clock domain doesn't exist / isn't controlled */
12813 #define MC_CMD_SET_CLOCK_OUT_VSWITCH_DOMAIN_UNSUPPORTED 0x0
12814
12815
12816 /***********************************/
12817 /* MC_CMD_DPCPU_RPC
12818  * Send an arbitrary DPCPU message.
12819  */
12820 #define MC_CMD_DPCPU_RPC 0xae
12821 #undef  MC_CMD_0xae_PRIVILEGE_CTG
12822
12823 #define MC_CMD_0xae_PRIVILEGE_CTG SRIOV_CTG_INSECURE
12824
12825 /* MC_CMD_DPCPU_RPC_IN msgrequest */
12826 #define MC_CMD_DPCPU_RPC_IN_LEN 36
12827 #define MC_CMD_DPCPU_RPC_IN_CPU_OFST 0
12828 #define MC_CMD_DPCPU_RPC_IN_CPU_LEN 4
12829 /* enum: RxDPCPU0 */
12830 #define MC_CMD_DPCPU_RPC_IN_DPCPU_RX0 0x0
12831 /* enum: TxDPCPU0 */
12832 #define MC_CMD_DPCPU_RPC_IN_DPCPU_TX0 0x1
12833 /* enum: TxDPCPU1 */
12834 #define MC_CMD_DPCPU_RPC_IN_DPCPU_TX1 0x2
12835 /* enum: RxDPCPU1 (Medford only) */
12836 #define MC_CMD_DPCPU_RPC_IN_DPCPU_RX1 0x3
12837 /* enum: RxDPCPU (will be for the calling function; for now, just an alias of
12838  * DPCPU_RX0)
12839  */
12840 #define MC_CMD_DPCPU_RPC_IN_DPCPU_RX 0x80
12841 /* enum: TxDPCPU (will be for the calling function; for now, just an alias of
12842  * DPCPU_TX0)
12843  */
12844 #define MC_CMD_DPCPU_RPC_IN_DPCPU_TX 0x81
12845 /* First 8 bits [39:32] of DATA are consumed by MC-DPCPU protocol and must be
12846  * initialised to zero
12847  */
12848 #define MC_CMD_DPCPU_RPC_IN_DATA_OFST 4
12849 #define MC_CMD_DPCPU_RPC_IN_DATA_LEN 32
12850 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_CMDNUM_LBN 8
12851 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_CMDNUM_WIDTH 8
12852 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_READ 0x6 /* enum */
12853 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_WRITE 0x7 /* enum */
12854 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_SELF_TEST 0xc /* enum */
12855 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_TXDPCPU_CSR_ACCESS 0xe /* enum */
12856 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_READ 0x46 /* enum */
12857 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_WRITE 0x47 /* enum */
12858 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_SELF_TEST 0x4a /* enum */
12859 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_CSR_ACCESS 0x4c /* enum */
12860 #define MC_CMD_DPCPU_RPC_IN_CMDNUM_RXDPCPU_SET_MC_REPLAY_CNTXT 0x4d /* enum */
12861 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_OBJID_LBN 16
12862 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_OBJID_WIDTH 16
12863 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_ADDR_LBN 16
12864 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_ADDR_WIDTH 16
12865 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_COUNT_LBN 48
12866 #define MC_CMD_DPCPU_RPC_IN_HDR_CMD_REQ_COUNT_WIDTH 16
12867 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_INFO_LBN 16
12868 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_INFO_WIDTH 240
12869 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_LBN 16
12870 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_WIDTH 16
12871 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_STOP_RETURN_RESULT 0x0 /* enum */
12872 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_READ 0x1 /* enum */
12873 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_WRITE 0x2 /* enum */
12874 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_WRITE_READ 0x3 /* enum */
12875 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_CMD_START_PIPELINED_READ 0x4 /* enum */
12876 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_START_DELAY_LBN 48
12877 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_START_DELAY_WIDTH 16
12878 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_RPT_COUNT_LBN 64
12879 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_RPT_COUNT_WIDTH 16
12880 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_GAP_DELAY_LBN 80
12881 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_GAP_DELAY_WIDTH 16
12882 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_LBN 16
12883 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_WIDTH 16
12884 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_CUT_THROUGH 0x1 /* enum */
12885 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_STORE_FORWARD 0x2 /* enum */
12886 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_MODE_STORE_FORWARD_FIRST 0x3 /* enum */
12887 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_CNTXT_LBN 64
12888 #define MC_CMD_DPCPU_RPC_IN_MC_REPLAY_CNTXT_WIDTH 16
12889 #define MC_CMD_DPCPU_RPC_IN_WDATA_OFST 12
12890 #define MC_CMD_DPCPU_RPC_IN_WDATA_LEN 24
12891 /* Register data to write. Only valid in write/write-read. */
12892 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_DATA_OFST 16
12893 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_DATA_LEN 4
12894 /* Register address. */
12895 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_ADDRESS_OFST 20
12896 #define MC_CMD_DPCPU_RPC_IN_CSR_ACCESS_ADDRESS_LEN 4
12897
12898 /* MC_CMD_DPCPU_RPC_OUT msgresponse */
12899 #define MC_CMD_DPCPU_RPC_OUT_LEN 36
12900 #define MC_CMD_DPCPU_RPC_OUT_RC_OFST 0
12901 #define MC_CMD_DPCPU_RPC_OUT_RC_LEN 4
12902 /* DATA */
12903 #define MC_CMD_DPCPU_RPC_OUT_DATA_OFST 4
12904 #define MC_CMD_DPCPU_RPC_OUT_DATA_LEN 32
12905 #define MC_CMD_DPCPU_RPC_OUT_HDR_CMD_RESP_ERRCODE_LBN 32
12906 #define MC_CMD_DPCPU_RPC_OUT_HDR_CMD_RESP_ERRCODE_WIDTH 16
12907 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_COUNT_LBN 48
12908 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_COUNT_WIDTH 16
12909 #define MC_CMD_DPCPU_RPC_OUT_RDATA_OFST 12
12910 #define MC_CMD_DPCPU_RPC_OUT_RDATA_LEN 24
12911 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_1_OFST 12
12912 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_1_LEN 4
12913 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_2_OFST 16
12914 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_2_LEN 4
12915 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_3_OFST 20
12916 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_3_LEN 4
12917 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_4_OFST 24
12918 #define MC_CMD_DPCPU_RPC_OUT_CSR_ACCESS_READ_VAL_4_LEN 4
12919
12920
12921 /***********************************/
12922 /* MC_CMD_TRIGGER_INTERRUPT
12923  * Trigger an interrupt by prodding the BIU.
12924  */
12925 #define MC_CMD_TRIGGER_INTERRUPT 0xe3
12926 #undef  MC_CMD_0xe3_PRIVILEGE_CTG
12927
12928 #define MC_CMD_0xe3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
12929
12930 /* MC_CMD_TRIGGER_INTERRUPT_IN msgrequest */
12931 #define MC_CMD_TRIGGER_INTERRUPT_IN_LEN 4
12932 /* Interrupt level relative to base for function. */
12933 #define MC_CMD_TRIGGER_INTERRUPT_IN_INTR_LEVEL_OFST 0
12934 #define MC_CMD_TRIGGER_INTERRUPT_IN_INTR_LEVEL_LEN 4
12935
12936 /* MC_CMD_TRIGGER_INTERRUPT_OUT msgresponse */
12937 #define MC_CMD_TRIGGER_INTERRUPT_OUT_LEN 0
12938
12939
12940 /***********************************/
12941 /* MC_CMD_SHMBOOT_OP
12942  * Special operations to support (for now) shmboot.
12943  */
12944 #define MC_CMD_SHMBOOT_OP 0xe6
12945 #undef  MC_CMD_0xe6_PRIVILEGE_CTG
12946
12947 #define MC_CMD_0xe6_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
12948
12949 /* MC_CMD_SHMBOOT_OP_IN msgrequest */
12950 #define MC_CMD_SHMBOOT_OP_IN_LEN 4
12951 /* Identifies the operation to perform */
12952 #define MC_CMD_SHMBOOT_OP_IN_SHMBOOT_OP_OFST 0
12953 #define MC_CMD_SHMBOOT_OP_IN_SHMBOOT_OP_LEN 4
12954 /* enum: Copy slave_data section to the slave core. (Greenport only) */
12955 #define MC_CMD_SHMBOOT_OP_IN_PUSH_SLAVE_DATA 0x0
12956
12957 /* MC_CMD_SHMBOOT_OP_OUT msgresponse */
12958 #define MC_CMD_SHMBOOT_OP_OUT_LEN 0
12959
12960
12961 /***********************************/
12962 /* MC_CMD_CAP_BLK_READ
12963  * Read multiple 64bit words from capture block memory
12964  */
12965 #define MC_CMD_CAP_BLK_READ 0xe7
12966 #undef  MC_CMD_0xe7_PRIVILEGE_CTG
12967
12968 #define MC_CMD_0xe7_PRIVILEGE_CTG SRIOV_CTG_INSECURE
12969
12970 /* MC_CMD_CAP_BLK_READ_IN msgrequest */
12971 #define MC_CMD_CAP_BLK_READ_IN_LEN 12
12972 #define MC_CMD_CAP_BLK_READ_IN_CAP_REG_OFST 0
12973 #define MC_CMD_CAP_BLK_READ_IN_CAP_REG_LEN 4
12974 #define MC_CMD_CAP_BLK_READ_IN_ADDR_OFST 4
12975 #define MC_CMD_CAP_BLK_READ_IN_ADDR_LEN 4
12976 #define MC_CMD_CAP_BLK_READ_IN_COUNT_OFST 8
12977 #define MC_CMD_CAP_BLK_READ_IN_COUNT_LEN 4
12978
12979 /* MC_CMD_CAP_BLK_READ_OUT msgresponse */
12980 #define MC_CMD_CAP_BLK_READ_OUT_LENMIN 8
12981 #define MC_CMD_CAP_BLK_READ_OUT_LENMAX 248
12982 #define MC_CMD_CAP_BLK_READ_OUT_LEN(num) (0+8*(num))
12983 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_OFST 0
12984 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_LEN 8
12985 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_LO_OFST 0
12986 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_HI_OFST 4
12987 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_MINNUM 1
12988 #define MC_CMD_CAP_BLK_READ_OUT_BUFFER_MAXNUM 31
12989
12990
12991 /***********************************/
12992 /* MC_CMD_DUMP_DO
12993  * Take a dump of the DUT state
12994  */
12995 #define MC_CMD_DUMP_DO 0xe8
12996 #undef  MC_CMD_0xe8_PRIVILEGE_CTG
12997
12998 #define MC_CMD_0xe8_PRIVILEGE_CTG SRIOV_CTG_INSECURE
12999
13000 /* MC_CMD_DUMP_DO_IN msgrequest */
13001 #define MC_CMD_DUMP_DO_IN_LEN 52
13002 #define MC_CMD_DUMP_DO_IN_PADDING_OFST 0
13003 #define MC_CMD_DUMP_DO_IN_PADDING_LEN 4
13004 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_OFST 4
13005 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_LEN 4
13006 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM 0x0 /* enum */
13007 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_DEFAULT 0x1 /* enum */
13008 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_TYPE_OFST 8
13009 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_TYPE_LEN 4
13010 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_NVRAM 0x1 /* enum */
13011 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_HOST_MEMORY 0x2 /* enum */
13012 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_HOST_MEMORY_MLI 0x3 /* enum */
13013 #define MC_CMD_DUMP_DO_IN_DUMP_LOCATION_UART 0x4 /* enum */
13014 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 12
13015 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
13016 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_OFST 16
13017 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_LEN 4
13018 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 12
13019 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
13020 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 16
13021 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
13022 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 12
13023 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
13024 #define MC_CMD_DUMP_DO_IN_HOST_MEMORY_MLI_PAGE_SIZE 0x1000 /* enum */
13025 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 16
13026 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
13027 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 20
13028 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
13029 #define MC_CMD_DUMP_DO_IN_HOST_MEMORY_MLI_MAX_DEPTH 0x2 /* enum */
13030 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_OFST 12
13031 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_LEN 4
13032 /* enum: The uart port this command was received over (if using a uart
13033  * transport)
13034  */
13035 #define MC_CMD_DUMP_DO_IN_UART_PORT_SRC 0xff
13036 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_SIZE_OFST 24
13037 #define MC_CMD_DUMP_DO_IN_DUMPSPEC_SRC_CUSTOM_SIZE_LEN 4
13038 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_OFST 28
13039 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_LEN 4
13040 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM 0x0 /* enum */
13041 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_NVRAM_DUMP_PARTITION 0x1 /* enum */
13042 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_TYPE_OFST 32
13043 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_TYPE_LEN 4
13044 /*            Enum values, see field(s): */
13045 /*               MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC_CUSTOM_TYPE */
13046 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 36
13047 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
13048 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_OFST 40
13049 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_LEN 4
13050 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 36
13051 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
13052 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 40
13053 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
13054 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 36
13055 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
13056 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 40
13057 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
13058 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 44
13059 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
13060 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_UART_PORT_OFST 36
13061 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_UART_PORT_LEN 4
13062 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_SIZE_OFST 48
13063 #define MC_CMD_DUMP_DO_IN_DUMPFILE_DST_CUSTOM_SIZE_LEN 4
13064
13065 /* MC_CMD_DUMP_DO_OUT msgresponse */
13066 #define MC_CMD_DUMP_DO_OUT_LEN 4
13067 #define MC_CMD_DUMP_DO_OUT_DUMPFILE_SIZE_OFST 0
13068 #define MC_CMD_DUMP_DO_OUT_DUMPFILE_SIZE_LEN 4
13069
13070
13071 /***********************************/
13072 /* MC_CMD_DUMP_CONFIGURE_UNSOLICITED
13073  * Configure unsolicited dumps
13074  */
13075 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED 0xe9
13076 #undef  MC_CMD_0xe9_PRIVILEGE_CTG
13077
13078 #define MC_CMD_0xe9_PRIVILEGE_CTG SRIOV_CTG_INSECURE
13079
13080 /* MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN msgrequest */
13081 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_LEN 52
13082 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_ENABLE_OFST 0
13083 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_ENABLE_LEN 4
13084 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_OFST 4
13085 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_LEN 4
13086 /*            Enum values, see field(s): */
13087 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC */
13088 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_TYPE_OFST 8
13089 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_TYPE_LEN 4
13090 /*            Enum values, see field(s): */
13091 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC_CUSTOM_TYPE */
13092 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 12
13093 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
13094 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_OFST 16
13095 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_NVRAM_OFFSET_LEN 4
13096 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 12
13097 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
13098 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 16
13099 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
13100 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 12
13101 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
13102 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 16
13103 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
13104 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 20
13105 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
13106 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_OFST 12
13107 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_UART_PORT_LEN 4
13108 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_SIZE_OFST 24
13109 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPSPEC_SRC_CUSTOM_SIZE_LEN 4
13110 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_OFST 28
13111 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_LEN 4
13112 /*            Enum values, see field(s): */
13113 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPFILE_DST */
13114 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_TYPE_OFST 32
13115 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_TYPE_LEN 4
13116 /*            Enum values, see field(s): */
13117 /*               MC_CMD_DUMP_DO/MC_CMD_DUMP_DO_IN/DUMPSPEC_SRC_CUSTOM_TYPE */
13118 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_OFST 36
13119 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_PARTITION_TYPE_ID_LEN 4
13120 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_OFST 40
13121 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_NVRAM_OFFSET_LEN 4
13122 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_OFST 36
13123 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_LO_LEN 4
13124 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_OFST 40
13125 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_ADDR_HI_LEN 4
13126 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_OFST 36
13127 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_LO_LEN 4
13128 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_OFST 40
13129 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_ROOT_ADDR_HI_LEN 4
13130 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_OFST 44
13131 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_HOST_MEMORY_MLI_DEPTH_LEN 4
13132 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_UART_PORT_OFST 36
13133 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_UART_PORT_LEN 4
13134 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_SIZE_OFST 48
13135 #define MC_CMD_DUMP_CONFIGURE_UNSOLICITED_IN_DUMPFILE_DST_CUSTOM_SIZE_LEN 4
13136
13137
13138 /***********************************/
13139 /* MC_CMD_SET_PSU
13140  * Adjusts power supply parameters. This is a warranty-voiding operation.
13141  * Returns: ENOENT if the parameter or rail specified does not exist, EINVAL if
13142  * the parameter is out of range.
13143  */
13144 #define MC_CMD_SET_PSU 0xea
13145 #undef  MC_CMD_0xea_PRIVILEGE_CTG
13146
13147 #define MC_CMD_0xea_PRIVILEGE_CTG SRIOV_CTG_INSECURE
13148
13149 /* MC_CMD_SET_PSU_IN msgrequest */
13150 #define MC_CMD_SET_PSU_IN_LEN 12
13151 #define MC_CMD_SET_PSU_IN_PARAM_OFST 0
13152 #define MC_CMD_SET_PSU_IN_PARAM_LEN 4
13153 #define MC_CMD_SET_PSU_IN_PARAM_SUPPLY_VOLTAGE 0x0 /* enum */
13154 #define MC_CMD_SET_PSU_IN_RAIL_OFST 4
13155 #define MC_CMD_SET_PSU_IN_RAIL_LEN 4
13156 #define MC_CMD_SET_PSU_IN_RAIL_0V9 0x0 /* enum */
13157 #define MC_CMD_SET_PSU_IN_RAIL_1V2 0x1 /* enum */
13158 /* desired value, eg voltage in mV */
13159 #define MC_CMD_SET_PSU_IN_VALUE_OFST 8
13160 #define MC_CMD_SET_PSU_IN_VALUE_LEN 4
13161
13162 /* MC_CMD_SET_PSU_OUT msgresponse */
13163 #define MC_CMD_SET_PSU_OUT_LEN 0
13164
13165
13166 /***********************************/
13167 /* MC_CMD_GET_FUNCTION_INFO
13168  * Get function information. PF and VF number.
13169  */
13170 #define MC_CMD_GET_FUNCTION_INFO 0xec
13171 #undef  MC_CMD_0xec_PRIVILEGE_CTG
13172
13173 #define MC_CMD_0xec_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13174
13175 /* MC_CMD_GET_FUNCTION_INFO_IN msgrequest */
13176 #define MC_CMD_GET_FUNCTION_INFO_IN_LEN 0
13177
13178 /* MC_CMD_GET_FUNCTION_INFO_OUT msgresponse */
13179 #define MC_CMD_GET_FUNCTION_INFO_OUT_LEN 8
13180 #define MC_CMD_GET_FUNCTION_INFO_OUT_PF_OFST 0
13181 #define MC_CMD_GET_FUNCTION_INFO_OUT_PF_LEN 4
13182 #define MC_CMD_GET_FUNCTION_INFO_OUT_VF_OFST 4
13183 #define MC_CMD_GET_FUNCTION_INFO_OUT_VF_LEN 4
13184
13185
13186 /***********************************/
13187 /* MC_CMD_ENABLE_OFFLINE_BIST
13188  * Enters offline BIST mode. All queues are torn down, chip enters quiescent
13189  * mode, calling function gets exclusive MCDI ownership. The only way out is
13190  * reboot.
13191  */
13192 #define MC_CMD_ENABLE_OFFLINE_BIST 0xed
13193 #undef  MC_CMD_0xed_PRIVILEGE_CTG
13194
13195 #define MC_CMD_0xed_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
13196
13197 /* MC_CMD_ENABLE_OFFLINE_BIST_IN msgrequest */
13198 #define MC_CMD_ENABLE_OFFLINE_BIST_IN_LEN 0
13199
13200 /* MC_CMD_ENABLE_OFFLINE_BIST_OUT msgresponse */
13201 #define MC_CMD_ENABLE_OFFLINE_BIST_OUT_LEN 0
13202
13203
13204 /***********************************/
13205 /* MC_CMD_UART_SEND_DATA
13206  * Send checksummed[sic] block of data over the uart. Response is a placeholder
13207  * should we wish to make this reliable; currently requests are fire-and-
13208  * forget.
13209  */
13210 #define MC_CMD_UART_SEND_DATA 0xee
13211 #undef  MC_CMD_0xee_PRIVILEGE_CTG
13212
13213 #define MC_CMD_0xee_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13214
13215 /* MC_CMD_UART_SEND_DATA_OUT msgrequest */
13216 #define MC_CMD_UART_SEND_DATA_OUT_LENMIN 16
13217 #define MC_CMD_UART_SEND_DATA_OUT_LENMAX 252
13218 #define MC_CMD_UART_SEND_DATA_OUT_LEN(num) (16+1*(num))
13219 /* CRC32 over OFFSET, LENGTH, RESERVED, DATA */
13220 #define MC_CMD_UART_SEND_DATA_OUT_CHECKSUM_OFST 0
13221 #define MC_CMD_UART_SEND_DATA_OUT_CHECKSUM_LEN 4
13222 /* Offset at which to write the data */
13223 #define MC_CMD_UART_SEND_DATA_OUT_OFFSET_OFST 4
13224 #define MC_CMD_UART_SEND_DATA_OUT_OFFSET_LEN 4
13225 /* Length of data */
13226 #define MC_CMD_UART_SEND_DATA_OUT_LENGTH_OFST 8
13227 #define MC_CMD_UART_SEND_DATA_OUT_LENGTH_LEN 4
13228 /* Reserved for future use */
13229 #define MC_CMD_UART_SEND_DATA_OUT_RESERVED_OFST 12
13230 #define MC_CMD_UART_SEND_DATA_OUT_RESERVED_LEN 4
13231 #define MC_CMD_UART_SEND_DATA_OUT_DATA_OFST 16
13232 #define MC_CMD_UART_SEND_DATA_OUT_DATA_LEN 1
13233 #define MC_CMD_UART_SEND_DATA_OUT_DATA_MINNUM 0
13234 #define MC_CMD_UART_SEND_DATA_OUT_DATA_MAXNUM 236
13235
13236 /* MC_CMD_UART_SEND_DATA_IN msgresponse */
13237 #define MC_CMD_UART_SEND_DATA_IN_LEN 0
13238
13239
13240 /***********************************/
13241 /* MC_CMD_UART_RECV_DATA
13242  * Request checksummed[sic] block of data over the uart. Only a placeholder,
13243  * subject to change and not currently implemented.
13244  */
13245 #define MC_CMD_UART_RECV_DATA 0xef
13246 #undef  MC_CMD_0xef_PRIVILEGE_CTG
13247
13248 #define MC_CMD_0xef_PRIVILEGE_CTG SRIOV_CTG_GENERAL
13249
13250 /* MC_CMD_UART_RECV_DATA_OUT msgrequest */
13251 #define MC_CMD_UART_RECV_DATA_OUT_LEN 16
13252 /* CRC32 over OFFSET, LENGTH, RESERVED */
13253 #define MC_CMD_UART_RECV_DATA_OUT_CHECKSUM_OFST 0
13254 #define MC_CMD_UART_RECV_DATA_OUT_CHECKSUM_LEN 4
13255 /* Offset from which to read the data */
13256 #define MC_CMD_UART_RECV_DATA_OUT_OFFSET_OFST 4
13257 #define MC_CMD_UART_RECV_DATA_OUT_OFFSET_LEN 4
13258 /* Length of data */
13259 #define MC_CMD_UART_RECV_DATA_OUT_LENGTH_OFST 8
13260 #define MC_CMD_UART_RECV_DATA_OUT_LENGTH_LEN 4
13261 /* Reserved for future use */
13262 #define MC_CMD_UART_RECV_DATA_OUT_RESERVED_OFST 12
13263 #define MC_CMD_UART_RECV_DATA_OUT_RESERVED_LEN 4
13264
13265 /* MC_CMD_UART_RECV_DATA_IN msgresponse */
13266 #define MC_CMD_UART_RECV_DATA_IN_LENMIN 16
13267 #define MC_CMD_UART_RECV_DATA_IN_LENMAX 252
13268 #define MC_CMD_UART_RECV_DATA_IN_LEN(num) (16+1*(num))
13269 /* CRC32 over RESERVED1, RESERVED2, RESERVED3, DATA */
13270 #define MC_CMD_UART_RECV_DATA_IN_CHECKSUM_OFST 0
13271 #define MC_CMD_UART_RECV_DATA_IN_CHECKSUM_LEN 4
13272 /* Offset at which to write the data */
13273 #define MC_CMD_UART_RECV_DATA_IN_RESERVED1_OFST 4
13274 #define MC_CMD_UART_RECV_DATA_IN_RESERVED1_LEN 4
13275 /* Length of data */
13276 #define MC_CMD_UART_RECV_DATA_IN_RESERVED2_OFST 8
13277 #define MC_CMD_UART_RECV_DATA_IN_RESERVED2_LEN 4
13278 /* Reserved for future use */
13279 #define MC_CMD_UART_RECV_DATA_IN_RESERVED3_OFST 12
13280 #define MC_CMD_UART_RECV_DATA_IN_RESERVED3_LEN 4
13281 #define MC_CMD_UART_RECV_DATA_IN_DATA_OFST 16
13282 #define MC_CMD_UART_RECV_DATA_IN_DATA_LEN 1
13283 #define MC_CMD_UART_RECV_DATA_IN_DATA_MINNUM 0
13284 #define MC_CMD_UART_RECV_DATA_IN_DATA_MAXNUM 236
13285
13286
13287 /***********************************/
13288 /* MC_CMD_READ_FUSES
13289  * Read data programmed into the device One-Time-Programmable (OTP) Fuses
13290  */
13291 #define MC_CMD_READ_FUSES 0xf0
13292 #undef  MC_CMD_0xf0_PRIVILEGE_CTG
13293
13294 #define MC_CMD_0xf0_PRIVILEGE_CTG SRIOV_CTG_INSECURE
13295
13296 /* MC_CMD_READ_FUSES_IN msgrequest */
13297 #define MC_CMD_READ_FUSES_IN_LEN 8
13298 /* Offset in OTP to read */
13299 #define MC_CMD_READ_FUSES_IN_OFFSET_OFST 0
13300 #define MC_CMD_READ_FUSES_IN_OFFSET_LEN 4
13301 /* Length of data to read in bytes */
13302 #define MC_CMD_READ_FUSES_IN_LENGTH_OFST 4
13303 #define MC_CMD_READ_FUSES_IN_LENGTH_LEN 4
13304
13305 /* MC_CMD_READ_FUSES_OUT msgresponse */
13306 #define MC_CMD_READ_FUSES_OUT_LENMIN 4
13307 #define MC_CMD_READ_FUSES_OUT_LENMAX 252
13308 #define MC_CMD_READ_FUSES_OUT_LEN(num) (4+1*(num))
13309 /* Length of returned OTP data in bytes */
13310 #define MC_CMD_READ_FUSES_OUT_LENGTH_OFST 0
13311 #define MC_CMD_READ_FUSES_OUT_LENGTH_LEN 4
13312 /* Returned data */
13313 #define MC_CMD_READ_FUSES_OUT_DATA_OFST 4
13314 #define MC_CMD_READ_FUSES_OUT_DATA_LEN 1
13315 #define MC_CMD_READ_FUSES_OUT_DATA_MINNUM 0
13316 #define MC_CMD_READ_FUSES_OUT_DATA_MAXNUM 248
13317
13318
13319 /***********************************/
13320 /* MC_CMD_KR_TUNE
13321  * Get or set KR Serdes RXEQ and TX Driver settings
13322  */
13323 #define MC_CMD_KR_TUNE 0xf1
13324 #undef  MC_CMD_0xf1_PRIVILEGE_CTG
13325
13326 #define MC_CMD_0xf1_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
13327
13328 /* MC_CMD_KR_TUNE_IN msgrequest */
13329 #define MC_CMD_KR_TUNE_IN_LENMIN 4
13330 #define MC_CMD_KR_TUNE_IN_LENMAX 252
13331 #define MC_CMD_KR_TUNE_IN_LEN(num) (4+4*(num))
13332 /* Requested operation */
13333 #define MC_CMD_KR_TUNE_IN_KR_TUNE_OP_OFST 0
13334 #define MC_CMD_KR_TUNE_IN_KR_TUNE_OP_LEN 1
13335 /* enum: Get current RXEQ settings */
13336 #define MC_CMD_KR_TUNE_IN_RXEQ_GET 0x0
13337 /* enum: Override RXEQ settings */
13338 #define MC_CMD_KR_TUNE_IN_RXEQ_SET 0x1
13339 /* enum: Get current TX Driver settings */
13340 #define MC_CMD_KR_TUNE_IN_TXEQ_GET 0x2
13341 /* enum: Override TX Driver settings */
13342 #define MC_CMD_KR_TUNE_IN_TXEQ_SET 0x3
13343 /* enum: Force KR Serdes reset / recalibration */
13344 #define MC_CMD_KR_TUNE_IN_RECAL 0x4
13345 /* enum: Start KR Serdes Eye diagram plot on a given lane. Lane must have valid
13346  * signal.
13347  */
13348 #define MC_CMD_KR_TUNE_IN_START_EYE_PLOT 0x5
13349 /* enum: Poll KR Serdes Eye diagram plot. Returns one row of BER data. The
13350  * caller should call this command repeatedly after starting eye plot, until no
13351  * more data is returned.
13352  */
13353 #define MC_CMD_KR_TUNE_IN_POLL_EYE_PLOT 0x6
13354 /* enum: Read Figure Of Merit (eye quality, higher is better). */
13355 #define MC_CMD_KR_TUNE_IN_READ_FOM 0x7
13356 /* enum: Start/stop link training frames */
13357 #define MC_CMD_KR_TUNE_IN_LINK_TRAIN_RUN 0x8
13358 /* enum: Issue KR link training command (control training coefficients) */
13359 #define MC_CMD_KR_TUNE_IN_LINK_TRAIN_CMD 0x9
13360 /* Align the arguments to 32 bits */
13361 #define MC_CMD_KR_TUNE_IN_KR_TUNE_RSVD_OFST 1
13362 #define MC_CMD_KR_TUNE_IN_KR_TUNE_RSVD_LEN 3
13363 /* Arguments specific to the operation */
13364 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_OFST 4
13365 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_LEN 4
13366 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_MINNUM 0
13367 #define MC_CMD_KR_TUNE_IN_KR_TUNE_ARGS_MAXNUM 62
13368
13369 /* MC_CMD_KR_TUNE_OUT msgresponse */
13370 #define MC_CMD_KR_TUNE_OUT_LEN 0
13371
13372 /* MC_CMD_KR_TUNE_RXEQ_GET_IN msgrequest */
13373 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_LEN 4
13374 /* Requested operation */
13375 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_OP_OFST 0
13376 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_OP_LEN 1
13377 /* Align the arguments to 32 bits */
13378 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_RSVD_OFST 1
13379 #define MC_CMD_KR_TUNE_RXEQ_GET_IN_KR_TUNE_RSVD_LEN 3
13380
13381 /* MC_CMD_KR_TUNE_RXEQ_GET_OUT msgresponse */
13382 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LENMIN 4
13383 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LENMAX 252
13384 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LEN(num) (0+4*(num))
13385 /* RXEQ Parameter */
13386 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_OFST 0
13387 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_LEN 4
13388 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_MINNUM 1
13389 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_MAXNUM 63
13390 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_ID_LBN 0
13391 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_ID_WIDTH 8
13392 /* enum: Attenuation (0-15, Huntington) */
13393 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_ATT 0x0
13394 /* enum: CTLE Boost (0-15, Huntington) */
13395 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_BOOST 0x1
13396 /* enum: Edge DFE Tap1 (Huntington - 0 - max negative, 64 - zero, 127 - max
13397  * positive, Medford - 0-31)
13398  */
13399 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP1 0x2
13400 /* enum: Edge DFE Tap2 (Huntington - 0 - max negative, 32 - zero, 63 - max
13401  * positive, Medford - 0-31)
13402  */
13403 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP2 0x3
13404 /* enum: Edge DFE Tap3 (Huntington - 0 - max negative, 32 - zero, 63 - max
13405  * positive, Medford - 0-16)
13406  */
13407 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP3 0x4
13408 /* enum: Edge DFE Tap4 (Huntington - 0 - max negative, 32 - zero, 63 - max
13409  * positive, Medford - 0-16)
13410  */
13411 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP4 0x5
13412 /* enum: Edge DFE Tap5 (Huntington - 0 - max negative, 32 - zero, 63 - max
13413  * positive, Medford - 0-16)
13414  */
13415 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_TAP5 0x6
13416 /* enum: Edge DFE DLEV (0-128 for Medford) */
13417 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_EDFE_DLEV 0x7
13418 /* enum: Variable Gain Amplifier (0-15, Medford) */
13419 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_VGA 0x8
13420 /* enum: CTLE EQ Capacitor (0-15, Medford) */
13421 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_EQC 0x9
13422 /* enum: CTLE EQ Resistor (0-7, Medford) */
13423 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_EQRES 0xa
13424 /* enum: CTLE gain (0-31, Medford2) */
13425 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_GAIN 0xb
13426 /* enum: CTLE pole (0-31, Medford2) */
13427 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_POLE 0xc
13428 /* enum: CTLE peaking (0-31, Medford2) */
13429 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CTLE_PEAK 0xd
13430 /* enum: DFE Tap1 - even path (Medford2 - 6 bit signed (-29 - +29)) */
13431 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP1_EVEN 0xe
13432 /* enum: DFE Tap1 - odd path (Medford2 - 6 bit signed (-29 - +29)) */
13433 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP1_ODD 0xf
13434 /* enum: DFE Tap2 (Medford2 - 6 bit signed (-20 - +20)) */
13435 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP2 0x10
13436 /* enum: DFE Tap3 (Medford2 - 6 bit signed (-20 - +20)) */
13437 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP3 0x11
13438 /* enum: DFE Tap4 (Medford2 - 6 bit signed (-20 - +20)) */
13439 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP4 0x12
13440 /* enum: DFE Tap5 (Medford2 - 6 bit signed (-24 - +24)) */
13441 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP5 0x13
13442 /* enum: DFE Tap6 (Medford2 - 6 bit signed (-24 - +24)) */
13443 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP6 0x14
13444 /* enum: DFE Tap7 (Medford2 - 6 bit signed (-24 - +24)) */
13445 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP7 0x15
13446 /* enum: DFE Tap8 (Medford2 - 6 bit signed (-24 - +24)) */
13447 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP8 0x16
13448 /* enum: DFE Tap9 (Medford2 - 6 bit signed (-24 - +24)) */
13449 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP9 0x17
13450 /* enum: DFE Tap10 (Medford2 - 6 bit signed (-24 - +24)) */
13451 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP10 0x18
13452 /* enum: DFE Tap11 (Medford2 - 6 bit signed (-24 - +24)) */
13453 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP11 0x19
13454 /* enum: DFE Tap12 (Medford2 - 6 bit signed (-24 - +24)) */
13455 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_DFE_TAP12 0x1a
13456 /* enum: I/Q clk offset (Medford2 - 4 bit signed (-5 - +5))) */
13457 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_IQ_OFF 0x1b
13458 /* enum: Negative h1 polarity data sampler offset calibration code, even path
13459  * (Medford2 - 6 bit signed (-29 - +29)))
13460  */
13461 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1N_OFF_EVEN 0x1c
13462 /* enum: Negative h1 polarity data sampler offset calibration code, odd path
13463  * (Medford2 - 6 bit signed (-29 - +29)))
13464  */
13465 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1N_OFF_ODD 0x1d
13466 /* enum: Positive h1 polarity data sampler offset calibration code, even path
13467  * (Medford2 - 6 bit signed (-29 - +29)))
13468  */
13469 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1P_OFF_EVEN 0x1e
13470 /* enum: Positive h1 polarity data sampler offset calibration code, odd path
13471  * (Medford2 - 6 bit signed (-29 - +29)))
13472  */
13473 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_H1P_OFF_ODD 0x1f
13474 /* enum: CDR calibration loop code (Medford2) */
13475 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CDR_PVT 0x20
13476 /* enum: CDR integral loop code (Medford2) */
13477 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_CDR_INTEG 0x21
13478 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_LANE_LBN 8
13479 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_LANE_WIDTH 3
13480 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_0 0x0 /* enum */
13481 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_1 0x1 /* enum */
13482 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_2 0x2 /* enum */
13483 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_3 0x3 /* enum */
13484 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_LANE_ALL 0x4 /* enum */
13485 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_LBN 11
13486 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_WIDTH 1
13487 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_RESERVED_LBN 12
13488 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_RESERVED_WIDTH 4
13489 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_INITIAL_LBN 16
13490 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_INITIAL_WIDTH 8
13491 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_LBN 24
13492 #define MC_CMD_KR_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_WIDTH 8
13493
13494 /* MC_CMD_KR_TUNE_RXEQ_SET_IN msgrequest */
13495 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LENMIN 8
13496 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LENMAX 252
13497 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_LEN(num) (4+4*(num))
13498 /* Requested operation */
13499 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_OP_OFST 0
13500 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_OP_LEN 1
13501 /* Align the arguments to 32 bits */
13502 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_RSVD_OFST 1
13503 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_KR_TUNE_RSVD_LEN 3
13504 /* RXEQ Parameter */
13505 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_OFST 4
13506 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_LEN 4
13507 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_MINNUM 1
13508 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_MAXNUM 62
13509 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_ID_LBN 0
13510 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_ID_WIDTH 8
13511 /*             Enum values, see field(s): */
13512 /*                MC_CMD_KR_TUNE_RXEQ_GET_OUT/PARAM_ID */
13513 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_LANE_LBN 8
13514 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_LANE_WIDTH 3
13515 /*             Enum values, see field(s): */
13516 /*                MC_CMD_KR_TUNE_RXEQ_GET_OUT/PARAM_LANE */
13517 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_LBN 11
13518 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_WIDTH 1
13519 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED_LBN 12
13520 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED_WIDTH 4
13521 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_INITIAL_LBN 16
13522 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_PARAM_INITIAL_WIDTH 8
13523 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED2_LBN 24
13524 #define MC_CMD_KR_TUNE_RXEQ_SET_IN_RESERVED2_WIDTH 8
13525
13526 /* MC_CMD_KR_TUNE_RXEQ_SET_OUT msgresponse */
13527 #define MC_CMD_KR_TUNE_RXEQ_SET_OUT_LEN 0
13528
13529 /* MC_CMD_KR_TUNE_TXEQ_GET_IN msgrequest */
13530 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_LEN 4
13531 /* Requested operation */
13532 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_OP_OFST 0
13533 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_OP_LEN 1
13534 /* Align the arguments to 32 bits */
13535 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_RSVD_OFST 1
13536 #define MC_CMD_KR_TUNE_TXEQ_GET_IN_KR_TUNE_RSVD_LEN 3
13537
13538 /* MC_CMD_KR_TUNE_TXEQ_GET_OUT msgresponse */
13539 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LENMIN 4
13540 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LENMAX 252
13541 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LEN(num) (0+4*(num))
13542 /* TXEQ Parameter */
13543 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_OFST 0
13544 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_LEN 4
13545 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_MINNUM 1
13546 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_MAXNUM 63
13547 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_ID_LBN 0
13548 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_ID_WIDTH 8
13549 /* enum: TX Amplitude (Huntington, Medford, Medford2) */
13550 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_LEV 0x0
13551 /* enum: De-Emphasis Tap1 Magnitude (0-7) (Huntington) */
13552 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_MODE 0x1
13553 /* enum: De-Emphasis Tap1 Fine */
13554 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_DTLEV 0x2
13555 /* enum: De-Emphasis Tap2 Magnitude (0-6) (Huntington) */
13556 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_D2 0x3
13557 /* enum: De-Emphasis Tap2 Fine (Huntington) */
13558 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_D2TLEV 0x4
13559 /* enum: Pre-Emphasis Magnitude (Huntington) */
13560 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_E 0x5
13561 /* enum: Pre-Emphasis Fine (Huntington) */
13562 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_ETLEV 0x6
13563 /* enum: TX Slew Rate Coarse control (Huntington) */
13564 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_PREDRV_DLY 0x7
13565 /* enum: TX Slew Rate Fine control (Huntington) */
13566 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_SR_SET 0x8
13567 /* enum: TX Termination Impedance control (Huntington) */
13568 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_RT_SET 0x9
13569 /* enum: TX Amplitude Fine control (Medford) */
13570 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TX_LEV_FINE 0xa
13571 /* enum: Pre-shoot Tap (Medford, Medford2) */
13572 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_ADV 0xb
13573 /* enum: De-emphasis Tap (Medford, Medford2) */
13574 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_TAP_DLY 0xc
13575 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_LANE_LBN 8
13576 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_LANE_WIDTH 3
13577 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_0 0x0 /* enum */
13578 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_1 0x1 /* enum */
13579 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_2 0x2 /* enum */
13580 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_3 0x3 /* enum */
13581 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_LANE_ALL 0x4 /* enum */
13582 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED_LBN 11
13583 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED_WIDTH 5
13584 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_INITIAL_LBN 16
13585 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_PARAM_INITIAL_WIDTH 8
13586 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED2_LBN 24
13587 #define MC_CMD_KR_TUNE_TXEQ_GET_OUT_RESERVED2_WIDTH 8
13588
13589 /* MC_CMD_KR_TUNE_TXEQ_SET_IN msgrequest */
13590 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LENMIN 8
13591 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LENMAX 252
13592 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_LEN(num) (4+4*(num))
13593 /* Requested operation */
13594 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_OP_OFST 0
13595 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_OP_LEN 1
13596 /* Align the arguments to 32 bits */
13597 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_RSVD_OFST 1
13598 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_KR_TUNE_RSVD_LEN 3
13599 /* TXEQ Parameter */
13600 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_OFST 4
13601 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_LEN 4
13602 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_MINNUM 1
13603 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_MAXNUM 62
13604 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_ID_LBN 0
13605 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_ID_WIDTH 8
13606 /*             Enum values, see field(s): */
13607 /*                MC_CMD_KR_TUNE_TXEQ_GET_OUT/PARAM_ID */
13608 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_LANE_LBN 8
13609 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_LANE_WIDTH 3
13610 /*             Enum values, see field(s): */
13611 /*                MC_CMD_KR_TUNE_TXEQ_GET_OUT/PARAM_LANE */
13612 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED_LBN 11
13613 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED_WIDTH 5
13614 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_INITIAL_LBN 16
13615 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_PARAM_INITIAL_WIDTH 8
13616 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED2_LBN 24
13617 #define MC_CMD_KR_TUNE_TXEQ_SET_IN_RESERVED2_WIDTH 8
13618
13619 /* MC_CMD_KR_TUNE_TXEQ_SET_OUT msgresponse */
13620 #define MC_CMD_KR_TUNE_TXEQ_SET_OUT_LEN 0
13621
13622 /* MC_CMD_KR_TUNE_RECAL_IN msgrequest */
13623 #define MC_CMD_KR_TUNE_RECAL_IN_LEN 4
13624 /* Requested operation */
13625 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_OP_OFST 0
13626 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_OP_LEN 1
13627 /* Align the arguments to 32 bits */
13628 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_RSVD_OFST 1
13629 #define MC_CMD_KR_TUNE_RECAL_IN_KR_TUNE_RSVD_LEN 3
13630
13631 /* MC_CMD_KR_TUNE_RECAL_OUT msgresponse */
13632 #define MC_CMD_KR_TUNE_RECAL_OUT_LEN 0
13633
13634 /* MC_CMD_KR_TUNE_START_EYE_PLOT_IN msgrequest */
13635 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_LEN 8
13636 /* Requested operation */
13637 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_OP_OFST 0
13638 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_OP_LEN 1
13639 /* Align the arguments to 32 bits */
13640 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_RSVD_OFST 1
13641 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_KR_TUNE_RSVD_LEN 3
13642 /* Port-relative lane to scan eye on */
13643 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_LANE_OFST 4
13644 #define MC_CMD_KR_TUNE_START_EYE_PLOT_IN_LANE_LEN 4
13645
13646 /* MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN msgrequest */
13647 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LEN 12
13648 /* Requested operation */
13649 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_OP_OFST 0
13650 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_OP_LEN 1
13651 /* Align the arguments to 32 bits */
13652 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_RSVD_OFST 1
13653 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_KR_TUNE_RSVD_LEN 3
13654 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_OFST 4
13655 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_LEN 4
13656 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_NUM_LBN 0
13657 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_NUM_WIDTH 8
13658 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_ABS_REL_LBN 31
13659 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_LANE_ABS_REL_WIDTH 1
13660 /* Scan duration / cycle count */
13661 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_BER_OFST 8
13662 #define MC_CMD_KR_TUNE_START_EYE_PLOT_V2_IN_BER_LEN 4
13663
13664 /* MC_CMD_KR_TUNE_START_EYE_PLOT_OUT msgresponse */
13665 #define MC_CMD_KR_TUNE_START_EYE_PLOT_OUT_LEN 0
13666
13667 /* MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN msgrequest */
13668 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_LEN 4
13669 /* Requested operation */
13670 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_OP_OFST 0
13671 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_OP_LEN 1
13672 /* Align the arguments to 32 bits */
13673 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_RSVD_OFST 1
13674 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_IN_KR_TUNE_RSVD_LEN 3
13675
13676 /* MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT msgresponse */
13677 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LENMIN 0
13678 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LENMAX 252
13679 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_LEN(num) (0+2*(num))
13680 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_OFST 0
13681 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_LEN 2
13682 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MINNUM 0
13683 #define MC_CMD_KR_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MAXNUM 126
13684
13685 /* MC_CMD_KR_TUNE_READ_FOM_IN msgrequest */
13686 #define MC_CMD_KR_TUNE_READ_FOM_IN_LEN 8
13687 /* Requested operation */
13688 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_OP_OFST 0
13689 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_OP_LEN 1
13690 /* Align the arguments to 32 bits */
13691 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_RSVD_OFST 1
13692 #define MC_CMD_KR_TUNE_READ_FOM_IN_KR_TUNE_RSVD_LEN 3
13693 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_OFST 4
13694 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_LEN 4
13695 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_NUM_LBN 0
13696 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_NUM_WIDTH 8
13697 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_ABS_REL_LBN 31
13698 #define MC_CMD_KR_TUNE_READ_FOM_IN_LANE_ABS_REL_WIDTH 1
13699
13700 /* MC_CMD_KR_TUNE_READ_FOM_OUT msgresponse */
13701 #define MC_CMD_KR_TUNE_READ_FOM_OUT_LEN 4
13702 #define MC_CMD_KR_TUNE_READ_FOM_OUT_FOM_OFST 0
13703 #define MC_CMD_KR_TUNE_READ_FOM_OUT_FOM_LEN 4
13704
13705 /* MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN msgrequest */
13706 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_LEN 8
13707 /* Requested operation */
13708 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_OP_OFST 0
13709 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_OP_LEN 1
13710 /* Align the arguments to 32 bits */
13711 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_RSVD_OFST 1
13712 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_KR_TUNE_RSVD_LEN 3
13713 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_RUN_OFST 4
13714 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_RUN_LEN 4
13715 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_STOP 0x0 /* enum */
13716 #define MC_CMD_KR_TUNE_LINK_TRAIN_RUN_IN_START 0x1 /* enum */
13717
13718 /* MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN msgrequest */
13719 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_LEN 28
13720 /* Requested operation */
13721 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_OP_OFST 0
13722 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_OP_LEN 1
13723 /* Align the arguments to 32 bits */
13724 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_RSVD_OFST 1
13725 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_KR_TUNE_RSVD_LEN 3
13726 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_LANE_OFST 4
13727 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_LANE_LEN 4
13728 /* Set INITIALIZE state */
13729 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_INITIALIZE_OFST 8
13730 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_INITIALIZE_LEN 4
13731 /* Set PRESET state */
13732 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_PRESET_OFST 12
13733 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_PRESET_LEN 4
13734 /* C(-1) request */
13735 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CM1_OFST 16
13736 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CM1_LEN 4
13737 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_REQ_HOLD 0x0 /* enum */
13738 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_REQ_INCREMENT 0x1 /* enum */
13739 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_REQ_DECREMENT 0x2 /* enum */
13740 /* C(0) request */
13741 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_C0_OFST 20
13742 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_C0_LEN 4
13743 /*            Enum values, see field(s): */
13744 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN/CM1 */
13745 /* C(+1) request */
13746 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CP1_OFST 24
13747 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN_CP1_LEN 4
13748 /*            Enum values, see field(s): */
13749 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN/CM1 */
13750
13751 /* MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT msgresponse */
13752 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_LEN 24
13753 /* C(-1) status */
13754 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_STATUS_OFST 0
13755 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_STATUS_LEN 4
13756 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_NOT_UPDATED 0x0 /* enum */
13757 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_UPDATED 0x1 /* enum */
13758 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_MINIMUM 0x2 /* enum */
13759 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_STATUS_MAXIMUM 0x3 /* enum */
13760 /* C(0) status */
13761 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_STATUS_OFST 4
13762 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_STATUS_LEN 4
13763 /*            Enum values, see field(s): */
13764 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN/CM1 */
13765 /* C(+1) status */
13766 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_STATUS_OFST 8
13767 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_STATUS_LEN 4
13768 /*            Enum values, see field(s): */
13769 /*               MC_CMD_KR_TUNE_LINK_TRAIN_CMD_IN/CM1 */
13770 /* C(-1) value */
13771 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_VALUE_OFST 12
13772 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CM1_VALUE_LEN 4
13773 /* C(0) value */
13774 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_VALUE_OFST 16
13775 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_C0_VALUE_LEN 4
13776 /* C(+1) status */
13777 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_VALUE_OFST 20
13778 #define MC_CMD_KR_TUNE_LINK_TRAIN_CMD_OUT_CP1_VALUE_LEN 4
13779
13780
13781 /***********************************/
13782 /* MC_CMD_PCIE_TUNE
13783  * Get or set PCIE Serdes RXEQ and TX Driver settings
13784  */
13785 #define MC_CMD_PCIE_TUNE 0xf2
13786 #undef  MC_CMD_0xf2_PRIVILEGE_CTG
13787
13788 #define MC_CMD_0xf2_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
13789
13790 /* MC_CMD_PCIE_TUNE_IN msgrequest */
13791 #define MC_CMD_PCIE_TUNE_IN_LENMIN 4
13792 #define MC_CMD_PCIE_TUNE_IN_LENMAX 252
13793 #define MC_CMD_PCIE_TUNE_IN_LEN(num) (4+4*(num))
13794 /* Requested operation */
13795 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_OP_OFST 0
13796 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_OP_LEN 1
13797 /* enum: Get current RXEQ settings */
13798 #define MC_CMD_PCIE_TUNE_IN_RXEQ_GET 0x0
13799 /* enum: Override RXEQ settings */
13800 #define MC_CMD_PCIE_TUNE_IN_RXEQ_SET 0x1
13801 /* enum: Get current TX Driver settings */
13802 #define MC_CMD_PCIE_TUNE_IN_TXEQ_GET 0x2
13803 /* enum: Override TX Driver settings */
13804 #define MC_CMD_PCIE_TUNE_IN_TXEQ_SET 0x3
13805 /* enum: Start PCIe Serdes Eye diagram plot on a given lane. */
13806 #define MC_CMD_PCIE_TUNE_IN_START_EYE_PLOT 0x5
13807 /* enum: Poll PCIe Serdes Eye diagram plot. Returns one row of BER data. The
13808  * caller should call this command repeatedly after starting eye plot, until no
13809  * more data is returned.
13810  */
13811 #define MC_CMD_PCIE_TUNE_IN_POLL_EYE_PLOT 0x6
13812 /* enum: Enable the SERDES BIST and set it to generate a 200MHz square wave */
13813 #define MC_CMD_PCIE_TUNE_IN_BIST_SQUARE_WAVE 0x7
13814 /* Align the arguments to 32 bits */
13815 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_RSVD_OFST 1
13816 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_RSVD_LEN 3
13817 /* Arguments specific to the operation */
13818 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_OFST 4
13819 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_LEN 4
13820 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_MINNUM 0
13821 #define MC_CMD_PCIE_TUNE_IN_PCIE_TUNE_ARGS_MAXNUM 62
13822
13823 /* MC_CMD_PCIE_TUNE_OUT msgresponse */
13824 #define MC_CMD_PCIE_TUNE_OUT_LEN 0
13825
13826 /* MC_CMD_PCIE_TUNE_RXEQ_GET_IN msgrequest */
13827 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_LEN 4
13828 /* Requested operation */
13829 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_OP_OFST 0
13830 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_OP_LEN 1
13831 /* Align the arguments to 32 bits */
13832 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_RSVD_OFST 1
13833 #define MC_CMD_PCIE_TUNE_RXEQ_GET_IN_PCIE_TUNE_RSVD_LEN 3
13834
13835 /* MC_CMD_PCIE_TUNE_RXEQ_GET_OUT msgresponse */
13836 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LENMIN 4
13837 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LENMAX 252
13838 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LEN(num) (0+4*(num))
13839 /* RXEQ Parameter */
13840 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_OFST 0
13841 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_LEN 4
13842 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_MINNUM 1
13843 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_MAXNUM 63
13844 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_ID_LBN 0
13845 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_ID_WIDTH 8
13846 /* enum: Attenuation (0-15) */
13847 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_ATT 0x0
13848 /* enum: CTLE Boost (0-15) */
13849 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_BOOST 0x1
13850 /* enum: DFE Tap1 (0 - max negative, 64 - zero, 127 - max positive) */
13851 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP1 0x2
13852 /* enum: DFE Tap2 (0 - max negative, 32 - zero, 63 - max positive) */
13853 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP2 0x3
13854 /* enum: DFE Tap3 (0 - max negative, 32 - zero, 63 - max positive) */
13855 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP3 0x4
13856 /* enum: DFE Tap4 (0 - max negative, 32 - zero, 63 - max positive) */
13857 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP4 0x5
13858 /* enum: DFE Tap5 (0 - max negative, 32 - zero, 63 - max positive) */
13859 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_TAP5 0x6
13860 /* enum: DFE DLev */
13861 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_DFE_DLEV 0x7
13862 /* enum: Figure of Merit */
13863 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_FOM 0x8
13864 /* enum: CTLE EQ Capacitor (HF Gain) */
13865 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_CTLE_EQC 0x9
13866 /* enum: CTLE EQ Resistor (DC Gain) */
13867 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_CTLE_EQRES 0xa
13868 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_LANE_LBN 8
13869 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_LANE_WIDTH 5
13870 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_0 0x0 /* enum */
13871 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_1 0x1 /* enum */
13872 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_2 0x2 /* enum */
13873 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_3 0x3 /* enum */
13874 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_4 0x4 /* enum */
13875 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_5 0x5 /* enum */
13876 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_6 0x6 /* enum */
13877 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_7 0x7 /* enum */
13878 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_8 0x8 /* enum */
13879 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_9 0x9 /* enum */
13880 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_10 0xa /* enum */
13881 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_11 0xb /* enum */
13882 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_12 0xc /* enum */
13883 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_13 0xd /* enum */
13884 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_14 0xe /* enum */
13885 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_15 0xf /* enum */
13886 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_LANE_ALL 0x10 /* enum */
13887 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_LBN 13
13888 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_AUTOCAL_WIDTH 1
13889 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_RESERVED_LBN 14
13890 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_RESERVED_WIDTH 10
13891 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_LBN 24
13892 #define MC_CMD_PCIE_TUNE_RXEQ_GET_OUT_PARAM_CURRENT_WIDTH 8
13893
13894 /* MC_CMD_PCIE_TUNE_RXEQ_SET_IN msgrequest */
13895 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LENMIN 8
13896 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LENMAX 252
13897 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_LEN(num) (4+4*(num))
13898 /* Requested operation */
13899 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_OP_OFST 0
13900 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_OP_LEN 1
13901 /* Align the arguments to 32 bits */
13902 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_RSVD_OFST 1
13903 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PCIE_TUNE_RSVD_LEN 3
13904 /* RXEQ Parameter */
13905 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_OFST 4
13906 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_LEN 4
13907 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_MINNUM 1
13908 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_MAXNUM 62
13909 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_ID_LBN 0
13910 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_ID_WIDTH 8
13911 /*             Enum values, see field(s): */
13912 /*                MC_CMD_PCIE_TUNE_RXEQ_GET_OUT/PARAM_ID */
13913 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_LANE_LBN 8
13914 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_LANE_WIDTH 5
13915 /*             Enum values, see field(s): */
13916 /*                MC_CMD_PCIE_TUNE_RXEQ_GET_OUT/PARAM_LANE */
13917 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_LBN 13
13918 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_AUTOCAL_WIDTH 1
13919 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED_LBN 14
13920 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED_WIDTH 2
13921 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_INITIAL_LBN 16
13922 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_PARAM_INITIAL_WIDTH 8
13923 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED2_LBN 24
13924 #define MC_CMD_PCIE_TUNE_RXEQ_SET_IN_RESERVED2_WIDTH 8
13925
13926 /* MC_CMD_PCIE_TUNE_RXEQ_SET_OUT msgresponse */
13927 #define MC_CMD_PCIE_TUNE_RXEQ_SET_OUT_LEN 0
13928
13929 /* MC_CMD_PCIE_TUNE_TXEQ_GET_IN msgrequest */
13930 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_LEN 4
13931 /* Requested operation */
13932 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_OP_OFST 0
13933 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_OP_LEN 1
13934 /* Align the arguments to 32 bits */
13935 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_RSVD_OFST 1
13936 #define MC_CMD_PCIE_TUNE_TXEQ_GET_IN_PCIE_TUNE_RSVD_LEN 3
13937
13938 /* MC_CMD_PCIE_TUNE_TXEQ_GET_OUT msgresponse */
13939 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LENMIN 4
13940 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LENMAX 252
13941 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_LEN(num) (0+4*(num))
13942 /* RXEQ Parameter */
13943 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_OFST 0
13944 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_LEN 4
13945 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_MINNUM 1
13946 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_MAXNUM 63
13947 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_ID_LBN 0
13948 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_ID_WIDTH 8
13949 /* enum: TxMargin (PIPE) */
13950 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_TXMARGIN 0x0
13951 /* enum: TxSwing (PIPE) */
13952 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_TXSWING 0x1
13953 /* enum: De-emphasis coefficient C(-1) (PIPE) */
13954 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_CM1 0x2
13955 /* enum: De-emphasis coefficient C(0) (PIPE) */
13956 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_C0 0x3
13957 /* enum: De-emphasis coefficient C(+1) (PIPE) */
13958 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_CP1 0x4
13959 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_LANE_LBN 8
13960 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_LANE_WIDTH 4
13961 /*             Enum values, see field(s): */
13962 /*                MC_CMD_PCIE_TUNE_RXEQ_GET_OUT/PARAM_LANE */
13963 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_RESERVED_LBN 12
13964 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_RESERVED_WIDTH 12
13965 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_CURRENT_LBN 24
13966 #define MC_CMD_PCIE_TUNE_TXEQ_GET_OUT_PARAM_CURRENT_WIDTH 8
13967
13968 /* MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN msgrequest */
13969 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_LEN 8
13970 /* Requested operation */
13971 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_OP_OFST 0
13972 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_OP_LEN 1
13973 /* Align the arguments to 32 bits */
13974 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_RSVD_OFST 1
13975 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_PCIE_TUNE_RSVD_LEN 3
13976 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_LANE_OFST 4
13977 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_IN_LANE_LEN 4
13978
13979 /* MC_CMD_PCIE_TUNE_START_EYE_PLOT_OUT msgresponse */
13980 #define MC_CMD_PCIE_TUNE_START_EYE_PLOT_OUT_LEN 0
13981
13982 /* MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN msgrequest */
13983 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_LEN 4
13984 /* Requested operation */
13985 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_OP_OFST 0
13986 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_OP_LEN 1
13987 /* Align the arguments to 32 bits */
13988 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_RSVD_OFST 1
13989 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_IN_PCIE_TUNE_RSVD_LEN 3
13990
13991 /* MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT msgresponse */
13992 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LENMIN 0
13993 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LENMAX 252
13994 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_LEN(num) (0+2*(num))
13995 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_OFST 0
13996 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_LEN 2
13997 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MINNUM 0
13998 #define MC_CMD_PCIE_TUNE_POLL_EYE_PLOT_OUT_SAMPLES_MAXNUM 126
13999
14000 /* MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_IN msgrequest */
14001 #define MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_IN_LEN 0
14002
14003 /* MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_OUT msgrequest */
14004 #define MC_CMD_PCIE_TUNE_BIST_SQUARE_WAVE_OUT_LEN 0
14005
14006
14007 /***********************************/
14008 /* MC_CMD_LICENSING
14009  * Operations on the NVRAM_PARTITION_TYPE_LICENSE application license partition
14010  * - not used for V3 licensing
14011  */
14012 #define MC_CMD_LICENSING 0xf3
14013 #undef  MC_CMD_0xf3_PRIVILEGE_CTG
14014
14015 #define MC_CMD_0xf3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14016
14017 /* MC_CMD_LICENSING_IN msgrequest */
14018 #define MC_CMD_LICENSING_IN_LEN 4
14019 /* identifies the type of operation requested */
14020 #define MC_CMD_LICENSING_IN_OP_OFST 0
14021 #define MC_CMD_LICENSING_IN_OP_LEN 4
14022 /* enum: re-read and apply licenses after a license key partition update; note
14023  * that this operation returns a zero-length response
14024  */
14025 #define MC_CMD_LICENSING_IN_OP_UPDATE_LICENSE 0x0
14026 /* enum: report counts of installed licenses */
14027 #define MC_CMD_LICENSING_IN_OP_GET_KEY_STATS 0x1
14028
14029 /* MC_CMD_LICENSING_OUT msgresponse */
14030 #define MC_CMD_LICENSING_OUT_LEN 28
14031 /* count of application keys which are valid */
14032 #define MC_CMD_LICENSING_OUT_VALID_APP_KEYS_OFST 0
14033 #define MC_CMD_LICENSING_OUT_VALID_APP_KEYS_LEN 4
14034 /* sum of UNVERIFIABLE_APP_KEYS + WRONG_NODE_APP_KEYS (for compatibility with
14035  * MC_CMD_FC_OP_LICENSE)
14036  */
14037 #define MC_CMD_LICENSING_OUT_INVALID_APP_KEYS_OFST 4
14038 #define MC_CMD_LICENSING_OUT_INVALID_APP_KEYS_LEN 4
14039 /* count of application keys which are invalid due to being blacklisted */
14040 #define MC_CMD_LICENSING_OUT_BLACKLISTED_APP_KEYS_OFST 8
14041 #define MC_CMD_LICENSING_OUT_BLACKLISTED_APP_KEYS_LEN 4
14042 /* count of application keys which are invalid due to being unverifiable */
14043 #define MC_CMD_LICENSING_OUT_UNVERIFIABLE_APP_KEYS_OFST 12
14044 #define MC_CMD_LICENSING_OUT_UNVERIFIABLE_APP_KEYS_LEN 4
14045 /* count of application keys which are invalid due to being for the wrong node
14046  */
14047 #define MC_CMD_LICENSING_OUT_WRONG_NODE_APP_KEYS_OFST 16
14048 #define MC_CMD_LICENSING_OUT_WRONG_NODE_APP_KEYS_LEN 4
14049 /* licensing state (for diagnostics; the exact meaning of the bits in this
14050  * field are private to the firmware)
14051  */
14052 #define MC_CMD_LICENSING_OUT_LICENSING_STATE_OFST 20
14053 #define MC_CMD_LICENSING_OUT_LICENSING_STATE_LEN 4
14054 /* licensing subsystem self-test report (for manftest) */
14055 #define MC_CMD_LICENSING_OUT_LICENSING_SELF_TEST_OFST 24
14056 #define MC_CMD_LICENSING_OUT_LICENSING_SELF_TEST_LEN 4
14057 /* enum: licensing subsystem self-test failed */
14058 #define MC_CMD_LICENSING_OUT_SELF_TEST_FAIL 0x0
14059 /* enum: licensing subsystem self-test passed */
14060 #define MC_CMD_LICENSING_OUT_SELF_TEST_PASS 0x1
14061
14062
14063 /***********************************/
14064 /* MC_CMD_LICENSING_V3
14065  * Operations on the NVRAM_PARTITION_TYPE_LICENSE application license partition
14066  * - V3 licensing (Medford)
14067  */
14068 #define MC_CMD_LICENSING_V3 0xd0
14069 #undef  MC_CMD_0xd0_PRIVILEGE_CTG
14070
14071 #define MC_CMD_0xd0_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14072
14073 /* MC_CMD_LICENSING_V3_IN msgrequest */
14074 #define MC_CMD_LICENSING_V3_IN_LEN 4
14075 /* identifies the type of operation requested */
14076 #define MC_CMD_LICENSING_V3_IN_OP_OFST 0
14077 #define MC_CMD_LICENSING_V3_IN_OP_LEN 4
14078 /* enum: re-read and apply licenses after a license key partition update; note
14079  * that this operation returns a zero-length response
14080  */
14081 #define MC_CMD_LICENSING_V3_IN_OP_UPDATE_LICENSE 0x0
14082 /* enum: report counts of installed licenses Returns EAGAIN if license
14083  * processing (updating) has been started but not yet completed.
14084  */
14085 #define MC_CMD_LICENSING_V3_IN_OP_REPORT_LICENSE 0x1
14086
14087 /* MC_CMD_LICENSING_V3_OUT msgresponse */
14088 #define MC_CMD_LICENSING_V3_OUT_LEN 88
14089 /* count of keys which are valid */
14090 #define MC_CMD_LICENSING_V3_OUT_VALID_KEYS_OFST 0
14091 #define MC_CMD_LICENSING_V3_OUT_VALID_KEYS_LEN 4
14092 /* sum of UNVERIFIABLE_KEYS + WRONG_NODE_KEYS (for compatibility with
14093  * MC_CMD_FC_OP_LICENSE)
14094  */
14095 #define MC_CMD_LICENSING_V3_OUT_INVALID_KEYS_OFST 4
14096 #define MC_CMD_LICENSING_V3_OUT_INVALID_KEYS_LEN 4
14097 /* count of keys which are invalid due to being unverifiable */
14098 #define MC_CMD_LICENSING_V3_OUT_UNVERIFIABLE_KEYS_OFST 8
14099 #define MC_CMD_LICENSING_V3_OUT_UNVERIFIABLE_KEYS_LEN 4
14100 /* count of keys which are invalid due to being for the wrong node */
14101 #define MC_CMD_LICENSING_V3_OUT_WRONG_NODE_KEYS_OFST 12
14102 #define MC_CMD_LICENSING_V3_OUT_WRONG_NODE_KEYS_LEN 4
14103 /* licensing state (for diagnostics; the exact meaning of the bits in this
14104  * field are private to the firmware)
14105  */
14106 #define MC_CMD_LICENSING_V3_OUT_LICENSING_STATE_OFST 16
14107 #define MC_CMD_LICENSING_V3_OUT_LICENSING_STATE_LEN 4
14108 /* licensing subsystem self-test report (for manftest) */
14109 #define MC_CMD_LICENSING_V3_OUT_LICENSING_SELF_TEST_OFST 20
14110 #define MC_CMD_LICENSING_V3_OUT_LICENSING_SELF_TEST_LEN 4
14111 /* enum: licensing subsystem self-test failed */
14112 #define MC_CMD_LICENSING_V3_OUT_SELF_TEST_FAIL 0x0
14113 /* enum: licensing subsystem self-test passed */
14114 #define MC_CMD_LICENSING_V3_OUT_SELF_TEST_PASS 0x1
14115 /* bitmask of licensed applications */
14116 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_OFST 24
14117 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_LEN 8
14118 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_LO_OFST 24
14119 #define MC_CMD_LICENSING_V3_OUT_LICENSED_APPS_HI_OFST 28
14120 /* reserved for future use */
14121 #define MC_CMD_LICENSING_V3_OUT_RESERVED_0_OFST 32
14122 #define MC_CMD_LICENSING_V3_OUT_RESERVED_0_LEN 24
14123 /* bitmask of licensed features */
14124 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_OFST 56
14125 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_LEN 8
14126 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_LO_OFST 56
14127 #define MC_CMD_LICENSING_V3_OUT_LICENSED_FEATURES_HI_OFST 60
14128 /* reserved for future use */
14129 #define MC_CMD_LICENSING_V3_OUT_RESERVED_1_OFST 64
14130 #define MC_CMD_LICENSING_V3_OUT_RESERVED_1_LEN 24
14131
14132
14133 /***********************************/
14134 /* MC_CMD_LICENSING_GET_ID_V3
14135  * Get ID and type from the NVRAM_PARTITION_TYPE_LICENSE application license
14136  * partition - V3 licensing (Medford)
14137  */
14138 #define MC_CMD_LICENSING_GET_ID_V3 0xd1
14139 #undef  MC_CMD_0xd1_PRIVILEGE_CTG
14140
14141 #define MC_CMD_0xd1_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14142
14143 /* MC_CMD_LICENSING_GET_ID_V3_IN msgrequest */
14144 #define MC_CMD_LICENSING_GET_ID_V3_IN_LEN 0
14145
14146 /* MC_CMD_LICENSING_GET_ID_V3_OUT msgresponse */
14147 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LENMIN 8
14148 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LENMAX 252
14149 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LEN(num) (8+1*(num))
14150 /* type of license (eg 3) */
14151 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_TYPE_OFST 0
14152 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_TYPE_LEN 4
14153 /* length of the license ID (in bytes) */
14154 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_LENGTH_OFST 4
14155 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_LENGTH_LEN 4
14156 /* the unique license ID of the adapter */
14157 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_OFST 8
14158 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_LEN 1
14159 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_MINNUM 0
14160 #define MC_CMD_LICENSING_GET_ID_V3_OUT_LICENSE_ID_MAXNUM 244
14161
14162
14163 /***********************************/
14164 /* MC_CMD_MC2MC_PROXY
14165  * Execute an arbitrary MCDI command on the slave MC of a dual-core device.
14166  * This will fail on a single-core system.
14167  */
14168 #define MC_CMD_MC2MC_PROXY 0xf4
14169 #undef  MC_CMD_0xf4_PRIVILEGE_CTG
14170
14171 #define MC_CMD_0xf4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14172
14173 /* MC_CMD_MC2MC_PROXY_IN msgrequest */
14174 #define MC_CMD_MC2MC_PROXY_IN_LEN 0
14175
14176 /* MC_CMD_MC2MC_PROXY_OUT msgresponse */
14177 #define MC_CMD_MC2MC_PROXY_OUT_LEN 0
14178
14179
14180 /***********************************/
14181 /* MC_CMD_GET_LICENSED_APP_STATE
14182  * Query the state of an individual licensed application. (Note that the actual
14183  * state may be invalidated by the MC_CMD_LICENSING OP_UPDATE_LICENSE operation
14184  * or a reboot of the MC.) Not used for V3 licensing
14185  */
14186 #define MC_CMD_GET_LICENSED_APP_STATE 0xf5
14187 #undef  MC_CMD_0xf5_PRIVILEGE_CTG
14188
14189 #define MC_CMD_0xf5_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14190
14191 /* MC_CMD_GET_LICENSED_APP_STATE_IN msgrequest */
14192 #define MC_CMD_GET_LICENSED_APP_STATE_IN_LEN 4
14193 /* application ID to query (LICENSED_APP_ID_xxx) */
14194 #define MC_CMD_GET_LICENSED_APP_STATE_IN_APP_ID_OFST 0
14195 #define MC_CMD_GET_LICENSED_APP_STATE_IN_APP_ID_LEN 4
14196
14197 /* MC_CMD_GET_LICENSED_APP_STATE_OUT msgresponse */
14198 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_LEN 4
14199 /* state of this application */
14200 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_STATE_OFST 0
14201 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_STATE_LEN 4
14202 /* enum: no (or invalid) license is present for the application */
14203 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_NOT_LICENSED 0x0
14204 /* enum: a valid license is present for the application */
14205 #define MC_CMD_GET_LICENSED_APP_STATE_OUT_LICENSED 0x1
14206
14207
14208 /***********************************/
14209 /* MC_CMD_GET_LICENSED_V3_APP_STATE
14210  * Query the state of an individual licensed application. (Note that the actual
14211  * state may be invalidated by the MC_CMD_LICENSING_V3 OP_UPDATE_LICENSE
14212  * operation or a reboot of the MC.) Used for V3 licensing (Medford)
14213  */
14214 #define MC_CMD_GET_LICENSED_V3_APP_STATE 0xd2
14215 #undef  MC_CMD_0xd2_PRIVILEGE_CTG
14216
14217 #define MC_CMD_0xd2_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14218
14219 /* MC_CMD_GET_LICENSED_V3_APP_STATE_IN msgrequest */
14220 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_LEN 8
14221 /* application ID to query (LICENSED_V3_APPS_xxx) expressed as a single bit
14222  * mask
14223  */
14224 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_OFST 0
14225 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_LEN 8
14226 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_LO_OFST 0
14227 #define MC_CMD_GET_LICENSED_V3_APP_STATE_IN_APP_ID_HI_OFST 4
14228
14229 /* MC_CMD_GET_LICENSED_V3_APP_STATE_OUT msgresponse */
14230 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_LEN 4
14231 /* state of this application */
14232 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_STATE_OFST 0
14233 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_STATE_LEN 4
14234 /* enum: no (or invalid) license is present for the application */
14235 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_NOT_LICENSED 0x0
14236 /* enum: a valid license is present for the application */
14237 #define MC_CMD_GET_LICENSED_V3_APP_STATE_OUT_LICENSED 0x1
14238
14239
14240 /***********************************/
14241 /* MC_CMD_GET_LICENSED_V3_FEATURE_STATES
14242  * Query the state of an one or more licensed features. (Note that the actual
14243  * state may be invalidated by the MC_CMD_LICENSING_V3 OP_UPDATE_LICENSE
14244  * operation or a reboot of the MC.) Used for V3 licensing (Medford)
14245  */
14246 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES 0xd3
14247 #undef  MC_CMD_0xd3_PRIVILEGE_CTG
14248
14249 #define MC_CMD_0xd3_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14250
14251 /* MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN msgrequest */
14252 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_LEN 8
14253 /* features to query (LICENSED_V3_FEATURES_xxx) expressed as a mask with one or
14254  * more bits set
14255  */
14256 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_OFST 0
14257 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_LEN 8
14258 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_LO_OFST 0
14259 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_IN_FEATURES_HI_OFST 4
14260
14261 /* MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT msgresponse */
14262 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_LEN 8
14263 /* states of these features - bit set for licensed, clear for not licensed */
14264 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_OFST 0
14265 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_LEN 8
14266 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_LO_OFST 0
14267 #define MC_CMD_GET_LICENSED_V3_FEATURE_STATES_OUT_STATES_HI_OFST 4
14268
14269
14270 /***********************************/
14271 /* MC_CMD_LICENSED_APP_OP
14272  * Perform an action for an individual licensed application - not used for V3
14273  * licensing.
14274  */
14275 #define MC_CMD_LICENSED_APP_OP 0xf6
14276 #undef  MC_CMD_0xf6_PRIVILEGE_CTG
14277
14278 #define MC_CMD_0xf6_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14279
14280 /* MC_CMD_LICENSED_APP_OP_IN msgrequest */
14281 #define MC_CMD_LICENSED_APP_OP_IN_LENMIN 8
14282 #define MC_CMD_LICENSED_APP_OP_IN_LENMAX 252
14283 #define MC_CMD_LICENSED_APP_OP_IN_LEN(num) (8+4*(num))
14284 /* application ID */
14285 #define MC_CMD_LICENSED_APP_OP_IN_APP_ID_OFST 0
14286 #define MC_CMD_LICENSED_APP_OP_IN_APP_ID_LEN 4
14287 /* the type of operation requested */
14288 #define MC_CMD_LICENSED_APP_OP_IN_OP_OFST 4
14289 #define MC_CMD_LICENSED_APP_OP_IN_OP_LEN 4
14290 /* enum: validate application */
14291 #define MC_CMD_LICENSED_APP_OP_IN_OP_VALIDATE 0x0
14292 /* enum: mask application */
14293 #define MC_CMD_LICENSED_APP_OP_IN_OP_MASK 0x1
14294 /* arguments specific to this particular operation */
14295 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_OFST 8
14296 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_LEN 4
14297 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_MINNUM 0
14298 #define MC_CMD_LICENSED_APP_OP_IN_ARGS_MAXNUM 61
14299
14300 /* MC_CMD_LICENSED_APP_OP_OUT msgresponse */
14301 #define MC_CMD_LICENSED_APP_OP_OUT_LENMIN 0
14302 #define MC_CMD_LICENSED_APP_OP_OUT_LENMAX 252
14303 #define MC_CMD_LICENSED_APP_OP_OUT_LEN(num) (0+4*(num))
14304 /* result specific to this particular operation */
14305 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_OFST 0
14306 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_LEN 4
14307 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_MINNUM 0
14308 #define MC_CMD_LICENSED_APP_OP_OUT_RESULT_MAXNUM 63
14309
14310 /* MC_CMD_LICENSED_APP_OP_VALIDATE_IN msgrequest */
14311 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_LEN 72
14312 /* application ID */
14313 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_APP_ID_OFST 0
14314 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_APP_ID_LEN 4
14315 /* the type of operation requested */
14316 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_OP_OFST 4
14317 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_OP_LEN 4
14318 /* validation challenge */
14319 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_CHALLENGE_OFST 8
14320 #define MC_CMD_LICENSED_APP_OP_VALIDATE_IN_CHALLENGE_LEN 64
14321
14322 /* MC_CMD_LICENSED_APP_OP_VALIDATE_OUT msgresponse */
14323 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_LEN 68
14324 /* feature expiry (time_t) */
14325 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_EXPIRY_OFST 0
14326 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_EXPIRY_LEN 4
14327 /* validation response */
14328 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_RESPONSE_OFST 4
14329 #define MC_CMD_LICENSED_APP_OP_VALIDATE_OUT_RESPONSE_LEN 64
14330
14331 /* MC_CMD_LICENSED_APP_OP_MASK_IN msgrequest */
14332 #define MC_CMD_LICENSED_APP_OP_MASK_IN_LEN 12
14333 /* application ID */
14334 #define MC_CMD_LICENSED_APP_OP_MASK_IN_APP_ID_OFST 0
14335 #define MC_CMD_LICENSED_APP_OP_MASK_IN_APP_ID_LEN 4
14336 /* the type of operation requested */
14337 #define MC_CMD_LICENSED_APP_OP_MASK_IN_OP_OFST 4
14338 #define MC_CMD_LICENSED_APP_OP_MASK_IN_OP_LEN 4
14339 /* flag */
14340 #define MC_CMD_LICENSED_APP_OP_MASK_IN_FLAG_OFST 8
14341 #define MC_CMD_LICENSED_APP_OP_MASK_IN_FLAG_LEN 4
14342
14343 /* MC_CMD_LICENSED_APP_OP_MASK_OUT msgresponse */
14344 #define MC_CMD_LICENSED_APP_OP_MASK_OUT_LEN 0
14345
14346
14347 /***********************************/
14348 /* MC_CMD_LICENSED_V3_VALIDATE_APP
14349  * Perform validation for an individual licensed application - V3 licensing
14350  * (Medford)
14351  */
14352 #define MC_CMD_LICENSED_V3_VALIDATE_APP 0xd4
14353 #undef  MC_CMD_0xd4_PRIVILEGE_CTG
14354
14355 #define MC_CMD_0xd4_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14356
14357 /* MC_CMD_LICENSED_V3_VALIDATE_APP_IN msgrequest */
14358 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_LEN 56
14359 /* challenge for validation (384 bits) */
14360 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_CHALLENGE_OFST 0
14361 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_CHALLENGE_LEN 48
14362 /* application ID expressed as a single bit mask */
14363 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_OFST 48
14364 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_LEN 8
14365 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_LO_OFST 48
14366 #define MC_CMD_LICENSED_V3_VALIDATE_APP_IN_APP_ID_HI_OFST 52
14367
14368 /* MC_CMD_LICENSED_V3_VALIDATE_APP_OUT msgresponse */
14369 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_LEN 116
14370 /* validation response to challenge in the form of ECDSA signature consisting
14371  * of two 384-bit integers, r and s, in big-endian order. The signature signs a
14372  * SHA-384 digest of a message constructed from the concatenation of the input
14373  * message and the remaining fields of this output message, e.g. challenge[48
14374  * bytes] ... expiry_time[4 bytes] ...
14375  */
14376 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_RESPONSE_OFST 0
14377 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_RESPONSE_LEN 96
14378 /* application expiry time */
14379 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_TIME_OFST 96
14380 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_TIME_LEN 4
14381 /* application expiry units */
14382 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNITS_OFST 100
14383 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNITS_LEN 4
14384 /* enum: expiry units are accounting units */
14385 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNIT_ACC 0x0
14386 /* enum: expiry units are calendar days */
14387 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_EXPIRY_UNIT_DAYS 0x1
14388 /* base MAC address of the NIC stored in NVRAM (note that this is a constant
14389  * value for a given NIC regardless which function is calling, effectively this
14390  * is PF0 base MAC address)
14391  */
14392 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_BASE_MACADDR_OFST 104
14393 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_BASE_MACADDR_LEN 6
14394 /* MAC address of v-adaptor associated with the client. If no such v-adapator
14395  * exists, then the field is filled with 0xFF.
14396  */
14397 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_VADAPTOR_MACADDR_OFST 110
14398 #define MC_CMD_LICENSED_V3_VALIDATE_APP_OUT_VADAPTOR_MACADDR_LEN 6
14399
14400
14401 /***********************************/
14402 /* MC_CMD_LICENSED_V3_MASK_FEATURES
14403  * Mask features - V3 licensing (Medford)
14404  */
14405 #define MC_CMD_LICENSED_V3_MASK_FEATURES 0xd5
14406 #undef  MC_CMD_0xd5_PRIVILEGE_CTG
14407
14408 #define MC_CMD_0xd5_PRIVILEGE_CTG SRIOV_CTG_ADMIN
14409
14410 /* MC_CMD_LICENSED_V3_MASK_FEATURES_IN msgrequest */
14411 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_LEN 12
14412 /* mask to be applied to features to be changed */
14413 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_OFST 0
14414 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_LEN 8
14415 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_LO_OFST 0
14416 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_MASK_HI_OFST 4
14417 /* whether to turn on or turn off the masked features */
14418 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_FLAG_OFST 8
14419 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_FLAG_LEN 4
14420 /* enum: turn the features off */
14421 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_OFF 0x0
14422 /* enum: turn the features back on */
14423 #define MC_CMD_LICENSED_V3_MASK_FEATURES_IN_ON 0x1
14424
14425 /* MC_CMD_LICENSED_V3_MASK_FEATURES_OUT msgresponse */
14426 #define MC_CMD_LICENSED_V3_MASK_FEATURES_OUT_LEN 0
14427
14428
14429 /***********************************/
14430 /* MC_CMD_LICENSING_V3_TEMPORARY
14431  * Perform operations to support installation of a single temporary license in
14432  * the adapter, in addition to those found in the licensing partition. See
14433  * SF-116124-SW for an overview of how this could be used. The license is
14434  * stored in MC persistent data and so will survive a MC reboot, but will be
14435  * erased when the adapter is power cycled
14436  */
14437 #define MC_CMD_LICENSING_V3_TEMPORARY 0xd6
14438 #undef  MC_CMD_0xd6_PRIVILEGE_CTG
14439
14440 #define MC_CMD_0xd6_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
14441
14442 /* MC_CMD_LICENSING_V3_TEMPORARY_IN msgrequest */
14443 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_LEN 4
14444 /* operation code */
14445 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_OP_OFST 0
14446 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_OP_LEN 4
14447 /* enum: install a new license, overwriting any existing temporary license.
14448  * This is an asynchronous operation owing to the time taken to validate an
14449  * ECDSA license
14450  */
14451 #define MC_CMD_LICENSING_V3_TEMPORARY_SET 0x0
14452 /* enum: clear the license immediately rather than waiting for the next power
14453  * cycle
14454  */
14455 #define MC_CMD_LICENSING_V3_TEMPORARY_CLEAR 0x1
14456 /* enum: get the status of the asynchronous MC_CMD_LICENSING_V3_TEMPORARY_SET
14457  * operation
14458  */
14459 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS 0x2
14460
14461 /* MC_CMD_LICENSING_V3_TEMPORARY_IN_SET msgrequest */
14462 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_LEN 164
14463 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_OP_OFST 0
14464 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_OP_LEN 4
14465 /* ECDSA license and signature */
14466 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_LICENSE_OFST 4
14467 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_SET_LICENSE_LEN 160
14468
14469 /* MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR msgrequest */
14470 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR_LEN 4
14471 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR_OP_OFST 0
14472 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_CLEAR_OP_LEN 4
14473
14474 /* MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS msgrequest */
14475 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS_LEN 4
14476 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS_OP_OFST 0
14477 #define MC_CMD_LICENSING_V3_TEMPORARY_IN_STATUS_OP_LEN 4
14478
14479 /* MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS msgresponse */
14480 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LEN 12
14481 /* status code */
14482 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_STATUS_OFST 0
14483 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_STATUS_LEN 4
14484 /* enum: finished validating and installing license */
14485 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS_OK 0x0
14486 /* enum: license validation and installation in progress */
14487 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS_IN_PROGRESS 0x1
14488 /* enum: licensing error. More specific error messages are not provided to
14489  * avoid exposing details of the licensing system to the client
14490  */
14491 #define MC_CMD_LICENSING_V3_TEMPORARY_STATUS_ERROR 0x2
14492 /* bitmask of licensed features */
14493 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_OFST 4
14494 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_LEN 8
14495 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_LO_OFST 4
14496 #define MC_CMD_LICENSING_V3_TEMPORARY_OUT_STATUS_LICENSED_FEATURES_HI_OFST 8
14497
14498
14499 /***********************************/
14500 /* MC_CMD_SET_PORT_SNIFF_CONFIG
14501  * Configure RX port sniffing for the physical port associated with the calling
14502  * function. Only a privileged function may change the port sniffing
14503  * configuration. A copy of all traffic delivered to the host (non-promiscuous
14504  * mode) or all traffic arriving at the port (promiscuous mode) may be
14505  * delivered to a specific queue, or a set of queues with RSS.
14506  */
14507 #define MC_CMD_SET_PORT_SNIFF_CONFIG 0xf7
14508 #undef  MC_CMD_0xf7_PRIVILEGE_CTG
14509
14510 #define MC_CMD_0xf7_PRIVILEGE_CTG SRIOV_CTG_ADMIN
14511
14512 /* MC_CMD_SET_PORT_SNIFF_CONFIG_IN msgrequest */
14513 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_LEN 16
14514 /* configuration flags */
14515 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_FLAGS_OFST 0
14516 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_FLAGS_LEN 4
14517 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_ENABLE_LBN 0
14518 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_ENABLE_WIDTH 1
14519 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_PROMISCUOUS_LBN 1
14520 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_PROMISCUOUS_WIDTH 1
14521 /* receive queue handle (for RSS mode, this is the base queue) */
14522 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_QUEUE_OFST 4
14523 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_QUEUE_LEN 4
14524 /* receive mode */
14525 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_OFST 8
14526 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_LEN 4
14527 /* enum: receive to just the specified queue */
14528 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_SIMPLE 0x0
14529 /* enum: receive to multiple queues using RSS context */
14530 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_MODE_RSS 0x1
14531 /* RSS context (for RX_MODE_RSS) as returned by MC_CMD_RSS_CONTEXT_ALLOC. Note
14532  * that these handles should be considered opaque to the host, although a value
14533  * of 0xFFFFFFFF is guaranteed never to be a valid handle.
14534  */
14535 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_OFST 12
14536 #define MC_CMD_SET_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_LEN 4
14537
14538 /* MC_CMD_SET_PORT_SNIFF_CONFIG_OUT msgresponse */
14539 #define MC_CMD_SET_PORT_SNIFF_CONFIG_OUT_LEN 0
14540
14541
14542 /***********************************/
14543 /* MC_CMD_GET_PORT_SNIFF_CONFIG
14544  * Obtain the current RX port sniffing configuration for the physical port
14545  * associated with the calling function. Only a privileged function may read
14546  * the configuration.
14547  */
14548 #define MC_CMD_GET_PORT_SNIFF_CONFIG 0xf8
14549 #undef  MC_CMD_0xf8_PRIVILEGE_CTG
14550
14551 #define MC_CMD_0xf8_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14552
14553 /* MC_CMD_GET_PORT_SNIFF_CONFIG_IN msgrequest */
14554 #define MC_CMD_GET_PORT_SNIFF_CONFIG_IN_LEN 0
14555
14556 /* MC_CMD_GET_PORT_SNIFF_CONFIG_OUT msgresponse */
14557 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_LEN 16
14558 /* configuration flags */
14559 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_FLAGS_OFST 0
14560 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_FLAGS_LEN 4
14561 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_ENABLE_LBN 0
14562 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_ENABLE_WIDTH 1
14563 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_PROMISCUOUS_LBN 1
14564 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_PROMISCUOUS_WIDTH 1
14565 /* receiving queue handle (for RSS mode, this is the base queue) */
14566 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_OFST 4
14567 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_LEN 4
14568 /* receive mode */
14569 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_OFST 8
14570 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_LEN 4
14571 /* enum: receiving to just the specified queue */
14572 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_SIMPLE 0x0
14573 /* enum: receiving to multiple queues using RSS context */
14574 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_MODE_RSS 0x1
14575 /* RSS context (for RX_MODE_RSS) */
14576 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_OFST 12
14577 #define MC_CMD_GET_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_LEN 4
14578
14579
14580 /***********************************/
14581 /* MC_CMD_SET_PARSER_DISP_CONFIG
14582  * Change configuration related to the parser-dispatcher subsystem.
14583  */
14584 #define MC_CMD_SET_PARSER_DISP_CONFIG 0xf9
14585 #undef  MC_CMD_0xf9_PRIVILEGE_CTG
14586
14587 #define MC_CMD_0xf9_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14588
14589 /* MC_CMD_SET_PARSER_DISP_CONFIG_IN msgrequest */
14590 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LENMIN 12
14591 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LENMAX 252
14592 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_LEN(num) (8+4*(num))
14593 /* the type of configuration setting to change */
14594 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_TYPE_OFST 0
14595 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_TYPE_LEN 4
14596 /* enum: Per-TXQ enable for multicast UDP destination lookup for possible
14597  * internal loopback. (ENTITY is a queue handle, VALUE is a single boolean.)
14598  */
14599 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_TXQ_MCAST_UDP_DST_LOOKUP_EN 0x0
14600 /* enum: Per-v-adaptor enable for suppression of self-transmissions on the
14601  * internal loopback path. (ENTITY is an EVB_PORT_ID, VALUE is a single
14602  * boolean.)
14603  */
14604 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VADAPTOR_SUPPRESS_SELF_TX 0x1
14605 /* handle for the entity to update: queue handle, EVB port ID, etc. depending
14606  * on the type of configuration setting being changed
14607  */
14608 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_ENTITY_OFST 4
14609 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_ENTITY_LEN 4
14610 /* new value: the details depend on the type of configuration setting being
14611  * changed
14612  */
14613 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_OFST 8
14614 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_LEN 4
14615 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_MINNUM 1
14616 #define MC_CMD_SET_PARSER_DISP_CONFIG_IN_VALUE_MAXNUM 61
14617
14618 /* MC_CMD_SET_PARSER_DISP_CONFIG_OUT msgresponse */
14619 #define MC_CMD_SET_PARSER_DISP_CONFIG_OUT_LEN 0
14620
14621
14622 /***********************************/
14623 /* MC_CMD_GET_PARSER_DISP_CONFIG
14624  * Read configuration related to the parser-dispatcher subsystem.
14625  */
14626 #define MC_CMD_GET_PARSER_DISP_CONFIG 0xfa
14627 #undef  MC_CMD_0xfa_PRIVILEGE_CTG
14628
14629 #define MC_CMD_0xfa_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14630
14631 /* MC_CMD_GET_PARSER_DISP_CONFIG_IN msgrequest */
14632 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_LEN 8
14633 /* the type of configuration setting to read */
14634 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_TYPE_OFST 0
14635 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_TYPE_LEN 4
14636 /*            Enum values, see field(s): */
14637 /*               MC_CMD_SET_PARSER_DISP_CONFIG/MC_CMD_SET_PARSER_DISP_CONFIG_IN/TYPE */
14638 /* handle for the entity to query: queue handle, EVB port ID, etc. depending on
14639  * the type of configuration setting being read
14640  */
14641 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_ENTITY_OFST 4
14642 #define MC_CMD_GET_PARSER_DISP_CONFIG_IN_ENTITY_LEN 4
14643
14644 /* MC_CMD_GET_PARSER_DISP_CONFIG_OUT msgresponse */
14645 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LENMIN 4
14646 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LENMAX 252
14647 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_LEN(num) (0+4*(num))
14648 /* current value: the details depend on the type of configuration setting being
14649  * read
14650  */
14651 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_OFST 0
14652 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_LEN 4
14653 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_MINNUM 1
14654 #define MC_CMD_GET_PARSER_DISP_CONFIG_OUT_VALUE_MAXNUM 63
14655
14656
14657 /***********************************/
14658 /* MC_CMD_SET_TX_PORT_SNIFF_CONFIG
14659  * Configure TX port sniffing for the physical port associated with the calling
14660  * function. Only a privileged function may change the port sniffing
14661  * configuration. A copy of all traffic transmitted through the port may be
14662  * delivered to a specific queue, or a set of queues with RSS. Note that these
14663  * packets are delivered with transmit timestamps in the packet prefix, not
14664  * receive timestamps, so it is likely that the queue(s) will need to be
14665  * dedicated as TX sniff receivers.
14666  */
14667 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG 0xfb
14668 #undef  MC_CMD_0xfb_PRIVILEGE_CTG
14669
14670 #define MC_CMD_0xfb_PRIVILEGE_CTG SRIOV_CTG_ADMIN
14671
14672 /* MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN msgrequest */
14673 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_LEN 16
14674 /* configuration flags */
14675 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_FLAGS_OFST 0
14676 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_FLAGS_LEN 4
14677 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_ENABLE_LBN 0
14678 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_ENABLE_WIDTH 1
14679 /* receive queue handle (for RSS mode, this is the base queue) */
14680 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_QUEUE_OFST 4
14681 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_QUEUE_LEN 4
14682 /* receive mode */
14683 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_OFST 8
14684 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_LEN 4
14685 /* enum: receive to just the specified queue */
14686 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_SIMPLE 0x0
14687 /* enum: receive to multiple queues using RSS context */
14688 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_MODE_RSS 0x1
14689 /* RSS context (for RX_MODE_RSS) as returned by MC_CMD_RSS_CONTEXT_ALLOC. Note
14690  * that these handles should be considered opaque to the host, although a value
14691  * of 0xFFFFFFFF is guaranteed never to be a valid handle.
14692  */
14693 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_OFST 12
14694 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_IN_RX_CONTEXT_LEN 4
14695
14696 /* MC_CMD_SET_TX_PORT_SNIFF_CONFIG_OUT msgresponse */
14697 #define MC_CMD_SET_TX_PORT_SNIFF_CONFIG_OUT_LEN 0
14698
14699
14700 /***********************************/
14701 /* MC_CMD_GET_TX_PORT_SNIFF_CONFIG
14702  * Obtain the current TX port sniffing configuration for the physical port
14703  * associated with the calling function. Only a privileged function may read
14704  * the configuration.
14705  */
14706 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG 0xfc
14707 #undef  MC_CMD_0xfc_PRIVILEGE_CTG
14708
14709 #define MC_CMD_0xfc_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14710
14711 /* MC_CMD_GET_TX_PORT_SNIFF_CONFIG_IN msgrequest */
14712 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_IN_LEN 0
14713
14714 /* MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT msgresponse */
14715 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_LEN 16
14716 /* configuration flags */
14717 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_FLAGS_OFST 0
14718 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_FLAGS_LEN 4
14719 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_ENABLE_LBN 0
14720 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_ENABLE_WIDTH 1
14721 /* receiving queue handle (for RSS mode, this is the base queue) */
14722 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_OFST 4
14723 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_QUEUE_LEN 4
14724 /* receive mode */
14725 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_OFST 8
14726 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_LEN 4
14727 /* enum: receiving to just the specified queue */
14728 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_SIMPLE 0x0
14729 /* enum: receiving to multiple queues using RSS context */
14730 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_MODE_RSS 0x1
14731 /* RSS context (for RX_MODE_RSS) */
14732 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_OFST 12
14733 #define MC_CMD_GET_TX_PORT_SNIFF_CONFIG_OUT_RX_CONTEXT_LEN 4
14734
14735
14736 /***********************************/
14737 /* MC_CMD_RMON_STATS_RX_ERRORS
14738  * Per queue rx error stats.
14739  */
14740 #define MC_CMD_RMON_STATS_RX_ERRORS 0xfe
14741 #undef  MC_CMD_0xfe_PRIVILEGE_CTG
14742
14743 #define MC_CMD_0xfe_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14744
14745 /* MC_CMD_RMON_STATS_RX_ERRORS_IN msgrequest */
14746 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_LEN 8
14747 /* The rx queue to get stats for. */
14748 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RX_QUEUE_OFST 0
14749 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RX_QUEUE_LEN 4
14750 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_FLAGS_OFST 4
14751 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_FLAGS_LEN 4
14752 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RST_LBN 0
14753 #define MC_CMD_RMON_STATS_RX_ERRORS_IN_RST_WIDTH 1
14754
14755 /* MC_CMD_RMON_STATS_RX_ERRORS_OUT msgresponse */
14756 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_LEN 16
14757 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_CRC_ERRORS_OFST 0
14758 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_CRC_ERRORS_LEN 4
14759 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_TRUNC_ERRORS_OFST 4
14760 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_TRUNC_ERRORS_LEN 4
14761 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_NO_DESC_DROPS_OFST 8
14762 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_NO_DESC_DROPS_LEN 4
14763 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_ABORT_OFST 12
14764 #define MC_CMD_RMON_STATS_RX_ERRORS_OUT_RX_ABORT_LEN 4
14765
14766
14767 /***********************************/
14768 /* MC_CMD_GET_PCIE_RESOURCE_INFO
14769  * Find out about available PCIE resources
14770  */
14771 #define MC_CMD_GET_PCIE_RESOURCE_INFO 0xfd
14772 #undef  MC_CMD_0xfd_PRIVILEGE_CTG
14773
14774 #define MC_CMD_0xfd_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14775
14776 /* MC_CMD_GET_PCIE_RESOURCE_INFO_IN msgrequest */
14777 #define MC_CMD_GET_PCIE_RESOURCE_INFO_IN_LEN 0
14778
14779 /* MC_CMD_GET_PCIE_RESOURCE_INFO_OUT msgresponse */
14780 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_LEN 28
14781 /* The maximum number of PFs the device can expose */
14782 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PFS_OFST 0
14783 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PFS_LEN 4
14784 /* The maximum number of VFs the device can expose in total */
14785 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VFS_OFST 4
14786 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VFS_LEN 4
14787 /* The maximum number of MSI-X vectors the device can provide in total */
14788 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VECTORS_OFST 8
14789 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VECTORS_LEN 4
14790 /* the number of MSI-X vectors the device will allocate by default to each PF
14791  */
14792 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_PF_VECTORS_OFST 12
14793 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_PF_VECTORS_LEN 4
14794 /* the number of MSI-X vectors the device will allocate by default to each VF
14795  */
14796 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_VF_VECTORS_OFST 16
14797 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_DEFAULT_VF_VECTORS_LEN 4
14798 /* the maximum number of MSI-X vectors the device can allocate to any one PF */
14799 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PF_VECTORS_OFST 20
14800 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_PF_VECTORS_LEN 4
14801 /* the maximum number of MSI-X vectors the device can allocate to any one VF */
14802 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VF_VECTORS_OFST 24
14803 #define MC_CMD_GET_PCIE_RESOURCE_INFO_OUT_MAX_VF_VECTORS_LEN 4
14804
14805
14806 /***********************************/
14807 /* MC_CMD_GET_PORT_MODES
14808  * Find out about available port modes
14809  */
14810 #define MC_CMD_GET_PORT_MODES 0xff
14811 #undef  MC_CMD_0xff_PRIVILEGE_CTG
14812
14813 #define MC_CMD_0xff_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14814
14815 /* MC_CMD_GET_PORT_MODES_IN msgrequest */
14816 #define MC_CMD_GET_PORT_MODES_IN_LEN 0
14817
14818 /* MC_CMD_GET_PORT_MODES_OUT msgresponse */
14819 #define MC_CMD_GET_PORT_MODES_OUT_LEN 12
14820 /* Bitmask of port modes available on the board (indexed by TLV_PORT_MODE_*) */
14821 #define MC_CMD_GET_PORT_MODES_OUT_MODES_OFST 0
14822 #define MC_CMD_GET_PORT_MODES_OUT_MODES_LEN 4
14823 /* Default (canonical) board mode */
14824 #define MC_CMD_GET_PORT_MODES_OUT_DEFAULT_MODE_OFST 4
14825 #define MC_CMD_GET_PORT_MODES_OUT_DEFAULT_MODE_LEN 4
14826 /* Current board mode */
14827 #define MC_CMD_GET_PORT_MODES_OUT_CURRENT_MODE_OFST 8
14828 #define MC_CMD_GET_PORT_MODES_OUT_CURRENT_MODE_LEN 4
14829
14830
14831 /***********************************/
14832 /* MC_CMD_READ_ATB
14833  * Sample voltages on the ATB
14834  */
14835 #define MC_CMD_READ_ATB 0x100
14836 #undef  MC_CMD_0x100_PRIVILEGE_CTG
14837
14838 #define MC_CMD_0x100_PRIVILEGE_CTG SRIOV_CTG_INSECURE
14839
14840 /* MC_CMD_READ_ATB_IN msgrequest */
14841 #define MC_CMD_READ_ATB_IN_LEN 16
14842 #define MC_CMD_READ_ATB_IN_SIGNAL_BUS_OFST 0
14843 #define MC_CMD_READ_ATB_IN_SIGNAL_BUS_LEN 4
14844 #define MC_CMD_READ_ATB_IN_BUS_CCOM 0x0 /* enum */
14845 #define MC_CMD_READ_ATB_IN_BUS_CKR 0x1 /* enum */
14846 #define MC_CMD_READ_ATB_IN_BUS_CPCIE 0x8 /* enum */
14847 #define MC_CMD_READ_ATB_IN_SIGNAL_EN_BITNO_OFST 4
14848 #define MC_CMD_READ_ATB_IN_SIGNAL_EN_BITNO_LEN 4
14849 #define MC_CMD_READ_ATB_IN_SIGNAL_SEL_OFST 8
14850 #define MC_CMD_READ_ATB_IN_SIGNAL_SEL_LEN 4
14851 #define MC_CMD_READ_ATB_IN_SETTLING_TIME_US_OFST 12
14852 #define MC_CMD_READ_ATB_IN_SETTLING_TIME_US_LEN 4
14853
14854 /* MC_CMD_READ_ATB_OUT msgresponse */
14855 #define MC_CMD_READ_ATB_OUT_LEN 4
14856 #define MC_CMD_READ_ATB_OUT_SAMPLE_MV_OFST 0
14857 #define MC_CMD_READ_ATB_OUT_SAMPLE_MV_LEN 4
14858
14859
14860 /***********************************/
14861 /* MC_CMD_GET_WORKAROUNDS
14862  * Read the list of all implemented and all currently enabled workarounds. The
14863  * enums here must correspond with those in MC_CMD_WORKAROUND.
14864  */
14865 #define MC_CMD_GET_WORKAROUNDS 0x59
14866 #undef  MC_CMD_0x59_PRIVILEGE_CTG
14867
14868 #define MC_CMD_0x59_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14869
14870 /* MC_CMD_GET_WORKAROUNDS_OUT msgresponse */
14871 #define MC_CMD_GET_WORKAROUNDS_OUT_LEN 8
14872 /* Each workaround is represented by a single bit according to the enums below.
14873  */
14874 #define MC_CMD_GET_WORKAROUNDS_OUT_IMPLEMENTED_OFST 0
14875 #define MC_CMD_GET_WORKAROUNDS_OUT_IMPLEMENTED_LEN 4
14876 #define MC_CMD_GET_WORKAROUNDS_OUT_ENABLED_OFST 4
14877 #define MC_CMD_GET_WORKAROUNDS_OUT_ENABLED_LEN 4
14878 /* enum: Bug 17230 work around. */
14879 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG17230 0x2
14880 /* enum: Bug 35388 work around (unsafe EVQ writes). */
14881 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG35388 0x4
14882 /* enum: Bug35017 workaround (A64 tables must be identity map) */
14883 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG35017 0x8
14884 /* enum: Bug 41750 present (MC_CMD_TRIGGER_INTERRUPT won't work) */
14885 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG41750 0x10
14886 /* enum: Bug 42008 present (Interrupts can overtake associated events). Caution
14887  * - before adding code that queries this workaround, remember that there's
14888  * released Monza firmware that doesn't understand MC_CMD_WORKAROUND_BUG42008,
14889  * and will hence (incorrectly) report that the bug doesn't exist.
14890  */
14891 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG42008 0x20
14892 /* enum: Bug 26807 features present in firmware (multicast filter chaining) */
14893 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG26807 0x40
14894 /* enum: Bug 61265 work around (broken EVQ TMR writes). */
14895 #define MC_CMD_GET_WORKAROUNDS_OUT_BUG61265 0x80
14896
14897
14898 /***********************************/
14899 /* MC_CMD_PRIVILEGE_MASK
14900  * Read/set privileges of an arbitrary PCIe function
14901  */
14902 #define MC_CMD_PRIVILEGE_MASK 0x5a
14903 #undef  MC_CMD_0x5a_PRIVILEGE_CTG
14904
14905 #define MC_CMD_0x5a_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14906
14907 /* MC_CMD_PRIVILEGE_MASK_IN msgrequest */
14908 #define MC_CMD_PRIVILEGE_MASK_IN_LEN 8
14909 /* The target function to have its mask read or set e.g. PF 0 = 0xFFFF0000, VF
14910  * 1,3 = 0x00030001
14911  */
14912 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_OFST 0
14913 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_LEN 4
14914 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_PF_LBN 0
14915 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_PF_WIDTH 16
14916 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_VF_LBN 16
14917 #define MC_CMD_PRIVILEGE_MASK_IN_FUNCTION_VF_WIDTH 16
14918 #define MC_CMD_PRIVILEGE_MASK_IN_VF_NULL 0xffff /* enum */
14919 /* New privilege mask to be set. The mask will only be changed if the MSB is
14920  * set to 1.
14921  */
14922 #define MC_CMD_PRIVILEGE_MASK_IN_NEW_MASK_OFST 4
14923 #define MC_CMD_PRIVILEGE_MASK_IN_NEW_MASK_LEN 4
14924 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ADMIN 0x1 /* enum */
14925 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_LINK 0x2 /* enum */
14926 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ONLOAD 0x4 /* enum */
14927 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_PTP 0x8 /* enum */
14928 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_INSECURE_FILTERS 0x10 /* enum */
14929 /* enum: Deprecated. Equivalent to MAC_SPOOFING_TX combined with CHANGE_MAC. */
14930 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_MAC_SPOOFING 0x20
14931 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_UNICAST 0x40 /* enum */
14932 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_MULTICAST 0x80 /* enum */
14933 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_BROADCAST 0x100 /* enum */
14934 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ALL_MULTICAST 0x200 /* enum */
14935 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_PROMISCUOUS 0x400 /* enum */
14936 /* enum: Allows to set the TX packets' source MAC address to any arbitrary MAC
14937  * adress.
14938  */
14939 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_MAC_SPOOFING_TX 0x800
14940 /* enum: Privilege that allows a Function to change the MAC address configured
14941  * in its associated vAdapter/vPort.
14942  */
14943 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_CHANGE_MAC 0x1000
14944 /* enum: Privilege that allows a Function to install filters that specify VLANs
14945  * that are not in the permit list for the associated vPort. This privilege is
14946  * primarily to support ESX where vPorts are created that restrict traffic to
14947  * only a set of permitted VLANs. See the vPort flag FLAG_VLAN_RESTRICT.
14948  */
14949 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_UNRESTRICTED_VLAN 0x2000
14950 /* enum: Privilege for insecure commands. Commands that belong to this group
14951  * are not permitted on secure adapters regardless of the privilege mask.
14952  */
14953 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_INSECURE 0x4000
14954 /* enum: Trusted Server Adapter (TSA) / ServerLock. Privilege for
14955  * administrator-level operations that are not allowed from the local host once
14956  * an adapter has Bound to a remote ServerLock Controller (see doxbox
14957  * SF-117064-DG for background).
14958  */
14959 #define MC_CMD_PRIVILEGE_MASK_IN_GRP_ADMIN_TSA_UNBOUND 0x8000
14960 /* enum: Set this bit to indicate that a new privilege mask is to be set,
14961  * otherwise the command will only read the existing mask.
14962  */
14963 #define MC_CMD_PRIVILEGE_MASK_IN_DO_CHANGE 0x80000000
14964
14965 /* MC_CMD_PRIVILEGE_MASK_OUT msgresponse */
14966 #define MC_CMD_PRIVILEGE_MASK_OUT_LEN 4
14967 /* For an admin function, always all the privileges are reported. */
14968 #define MC_CMD_PRIVILEGE_MASK_OUT_OLD_MASK_OFST 0
14969 #define MC_CMD_PRIVILEGE_MASK_OUT_OLD_MASK_LEN 4
14970
14971
14972 /***********************************/
14973 /* MC_CMD_LINK_STATE_MODE
14974  * Read/set link state mode of a VF
14975  */
14976 #define MC_CMD_LINK_STATE_MODE 0x5c
14977 #undef  MC_CMD_0x5c_PRIVILEGE_CTG
14978
14979 #define MC_CMD_0x5c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
14980
14981 /* MC_CMD_LINK_STATE_MODE_IN msgrequest */
14982 #define MC_CMD_LINK_STATE_MODE_IN_LEN 8
14983 /* The target function to have its link state mode read or set, must be a VF
14984  * e.g. VF 1,3 = 0x00030001
14985  */
14986 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_OFST 0
14987 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_LEN 4
14988 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_PF_LBN 0
14989 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_PF_WIDTH 16
14990 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_VF_LBN 16
14991 #define MC_CMD_LINK_STATE_MODE_IN_FUNCTION_VF_WIDTH 16
14992 /* New link state mode to be set */
14993 #define MC_CMD_LINK_STATE_MODE_IN_NEW_MODE_OFST 4
14994 #define MC_CMD_LINK_STATE_MODE_IN_NEW_MODE_LEN 4
14995 #define MC_CMD_LINK_STATE_MODE_IN_LINK_STATE_AUTO 0x0 /* enum */
14996 #define MC_CMD_LINK_STATE_MODE_IN_LINK_STATE_UP 0x1 /* enum */
14997 #define MC_CMD_LINK_STATE_MODE_IN_LINK_STATE_DOWN 0x2 /* enum */
14998 /* enum: Use this value to just read the existing setting without modifying it.
14999  */
15000 #define MC_CMD_LINK_STATE_MODE_IN_DO_NOT_CHANGE 0xffffffff
15001
15002 /* MC_CMD_LINK_STATE_MODE_OUT msgresponse */
15003 #define MC_CMD_LINK_STATE_MODE_OUT_LEN 4
15004 #define MC_CMD_LINK_STATE_MODE_OUT_OLD_MODE_OFST 0
15005 #define MC_CMD_LINK_STATE_MODE_OUT_OLD_MODE_LEN 4
15006
15007
15008 /***********************************/
15009 /* MC_CMD_GET_SNAPSHOT_LENGTH
15010  * Obtain the current range of allowable values for the SNAPSHOT_LENGTH
15011  * parameter to MC_CMD_INIT_RXQ.
15012  */
15013 #define MC_CMD_GET_SNAPSHOT_LENGTH 0x101
15014 #undef  MC_CMD_0x101_PRIVILEGE_CTG
15015
15016 #define MC_CMD_0x101_PRIVILEGE_CTG SRIOV_CTG_GENERAL
15017
15018 /* MC_CMD_GET_SNAPSHOT_LENGTH_IN msgrequest */
15019 #define MC_CMD_GET_SNAPSHOT_LENGTH_IN_LEN 0
15020
15021 /* MC_CMD_GET_SNAPSHOT_LENGTH_OUT msgresponse */
15022 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_LEN 8
15023 /* Minimum acceptable snapshot length. */
15024 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MIN_OFST 0
15025 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MIN_LEN 4
15026 /* Maximum acceptable snapshot length. */
15027 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MAX_OFST 4
15028 #define MC_CMD_GET_SNAPSHOT_LENGTH_OUT_RX_SNAPLEN_MAX_LEN 4
15029
15030
15031 /***********************************/
15032 /* MC_CMD_FUSE_DIAGS
15033  * Additional fuse diagnostics
15034  */
15035 #define MC_CMD_FUSE_DIAGS 0x102
15036 #undef  MC_CMD_0x102_PRIVILEGE_CTG
15037
15038 #define MC_CMD_0x102_PRIVILEGE_CTG SRIOV_CTG_INSECURE
15039
15040 /* MC_CMD_FUSE_DIAGS_IN msgrequest */
15041 #define MC_CMD_FUSE_DIAGS_IN_LEN 0
15042
15043 /* MC_CMD_FUSE_DIAGS_OUT msgresponse */
15044 #define MC_CMD_FUSE_DIAGS_OUT_LEN 48
15045 /* Total number of mismatched bits between pairs in area 0 */
15046 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_MISMATCH_BITS_OFST 0
15047 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_MISMATCH_BITS_LEN 4
15048 /* Total number of unexpectedly clear (set in B but not A) bits in area 0 */
15049 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_A_BAD_BITS_OFST 4
15050 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_A_BAD_BITS_LEN 4
15051 /* Total number of unexpectedly clear (set in A but not B) bits in area 0 */
15052 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_B_BAD_BITS_OFST 8
15053 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_PAIR_B_BAD_BITS_LEN 4
15054 /* Checksum of data after logical OR of pairs in area 0 */
15055 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_CHECKSUM_OFST 12
15056 #define MC_CMD_FUSE_DIAGS_OUT_AREA0_CHECKSUM_LEN 4
15057 /* Total number of mismatched bits between pairs in area 1 */
15058 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_MISMATCH_BITS_OFST 16
15059 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_MISMATCH_BITS_LEN 4
15060 /* Total number of unexpectedly clear (set in B but not A) bits in area 1 */
15061 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_A_BAD_BITS_OFST 20
15062 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_A_BAD_BITS_LEN 4
15063 /* Total number of unexpectedly clear (set in A but not B) bits in area 1 */
15064 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_B_BAD_BITS_OFST 24
15065 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_PAIR_B_BAD_BITS_LEN 4
15066 /* Checksum of data after logical OR of pairs in area 1 */
15067 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_CHECKSUM_OFST 28
15068 #define MC_CMD_FUSE_DIAGS_OUT_AREA1_CHECKSUM_LEN 4
15069 /* Total number of mismatched bits between pairs in area 2 */
15070 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_MISMATCH_BITS_OFST 32
15071 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_MISMATCH_BITS_LEN 4
15072 /* Total number of unexpectedly clear (set in B but not A) bits in area 2 */
15073 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_A_BAD_BITS_OFST 36
15074 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_A_BAD_BITS_LEN 4
15075 /* Total number of unexpectedly clear (set in A but not B) bits in area 2 */
15076 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_B_BAD_BITS_OFST 40
15077 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_PAIR_B_BAD_BITS_LEN 4
15078 /* Checksum of data after logical OR of pairs in area 2 */
15079 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_CHECKSUM_OFST 44
15080 #define MC_CMD_FUSE_DIAGS_OUT_AREA2_CHECKSUM_LEN 4
15081
15082
15083 /***********************************/
15084 /* MC_CMD_PRIVILEGE_MODIFY
15085  * Modify the privileges of a set of PCIe functions. Note that this operation
15086  * only effects non-admin functions unless the admin privilege itself is
15087  * included in one of the masks provided.
15088  */
15089 #define MC_CMD_PRIVILEGE_MODIFY 0x60
15090 #undef  MC_CMD_0x60_PRIVILEGE_CTG
15091
15092 #define MC_CMD_0x60_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15093
15094 /* MC_CMD_PRIVILEGE_MODIFY_IN msgrequest */
15095 #define MC_CMD_PRIVILEGE_MODIFY_IN_LEN 16
15096 /* The groups of functions to have their privilege masks modified. */
15097 #define MC_CMD_PRIVILEGE_MODIFY_IN_FN_GROUP_OFST 0
15098 #define MC_CMD_PRIVILEGE_MODIFY_IN_FN_GROUP_LEN 4
15099 #define MC_CMD_PRIVILEGE_MODIFY_IN_NONE 0x0 /* enum */
15100 #define MC_CMD_PRIVILEGE_MODIFY_IN_ALL 0x1 /* enum */
15101 #define MC_CMD_PRIVILEGE_MODIFY_IN_PFS_ONLY 0x2 /* enum */
15102 #define MC_CMD_PRIVILEGE_MODIFY_IN_VFS_ONLY 0x3 /* enum */
15103 #define MC_CMD_PRIVILEGE_MODIFY_IN_VFS_OF_PF 0x4 /* enum */
15104 #define MC_CMD_PRIVILEGE_MODIFY_IN_ONE 0x5 /* enum */
15105 /* For VFS_OF_PF specify the PF, for ONE specify the target function */
15106 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_OFST 4
15107 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_LEN 4
15108 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_PF_LBN 0
15109 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_PF_WIDTH 16
15110 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_VF_LBN 16
15111 #define MC_CMD_PRIVILEGE_MODIFY_IN_FUNCTION_VF_WIDTH 16
15112 /* Privileges to be added to the target functions. For privilege definitions
15113  * refer to the command MC_CMD_PRIVILEGE_MASK
15114  */
15115 #define MC_CMD_PRIVILEGE_MODIFY_IN_ADD_MASK_OFST 8
15116 #define MC_CMD_PRIVILEGE_MODIFY_IN_ADD_MASK_LEN 4
15117 /* Privileges to be removed from the target functions. For privilege
15118  * definitions refer to the command MC_CMD_PRIVILEGE_MASK
15119  */
15120 #define MC_CMD_PRIVILEGE_MODIFY_IN_REMOVE_MASK_OFST 12
15121 #define MC_CMD_PRIVILEGE_MODIFY_IN_REMOVE_MASK_LEN 4
15122
15123 /* MC_CMD_PRIVILEGE_MODIFY_OUT msgresponse */
15124 #define MC_CMD_PRIVILEGE_MODIFY_OUT_LEN 0
15125
15126
15127 /***********************************/
15128 /* MC_CMD_XPM_READ_BYTES
15129  * Read XPM memory
15130  */
15131 #define MC_CMD_XPM_READ_BYTES 0x103
15132 #undef  MC_CMD_0x103_PRIVILEGE_CTG
15133
15134 #define MC_CMD_0x103_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15135
15136 /* MC_CMD_XPM_READ_BYTES_IN msgrequest */
15137 #define MC_CMD_XPM_READ_BYTES_IN_LEN 8
15138 /* Start address (byte) */
15139 #define MC_CMD_XPM_READ_BYTES_IN_ADDR_OFST 0
15140 #define MC_CMD_XPM_READ_BYTES_IN_ADDR_LEN 4
15141 /* Count (bytes) */
15142 #define MC_CMD_XPM_READ_BYTES_IN_COUNT_OFST 4
15143 #define MC_CMD_XPM_READ_BYTES_IN_COUNT_LEN 4
15144
15145 /* MC_CMD_XPM_READ_BYTES_OUT msgresponse */
15146 #define MC_CMD_XPM_READ_BYTES_OUT_LENMIN 0
15147 #define MC_CMD_XPM_READ_BYTES_OUT_LENMAX 252
15148 #define MC_CMD_XPM_READ_BYTES_OUT_LEN(num) (0+1*(num))
15149 /* Data */
15150 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_OFST 0
15151 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_LEN 1
15152 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_MINNUM 0
15153 #define MC_CMD_XPM_READ_BYTES_OUT_DATA_MAXNUM 252
15154
15155
15156 /***********************************/
15157 /* MC_CMD_XPM_WRITE_BYTES
15158  * Write XPM memory
15159  */
15160 #define MC_CMD_XPM_WRITE_BYTES 0x104
15161 #undef  MC_CMD_0x104_PRIVILEGE_CTG
15162
15163 #define MC_CMD_0x104_PRIVILEGE_CTG SRIOV_CTG_INSECURE
15164
15165 /* MC_CMD_XPM_WRITE_BYTES_IN msgrequest */
15166 #define MC_CMD_XPM_WRITE_BYTES_IN_LENMIN 8
15167 #define MC_CMD_XPM_WRITE_BYTES_IN_LENMAX 252
15168 #define MC_CMD_XPM_WRITE_BYTES_IN_LEN(num) (8+1*(num))
15169 /* Start address (byte) */
15170 #define MC_CMD_XPM_WRITE_BYTES_IN_ADDR_OFST 0
15171 #define MC_CMD_XPM_WRITE_BYTES_IN_ADDR_LEN 4
15172 /* Count (bytes) */
15173 #define MC_CMD_XPM_WRITE_BYTES_IN_COUNT_OFST 4
15174 #define MC_CMD_XPM_WRITE_BYTES_IN_COUNT_LEN 4
15175 /* Data */
15176 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_OFST 8
15177 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_LEN 1
15178 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_MINNUM 0
15179 #define MC_CMD_XPM_WRITE_BYTES_IN_DATA_MAXNUM 244
15180
15181 /* MC_CMD_XPM_WRITE_BYTES_OUT msgresponse */
15182 #define MC_CMD_XPM_WRITE_BYTES_OUT_LEN 0
15183
15184
15185 /***********************************/
15186 /* MC_CMD_XPM_READ_SECTOR
15187  * Read XPM sector
15188  */
15189 #define MC_CMD_XPM_READ_SECTOR 0x105
15190 #undef  MC_CMD_0x105_PRIVILEGE_CTG
15191
15192 #define MC_CMD_0x105_PRIVILEGE_CTG SRIOV_CTG_INSECURE
15193
15194 /* MC_CMD_XPM_READ_SECTOR_IN msgrequest */
15195 #define MC_CMD_XPM_READ_SECTOR_IN_LEN 8
15196 /* Sector index */
15197 #define MC_CMD_XPM_READ_SECTOR_IN_INDEX_OFST 0
15198 #define MC_CMD_XPM_READ_SECTOR_IN_INDEX_LEN 4
15199 /* Sector size */
15200 #define MC_CMD_XPM_READ_SECTOR_IN_SIZE_OFST 4
15201 #define MC_CMD_XPM_READ_SECTOR_IN_SIZE_LEN 4
15202
15203 /* MC_CMD_XPM_READ_SECTOR_OUT msgresponse */
15204 #define MC_CMD_XPM_READ_SECTOR_OUT_LENMIN 4
15205 #define MC_CMD_XPM_READ_SECTOR_OUT_LENMAX 36
15206 #define MC_CMD_XPM_READ_SECTOR_OUT_LEN(num) (4+1*(num))
15207 /* Sector type */
15208 #define MC_CMD_XPM_READ_SECTOR_OUT_TYPE_OFST 0
15209 #define MC_CMD_XPM_READ_SECTOR_OUT_TYPE_LEN 4
15210 #define MC_CMD_XPM_READ_SECTOR_OUT_BLANK 0x0 /* enum */
15211 #define MC_CMD_XPM_READ_SECTOR_OUT_CRYPTO_KEY_128 0x1 /* enum */
15212 #define MC_CMD_XPM_READ_SECTOR_OUT_CRYPTO_KEY_256 0x2 /* enum */
15213 #define MC_CMD_XPM_READ_SECTOR_OUT_CRYPTO_DATA 0x3 /* enum */
15214 #define MC_CMD_XPM_READ_SECTOR_OUT_INVALID 0xff /* enum */
15215 /* Sector data */
15216 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_OFST 4
15217 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_LEN 1
15218 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_MINNUM 0
15219 #define MC_CMD_XPM_READ_SECTOR_OUT_DATA_MAXNUM 32
15220
15221
15222 /***********************************/
15223 /* MC_CMD_XPM_WRITE_SECTOR
15224  * Write XPM sector
15225  */
15226 #define MC_CMD_XPM_WRITE_SECTOR 0x106
15227 #undef  MC_CMD_0x106_PRIVILEGE_CTG
15228
15229 #define MC_CMD_0x106_PRIVILEGE_CTG SRIOV_CTG_INSECURE
15230
15231 /* MC_CMD_XPM_WRITE_SECTOR_IN msgrequest */
15232 #define MC_CMD_XPM_WRITE_SECTOR_IN_LENMIN 12
15233 #define MC_CMD_XPM_WRITE_SECTOR_IN_LENMAX 44
15234 #define MC_CMD_XPM_WRITE_SECTOR_IN_LEN(num) (12+1*(num))
15235 /* If writing fails due to an uncorrectable error, try up to RETRIES following
15236  * sectors (or until no more space available). If 0, only one write attempt is
15237  * made. Note that uncorrectable errors are unlikely, thanks to XPM self-repair
15238  * mechanism.
15239  */
15240 #define MC_CMD_XPM_WRITE_SECTOR_IN_RETRIES_OFST 0
15241 #define MC_CMD_XPM_WRITE_SECTOR_IN_RETRIES_LEN 1
15242 #define MC_CMD_XPM_WRITE_SECTOR_IN_RESERVED_OFST 1
15243 #define MC_CMD_XPM_WRITE_SECTOR_IN_RESERVED_LEN 3
15244 /* Sector type */
15245 #define MC_CMD_XPM_WRITE_SECTOR_IN_TYPE_OFST 4
15246 #define MC_CMD_XPM_WRITE_SECTOR_IN_TYPE_LEN 4
15247 /*            Enum values, see field(s): */
15248 /*               MC_CMD_XPM_READ_SECTOR/MC_CMD_XPM_READ_SECTOR_OUT/TYPE */
15249 /* Sector size */
15250 #define MC_CMD_XPM_WRITE_SECTOR_IN_SIZE_OFST 8
15251 #define MC_CMD_XPM_WRITE_SECTOR_IN_SIZE_LEN 4
15252 /* Sector data */
15253 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_OFST 12
15254 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_LEN 1
15255 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_MINNUM 0
15256 #define MC_CMD_XPM_WRITE_SECTOR_IN_DATA_MAXNUM 32
15257
15258 /* MC_CMD_XPM_WRITE_SECTOR_OUT msgresponse */
15259 #define MC_CMD_XPM_WRITE_SECTOR_OUT_LEN 4
15260 /* New sector index */
15261 #define MC_CMD_XPM_WRITE_SECTOR_OUT_INDEX_OFST 0
15262 #define MC_CMD_XPM_WRITE_SECTOR_OUT_INDEX_LEN 4
15263
15264
15265 /***********************************/
15266 /* MC_CMD_XPM_INVALIDATE_SECTOR
15267  * Invalidate XPM sector
15268  */
15269 #define MC_CMD_XPM_INVALIDATE_SECTOR 0x107
15270 #undef  MC_CMD_0x107_PRIVILEGE_CTG
15271
15272 #define MC_CMD_0x107_PRIVILEGE_CTG SRIOV_CTG_INSECURE
15273
15274 /* MC_CMD_XPM_INVALIDATE_SECTOR_IN msgrequest */
15275 #define MC_CMD_XPM_INVALIDATE_SECTOR_IN_LEN 4
15276 /* Sector index */
15277 #define MC_CMD_XPM_INVALIDATE_SECTOR_IN_INDEX_OFST 0
15278 #define MC_CMD_XPM_INVALIDATE_SECTOR_IN_INDEX_LEN 4
15279
15280 /* MC_CMD_XPM_INVALIDATE_SECTOR_OUT msgresponse */
15281 #define MC_CMD_XPM_INVALIDATE_SECTOR_OUT_LEN 0
15282
15283
15284 /***********************************/
15285 /* MC_CMD_XPM_BLANK_CHECK
15286  * Blank-check XPM memory and report bad locations
15287  */
15288 #define MC_CMD_XPM_BLANK_CHECK 0x108
15289 #undef  MC_CMD_0x108_PRIVILEGE_CTG
15290
15291 #define MC_CMD_0x108_PRIVILEGE_CTG SRIOV_CTG_INSECURE
15292
15293 /* MC_CMD_XPM_BLANK_CHECK_IN msgrequest */
15294 #define MC_CMD_XPM_BLANK_CHECK_IN_LEN 8
15295 /* Start address (byte) */
15296 #define MC_CMD_XPM_BLANK_CHECK_IN_ADDR_OFST 0
15297 #define MC_CMD_XPM_BLANK_CHECK_IN_ADDR_LEN 4
15298 /* Count (bytes) */
15299 #define MC_CMD_XPM_BLANK_CHECK_IN_COUNT_OFST 4
15300 #define MC_CMD_XPM_BLANK_CHECK_IN_COUNT_LEN 4
15301
15302 /* MC_CMD_XPM_BLANK_CHECK_OUT msgresponse */
15303 #define MC_CMD_XPM_BLANK_CHECK_OUT_LENMIN 4
15304 #define MC_CMD_XPM_BLANK_CHECK_OUT_LENMAX 252
15305 #define MC_CMD_XPM_BLANK_CHECK_OUT_LEN(num) (4+2*(num))
15306 /* Total number of bad (non-blank) locations */
15307 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_COUNT_OFST 0
15308 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_COUNT_LEN 4
15309 /* Addresses of bad locations (may be less than BAD_COUNT, if all cannot fit
15310  * into MCDI response)
15311  */
15312 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_OFST 4
15313 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_LEN 2
15314 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_MINNUM 0
15315 #define MC_CMD_XPM_BLANK_CHECK_OUT_BAD_ADDR_MAXNUM 124
15316
15317
15318 /***********************************/
15319 /* MC_CMD_XPM_REPAIR
15320  * Blank-check and repair XPM memory
15321  */
15322 #define MC_CMD_XPM_REPAIR 0x109
15323 #undef  MC_CMD_0x109_PRIVILEGE_CTG
15324
15325 #define MC_CMD_0x109_PRIVILEGE_CTG SRIOV_CTG_INSECURE
15326
15327 /* MC_CMD_XPM_REPAIR_IN msgrequest */
15328 #define MC_CMD_XPM_REPAIR_IN_LEN 8
15329 /* Start address (byte) */
15330 #define MC_CMD_XPM_REPAIR_IN_ADDR_OFST 0
15331 #define MC_CMD_XPM_REPAIR_IN_ADDR_LEN 4
15332 /* Count (bytes) */
15333 #define MC_CMD_XPM_REPAIR_IN_COUNT_OFST 4
15334 #define MC_CMD_XPM_REPAIR_IN_COUNT_LEN 4
15335
15336 /* MC_CMD_XPM_REPAIR_OUT msgresponse */
15337 #define MC_CMD_XPM_REPAIR_OUT_LEN 0
15338
15339
15340 /***********************************/
15341 /* MC_CMD_XPM_DECODER_TEST
15342  * Test XPM memory address decoders for gross manufacturing defects. Can only
15343  * be performed on an unprogrammed part.
15344  */
15345 #define MC_CMD_XPM_DECODER_TEST 0x10a
15346 #undef  MC_CMD_0x10a_PRIVILEGE_CTG
15347
15348 #define MC_CMD_0x10a_PRIVILEGE_CTG SRIOV_CTG_INSECURE
15349
15350 /* MC_CMD_XPM_DECODER_TEST_IN msgrequest */
15351 #define MC_CMD_XPM_DECODER_TEST_IN_LEN 0
15352
15353 /* MC_CMD_XPM_DECODER_TEST_OUT msgresponse */
15354 #define MC_CMD_XPM_DECODER_TEST_OUT_LEN 0
15355
15356
15357 /***********************************/
15358 /* MC_CMD_XPM_WRITE_TEST
15359  * XPM memory write test. Test XPM write logic for gross manufacturing defects
15360  * by writing to a dedicated test row. There are 16 locations in the test row
15361  * and the test can only be performed on locations that have not been
15362  * previously used (i.e. can be run at most 16 times). The test will pick the
15363  * first available location to use, or fail with ENOSPC if none left.
15364  */
15365 #define MC_CMD_XPM_WRITE_TEST 0x10b
15366 #undef  MC_CMD_0x10b_PRIVILEGE_CTG
15367
15368 #define MC_CMD_0x10b_PRIVILEGE_CTG SRIOV_CTG_INSECURE
15369
15370 /* MC_CMD_XPM_WRITE_TEST_IN msgrequest */
15371 #define MC_CMD_XPM_WRITE_TEST_IN_LEN 0
15372
15373 /* MC_CMD_XPM_WRITE_TEST_OUT msgresponse */
15374 #define MC_CMD_XPM_WRITE_TEST_OUT_LEN 0
15375
15376
15377 /***********************************/
15378 /* MC_CMD_EXEC_SIGNED
15379  * Check the CMAC of the contents of IMEM and DMEM against the value supplied
15380  * and if correct begin execution from the start of IMEM. The caller supplies a
15381  * key ID, the length of IMEM and DMEM to validate and the expected CMAC. CMAC
15382  * computation runs from the start of IMEM, and from the start of DMEM + 16k,
15383  * to match flash booting. The command will respond with EINVAL if the CMAC
15384  * does match, otherwise it will respond with success before it jumps to IMEM.
15385  */
15386 #define MC_CMD_EXEC_SIGNED 0x10c
15387 #undef  MC_CMD_0x10c_PRIVILEGE_CTG
15388
15389 #define MC_CMD_0x10c_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
15390
15391 /* MC_CMD_EXEC_SIGNED_IN msgrequest */
15392 #define MC_CMD_EXEC_SIGNED_IN_LEN 28
15393 /* the length of code to include in the CMAC */
15394 #define MC_CMD_EXEC_SIGNED_IN_CODELEN_OFST 0
15395 #define MC_CMD_EXEC_SIGNED_IN_CODELEN_LEN 4
15396 /* the length of date to include in the CMAC */
15397 #define MC_CMD_EXEC_SIGNED_IN_DATALEN_OFST 4
15398 #define MC_CMD_EXEC_SIGNED_IN_DATALEN_LEN 4
15399 /* the XPM sector containing the key to use */
15400 #define MC_CMD_EXEC_SIGNED_IN_KEYSECTOR_OFST 8
15401 #define MC_CMD_EXEC_SIGNED_IN_KEYSECTOR_LEN 4
15402 /* the expected CMAC value */
15403 #define MC_CMD_EXEC_SIGNED_IN_CMAC_OFST 12
15404 #define MC_CMD_EXEC_SIGNED_IN_CMAC_LEN 16
15405
15406 /* MC_CMD_EXEC_SIGNED_OUT msgresponse */
15407 #define MC_CMD_EXEC_SIGNED_OUT_LEN 0
15408
15409
15410 /***********************************/
15411 /* MC_CMD_PREPARE_SIGNED
15412  * Prepare to upload a signed image. This will scrub the specified length of
15413  * the data region, which must be at least as large as the DATALEN supplied to
15414  * MC_CMD_EXEC_SIGNED.
15415  */
15416 #define MC_CMD_PREPARE_SIGNED 0x10d
15417 #undef  MC_CMD_0x10d_PRIVILEGE_CTG
15418
15419 #define MC_CMD_0x10d_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
15420
15421 /* MC_CMD_PREPARE_SIGNED_IN msgrequest */
15422 #define MC_CMD_PREPARE_SIGNED_IN_LEN 4
15423 /* the length of data area to clear */
15424 #define MC_CMD_PREPARE_SIGNED_IN_DATALEN_OFST 0
15425 #define MC_CMD_PREPARE_SIGNED_IN_DATALEN_LEN 4
15426
15427 /* MC_CMD_PREPARE_SIGNED_OUT msgresponse */
15428 #define MC_CMD_PREPARE_SIGNED_OUT_LEN 0
15429
15430
15431 /***********************************/
15432 /* MC_CMD_SET_SECURITY_RULE
15433  * Set blacklist and/or whitelist action for a particular match criteria.
15434  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
15435  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
15436  * been used in any released code and may change during development. This note
15437  * will be removed once it is regarded as stable.
15438  */
15439 #define MC_CMD_SET_SECURITY_RULE 0x10f
15440 #undef  MC_CMD_0x10f_PRIVILEGE_CTG
15441
15442 #define MC_CMD_0x10f_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
15443
15444 /* MC_CMD_SET_SECURITY_RULE_IN msgrequest */
15445 #define MC_CMD_SET_SECURITY_RULE_IN_LEN 92
15446 /* fields to include in match criteria */
15447 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_FIELDS_OFST 0
15448 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_FIELDS_LEN 4
15449 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_IP_LBN 0
15450 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_IP_WIDTH 1
15451 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_IP_LBN 1
15452 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_IP_WIDTH 1
15453 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_MAC_LBN 2
15454 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_MAC_WIDTH 1
15455 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORT_LBN 3
15456 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORT_WIDTH 1
15457 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_MAC_LBN 4
15458 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_MAC_WIDTH 1
15459 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORT_LBN 5
15460 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORT_WIDTH 1
15461 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_ETHER_TYPE_LBN 6
15462 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_ETHER_TYPE_WIDTH 1
15463 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_INNER_VLAN_LBN 7
15464 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_INNER_VLAN_WIDTH 1
15465 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_OUTER_VLAN_LBN 8
15466 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_OUTER_VLAN_WIDTH 1
15467 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_IP_PROTO_LBN 9
15468 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_IP_PROTO_WIDTH 1
15469 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_PHYSICAL_PORT_LBN 10
15470 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_PHYSICAL_PORT_WIDTH 1
15471 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_RESERVED_LBN 11
15472 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_RESERVED_WIDTH 1
15473 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_SUBNET_ID_LBN 12
15474 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_SUBNET_ID_WIDTH 1
15475 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORTRANGE_ID_LBN 13
15476 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_REMOTE_PORTRANGE_ID_WIDTH 1
15477 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORTRANGE_ID_LBN 14
15478 #define MC_CMD_SET_SECURITY_RULE_IN_MATCH_LOCAL_PORTRANGE_ID_WIDTH 1
15479 /* remote MAC address to match (as bytes in network order) */
15480 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_MAC_OFST 4
15481 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_MAC_LEN 6
15482 /* remote port to match (as bytes in network order) */
15483 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORT_OFST 10
15484 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORT_LEN 2
15485 /* local MAC address to match (as bytes in network order) */
15486 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_MAC_OFST 12
15487 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_MAC_LEN 6
15488 /* local port to match (as bytes in network order) */
15489 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORT_OFST 18
15490 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORT_LEN 2
15491 /* Ethernet type to match (as bytes in network order) */
15492 #define MC_CMD_SET_SECURITY_RULE_IN_ETHER_TYPE_OFST 20
15493 #define MC_CMD_SET_SECURITY_RULE_IN_ETHER_TYPE_LEN 2
15494 /* Inner VLAN tag to match (as bytes in network order) */
15495 #define MC_CMD_SET_SECURITY_RULE_IN_INNER_VLAN_OFST 22
15496 #define MC_CMD_SET_SECURITY_RULE_IN_INNER_VLAN_LEN 2
15497 /* Outer VLAN tag to match (as bytes in network order) */
15498 #define MC_CMD_SET_SECURITY_RULE_IN_OUTER_VLAN_OFST 24
15499 #define MC_CMD_SET_SECURITY_RULE_IN_OUTER_VLAN_LEN 2
15500 /* IP protocol to match (in low byte; set high byte to 0) */
15501 #define MC_CMD_SET_SECURITY_RULE_IN_IP_PROTO_OFST 26
15502 #define MC_CMD_SET_SECURITY_RULE_IN_IP_PROTO_LEN 2
15503 /* Physical port to match (as little-endian 32-bit value) */
15504 #define MC_CMD_SET_SECURITY_RULE_IN_PHYSICAL_PORT_OFST 28
15505 #define MC_CMD_SET_SECURITY_RULE_IN_PHYSICAL_PORT_LEN 4
15506 /* Reserved; set to 0 */
15507 #define MC_CMD_SET_SECURITY_RULE_IN_RESERVED_OFST 32
15508 #define MC_CMD_SET_SECURITY_RULE_IN_RESERVED_LEN 4
15509 /* remote IP address to match (as bytes in network order; set last 12 bytes to
15510  * 0 for IPv4 address)
15511  */
15512 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_IP_OFST 36
15513 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_IP_LEN 16
15514 /* local IP address to match (as bytes in network order; set last 12 bytes to 0
15515  * for IPv4 address)
15516  */
15517 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_IP_OFST 52
15518 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_IP_LEN 16
15519 /* remote subnet ID to match (as little-endian 32-bit value); note that remote
15520  * subnets are matched by mapping the remote IP address to a "subnet ID" via a
15521  * data structure which must already have been configured using
15522  * MC_CMD_SUBNET_MAP_SET_NODE appropriately
15523  */
15524 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_SUBNET_ID_OFST 68
15525 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_SUBNET_ID_LEN 4
15526 /* remote portrange ID to match (as little-endian 32-bit value); note that
15527  * remote port ranges are matched by mapping the remote port to a "portrange
15528  * ID" via a data structure which must already have been configured using
15529  * MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE
15530  */
15531 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORTRANGE_ID_OFST 72
15532 #define MC_CMD_SET_SECURITY_RULE_IN_REMOTE_PORTRANGE_ID_LEN 4
15533 /* local portrange ID to match (as little-endian 32-bit value); note that local
15534  * port ranges are matched by mapping the local port to a "portrange ID" via a
15535  * data structure which must already have been configured using
15536  * MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE
15537  */
15538 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORTRANGE_ID_OFST 76
15539 #define MC_CMD_SET_SECURITY_RULE_IN_LOCAL_PORTRANGE_ID_LEN 4
15540 /* set the action for transmitted packets matching this rule */
15541 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_OFST 80
15542 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_LEN 4
15543 /* enum: make no decision */
15544 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_NONE 0x0
15545 /* enum: decide to accept the packet */
15546 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_WHITELIST 0x1
15547 /* enum: decide to drop the packet */
15548 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_BLACKLIST 0x2
15549 /* enum: inform the TSA controller about some sample of packets matching this
15550  * rule (via MC_CMD_TSA_INFO_IN_PKT_SAMPLE messages); may be bitwise-ORed with
15551  * either the WHITELIST or BLACKLIST action
15552  */
15553 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_SAMPLE 0x4
15554 /* enum: do not change the current TX action */
15555 #define MC_CMD_SET_SECURITY_RULE_IN_TX_ACTION_UNCHANGED 0xffffffff
15556 /* set the action for received packets matching this rule */
15557 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_OFST 84
15558 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_LEN 4
15559 /* enum: make no decision */
15560 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_NONE 0x0
15561 /* enum: decide to accept the packet */
15562 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_WHITELIST 0x1
15563 /* enum: decide to drop the packet */
15564 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_BLACKLIST 0x2
15565 /* enum: inform the TSA controller about some sample of packets matching this
15566  * rule (via MC_CMD_TSA_INFO_IN_PKT_SAMPLE messages); may be bitwise-ORed with
15567  * either the WHITELIST or BLACKLIST action
15568  */
15569 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_SAMPLE 0x4
15570 /* enum: do not change the current RX action */
15571 #define MC_CMD_SET_SECURITY_RULE_IN_RX_ACTION_UNCHANGED 0xffffffff
15572 /* counter ID to associate with this rule; IDs are allocated using
15573  * MC_CMD_SECURITY_RULE_COUNTER_ALLOC
15574  */
15575 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_OFST 88
15576 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_LEN 4
15577 /* enum: special value for the null counter ID */
15578 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_NONE 0x0
15579 /* enum: special value to tell the MC to allocate an available counter */
15580 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_SW_AUTO 0xeeeeeeee
15581 /* enum: special value to request use of hardware counter (Medford2 only) */
15582 #define MC_CMD_SET_SECURITY_RULE_IN_COUNTER_ID_HW 0xffffffff
15583
15584 /* MC_CMD_SET_SECURITY_RULE_OUT msgresponse */
15585 #define MC_CMD_SET_SECURITY_RULE_OUT_LEN 32
15586 /* new reference count for uses of counter ID */
15587 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_REFCNT_OFST 0
15588 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_REFCNT_LEN 4
15589 /* constructed match bits for this rule (as a tracing aid only) */
15590 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_MATCH_BITS_OFST 4
15591 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_MATCH_BITS_LEN 12
15592 /* constructed discriminator bits for this rule (as a tracing aid only) */
15593 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_DISCRIMINATOR_OFST 16
15594 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_DISCRIMINATOR_LEN 4
15595 /* base location for probes for this rule (as a tracing aid only) */
15596 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_BASE_OFST 20
15597 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_BASE_LEN 4
15598 /* step for probes for this rule (as a tracing aid only) */
15599 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_STEP_OFST 24
15600 #define MC_CMD_SET_SECURITY_RULE_OUT_LUE_PROBE_STEP_LEN 4
15601 /* ID for reading back the counter */
15602 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_ID_OFST 28
15603 #define MC_CMD_SET_SECURITY_RULE_OUT_COUNTER_ID_LEN 4
15604
15605
15606 /***********************************/
15607 /* MC_CMD_RESET_SECURITY_RULES
15608  * Reset all blacklist and whitelist actions for a particular physical port, or
15609  * all ports. (Medford-only; for use by SolarSecure apps, not directly by
15610  * drivers. See SF-114946-SW.) NOTE - this message definition is provisional.
15611  * It has not yet been used in any released code and may change during
15612  * development. This note will be removed once it is regarded as stable.
15613  */
15614 #define MC_CMD_RESET_SECURITY_RULES 0x110
15615 #undef  MC_CMD_0x110_PRIVILEGE_CTG
15616
15617 #define MC_CMD_0x110_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
15618
15619 /* MC_CMD_RESET_SECURITY_RULES_IN msgrequest */
15620 #define MC_CMD_RESET_SECURITY_RULES_IN_LEN 4
15621 /* index of physical port to reset (or ALL_PHYSICAL_PORTS to reset all) */
15622 #define MC_CMD_RESET_SECURITY_RULES_IN_PHYSICAL_PORT_OFST 0
15623 #define MC_CMD_RESET_SECURITY_RULES_IN_PHYSICAL_PORT_LEN 4
15624 /* enum: special value to reset all physical ports */
15625 #define MC_CMD_RESET_SECURITY_RULES_IN_ALL_PHYSICAL_PORTS 0xffffffff
15626
15627 /* MC_CMD_RESET_SECURITY_RULES_OUT msgresponse */
15628 #define MC_CMD_RESET_SECURITY_RULES_OUT_LEN 0
15629
15630
15631 /***********************************/
15632 /* MC_CMD_GET_SECURITY_RULESET_VERSION
15633  * Return a large hash value representing a "version" of the complete set of
15634  * currently active blacklist / whitelist rules and associated data structures.
15635  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
15636  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
15637  * been used in any released code and may change during development. This note
15638  * will be removed once it is regarded as stable.
15639  */
15640 #define MC_CMD_GET_SECURITY_RULESET_VERSION 0x111
15641 #undef  MC_CMD_0x111_PRIVILEGE_CTG
15642
15643 #define MC_CMD_0x111_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15644
15645 /* MC_CMD_GET_SECURITY_RULESET_VERSION_IN msgrequest */
15646 #define MC_CMD_GET_SECURITY_RULESET_VERSION_IN_LEN 0
15647
15648 /* MC_CMD_GET_SECURITY_RULESET_VERSION_OUT msgresponse */
15649 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LENMIN 1
15650 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LENMAX 252
15651 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_LEN(num) (0+1*(num))
15652 /* Opaque hash value; length may vary depending on the hash scheme used */
15653 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_OFST 0
15654 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_LEN 1
15655 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_MINNUM 1
15656 #define MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION_MAXNUM 252
15657
15658
15659 /***********************************/
15660 /* MC_CMD_SECURITY_RULE_COUNTER_ALLOC
15661  * Allocate counters for use with blacklist / whitelist rules. (Medford-only;
15662  * for use by SolarSecure apps, not directly by drivers. See SF-114946-SW.)
15663  * NOTE - this message definition is provisional. It has not yet been used in
15664  * any released code and may change during development. This note will be
15665  * removed once it is regarded as stable.
15666  */
15667 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC 0x112
15668 #undef  MC_CMD_0x112_PRIVILEGE_CTG
15669
15670 #define MC_CMD_0x112_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
15671
15672 /* MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN msgrequest */
15673 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN_LEN 4
15674 /* the number of new counter IDs to request */
15675 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN_NUM_COUNTERS_OFST 0
15676 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_IN_NUM_COUNTERS_LEN 4
15677
15678 /* MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT msgresponse */
15679 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LENMIN 4
15680 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LENMAX 252
15681 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_LEN(num) (4+4*(num))
15682 /* the number of new counter IDs allocated (may be less than the number
15683  * requested if resources are unavailable)
15684  */
15685 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_NUM_COUNTERS_OFST 0
15686 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_NUM_COUNTERS_LEN 4
15687 /* new counter ID(s) */
15688 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_OFST 4
15689 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_LEN 4
15690 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_MINNUM 0
15691 #define MC_CMD_SECURITY_RULE_COUNTER_ALLOC_OUT_COUNTER_ID_MAXNUM 62
15692
15693
15694 /***********************************/
15695 /* MC_CMD_SECURITY_RULE_COUNTER_FREE
15696  * Allocate counters for use with blacklist / whitelist rules. (Medford-only;
15697  * for use by SolarSecure apps, not directly by drivers. See SF-114946-SW.)
15698  * NOTE - this message definition is provisional. It has not yet been used in
15699  * any released code and may change during development. This note will be
15700  * removed once it is regarded as stable.
15701  */
15702 #define MC_CMD_SECURITY_RULE_COUNTER_FREE 0x113
15703 #undef  MC_CMD_0x113_PRIVILEGE_CTG
15704
15705 #define MC_CMD_0x113_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
15706
15707 /* MC_CMD_SECURITY_RULE_COUNTER_FREE_IN msgrequest */
15708 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LENMIN 4
15709 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LENMAX 252
15710 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_LEN(num) (4+4*(num))
15711 /* the number of counter IDs to free */
15712 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_NUM_COUNTERS_OFST 0
15713 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_NUM_COUNTERS_LEN 4
15714 /* the counter ID(s) to free */
15715 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_OFST 4
15716 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_LEN 4
15717 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_MINNUM 0
15718 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_IN_COUNTER_ID_MAXNUM 62
15719
15720 /* MC_CMD_SECURITY_RULE_COUNTER_FREE_OUT msgresponse */
15721 #define MC_CMD_SECURITY_RULE_COUNTER_FREE_OUT_LEN 0
15722
15723
15724 /***********************************/
15725 /* MC_CMD_SUBNET_MAP_SET_NODE
15726  * Atomically update a trie node in the map of subnets to subnet IDs. The
15727  * constants in the descriptions of the fields of this message may be retrieved
15728  * by the GET_SECURITY_RULE_INFO op of MC_CMD_GET_PARSER_DISP_INFO. (Medford-
15729  * only; for use by SolarSecure apps, not directly by drivers. See
15730  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
15731  * been used in any released code and may change during development. This note
15732  * will be removed once it is regarded as stable.
15733  */
15734 #define MC_CMD_SUBNET_MAP_SET_NODE 0x114
15735 #undef  MC_CMD_0x114_PRIVILEGE_CTG
15736
15737 #define MC_CMD_0x114_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
15738
15739 /* MC_CMD_SUBNET_MAP_SET_NODE_IN msgrequest */
15740 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LENMIN 6
15741 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LENMAX 252
15742 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_LEN(num) (4+2*(num))
15743 /* node to update in the range 0 .. SUBNET_MAP_NUM_NODES-1 */
15744 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_NODE_ID_OFST 0
15745 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_NODE_ID_LEN 4
15746 /* SUBNET_MAP_NUM_ENTRIES_PER_NODE new entries; each entry is either a pointer
15747  * to the next node, expressed as an offset in the trie memory (i.e. node ID
15748  * multiplied by SUBNET_MAP_NUM_ENTRIES_PER_NODE), or a leaf value in the range
15749  * SUBNET_ID_MIN .. SUBNET_ID_MAX
15750  */
15751 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_OFST 4
15752 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_LEN 2
15753 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_MINNUM 1
15754 #define MC_CMD_SUBNET_MAP_SET_NODE_IN_ENTRY_MAXNUM 124
15755
15756 /* MC_CMD_SUBNET_MAP_SET_NODE_OUT msgresponse */
15757 #define MC_CMD_SUBNET_MAP_SET_NODE_OUT_LEN 0
15758
15759 /* PORTRANGE_TREE_ENTRY structuredef */
15760 #define PORTRANGE_TREE_ENTRY_LEN 4
15761 /* key for branch nodes (<= key takes left branch, > key takes right branch),
15762  * or magic value for leaf nodes
15763  */
15764 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_OFST 0
15765 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_LEN 2
15766 #define PORTRANGE_TREE_ENTRY_LEAF_NODE_KEY 0xffff /* enum */
15767 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_LBN 0
15768 #define PORTRANGE_TREE_ENTRY_BRANCH_KEY_WIDTH 16
15769 /* final portrange ID for leaf nodes (don't care for branch nodes) */
15770 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_OFST 2
15771 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_LEN 2
15772 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_LBN 16
15773 #define PORTRANGE_TREE_ENTRY_LEAF_PORTRANGE_ID_WIDTH 16
15774
15775
15776 /***********************************/
15777 /* MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE
15778  * Atomically update the entire tree mapping remote port ranges to portrange
15779  * IDs. The constants in the descriptions of the fields of this message may be
15780  * retrieved by the GET_SECURITY_RULE_INFO op of MC_CMD_GET_PARSER_DISP_INFO.
15781  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
15782  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
15783  * been used in any released code and may change during development. This note
15784  * will be removed once it is regarded as stable.
15785  */
15786 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE 0x115
15787 #undef  MC_CMD_0x115_PRIVILEGE_CTG
15788
15789 #define MC_CMD_0x115_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
15790
15791 /* MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN msgrequest */
15792 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LENMIN 4
15793 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LENMAX 252
15794 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_LEN(num) (0+4*(num))
15795 /* PORTRANGE_TREE_NUM_ENTRIES new entries, each laid out as a
15796  * PORTRANGE_TREE_ENTRY
15797  */
15798 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_OFST 0
15799 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_LEN 4
15800 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MINNUM 1
15801 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MAXNUM 63
15802
15803 /* MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_OUT msgresponse */
15804 #define MC_CMD_REMOTE_PORTRANGE_MAP_SET_TREE_OUT_LEN 0
15805
15806
15807 /***********************************/
15808 /* MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE
15809  * Atomically update the entire tree mapping remote port ranges to portrange
15810  * IDs. The constants in the descriptions of the fields of this message may be
15811  * retrieved by the GET_SECURITY_RULE_INFO op of MC_CMD_GET_PARSER_DISP_INFO.
15812  * (Medford-only; for use by SolarSecure apps, not directly by drivers. See
15813  * SF-114946-SW.) NOTE - this message definition is provisional. It has not yet
15814  * been used in any released code and may change during development. This note
15815  * will be removed once it is regarded as stable.
15816  */
15817 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE 0x116
15818 #undef  MC_CMD_0x116_PRIVILEGE_CTG
15819
15820 #define MC_CMD_0x116_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
15821
15822 /* MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN msgrequest */
15823 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LENMIN 4
15824 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LENMAX 252
15825 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_LEN(num) (0+4*(num))
15826 /* PORTRANGE_TREE_NUM_ENTRIES new entries, each laid out as a
15827  * PORTRANGE_TREE_ENTRY
15828  */
15829 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_OFST 0
15830 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_LEN 4
15831 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MINNUM 1
15832 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_IN_ENTRIES_MAXNUM 63
15833
15834 /* MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_OUT msgresponse */
15835 #define MC_CMD_LOCAL_PORTRANGE_MAP_SET_TREE_OUT_LEN 0
15836
15837 /* TUNNEL_ENCAP_UDP_PORT_ENTRY structuredef */
15838 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_LEN 4
15839 /* UDP port (the standard ports are named below but any port may be used) */
15840 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_OFST 0
15841 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_LEN 2
15842 /* enum: the IANA allocated UDP port for VXLAN */
15843 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_IANA_VXLAN_UDP_PORT 0x12b5
15844 /* enum: the IANA allocated UDP port for Geneve */
15845 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_IANA_GENEVE_UDP_PORT 0x17c1
15846 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_LBN 0
15847 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_UDP_PORT_WIDTH 16
15848 /* tunnel encapsulation protocol (only those named below are supported) */
15849 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_OFST 2
15850 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_LEN 2
15851 /* enum: This port will be used for VXLAN on both IPv4 and IPv6 */
15852 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_VXLAN 0x0
15853 /* enum: This port will be used for Geneve on both IPv4 and IPv6 */
15854 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_GENEVE 0x1
15855 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_LBN 16
15856 #define TUNNEL_ENCAP_UDP_PORT_ENTRY_PROTOCOL_WIDTH 16
15857
15858
15859 /***********************************/
15860 /* MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS
15861  * Configure UDP ports for tunnel encapsulation hardware acceleration. The
15862  * parser-dispatcher will attempt to parse traffic on these ports as tunnel
15863  * encapsulation PDUs and filter them using the tunnel encapsulation filter
15864  * chain rather than the standard filter chain. Note that this command can
15865  * cause all functions to see a reset. (Available on Medford only.)
15866  */
15867 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS 0x117
15868 #undef  MC_CMD_0x117_PRIVILEGE_CTG
15869
15870 #define MC_CMD_0x117_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15871
15872 /* MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN msgrequest */
15873 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LENMIN 4
15874 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LENMAX 68
15875 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_LEN(num) (4+4*(num))
15876 /* Flags */
15877 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_FLAGS_OFST 0
15878 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_FLAGS_LEN 2
15879 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_UNLOADING_LBN 0
15880 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_UNLOADING_WIDTH 1
15881 /* The number of entries in the ENTRIES array */
15882 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_NUM_ENTRIES_OFST 2
15883 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_NUM_ENTRIES_LEN 2
15884 /* Entries defining the UDP port to protocol mapping, each laid out as a
15885  * TUNNEL_ENCAP_UDP_PORT_ENTRY
15886  */
15887 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_OFST 4
15888 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_LEN 4
15889 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_MINNUM 0
15890 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_IN_ENTRIES_MAXNUM 16
15891
15892 /* MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT msgresponse */
15893 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_LEN 2
15894 /* Flags */
15895 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_FLAGS_OFST 0
15896 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_FLAGS_LEN 2
15897 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_RESETTING_LBN 0
15898 #define MC_CMD_SET_TUNNEL_ENCAP_UDP_PORTS_OUT_RESETTING_WIDTH 1
15899
15900
15901 /***********************************/
15902 /* MC_CMD_RX_BALANCING
15903  * Configure a port upconverter to distribute the packets on both RX engines.
15904  * Packets are distributed based on a table with the destination vFIFO. The
15905  * index of the table is a hash of source and destination of IPV4 and VLAN
15906  * priority.
15907  */
15908 #define MC_CMD_RX_BALANCING 0x118
15909 #undef  MC_CMD_0x118_PRIVILEGE_CTG
15910
15911 #define MC_CMD_0x118_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
15912
15913 /* MC_CMD_RX_BALANCING_IN msgrequest */
15914 #define MC_CMD_RX_BALANCING_IN_LEN 16
15915 /* The RX port whose upconverter table will be modified */
15916 #define MC_CMD_RX_BALANCING_IN_PORT_OFST 0
15917 #define MC_CMD_RX_BALANCING_IN_PORT_LEN 4
15918 /* The VLAN priority associated to the table index and vFIFO */
15919 #define MC_CMD_RX_BALANCING_IN_PRIORITY_OFST 4
15920 #define MC_CMD_RX_BALANCING_IN_PRIORITY_LEN 4
15921 /* The resulting bit of SRC^DST for indexing the table */
15922 #define MC_CMD_RX_BALANCING_IN_SRC_DST_OFST 8
15923 #define MC_CMD_RX_BALANCING_IN_SRC_DST_LEN 4
15924 /* The RX engine to which the vFIFO in the table entry will point to */
15925 #define MC_CMD_RX_BALANCING_IN_ENG_OFST 12
15926 #define MC_CMD_RX_BALANCING_IN_ENG_LEN 4
15927
15928 /* MC_CMD_RX_BALANCING_OUT msgresponse */
15929 #define MC_CMD_RX_BALANCING_OUT_LEN 0
15930
15931
15932 /***********************************/
15933 /* MC_CMD_TSA_BIND
15934  * TSAN - TSAC binding communication protocol. Refer to SF-115479-TC for more
15935  * info in respect to the binding protocol.
15936  */
15937 #define MC_CMD_TSA_BIND 0x119
15938 #undef  MC_CMD_0x119_PRIVILEGE_CTG
15939
15940 #define MC_CMD_0x119_PRIVILEGE_CTG SRIOV_CTG_ADMIN
15941
15942 /* MC_CMD_TSA_BIND_IN msgrequest: Protocol operation code */
15943 #define MC_CMD_TSA_BIND_IN_LEN 4
15944 #define MC_CMD_TSA_BIND_IN_OP_OFST 0
15945 #define MC_CMD_TSA_BIND_IN_OP_LEN 4
15946 /* enum: Obsolete. Use MC_CMD_SECURE_NIC_INFO_IN_STATUS. */
15947 #define MC_CMD_TSA_BIND_OP_GET_ID 0x1
15948 /* enum: Get a binding ticket from the TSAN. The binding ticket is used as part
15949  * of the binding procedure to authorize the binding of an adapter to a TSAID.
15950  * Refer to SF-114946-SW for more information. This sub-command is only
15951  * available over a TLS secure connection between the TSAN and TSAC.
15952  */
15953 #define MC_CMD_TSA_BIND_OP_GET_TICKET 0x2
15954 /* enum: Opcode associated with the propagation of a private key that TSAN uses
15955  * as part of post-binding authentication procedure. More specifically, TSAN
15956  * uses this key for a signing operation. TSAC uses the counterpart public key
15957  * to verify the signature. Note - The post-binding authentication occurs when
15958  * the TSAN-TSAC connection terminates and TSAN tries to reconnect. Refer to
15959  * SF-114946-SW for more information. This sub-command is only available over a
15960  * TLS secure connection between the TSAN and TSAC.
15961  */
15962 #define MC_CMD_TSA_BIND_OP_SET_KEY 0x3
15963 /* enum: Request an insecure unbinding operation. This sub-command is available
15964  * for any privileged client.
15965  */
15966 #define MC_CMD_TSA_BIND_OP_UNBIND 0x4
15967 /* enum: Obsolete. Use MC_CMD_TSA_BIND_OP_SECURE_UNBIND. */
15968 #define MC_CMD_TSA_BIND_OP_UNBIND_EXT 0x5
15969 /* enum: Opcode associated with the propagation of the unbinding secret token.
15970  * TSAN persists the unbinding secret token. Refer to SF-115479-TC for more
15971  * information. This sub-command is only available over a TLS secure connection
15972  * between the TSAN and TSAC.
15973  */
15974 #define MC_CMD_TSA_BIND_OP_SET_UNBINDTOKEN 0x6
15975 /* enum: Obsolete. Use MC_CMD_TSA_BIND_OP_SECURE_DECOMMISSION. */
15976 #define MC_CMD_TSA_BIND_OP_DECOMMISSION 0x7
15977 /* enum: Obsolete. Use MC_CMD_GET_CERTIFICATE. */
15978 #define MC_CMD_TSA_BIND_OP_GET_CERTIFICATE 0x8
15979 /* enum: Request a secure unbinding operation using unbinding token. This sub-
15980  * command is available for any privileged client.
15981  */
15982 #define MC_CMD_TSA_BIND_OP_SECURE_UNBIND 0x9
15983 /* enum: Request a secure decommissioning operation. This sub-command is
15984  * available for any privileged client.
15985  */
15986 #define MC_CMD_TSA_BIND_OP_SECURE_DECOMMISSION 0xa
15987 /* enum: Test facility that allows an adapter to be configured to behave as if
15988  * Bound to a TSA controller with restricted MCDI administrator operations.
15989  * This operation is primarily intended to aid host driver development.
15990  */
15991 #define MC_CMD_TSA_BIND_OP_TEST_MCDI 0xb
15992
15993 /* MC_CMD_TSA_BIND_IN_GET_ID msgrequest: Obsolete. Use
15994  * MC_CMD_SECURE_NIC_INFO_IN_STATUS.
15995  */
15996 #define MC_CMD_TSA_BIND_IN_GET_ID_LEN 20
15997 /* The operation requested. */
15998 #define MC_CMD_TSA_BIND_IN_GET_ID_OP_OFST 0
15999 #define MC_CMD_TSA_BIND_IN_GET_ID_OP_LEN 4
16000 /* Cryptographic nonce that TSAC generates and sends to TSAN. TSAC generates
16001  * the nonce every time as part of the TSAN post-binding authentication
16002  * procedure when the TSAN-TSAC connection terminates and TSAN does need to re-
16003  * connect to the TSAC. Refer to SF-114946-SW for more information.
16004  */
16005 #define MC_CMD_TSA_BIND_IN_GET_ID_NONCE_OFST 4
16006 #define MC_CMD_TSA_BIND_IN_GET_ID_NONCE_LEN 16
16007
16008 /* MC_CMD_TSA_BIND_IN_GET_TICKET msgrequest */
16009 #define MC_CMD_TSA_BIND_IN_GET_TICKET_LEN 4
16010 /* The operation requested. */
16011 #define MC_CMD_TSA_BIND_IN_GET_TICKET_OP_OFST 0
16012 #define MC_CMD_TSA_BIND_IN_GET_TICKET_OP_LEN 4
16013
16014 /* MC_CMD_TSA_BIND_IN_SET_KEY msgrequest */
16015 #define MC_CMD_TSA_BIND_IN_SET_KEY_LENMIN 5
16016 #define MC_CMD_TSA_BIND_IN_SET_KEY_LENMAX 252
16017 #define MC_CMD_TSA_BIND_IN_SET_KEY_LEN(num) (4+1*(num))
16018 /* The operation requested. */
16019 #define MC_CMD_TSA_BIND_IN_SET_KEY_OP_OFST 0
16020 #define MC_CMD_TSA_BIND_IN_SET_KEY_OP_LEN 4
16021 /* This data blob contains the private key generated by the TSAC. TSAN uses
16022  * this key for a signing operation. Note- This private key is used in
16023  * conjunction with the post-binding TSAN authentication procedure that occurs
16024  * when the TSAN-TSAC connection terminates and TSAN tries to reconnect. Refer
16025  * to SF-114946-SW for more information.
16026  */
16027 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_OFST 4
16028 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_LEN 1
16029 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_MINNUM 1
16030 #define MC_CMD_TSA_BIND_IN_SET_KEY_DATKEY_MAXNUM 248
16031
16032 /* MC_CMD_TSA_BIND_IN_UNBIND msgrequest: Request an insecure unbinding
16033  * operation.
16034  */
16035 #define MC_CMD_TSA_BIND_IN_UNBIND_LEN 10
16036 /* The operation requested. */
16037 #define MC_CMD_TSA_BIND_IN_UNBIND_OP_OFST 0
16038 #define MC_CMD_TSA_BIND_IN_UNBIND_OP_LEN 4
16039 /* TSAN unique identifier for the network adapter */
16040 #define MC_CMD_TSA_BIND_IN_UNBIND_TSANID_OFST 4
16041 #define MC_CMD_TSA_BIND_IN_UNBIND_TSANID_LEN 6
16042
16043 /* MC_CMD_TSA_BIND_IN_UNBIND_EXT msgrequest: Obsolete. Use
16044  * MC_CMD_TSA_BIND_IN_SECURE_UNBIND.
16045  */
16046 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LENMIN 93
16047 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LENMAX 252
16048 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_LEN(num) (92+1*(num))
16049 /* The operation requested. */
16050 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_OP_OFST 0
16051 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_OP_LEN 4
16052 /* TSAN unique identifier for the network adapter */
16053 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_OFST 4
16054 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_LEN 6
16055 /* Align the arguments to 32 bits */
16056 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_RSVD_OFST 10
16057 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSANID_RSVD_LEN 2
16058 /* This attribute identifies the TSA infrastructure domain. The length of the
16059  * TSAID attribute is limited to 64 bytes. This is how TSA SDK defines the max
16060  * length. Note- The TSAID is the Organizational Unit Name filed as part of the
16061  * root and server certificates.
16062  */
16063 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSAID_OFST 12
16064 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSAID_LEN 1
16065 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_TSAID_NUM 64
16066 /* Unbinding secret token. The adapter validates this unbinding token by
16067  * comparing it against the one stored on the adapter as part of the
16068  * MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN msgrequest. Refer to SF-115479-TC for
16069  * more information.
16070  */
16071 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_UNBINDTOKEN_OFST 76
16072 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_UNBINDTOKEN_LEN 16
16073 /* This is the signature of the above mentioned fields- TSANID, TSAID and
16074  * UNBINDTOKEN. As per current requirements, the SIG opaque data blob contains
16075  * ECDSA ECC-384 based signature. The ECC curve is secp384r1. The signature is
16076  * also ASN-1 encoded. Note- The signature is verified based on the public key
16077  * stored into the root certificate that is provisioned on the adapter side.
16078  * This key is known as the PUKtsaid. Refer to SF-115479-TC for more
16079  * information.
16080  */
16081 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_OFST 92
16082 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_LEN 1
16083 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_MINNUM 1
16084 #define MC_CMD_TSA_BIND_IN_UNBIND_EXT_SIG_MAXNUM 160
16085
16086 /* MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN msgrequest */
16087 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_LEN 20
16088 /* The operation requested. */
16089 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_OP_OFST 0
16090 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_OP_LEN 4
16091 /* Unbinding secret token. TSAN persists the unbinding secret token. Refer to
16092  * SF-115479-TC for more information.
16093  */
16094 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_UNBINDTOKEN_OFST 4
16095 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_UNBINDTOKEN_LEN 16
16096 /* enum: There are situations when the binding process does not complete
16097  * successfully due to key, other attributes corruption at the database level
16098  * (Controller). Adapter can't connect to the controller anymore. To recover,
16099  * make usage of the decommission command that forces the adapter into
16100  * unbinding state.
16101  */
16102 #define MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN_ADAPTER_BINDING_FAILURE 0x1
16103
16104 /* MC_CMD_TSA_BIND_IN_DECOMMISSION msgrequest: Obsolete. Use
16105  * MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION.
16106  */
16107 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LENMIN 109
16108 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LENMAX 252
16109 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_LEN(num) (108+1*(num))
16110 /* This is the signature of the above mentioned fields- TSAID, USER and REASON.
16111  * As per current requirements, the SIG opaque data blob contains ECDSA ECC-384
16112  * based signature. The ECC curve is secp384r1. The signature is also ASN-1
16113  * encoded . Note- The signature is verified based on the public key stored
16114  * into the root certificate that is provisioned on the adapter side. This key
16115  * is known as the PUKtsaid. Refer to SF-115479-TC for more information.
16116  */
16117 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_OFST 108
16118 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_LEN 1
16119 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_MINNUM 1
16120 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_SIG_MAXNUM 144
16121 /* The operation requested. */
16122 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_OP_OFST 0
16123 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_OP_LEN 4
16124 /* This attribute identifies the TSA infrastructure domain. The length of the
16125  * TSAID attribute is limited to 64 bytes. This is how TSA SDK defines the max
16126  * length. Note- The TSAID is the Organizational Unit Name filed as part of the
16127  * root and server certificates.
16128  */
16129 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_TSAID_OFST 4
16130 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_TSAID_LEN 1
16131 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_TSAID_NUM 64
16132 /* User ID that comes, as an example, from the Controller. Note- The 33 byte
16133  * length of this attribute is max length of the linux user name plus null
16134  * character.
16135  */
16136 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_OFST 68
16137 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_LEN 1
16138 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_NUM 33
16139 /* Align the arguments to 32 bits */
16140 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_RSVD_OFST 101
16141 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_USER_RSVD_LEN 3
16142 /* Reason of why decommissioning happens Note- The list of reasons, defined as
16143  * part of the enumeration below, can be extended.
16144  */
16145 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_REASON_OFST 104
16146 #define MC_CMD_TSA_BIND_IN_DECOMMISSION_REASON_LEN 4
16147
16148 /* MC_CMD_TSA_BIND_IN_GET_CERTIFICATE msgrequest: Obsolete. Use
16149  * MC_CMD_GET_CERTIFICATE.
16150  */
16151 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_LEN 8
16152 /* The operation requested, must be MC_CMD_TSA_BIND_OP_GET_CERTIFICATE. */
16153 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_OP_OFST 0
16154 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_OP_LEN 4
16155 /* Type of the certificate to be retrieved. */
16156 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_TYPE_OFST 4
16157 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_TYPE_LEN 4
16158 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_UNUSED 0x0 /* enum */
16159 /* enum: Adapter Authentication Certificate (AAC). The AAC is used by the
16160  * controller to verify the authenticity of the adapter.
16161  */
16162 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_AAC 0x1
16163 /* enum: Adapter Authentication Signing Certificate (AASC). The AASC is used by
16164  * the controller to verify the validity of AAC.
16165  */
16166 #define MC_CMD_TSA_BIND_IN_GET_CERTIFICATE_AASC 0x2
16167
16168 /* MC_CMD_TSA_BIND_IN_SECURE_UNBIND msgrequest: Request a secure unbinding
16169  * operation using unbinding token.
16170  */
16171 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_LENMIN 97
16172 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_LENMAX 200
16173 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_LEN(num) (96+1*(num))
16174 /* The operation requested, must be MC_CMD_TSA_BIND_OP_SECURE_UNBIND. */
16175 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_OP_OFST 0
16176 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_OP_LEN 4
16177 /* Type of the message. (MESSAGE_TYPE_xxx) Must be
16178  * MESSAGE_TYPE_TSA_SECURE_UNBIND.
16179  */
16180 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_MESSAGE_TYPE_OFST 4
16181 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_MESSAGE_TYPE_LEN 4
16182 /* TSAN unique identifier for the network adapter */
16183 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSANID_OFST 8
16184 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSANID_LEN 6
16185 /* Align the arguments to 32 bits */
16186 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSANID_RSVD_OFST 14
16187 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSANID_RSVD_LEN 2
16188 /* A NUL padded US-ASCII string identifying the TSA infrastructure domain. This
16189  * field is for information only, and not used by the firmware. Note- The TSAID
16190  * is the Organizational Unit Name field as part of the root and server
16191  * certificates.
16192  */
16193 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSAID_OFST 16
16194 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSAID_LEN 1
16195 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_TSAID_NUM 64
16196 /* Unbinding secret token. The adapter validates this unbinding token by
16197  * comparing it against the one stored on the adapter as part of the
16198  * MC_CMD_TSA_BIND_IN_SET_UNBINDTOKEN msgrequest. Refer to SF-115479-TC for
16199  * more information.
16200  */
16201 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_UNBINDTOKEN_OFST 80
16202 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_UNBINDTOKEN_LEN 16
16203 /* The signature computed and encoded as specified by MESSAGE_TYPE. */
16204 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_OFST 96
16205 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_LEN 1
16206 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_MINNUM 1
16207 #define MC_CMD_TSA_BIND_IN_SECURE_UNBIND_SIG_MAXNUM 104
16208
16209 /* MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION msgrequest: Request a secure
16210  * decommissioning operation.
16211  */
16212 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_LENMIN 113
16213 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_LENMAX 216
16214 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_LEN(num) (112+1*(num))
16215 /* The operation requested, must be MC_CMD_TSA_BIND_OP_SECURE_DECOMMISSION. */
16216 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_OP_OFST 0
16217 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_OP_LEN 4
16218 /* Type of the message. (MESSAGE_TYPE_xxx) Must be
16219  * MESSAGE_TYPE_SECURE_DECOMMISSION.
16220  */
16221 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_MESSAGE_TYPE_OFST 4
16222 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_MESSAGE_TYPE_LEN 4
16223 /* A NUL padded US-ASCII string identifying the TSA infrastructure domain. This
16224  * field is for information only, and not used by the firmware. Note- The TSAID
16225  * is the Organizational Unit Name field as part of the root and server
16226  * certificates.
16227  */
16228 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_TSAID_OFST 8
16229 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_TSAID_LEN 1
16230 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_TSAID_NUM 64
16231 /* A NUL padded US-ASCII string containing user name of the creator of the
16232  * decommissioning ticket. This field is for information only, and not used by
16233  * the firmware.
16234  */
16235 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_USER_OFST 72
16236 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_USER_LEN 1
16237 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_USER_NUM 36
16238 /* Reason of why decommissioning happens */
16239 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_REASON_OFST 108
16240 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_REASON_LEN 4
16241 /* enum: There are situations when the binding process does not complete
16242  * successfully due to key, other attributes corruption at the database level
16243  * (Controller). Adapter can't connect to the controller anymore. To recover,
16244  * use the decommission command to force the adapter into unbound state.
16245  */
16246 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_ADAPTER_BINDING_FAILURE 0x1
16247 /* The signature computed and encoded as specified by MESSAGE_TYPE. */
16248 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_OFST 112
16249 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_LEN 1
16250 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_MINNUM 1
16251 #define MC_CMD_TSA_BIND_IN_SECURE_DECOMMISSION_SIG_MAXNUM 104
16252
16253 /* MC_CMD_TSA_BIND_IN_TEST_MCDI msgrequest: Test mode that emulates MCDI
16254  * interface restrictions of a bound adapter. This operation is intended for
16255  * test use on adapters that are not deployed and bound to a TSA Controller.
16256  * Using it on a Bound adapter will succeed but will not alter the MCDI
16257  * privileges as MCDI operations will already be restricted.
16258  */
16259 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_LEN 8
16260 /* The operation requested must be MC_CMD_TSA_BIND_OP_TEST_MCDI. */
16261 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_OP_OFST 0
16262 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_OP_LEN 4
16263 /* Enable or disable emulation of bound adapter */
16264 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_CTRL_OFST 4
16265 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_CTRL_LEN 4
16266 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_DISABLE 0x0 /* enum */
16267 #define MC_CMD_TSA_BIND_IN_TEST_MCDI_ENABLE 0x1 /* enum */
16268
16269 /* MC_CMD_TSA_BIND_OUT_GET_ID msgresponse: Obsolete. Use
16270  * MC_CMD_SECURE_NIC_INFO_OUT_STATUS.
16271  */
16272 #define MC_CMD_TSA_BIND_OUT_GET_ID_LENMIN 15
16273 #define MC_CMD_TSA_BIND_OUT_GET_ID_LENMAX 252
16274 #define MC_CMD_TSA_BIND_OUT_GET_ID_LEN(num) (14+1*(num))
16275 /* The protocol operation code MC_CMD_TSA_BIND_OP_GET_ID that is sent back to
16276  * the caller.
16277  */
16278 #define MC_CMD_TSA_BIND_OUT_GET_ID_OP_OFST 0
16279 #define MC_CMD_TSA_BIND_OUT_GET_ID_OP_LEN 4
16280 /* Rules engine type. Note- The rules engine type allows TSAC to further
16281  * identify the connected endpoint (e.g. TSAN, NIC Emulator) type and take the
16282  * proper action accordingly. As an example, TSAC uses the rules engine type to
16283  * select the SF key that differs in the case of TSAN vs. NIC Emulator.
16284  */
16285 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_OFST 4
16286 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_LEN 4
16287 /* enum: Hardware rules engine. */
16288 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_TSAN 0x1
16289 /* enum: Nic emulator rules engine. */
16290 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_NEMU 0x2
16291 /* enum: SSFE. */
16292 #define MC_CMD_TSA_BIND_OUT_GET_ID_RULE_ENGINE_SSFE 0x3
16293 /* TSAN unique identifier for the network adapter */
16294 #define MC_CMD_TSA_BIND_OUT_GET_ID_TSANID_OFST 8
16295 #define MC_CMD_TSA_BIND_OUT_GET_ID_TSANID_LEN 6
16296 /* The signature data blob. The signature is computed against the message
16297  * formed by TSAN ID concatenated with the NONCE value. Refer to SF-115479-TC
16298  * for more information also in respect to the private keys that are used to
16299  * sign the message based on TSAN pre/post-binding authentication procedure.
16300  */
16301 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_OFST 14
16302 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_LEN 1
16303 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_MINNUM 1
16304 #define MC_CMD_TSA_BIND_OUT_GET_ID_SIG_MAXNUM 238
16305
16306 /* MC_CMD_TSA_BIND_OUT_GET_TICKET msgresponse */
16307 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LENMIN 5
16308 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LENMAX 252
16309 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_LEN(num) (4+1*(num))
16310 /* The protocol operation code MC_CMD_TSA_BIND_OP_GET_TICKET that is sent back
16311  * to the caller.
16312  */
16313 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_OP_OFST 0
16314 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_OP_LEN 4
16315 /* The ticket represents the data blob construct that TSAN sends to TSAC as
16316  * part of the binding protocol. From the TSAN perspective the ticket is an
16317  * opaque construct. For more info refer to SF-115479-TC.
16318  */
16319 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_OFST 4
16320 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_LEN 1
16321 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_MINNUM 1
16322 #define MC_CMD_TSA_BIND_OUT_GET_TICKET_TICKET_MAXNUM 248
16323
16324 /* MC_CMD_TSA_BIND_OUT_SET_KEY msgresponse */
16325 #define MC_CMD_TSA_BIND_OUT_SET_KEY_LEN 4
16326 /* The protocol operation code MC_CMD_TSA_BIND_OP_SET_KEY that is sent back to
16327  * the caller.
16328  */
16329 #define MC_CMD_TSA_BIND_OUT_SET_KEY_OP_OFST 0
16330 #define MC_CMD_TSA_BIND_OUT_SET_KEY_OP_LEN 4
16331
16332 /* MC_CMD_TSA_BIND_OUT_UNBIND msgresponse: Response to insecure unbind request.
16333  */
16334 #define MC_CMD_TSA_BIND_OUT_UNBIND_LEN 8
16335 /* Same as MC_CMD_ERR field, but included as 0 in success cases */
16336 #define MC_CMD_TSA_BIND_OUT_UNBIND_RESULT_OFST 0
16337 #define MC_CMD_TSA_BIND_OUT_UNBIND_RESULT_LEN 4
16338 /* Extra status information */
16339 #define MC_CMD_TSA_BIND_OUT_UNBIND_INFO_OFST 4
16340 #define MC_CMD_TSA_BIND_OUT_UNBIND_INFO_LEN 4
16341 /* enum: Unbind successful. */
16342 #define MC_CMD_TSA_BIND_OUT_UNBIND_OK_UNBOUND 0x0
16343 /* enum: TSANID mismatch */
16344 #define MC_CMD_TSA_BIND_OUT_UNBIND_ERR_BAD_TSANID 0x1
16345 /* enum: Unable to remove the binding ticket from persistent storage. */
16346 #define MC_CMD_TSA_BIND_OUT_UNBIND_ERR_REMOVE_TICKET 0x2
16347 /* enum: TSAN is not bound to a binding ticket. */
16348 #define MC_CMD_TSA_BIND_OUT_UNBIND_ERR_NOT_BOUND 0x3
16349
16350 /* MC_CMD_TSA_BIND_OUT_UNBIND_EXT msgresponse: Obsolete. Use
16351  * MC_CMD_TSA_BIND_OUT_SECURE_UNBIND.
16352  */
16353 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_LEN 8
16354 /* Same as MC_CMD_ERR field, but included as 0 in success cases */
16355 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_RESULT_OFST 0
16356 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_RESULT_LEN 4
16357 /* Extra status information */
16358 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_INFO_OFST 4
16359 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_INFO_LEN 4
16360 /* enum: Unbind successful. */
16361 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_OK_UNBOUND 0x0
16362 /* enum: TSANID mismatch */
16363 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_BAD_TSANID 0x1
16364 /* enum: Unable to remove the binding ticket from persistent storage. */
16365 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_REMOVE_TICKET 0x2
16366 /* enum: TSAN is not bound to a binding ticket. */
16367 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_NOT_BOUND 0x3
16368 /* enum: Invalid unbind token */
16369 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_BAD_TOKEN 0x4
16370 /* enum: Invalid signature */
16371 #define MC_CMD_TSA_BIND_OUT_UNBIND_EXT_ERR_BAD_SIGNATURE 0x5
16372
16373 /* MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN msgresponse */
16374 #define MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN_LEN 4
16375 /* The protocol operation code MC_CMD_TSA_BIND_OP_SET_UNBINDTOKEN that is sent
16376  * back to the caller.
16377  */
16378 #define MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN_OP_OFST 0
16379 #define MC_CMD_TSA_BIND_OUT_SET_UNBINDTOKEN_OP_LEN 4
16380
16381 /* MC_CMD_TSA_BIND_OUT_DECOMMISSION msgresponse: Obsolete. Use
16382  * MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION.
16383  */
16384 #define MC_CMD_TSA_BIND_OUT_DECOMMISSION_LEN 4
16385 /* The protocol operation code MC_CMD_TSA_BIND_OP_DECOMMISSION that is sent
16386  * back to the caller.
16387  */
16388 #define MC_CMD_TSA_BIND_OUT_DECOMMISSION_OP_OFST 0
16389 #define MC_CMD_TSA_BIND_OUT_DECOMMISSION_OP_LEN 4
16390
16391 /* MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE msgresponse */
16392 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LENMIN 9
16393 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LENMAX 252
16394 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_LEN(num) (8+1*(num))
16395 /* The protocol operation code MC_CMD_TSA_BIND_OP_GET_CERTIFICATE that is sent
16396  * back to the caller.
16397  */
16398 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_OP_OFST 0
16399 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_OP_LEN 4
16400 /* Type of the certificate. */
16401 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_TYPE_OFST 4
16402 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_TYPE_LEN 4
16403 /*            Enum values, see field(s): */
16404 /*               MC_CMD_TSA_BIND_IN_GET_CERTIFICATE/TYPE */
16405 /* The certificate data. */
16406 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_OFST 8
16407 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_LEN 1
16408 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_MINNUM 1
16409 #define MC_CMD_TSA_BIND_OUT_GET_CERTIFICATE_DATA_MAXNUM 244
16410
16411 /* MC_CMD_TSA_BIND_OUT_SECURE_UNBIND msgresponse: Response to secure unbind
16412  * request.
16413  */
16414 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_LEN 8
16415 /* The protocol operation code that is sent back to the caller. */
16416 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_OP_OFST 0
16417 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_OP_LEN 4
16418 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_RESULT_OFST 4
16419 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_RESULT_LEN 4
16420 /* enum: Unbind successful. */
16421 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_OK_UNBOUND 0x0
16422 /* enum: TSANID mismatch */
16423 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_BAD_TSANID 0x1
16424 /* enum: Unable to remove the binding ticket from persistent storage. */
16425 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_REMOVE_TICKET 0x2
16426 /* enum: TSAN is not bound to a domain. */
16427 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_NOT_BOUND 0x3
16428 /* enum: Invalid unbind token */
16429 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_BAD_TOKEN 0x4
16430 /* enum: Invalid signature */
16431 #define MC_CMD_TSA_BIND_OUT_SECURE_UNBIND_ERR_BAD_SIGNATURE 0x5
16432
16433 /* MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION msgresponse: Response to secure
16434  * decommission request.
16435  */
16436 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_LEN 8
16437 /* The protocol operation code that is sent back to the caller. */
16438 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_OP_OFST 0
16439 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_OP_LEN 4
16440 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_RESULT_OFST 4
16441 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_RESULT_LEN 4
16442 /* enum: Unbind successful. */
16443 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_OK_UNBOUND 0x0
16444 /* enum: TSANID mismatch */
16445 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_BAD_TSANID 0x1
16446 /* enum: Unable to remove the binding ticket from persistent storage. */
16447 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_REMOVE_TICKET 0x2
16448 /* enum: TSAN is not bound to a domain. */
16449 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_NOT_BOUND 0x3
16450 /* enum: Invalid unbind token */
16451 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_BAD_TOKEN 0x4
16452 /* enum: Invalid signature */
16453 #define MC_CMD_TSA_BIND_OUT_SECURE_DECOMMISSION_ERR_BAD_SIGNATURE 0x5
16454
16455 /* MC_CMD_TSA_BIND_OUT_TEST_MCDI msgrequest */
16456 #define MC_CMD_TSA_BIND_OUT_TEST_MCDI_LEN 4
16457 /* The protocol operation code MC_CMD_TSA_BIND_OP_TEST_MCDI that is sent back
16458  * to the caller.
16459  */
16460 #define MC_CMD_TSA_BIND_OUT_TEST_MCDI_OP_OFST 0
16461 #define MC_CMD_TSA_BIND_OUT_TEST_MCDI_OP_LEN 4
16462
16463
16464 /***********************************/
16465 /* MC_CMD_MANAGE_SECURITY_RULESET_CACHE
16466  * Manage the persistent NVRAM cache of security rules created with
16467  * MC_CMD_SET_SECURITY_RULE. Note that the cache is not automatically updated
16468  * as rules are added or removed; the active ruleset must be explicitly
16469  * committed to the cache. The cache may also be explicitly invalidated,
16470  * without affecting the currently active ruleset. When the cache is valid, it
16471  * will be loaded at power on or MC reboot, instead of the default ruleset.
16472  * Rollback of the currently active ruleset to the cached version (when it is
16473  * valid) is also supported. (Medford-only; for use by SolarSecure apps, not
16474  * directly by drivers. See SF-114946-SW.) NOTE - The only sub-operation
16475  * allowed in an adapter bound to a TSA controller from the local host is
16476  * OP_GET_CACHED_VERSION. All other sub-operations are prohibited.
16477  */
16478 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE 0x11a
16479 #undef  MC_CMD_0x11a_PRIVILEGE_CTG
16480
16481 #define MC_CMD_0x11a_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16482
16483 /* MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN msgrequest */
16484 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_LEN 4
16485 /* the operation to perform */
16486 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_OFST 0
16487 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_LEN 4
16488 /* enum: reports the ruleset version that is cached in persistent storage but
16489  * performs no other action
16490  */
16491 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_GET_CACHED_VERSION 0x0
16492 /* enum: rolls back the active state to the cached version. (May fail with
16493  * ENOENT if there is no valid cached version.)
16494  */
16495 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_ROLLBACK 0x1
16496 /* enum: commits the active state to the persistent cache */
16497 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_COMMIT 0x2
16498 /* enum: invalidates the persistent cache without affecting the active state */
16499 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_IN_OP_INVALIDATE 0x3
16500
16501 /* MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT msgresponse */
16502 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LENMIN 5
16503 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LENMAX 252
16504 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_LEN(num) (4+1*(num))
16505 /* indicates whether the persistent cache is valid (after completion of the
16506  * requested operation in the case of rollback, commit, or invalidate)
16507  */
16508 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_OFST 0
16509 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_LEN 4
16510 /* enum: persistent cache is invalid (the VERSION field will be empty in this
16511  * case)
16512  */
16513 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_INVALID 0x0
16514 /* enum: persistent cache is valid */
16515 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_STATE_VALID 0x1
16516 /* cached ruleset version (after completion of the requested operation, in the
16517  * case of rollback, commit, or invalidate) as an opaque hash value in the same
16518  * form as MC_CMD_GET_SECURITY_RULESET_VERSION_OUT_VERSION
16519  */
16520 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_OFST 4
16521 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_LEN 1
16522 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_MINNUM 1
16523 #define MC_CMD_MANAGE_SECURITY_RULESET_CACHE_OUT_VERSION_MAXNUM 248
16524
16525
16526 /***********************************/
16527 /* MC_CMD_NVRAM_PRIVATE_APPEND
16528  * Append a single TLV to the MC_USAGE_TLV partition. Returns MC_CMD_ERR_EEXIST
16529  * if the tag is already present.
16530  */
16531 #define MC_CMD_NVRAM_PRIVATE_APPEND 0x11c
16532 #undef  MC_CMD_0x11c_PRIVILEGE_CTG
16533
16534 #define MC_CMD_0x11c_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
16535
16536 /* MC_CMD_NVRAM_PRIVATE_APPEND_IN msgrequest */
16537 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENMIN 9
16538 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENMAX 252
16539 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LEN(num) (8+1*(num))
16540 /* The tag to be appended */
16541 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_TAG_OFST 0
16542 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_TAG_LEN 4
16543 /* The length of the data */
16544 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENGTH_OFST 4
16545 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_LENGTH_LEN 4
16546 /* The data to be contained in the TLV structure */
16547 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_OFST 8
16548 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_LEN 1
16549 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_MINNUM 1
16550 #define MC_CMD_NVRAM_PRIVATE_APPEND_IN_DATA_BUFFER_MAXNUM 244
16551
16552 /* MC_CMD_NVRAM_PRIVATE_APPEND_OUT msgresponse */
16553 #define MC_CMD_NVRAM_PRIVATE_APPEND_OUT_LEN 0
16554
16555
16556 /***********************************/
16557 /* MC_CMD_XPM_VERIFY_CONTENTS
16558  * Verify that the contents of the XPM memory is correct (Medford only). This
16559  * is used during manufacture to check that the XPM memory has been programmed
16560  * correctly at ATE.
16561  */
16562 #define MC_CMD_XPM_VERIFY_CONTENTS 0x11b
16563 #undef  MC_CMD_0x11b_PRIVILEGE_CTG
16564
16565 #define MC_CMD_0x11b_PRIVILEGE_CTG SRIOV_CTG_ADMIN
16566
16567 /* MC_CMD_XPM_VERIFY_CONTENTS_IN msgrequest */
16568 #define MC_CMD_XPM_VERIFY_CONTENTS_IN_LEN 4
16569 /* Data type to be checked */
16570 #define MC_CMD_XPM_VERIFY_CONTENTS_IN_DATA_TYPE_OFST 0
16571 #define MC_CMD_XPM_VERIFY_CONTENTS_IN_DATA_TYPE_LEN 4
16572
16573 /* MC_CMD_XPM_VERIFY_CONTENTS_OUT msgresponse */
16574 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LENMIN 12
16575 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LENMAX 252
16576 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_LEN(num) (12+1*(num))
16577 /* Number of sectors found (test builds only) */
16578 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_SECTORS_OFST 0
16579 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_SECTORS_LEN 4
16580 /* Number of bytes found (test builds only) */
16581 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_BYTES_OFST 4
16582 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_NUM_BYTES_LEN 4
16583 /* Length of signature */
16584 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIG_LENGTH_OFST 8
16585 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIG_LENGTH_LEN 4
16586 /* Signature */
16587 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_OFST 12
16588 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_LEN 1
16589 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_MINNUM 0
16590 #define MC_CMD_XPM_VERIFY_CONTENTS_OUT_SIGNATURE_MAXNUM 240
16591
16592
16593 /***********************************/
16594 /* MC_CMD_SET_EVQ_TMR
16595  * Update the timer load, timer reload and timer mode values for a given EVQ.
16596  * The requested timer values (in TMR_LOAD_REQ_NS and TMR_RELOAD_REQ_NS) will
16597  * be rounded up to the granularity supported by the hardware, then truncated
16598  * to the range supported by the hardware. The resulting value after the
16599  * rounding and truncation will be returned to the caller (in TMR_LOAD_ACT_NS
16600  * and TMR_RELOAD_ACT_NS).
16601  */
16602 #define MC_CMD_SET_EVQ_TMR 0x120
16603 #undef  MC_CMD_0x120_PRIVILEGE_CTG
16604
16605 #define MC_CMD_0x120_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16606
16607 /* MC_CMD_SET_EVQ_TMR_IN msgrequest */
16608 #define MC_CMD_SET_EVQ_TMR_IN_LEN 16
16609 /* Function-relative queue instance */
16610 #define MC_CMD_SET_EVQ_TMR_IN_INSTANCE_OFST 0
16611 #define MC_CMD_SET_EVQ_TMR_IN_INSTANCE_LEN 4
16612 /* Requested value for timer load (in nanoseconds) */
16613 #define MC_CMD_SET_EVQ_TMR_IN_TMR_LOAD_REQ_NS_OFST 4
16614 #define MC_CMD_SET_EVQ_TMR_IN_TMR_LOAD_REQ_NS_LEN 4
16615 /* Requested value for timer reload (in nanoseconds) */
16616 #define MC_CMD_SET_EVQ_TMR_IN_TMR_RELOAD_REQ_NS_OFST 8
16617 #define MC_CMD_SET_EVQ_TMR_IN_TMR_RELOAD_REQ_NS_LEN 4
16618 /* Timer mode. Meanings as per EVQ_TMR_REG.TC_TIMER_VAL */
16619 #define MC_CMD_SET_EVQ_TMR_IN_TMR_MODE_OFST 12
16620 #define MC_CMD_SET_EVQ_TMR_IN_TMR_MODE_LEN 4
16621 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_DIS 0x0 /* enum */
16622 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_IMMED_START 0x1 /* enum */
16623 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_TRIG_START 0x2 /* enum */
16624 #define MC_CMD_SET_EVQ_TMR_IN_TIMER_MODE_INT_HLDOFF 0x3 /* enum */
16625
16626 /* MC_CMD_SET_EVQ_TMR_OUT msgresponse */
16627 #define MC_CMD_SET_EVQ_TMR_OUT_LEN 8
16628 /* Actual value for timer load (in nanoseconds) */
16629 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_LOAD_ACT_NS_OFST 0
16630 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_LOAD_ACT_NS_LEN 4
16631 /* Actual value for timer reload (in nanoseconds) */
16632 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_RELOAD_ACT_NS_OFST 4
16633 #define MC_CMD_SET_EVQ_TMR_OUT_TMR_RELOAD_ACT_NS_LEN 4
16634
16635
16636 /***********************************/
16637 /* MC_CMD_GET_EVQ_TMR_PROPERTIES
16638  * Query properties about the event queue timers.
16639  */
16640 #define MC_CMD_GET_EVQ_TMR_PROPERTIES 0x122
16641 #undef  MC_CMD_0x122_PRIVILEGE_CTG
16642
16643 #define MC_CMD_0x122_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16644
16645 /* MC_CMD_GET_EVQ_TMR_PROPERTIES_IN msgrequest */
16646 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_IN_LEN 0
16647
16648 /* MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT msgresponse */
16649 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_LEN 36
16650 /* Reserved for future use. */
16651 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_FLAGS_OFST 0
16652 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_FLAGS_LEN 4
16653 /* For timers updated via writes to EVQ_TMR_REG, this is the time interval (in
16654  * nanoseconds) for each increment of the timer load/reload count. The
16655  * requested duration of a timer is this value multiplied by the timer
16656  * load/reload count.
16657  */
16658 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_NS_PER_COUNT_OFST 4
16659 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_NS_PER_COUNT_LEN 4
16660 /* For timers updated via writes to EVQ_TMR_REG, this is the maximum value
16661  * allowed for timer load/reload counts.
16662  */
16663 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_MAX_COUNT_OFST 8
16664 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_MAX_COUNT_LEN 4
16665 /* For timers updated via writes to EVQ_TMR_REG, timer load/reload counts not a
16666  * multiple of this step size will be rounded in an implementation defined
16667  * manner.
16668  */
16669 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_STEP_OFST 12
16670 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_TMR_REG_STEP_LEN 4
16671 /* Maximum timer duration (in nanoseconds) for timers updated via MCDI. Only
16672  * meaningful if MC_CMD_SET_EVQ_TMR is implemented.
16673  */
16674 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_MAX_NS_OFST 16
16675 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_MAX_NS_LEN 4
16676 /* Timer durations requested via MCDI that are not a multiple of this step size
16677  * will be rounded up. Only meaningful if MC_CMD_SET_EVQ_TMR is implemented.
16678  */
16679 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_STEP_NS_OFST 20
16680 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_MCDI_TMR_STEP_NS_LEN 4
16681 /* For timers updated using the bug35388 workaround, this is the time interval
16682  * (in nanoseconds) for each increment of the timer load/reload count. The
16683  * requested duration of a timer is this value multiplied by the timer
16684  * load/reload count. This field is only meaningful if the bug35388 workaround
16685  * is enabled.
16686  */
16687 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_NS_PER_COUNT_OFST 24
16688 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_NS_PER_COUNT_LEN 4
16689 /* For timers updated using the bug35388 workaround, this is the maximum value
16690  * allowed for timer load/reload counts. This field is only meaningful if the
16691  * bug35388 workaround is enabled.
16692  */
16693 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_MAX_COUNT_OFST 28
16694 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_MAX_COUNT_LEN 4
16695 /* For timers updated using the bug35388 workaround, timer load/reload counts
16696  * not a multiple of this step size will be rounded in an implementation
16697  * defined manner. This field is only meaningful if the bug35388 workaround is
16698  * enabled.
16699  */
16700 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_STEP_OFST 32
16701 #define MC_CMD_GET_EVQ_TMR_PROPERTIES_OUT_BUG35388_TMR_STEP_LEN 4
16702
16703
16704 /***********************************/
16705 /* MC_CMD_ALLOCATE_TX_VFIFO_CP
16706  * When we use the TX_vFIFO_ULL mode, we can allocate common pools using the
16707  * non used switch buffers.
16708  */
16709 #define MC_CMD_ALLOCATE_TX_VFIFO_CP 0x11d
16710 #undef  MC_CMD_0x11d_PRIVILEGE_CTG
16711
16712 #define MC_CMD_0x11d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16713
16714 /* MC_CMD_ALLOCATE_TX_VFIFO_CP_IN msgrequest */
16715 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_LEN 20
16716 /* Desired instance. Must be set to a specific instance, which is a function
16717  * local queue index.
16718  */
16719 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INSTANCE_OFST 0
16720 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INSTANCE_LEN 4
16721 /* Will the common pool be used as TX_vFIFO_ULL (1) */
16722 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_MODE_OFST 4
16723 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_MODE_LEN 4
16724 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_ENABLED 0x1 /* enum */
16725 /* enum: Using this interface without TX_vFIFO_ULL is not supported for now */
16726 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_DISABLED 0x0
16727 /* Number of buffers to reserve for the common pool */
16728 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_SIZE_OFST 8
16729 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_SIZE_LEN 4
16730 /* TX datapath to which the Common Pool is connected to. */
16731 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INGRESS_OFST 12
16732 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_INGRESS_LEN 4
16733 /* enum: Extracts information from function */
16734 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_USE_FUNCTION_VALUE -0x1
16735 /* Network port or RX Engine to which the common pool connects. */
16736 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_EGRESS_OFST 16
16737 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_EGRESS_LEN 4
16738 /* enum: Extracts information from function */
16739 /*               MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_USE_FUNCTION_VALUE -0x1 */
16740 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT0 0x0 /* enum */
16741 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT1 0x1 /* enum */
16742 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT2 0x2 /* enum */
16743 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_PORT3 0x3 /* enum */
16744 /* enum: To enable Switch loopback with Rx engine 0 */
16745 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_RX_ENGINE0 0x4
16746 /* enum: To enable Switch loopback with Rx engine 1 */
16747 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_IN_RX_ENGINE1 0x5
16748
16749 /* MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT msgresponse */
16750 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT_LEN 4
16751 /* ID of the common pool allocated */
16752 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT_CP_ID_OFST 0
16753 #define MC_CMD_ALLOCATE_TX_VFIFO_CP_OUT_CP_ID_LEN 4
16754
16755
16756 /***********************************/
16757 /* MC_CMD_ALLOCATE_TX_VFIFO_VFIFO
16758  * When we use the TX_vFIFO_ULL mode, we can allocate vFIFOs using the
16759  * previously allocated common pools.
16760  */
16761 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO 0x11e
16762 #undef  MC_CMD_0x11e_PRIVILEGE_CTG
16763
16764 #define MC_CMD_0x11e_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16765
16766 /* MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN msgrequest */
16767 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_LEN 20
16768 /* Common pool previously allocated to which the new vFIFO will be associated
16769  */
16770 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_CP_OFST 0
16771 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_CP_LEN 4
16772 /* Port or RX engine to associate the vFIFO egress */
16773 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_EGRESS_OFST 4
16774 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_EGRESS_LEN 4
16775 /* enum: Extracts information from common pool */
16776 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_USE_CP_VALUE -0x1
16777 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT0 0x0 /* enum */
16778 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT1 0x1 /* enum */
16779 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT2 0x2 /* enum */
16780 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PORT3 0x3 /* enum */
16781 /* enum: To enable Switch loopback with Rx engine 0 */
16782 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_RX_ENGINE0 0x4
16783 /* enum: To enable Switch loopback with Rx engine 1 */
16784 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_RX_ENGINE1 0x5
16785 /* Minimum number of buffers that the pool must have */
16786 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_SIZE_OFST 8
16787 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_SIZE_LEN 4
16788 /* enum: Do not check the space available */
16789 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_NO_MINIMUM 0x0
16790 /* Will the vFIFO be used as TX_vFIFO_ULL */
16791 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_MODE_OFST 12
16792 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_MODE_LEN 4
16793 /* Network priority of the vFIFO,if applicable */
16794 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PRIORITY_OFST 16
16795 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_PRIORITY_LEN 4
16796 /* enum: Search for the lowest unused priority */
16797 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_IN_LOWEST_AVAILABLE -0x1
16798
16799 /* MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT msgresponse */
16800 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_LEN 8
16801 /* Short vFIFO ID */
16802 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_VID_OFST 0
16803 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_VID_LEN 4
16804 /* Network priority of the vFIFO */
16805 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_PRIORITY_OFST 4
16806 #define MC_CMD_ALLOCATE_TX_VFIFO_VFIFO_OUT_PRIORITY_LEN 4
16807
16808
16809 /***********************************/
16810 /* MC_CMD_TEARDOWN_TX_VFIFO_VF
16811  * This interface clears the configuration of the given vFIFO and leaves it
16812  * ready to be re-used.
16813  */
16814 #define MC_CMD_TEARDOWN_TX_VFIFO_VF 0x11f
16815 #undef  MC_CMD_0x11f_PRIVILEGE_CTG
16816
16817 #define MC_CMD_0x11f_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16818
16819 /* MC_CMD_TEARDOWN_TX_VFIFO_VF_IN msgrequest */
16820 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_IN_LEN 4
16821 /* Short vFIFO ID */
16822 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_IN_VFIFO_OFST 0
16823 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_IN_VFIFO_LEN 4
16824
16825 /* MC_CMD_TEARDOWN_TX_VFIFO_VF_OUT msgresponse */
16826 #define MC_CMD_TEARDOWN_TX_VFIFO_VF_OUT_LEN 0
16827
16828
16829 /***********************************/
16830 /* MC_CMD_DEALLOCATE_TX_VFIFO_CP
16831  * This interface clears the configuration of the given common pool and leaves
16832  * it ready to be re-used.
16833  */
16834 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP 0x121
16835 #undef  MC_CMD_0x121_PRIVILEGE_CTG
16836
16837 #define MC_CMD_0x121_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16838
16839 /* MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN msgrequest */
16840 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN_LEN 4
16841 /* Common pool ID given when pool allocated */
16842 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN_POOL_ID_OFST 0
16843 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_IN_POOL_ID_LEN 4
16844
16845 /* MC_CMD_DEALLOCATE_TX_VFIFO_CP_OUT msgresponse */
16846 #define MC_CMD_DEALLOCATE_TX_VFIFO_CP_OUT_LEN 0
16847
16848
16849 /***********************************/
16850 /* MC_CMD_REKEY
16851  * This request causes the NIC to generate a new per-NIC key and program it
16852  * into the write-once memory. During the process all flash partitions that are
16853  * protected with a CMAC are verified with the old per-NIC key and then signed
16854  * with the new per-NIC key. If the NIC has already reached its rekey limit the
16855  * REKEY op will return MC_CMD_ERR_ERANGE. The REKEY op may block until
16856  * completion or it may return 0 and continue processing, therefore the caller
16857  * must poll at least once to confirm that the rekeying has completed. The POLL
16858  * operation returns MC_CMD_ERR_EBUSY if the rekey process is still running
16859  * otherwise it will return the result of the last completed rekey operation,
16860  * or 0 if there has not been a previous rekey.
16861  */
16862 #define MC_CMD_REKEY 0x123
16863 #undef  MC_CMD_0x123_PRIVILEGE_CTG
16864
16865 #define MC_CMD_0x123_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
16866
16867 /* MC_CMD_REKEY_IN msgrequest */
16868 #define MC_CMD_REKEY_IN_LEN 4
16869 /* the type of operation requested */
16870 #define MC_CMD_REKEY_IN_OP_OFST 0
16871 #define MC_CMD_REKEY_IN_OP_LEN 4
16872 /* enum: Start the rekeying operation */
16873 #define MC_CMD_REKEY_IN_OP_REKEY 0x0
16874 /* enum: Poll for completion of the rekeying operation */
16875 #define MC_CMD_REKEY_IN_OP_POLL 0x1
16876
16877 /* MC_CMD_REKEY_OUT msgresponse */
16878 #define MC_CMD_REKEY_OUT_LEN 0
16879
16880
16881 /***********************************/
16882 /* MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS
16883  * This interface allows the host to find out how many common pool buffers are
16884  * not yet assigned.
16885  */
16886 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS 0x124
16887 #undef  MC_CMD_0x124_PRIVILEGE_CTG
16888
16889 #define MC_CMD_0x124_PRIVILEGE_CTG SRIOV_CTG_GENERAL
16890
16891 /* MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_IN msgrequest */
16892 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_IN_LEN 0
16893
16894 /* MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT msgresponse */
16895 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_LEN 8
16896 /* Available buffers for the ENG to NET vFIFOs. */
16897 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_NET_OFST 0
16898 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_NET_LEN 4
16899 /* Available buffers for the ENG to ENG and NET to ENG vFIFOs. */
16900 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_ENG_OFST 4
16901 #define MC_CMD_SWITCH_GET_UNASSIGNED_BUFFERS_OUT_ENG_LEN 4
16902
16903
16904 /***********************************/
16905 /* MC_CMD_SET_SECURITY_FUSES
16906  * Change the security level of the adapter by setting bits in the write-once
16907  * memory. The firmware maps each flag in the message to a set of one or more
16908  * hardware-defined or software-defined bits and sets these bits in the write-
16909  * once memory. For Medford the hardware-defined bits are defined in
16910  * SF-112079-PS 5.3, the software-defined bits are defined in xpm.h. Returns 0
16911  * if all of the required bits were set and returns MC_CMD_ERR_EIO if any of
16912  * the required bits were not set.
16913  */
16914 #define MC_CMD_SET_SECURITY_FUSES 0x126
16915 #undef  MC_CMD_0x126_PRIVILEGE_CTG
16916
16917 #define MC_CMD_0x126_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
16918
16919 /* MC_CMD_SET_SECURITY_FUSES_IN msgrequest */
16920 #define MC_CMD_SET_SECURITY_FUSES_IN_LEN 4
16921 /* Flags specifying what type of security features are being set */
16922 #define MC_CMD_SET_SECURITY_FUSES_IN_FLAGS_OFST 0
16923 #define MC_CMD_SET_SECURITY_FUSES_IN_FLAGS_LEN 4
16924 #define MC_CMD_SET_SECURITY_FUSES_IN_SECURE_BOOT_LBN 0
16925 #define MC_CMD_SET_SECURITY_FUSES_IN_SECURE_BOOT_WIDTH 1
16926 #define MC_CMD_SET_SECURITY_FUSES_IN_REJECT_TEST_SIGNED_LBN 1
16927 #define MC_CMD_SET_SECURITY_FUSES_IN_REJECT_TEST_SIGNED_WIDTH 1
16928 #define MC_CMD_SET_SECURITY_FUSES_IN_SOFT_CONFIG_LBN 31
16929 #define MC_CMD_SET_SECURITY_FUSES_IN_SOFT_CONFIG_WIDTH 1
16930
16931 /* MC_CMD_SET_SECURITY_FUSES_OUT msgresponse */
16932 #define MC_CMD_SET_SECURITY_FUSES_OUT_LEN 0
16933
16934 /* MC_CMD_SET_SECURITY_FUSES_V2_OUT msgresponse */
16935 #define MC_CMD_SET_SECURITY_FUSES_V2_OUT_LEN 4
16936 /* Flags specifying which security features are enforced on the NIC after the
16937  * flags in the request have been applied. See
16938  * MC_CMD_SET_SECURITY_FUSES_IN/FLAGS for flag definitions.
16939  */
16940 #define MC_CMD_SET_SECURITY_FUSES_V2_OUT_FLAGS_OFST 0
16941 #define MC_CMD_SET_SECURITY_FUSES_V2_OUT_FLAGS_LEN 4
16942
16943
16944 /***********************************/
16945 /* MC_CMD_TSA_INFO
16946  * Messages sent from TSA adapter to TSA controller. This command is only valid
16947  * when the MCDI header has MESSAGE_TYPE set to MCDI_MESSAGE_TYPE_TSA. This
16948  * command is not sent by the driver to the MC; it is sent from the MC to a TSA
16949  * controller, being treated more like an alert message rather than a command;
16950  * hence the MC does not expect a response in return. Doxbox reference
16951  * SF-117371-SW
16952  */
16953 #define MC_CMD_TSA_INFO 0x127
16954 #undef  MC_CMD_0x127_PRIVILEGE_CTG
16955
16956 #define MC_CMD_0x127_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
16957
16958 /* MC_CMD_TSA_INFO_IN msgrequest */
16959 #define MC_CMD_TSA_INFO_IN_LEN 4
16960 #define MC_CMD_TSA_INFO_IN_OP_HDR_OFST 0
16961 #define MC_CMD_TSA_INFO_IN_OP_HDR_LEN 4
16962 #define MC_CMD_TSA_INFO_IN_OP_LBN 0
16963 #define MC_CMD_TSA_INFO_IN_OP_WIDTH 16
16964 /* enum: Information about recently discovered local IP address of the adapter
16965  */
16966 #define MC_CMD_TSA_INFO_OP_LOCAL_IP 0x1
16967 /* enum: Information about a sampled packet that either - did not match any
16968  * black/white-list filters and was allowed by the default filter or - did not
16969  * match any black/white-list filters and was denied by the default filter
16970  */
16971 #define MC_CMD_TSA_INFO_OP_PKT_SAMPLE 0x2
16972
16973 /* MC_CMD_TSA_INFO_IN_LOCAL_IP msgrequest:
16974  *
16975  * The TSA controller maintains a list of IP addresses valid for each port of a
16976  * TSA adapter. The TSA controller requires information from the adapter
16977  * inorder to learn new IP addresses assigned to a physical port and to
16978  * identify those that are no longer assigned to the physical port. For this
16979  * purpose, the TSA adapter snoops ARP replys, gratuitous ARP requests and ARP
16980  * probe packets seen on each physical port. This definition describes the
16981  * format of the notification message sent from a TSA adapter to a TSA
16982  * controller related to any information related to a change in IP address
16983  * assignment for a port. Doxbox reference SF-117371.
16984  *
16985  * There may be a possibility of combining multiple notifications in a single
16986  * message in future. When that happens, a new flag can be defined using the
16987  * reserved bits to describe the extended format of this notification.
16988  */
16989 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_LEN 18
16990 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_OP_HDR_OFST 0
16991 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_OP_HDR_LEN 4
16992 /* Additional metadata describing the IP address information such as source of
16993  * information retrieval, type of IP address, physical port number.
16994  */
16995 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_OFST 4
16996 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_LEN 4
16997 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_PORT_INDEX_LBN 0
16998 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_PORT_INDEX_WIDTH 8
16999 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED_LBN 8
17000 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED_WIDTH 8
17001 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_REASON_LBN 16
17002 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_REASON_WIDTH 8
17003 /* enum: ARP reply sent out of the physical port */
17004 #define MC_CMD_TSA_INFO_IP_REASON_TX_ARP 0x0
17005 /* enum: ARP probe packet received on the physical port */
17006 #define MC_CMD_TSA_INFO_IP_REASON_RX_ARP_PROBE 0x1
17007 /* enum: Gratuitous ARP packet received on the physical port */
17008 #define MC_CMD_TSA_INFO_IP_REASON_RX_GRATUITOUS_ARP 0x2
17009 /* enum: DHCP ACK packet received on the physical port */
17010 #define MC_CMD_TSA_INFO_IP_REASON_RX_DHCP_ACK 0x3
17011 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_IPV4_LBN 24
17012 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_META_IPV4_WIDTH 1
17013 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED1_LBN 25
17014 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_RESERVED1_WIDTH 7
17015 /* IPV4 address retrieved from the sampled packets. This field is relevant only
17016  * when META_IPV4 is set to 1.
17017  */
17018 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_IPV4_ADDR_OFST 8
17019 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_IPV4_ADDR_LEN 4
17020 /* Target MAC address retrieved from the sampled packet. */
17021 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_MAC_ADDR_OFST 12
17022 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_MAC_ADDR_LEN 1
17023 #define MC_CMD_TSA_INFO_IN_LOCAL_IP_MAC_ADDR_NUM 6
17024
17025 /* MC_CMD_TSA_INFO_IN_PKT_SAMPLE msgrequest:
17026  *
17027  * It is desireable for the TSA controller to learn the traffic pattern of
17028  * packets seen at the network port being monitored. In order to learn about
17029  * the traffic pattern, the TSA controller may want to sample packets seen at
17030  * the network port. Based on the packet samples that the TSA controller
17031  * receives from the adapter, the controller may choose to configure additional
17032  * black-list or white-list rules to allow or block packets as required.
17033  *
17034  * Although the entire sampled packet as seen on the network port is available
17035  * to the MC the length of sampled packet sent to controller is restricted by
17036  * MCDI payload size. Besides, the TSA controller does not require the entire
17037  * packet to make decisions about filter updates. Hence the packet sample being
17038  * passed to the controller is truncated to 128 bytes. This length is large
17039  * enough to hold the ethernet header, IP header and maximum length of
17040  * supported L4 protocol headers (IPv4 only, but can hold IPv6 header too, if
17041  * required in future).
17042  *
17043  * The intention is that any future changes to this message format that are not
17044  * backwards compatible will be defined with a new operation code.
17045  */
17046 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_LEN 136
17047 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_OP_HDR_OFST 0
17048 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_OP_HDR_LEN 4
17049 /* Additional metadata describing the sampled packet */
17050 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_OFST 4
17051 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_LEN 4
17052 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_PORT_INDEX_LBN 0
17053 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_PORT_INDEX_WIDTH 8
17054 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_DIRECTION_LBN 8
17055 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_DIRECTION_WIDTH 1
17056 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_RESERVED_LBN 9
17057 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_RESERVED_WIDTH 7
17058 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_MASK_LBN 16
17059 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_MASK_WIDTH 4
17060 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_ALLOW_LBN 16
17061 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_ALLOW_WIDTH 1
17062 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_DENY_LBN 17
17063 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_DENY_WIDTH 1
17064 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_COUNT_LBN 18
17065 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_META_ACTION_COUNT_WIDTH 1
17066 /* 128-byte raw prefix of the sampled packet which includes the ethernet
17067  * header, IP header and L4 protocol header (only IPv4 supported initially).
17068  * This provides the controller enough information about the packet sample to
17069  * report traffic patterns seen on a network port and to make decisions
17070  * concerning rule-set updates.
17071  */
17072 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_PACKET_DATA_OFST 8
17073 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_PACKET_DATA_LEN 1
17074 #define MC_CMD_TSA_INFO_IN_PKT_SAMPLE_PACKET_DATA_NUM 128
17075
17076 /* MC_CMD_TSA_INFO_OUT msgresponse */
17077 #define MC_CMD_TSA_INFO_OUT_LEN 0
17078
17079
17080 /***********************************/
17081 /* MC_CMD_HOST_INFO
17082  * Commands to appply or retrieve host-related information from an adapter.
17083  * Doxbox reference SF-117371-SW
17084  */
17085 #define MC_CMD_HOST_INFO 0x128
17086 #undef  MC_CMD_0x128_PRIVILEGE_CTG
17087
17088 #define MC_CMD_0x128_PRIVILEGE_CTG SRIOV_CTG_ADMIN
17089
17090 /* MC_CMD_HOST_INFO_IN msgrequest */
17091 #define MC_CMD_HOST_INFO_IN_LEN 4
17092 /* sub-operation code info */
17093 #define MC_CMD_HOST_INFO_IN_OP_HDR_OFST 0
17094 #define MC_CMD_HOST_INFO_IN_OP_HDR_LEN 4
17095 #define MC_CMD_HOST_INFO_IN_OP_LBN 0
17096 #define MC_CMD_HOST_INFO_IN_OP_WIDTH 16
17097 /* enum: Read a 16-byte unique host identifier from the adapter. This UUID
17098  * helps to identify the host that an adapter is plugged into. This identifier
17099  * is ideally the system UUID retrieved and set by the UEFI driver. If the UEFI
17100  * driver is unable to extract the system UUID, it would still set a random
17101  * 16-byte value into each supported SF adapter plugged into it. Host UUIDs may
17102  * change if the system is power-cycled, however, they persist across adapter
17103  * resets. If the host UUID was not set on an adapter, due to an unsupported
17104  * version of UEFI driver, then this command returns an error. Doxbox reference
17105  * - SF-117371-SW section 'Host UUID'.
17106  */
17107 #define MC_CMD_HOST_INFO_OP_GET_UUID 0x0
17108 /* enum: Set a 16-byte unique host identifier on the adapter to identify the
17109  * host that the adapter is plugged into. See MC_CMD_HOST_INFO_OP_GET_UUID for
17110  * further details.
17111  */
17112 #define MC_CMD_HOST_INFO_OP_SET_UUID 0x1
17113
17114 /* MC_CMD_HOST_INFO_IN_GET_UUID msgrequest */
17115 #define MC_CMD_HOST_INFO_IN_GET_UUID_LEN 4
17116 /* sub-operation code info */
17117 #define MC_CMD_HOST_INFO_IN_GET_UUID_OP_HDR_OFST 0
17118 #define MC_CMD_HOST_INFO_IN_GET_UUID_OP_HDR_LEN 4
17119
17120 /* MC_CMD_HOST_INFO_OUT_GET_UUID msgresponse */
17121 #define MC_CMD_HOST_INFO_OUT_GET_UUID_LEN 16
17122 /* 16-byte host UUID read out of the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID
17123  * for further details.
17124  */
17125 #define MC_CMD_HOST_INFO_OUT_GET_UUID_HOST_UUID_OFST 0
17126 #define MC_CMD_HOST_INFO_OUT_GET_UUID_HOST_UUID_LEN 1
17127 #define MC_CMD_HOST_INFO_OUT_GET_UUID_HOST_UUID_NUM 16
17128
17129 /* MC_CMD_HOST_INFO_IN_SET_UUID msgrequest */
17130 #define MC_CMD_HOST_INFO_IN_SET_UUID_LEN 20
17131 /* sub-operation code info */
17132 #define MC_CMD_HOST_INFO_IN_SET_UUID_OP_HDR_OFST 0
17133 #define MC_CMD_HOST_INFO_IN_SET_UUID_OP_HDR_LEN 4
17134 /* 16-byte host UUID set on the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID for
17135  * further details.
17136  */
17137 #define MC_CMD_HOST_INFO_IN_SET_UUID_HOST_UUID_OFST 4
17138 #define MC_CMD_HOST_INFO_IN_SET_UUID_HOST_UUID_LEN 1
17139 #define MC_CMD_HOST_INFO_IN_SET_UUID_HOST_UUID_NUM 16
17140
17141 /* MC_CMD_HOST_INFO_OUT_SET_UUID msgresponse */
17142 #define MC_CMD_HOST_INFO_OUT_SET_UUID_LEN 0
17143
17144
17145 /***********************************/
17146 /* MC_CMD_TSAN_INFO
17147  * Get TSA adapter information. TSA controllers query each TSA adapter to learn
17148  * some configuration parameters of each adapter. Doxbox reference SF-117371-SW
17149  * section 'Adapter Information'
17150  */
17151 #define MC_CMD_TSAN_INFO 0x129
17152 #undef  MC_CMD_0x129_PRIVILEGE_CTG
17153
17154 #define MC_CMD_0x129_PRIVILEGE_CTG SRIOV_CTG_ADMIN
17155
17156 /* MC_CMD_TSAN_INFO_IN msgrequest */
17157 #define MC_CMD_TSAN_INFO_IN_LEN 4
17158 /* sub-operation code info */
17159 #define MC_CMD_TSAN_INFO_IN_OP_HDR_OFST 0
17160 #define MC_CMD_TSAN_INFO_IN_OP_HDR_LEN 4
17161 #define MC_CMD_TSAN_INFO_IN_OP_LBN 0
17162 #define MC_CMD_TSAN_INFO_IN_OP_WIDTH 16
17163 /* enum: Read configuration parameters and IDs that uniquely identify an
17164  * adapter. The parameters include - host identification, adapter
17165  * identification string and number of physical ports on the adapter.
17166  */
17167 #define MC_CMD_TSAN_INFO_OP_GET_CFG 0x0
17168
17169 /* MC_CMD_TSAN_INFO_IN_GET_CFG msgrequest */
17170 #define MC_CMD_TSAN_INFO_IN_GET_CFG_LEN 4
17171 /* sub-operation code info */
17172 #define MC_CMD_TSAN_INFO_IN_GET_CFG_OP_HDR_OFST 0
17173 #define MC_CMD_TSAN_INFO_IN_GET_CFG_OP_HDR_LEN 4
17174
17175 /* MC_CMD_TSAN_INFO_OUT_GET_CFG msgresponse */
17176 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_LEN 26
17177 /* Information about the configuration parameters returned in this response. */
17178 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CONFIG_WORD_OFST 0
17179 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CONFIG_WORD_LEN 4
17180 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CAP_FLAGS_LBN 0
17181 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_CAP_FLAGS_WIDTH 16
17182 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_FLAG_HOST_UUID_VALID_LBN 0
17183 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_FLAG_HOST_UUID_VALID_WIDTH 1
17184 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_NUM_PORTS_LBN 16
17185 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_NUM_PORTS_WIDTH 8
17186 /* 16-byte host UUID read out of the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID
17187  * for further details.
17188  */
17189 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_HOST_UUID_OFST 4
17190 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_HOST_UUID_LEN 1
17191 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_HOST_UUID_NUM 16
17192 /* A unique identifier per adapter. The base MAC address of the card is used
17193  * for this purpose.
17194  */
17195 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_GUID_OFST 20
17196 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_GUID_LEN 1
17197 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_GUID_NUM 6
17198
17199 /* MC_CMD_TSAN_INFO_OUT_GET_CFG_V2 msgresponse */
17200 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_LEN 36
17201 /* Information about the configuration parameters returned in this response. */
17202 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CONFIG_WORD_OFST 0
17203 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CONFIG_WORD_LEN 4
17204 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CAP_FLAGS_LBN 0
17205 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_CAP_FLAGS_WIDTH 16
17206 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_FLAG_HOST_UUID_VALID_LBN 0
17207 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_FLAG_HOST_UUID_VALID_WIDTH 1
17208 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_NUM_PORTS_LBN 16
17209 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_NUM_PORTS_WIDTH 8
17210 /* 16-byte host UUID read out of the adapter. See MC_CMD_HOST_INFO_OP_GET_UUID
17211  * for further details.
17212  */
17213 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_HOST_UUID_OFST 4
17214 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_HOST_UUID_LEN 1
17215 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_HOST_UUID_NUM 16
17216 /* A unique identifier per adapter. The base MAC address of the card is used
17217  * for this purpose.
17218  */
17219 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_GUID_OFST 20
17220 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_GUID_LEN 1
17221 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_GUID_NUM 6
17222 /* Unused bytes, defined for 32-bit alignment of new fields. */
17223 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_UNUSED_OFST 26
17224 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_UNUSED_LEN 2
17225 /* Maximum number of TSA statistics counters in each direction of dataflow
17226  * supported on the card. Note that the statistics counters are always
17227  * allocated in pairs, i.e. a counter ID is associated with one Tx and one Rx
17228  * counter.
17229  */
17230 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_MAX_STATS_OFST 28
17231 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_MAX_STATS_LEN 4
17232 /* Width of each statistics counter (represented in bits). This gives an
17233  * indication of wrap point to the user.
17234  */
17235 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_STATS_WIDTH_OFST 32
17236 #define MC_CMD_TSAN_INFO_OUT_GET_CFG_V2_STATS_WIDTH_LEN 4
17237
17238
17239 /***********************************/
17240 /* MC_CMD_TSA_STATISTICS
17241  * TSA adapter statistics operations.
17242  */
17243 #define MC_CMD_TSA_STATISTICS 0x130
17244 #undef  MC_CMD_0x130_PRIVILEGE_CTG
17245
17246 #define MC_CMD_0x130_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17247
17248 /* MC_CMD_TSA_STATISTICS_IN msgrequest */
17249 #define MC_CMD_TSA_STATISTICS_IN_LEN 4
17250 /* TSA statistics sub-operation code */
17251 #define MC_CMD_TSA_STATISTICS_IN_OP_CODE_OFST 0
17252 #define MC_CMD_TSA_STATISTICS_IN_OP_CODE_LEN 4
17253 /* enum: Get the configuration parameters that describe the TSA statistics
17254  * layout on the adapter.
17255  */
17256 #define MC_CMD_TSA_STATISTICS_OP_GET_CONFIG 0x0
17257 /* enum: Read and/or clear TSA statistics counters. */
17258 #define MC_CMD_TSA_STATISTICS_OP_READ_CLEAR 0x1
17259
17260 /* MC_CMD_TSA_STATISTICS_IN_GET_CONFIG msgrequest */
17261 #define MC_CMD_TSA_STATISTICS_IN_GET_CONFIG_LEN 4
17262 /* TSA statistics sub-operation code */
17263 #define MC_CMD_TSA_STATISTICS_IN_GET_CONFIG_OP_CODE_OFST 0
17264 #define MC_CMD_TSA_STATISTICS_IN_GET_CONFIG_OP_CODE_LEN 4
17265
17266 /* MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG msgresponse */
17267 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_LEN 8
17268 /* Maximum number of TSA statistics counters in each direction of dataflow
17269  * supported on the card. Note that the statistics counters are always
17270  * allocated in pairs, i.e. a counter ID is associated with one Tx and one Rx
17271  * counter.
17272  */
17273 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_MAX_STATS_OFST 0
17274 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_MAX_STATS_LEN 4
17275 /* Width of each statistics counter (represented in bits). This gives an
17276  * indication of wrap point to the user.
17277  */
17278 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_STATS_WIDTH_OFST 4
17279 #define MC_CMD_TSA_STATISTICS_OUT_GET_CONFIG_STATS_WIDTH_LEN 4
17280
17281 /* MC_CMD_TSA_STATISTICS_IN_READ_CLEAR msgrequest */
17282 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LENMIN 20
17283 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LENMAX 252
17284 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LEN(num) (16+4*(num))
17285 /* TSA statistics sub-operation code */
17286 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_OP_CODE_OFST 0
17287 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_OP_CODE_LEN 4
17288 /* Parameters describing the statistics operation */
17289 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_FLAGS_OFST 4
17290 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_FLAGS_LEN 4
17291 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_READ_LBN 0
17292 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_READ_WIDTH 1
17293 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_CLEAR_LBN 1
17294 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_CLEAR_WIDTH 1
17295 /* Counter ID list specification type */
17296 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_MODE_OFST 8
17297 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_MODE_LEN 4
17298 /* enum: The statistics counters are specified as an unordered list of
17299  * individual counter ID.
17300  */
17301 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_LIST 0x0
17302 /* enum: The statistics counters are specified as a range of consecutive
17303  * counter IDs.
17304  */
17305 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_RANGE 0x1
17306 /* Number of statistics counters */
17307 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_NUM_STATS_OFST 12
17308 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_NUM_STATS_LEN 4
17309 /* Counter IDs to be read/cleared. When mode is set to LIST, this entry holds a
17310  * list of counter IDs to be operated on. When mode is set to RANGE, this entry
17311  * holds a single counter ID representing the start of the range of counter IDs
17312  * to be operated on.
17313  */
17314 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_OFST 16
17315 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_LEN 4
17316 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_MINNUM 1
17317 #define MC_CMD_TSA_STATISTICS_IN_READ_CLEAR_COUNTER_ID_MAXNUM 59
17318
17319 /* MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR msgresponse */
17320 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LENMIN 24
17321 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LENMAX 248
17322 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_LEN(num) (8+16*(num))
17323 /* Number of statistics counters returned in this response */
17324 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_NUM_STATS_OFST 0
17325 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_NUM_STATS_LEN 4
17326 /* MC_TSA_STATISTICS_ENTRY Note that this field is expected to start at a
17327  * 64-bit aligned offset
17328  */
17329 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_OFST 8
17330 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_LEN 16
17331 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_MINNUM 1
17332 #define MC_CMD_TSA_STATISTICS_OUT_READ_CLEAR_STATS_COUNTERS_MAXNUM 15
17333
17334 /* MC_TSA_STATISTICS_ENTRY structuredef */
17335 #define MC_TSA_STATISTICS_ENTRY_LEN 16
17336 /* Tx statistics counter */
17337 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_OFST 0
17338 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_LEN 8
17339 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_LO_OFST 0
17340 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_HI_OFST 4
17341 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_LBN 0
17342 #define MC_TSA_STATISTICS_ENTRY_TX_STAT_WIDTH 64
17343 /* Rx statistics counter */
17344 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_OFST 8
17345 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_LEN 8
17346 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_LO_OFST 8
17347 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_HI_OFST 12
17348 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_LBN 64
17349 #define MC_TSA_STATISTICS_ENTRY_RX_STAT_WIDTH 64
17350
17351
17352 /***********************************/
17353 /* MC_CMD_ERASE_INITIAL_NIC_SECRET
17354  * This request causes the NIC to find the initial NIC secret (programmed
17355  * during ATE) in XPM memory and if and only if the NIC has already been
17356  * rekeyed with MC_CMD_REKEY, erase it. This is used by manftest after
17357  * installing TSA binding certificates. See SF-117631-TC.
17358  */
17359 #define MC_CMD_ERASE_INITIAL_NIC_SECRET 0x131
17360 #undef  MC_CMD_0x131_PRIVILEGE_CTG
17361
17362 #define MC_CMD_0x131_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17363
17364 /* MC_CMD_ERASE_INITIAL_NIC_SECRET_IN msgrequest */
17365 #define MC_CMD_ERASE_INITIAL_NIC_SECRET_IN_LEN 0
17366
17367 /* MC_CMD_ERASE_INITIAL_NIC_SECRET_OUT msgresponse */
17368 #define MC_CMD_ERASE_INITIAL_NIC_SECRET_OUT_LEN 0
17369
17370
17371 /***********************************/
17372 /* MC_CMD_TSA_CONFIG
17373  * TSA adapter configuration operations. This command is used to prepare the
17374  * NIC for TSA binding.
17375  */
17376 #define MC_CMD_TSA_CONFIG 0x64
17377 #undef  MC_CMD_0x64_PRIVILEGE_CTG
17378
17379 #define MC_CMD_0x64_PRIVILEGE_CTG SRIOV_CTG_ADMIN
17380
17381 /* MC_CMD_TSA_CONFIG_IN msgrequest */
17382 #define MC_CMD_TSA_CONFIG_IN_LEN 4
17383 /* TSA configuration sub-operation code */
17384 #define MC_CMD_TSA_CONFIG_IN_OP_OFST 0
17385 #define MC_CMD_TSA_CONFIG_IN_OP_LEN 4
17386 /* enum: Append a single item to the tsa_config partition. Items will be
17387  * encrypted unless they are declared as non-sensitive. Returns
17388  * MC_CMD_ERR_EEXIST if the tag is already present.
17389  */
17390 #define MC_CMD_TSA_CONFIG_OP_APPEND 0x1
17391 /* enum: Reset the tsa_config partition to a clean state. */
17392 #define MC_CMD_TSA_CONFIG_OP_RESET 0x2
17393 /* enum: Read back a configured item from tsa_config partition. Returns
17394  * MC_CMD_ERR_ENOENT if the item doesn't exist, or MC_CMD_ERR_EPERM if the item
17395  * is declared as sensitive (i.e. is encrypted).
17396  */
17397 #define MC_CMD_TSA_CONFIG_OP_READ 0x3
17398
17399 /* MC_CMD_TSA_CONFIG_IN_APPEND msgrequest */
17400 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENMIN 12
17401 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENMAX 252
17402 #define MC_CMD_TSA_CONFIG_IN_APPEND_LEN(num) (12+1*(num))
17403 /* TSA configuration sub-operation code. The value shall be
17404  * MC_CMD_TSA_CONFIG_OP_APPEND.
17405  */
17406 #define MC_CMD_TSA_CONFIG_IN_APPEND_OP_OFST 0
17407 #define MC_CMD_TSA_CONFIG_IN_APPEND_OP_LEN 4
17408 /* The tag to be appended */
17409 #define MC_CMD_TSA_CONFIG_IN_APPEND_TAG_OFST 4
17410 #define MC_CMD_TSA_CONFIG_IN_APPEND_TAG_LEN 4
17411 /* The length of the data in bytes */
17412 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENGTH_OFST 8
17413 #define MC_CMD_TSA_CONFIG_IN_APPEND_LENGTH_LEN 4
17414 /* The item data */
17415 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_OFST 12
17416 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_LEN 1
17417 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_MINNUM 0
17418 #define MC_CMD_TSA_CONFIG_IN_APPEND_DATA_MAXNUM 240
17419
17420 /* MC_CMD_TSA_CONFIG_OUT_APPEND msgresponse */
17421 #define MC_CMD_TSA_CONFIG_OUT_APPEND_LEN 0
17422
17423 /* MC_CMD_TSA_CONFIG_IN_RESET msgrequest */
17424 #define MC_CMD_TSA_CONFIG_IN_RESET_LEN 4
17425 /* TSA configuration sub-operation code. The value shall be
17426  * MC_CMD_TSA_CONFIG_OP_RESET.
17427  */
17428 #define MC_CMD_TSA_CONFIG_IN_RESET_OP_OFST 0
17429 #define MC_CMD_TSA_CONFIG_IN_RESET_OP_LEN 4
17430
17431 /* MC_CMD_TSA_CONFIG_OUT_RESET msgresponse */
17432 #define MC_CMD_TSA_CONFIG_OUT_RESET_LEN 0
17433
17434 /* MC_CMD_TSA_CONFIG_IN_READ msgrequest */
17435 #define MC_CMD_TSA_CONFIG_IN_READ_LEN 8
17436 /* TSA configuration sub-operation code. The value shall be
17437  * MC_CMD_TSA_CONFIG_OP_READ.
17438  */
17439 #define MC_CMD_TSA_CONFIG_IN_READ_OP_OFST 0
17440 #define MC_CMD_TSA_CONFIG_IN_READ_OP_LEN 4
17441 /* The tag to be read */
17442 #define MC_CMD_TSA_CONFIG_IN_READ_TAG_OFST 4
17443 #define MC_CMD_TSA_CONFIG_IN_READ_TAG_LEN 4
17444
17445 /* MC_CMD_TSA_CONFIG_OUT_READ msgresponse */
17446 #define MC_CMD_TSA_CONFIG_OUT_READ_LENMIN 8
17447 #define MC_CMD_TSA_CONFIG_OUT_READ_LENMAX 252
17448 #define MC_CMD_TSA_CONFIG_OUT_READ_LEN(num) (8+1*(num))
17449 /* The tag that was read */
17450 #define MC_CMD_TSA_CONFIG_OUT_READ_TAG_OFST 0
17451 #define MC_CMD_TSA_CONFIG_OUT_READ_TAG_LEN 4
17452 /* The length of the data in bytes */
17453 #define MC_CMD_TSA_CONFIG_OUT_READ_LENGTH_OFST 4
17454 #define MC_CMD_TSA_CONFIG_OUT_READ_LENGTH_LEN 4
17455 /* The data of the item. */
17456 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_OFST 8
17457 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_LEN 1
17458 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_MINNUM 0
17459 #define MC_CMD_TSA_CONFIG_OUT_READ_DATA_MAXNUM 244
17460
17461 /* MC_TSA_IPV4_ITEM structuredef */
17462 #define MC_TSA_IPV4_ITEM_LEN 8
17463 /* Additional metadata describing the IP address information such as the
17464  * physical port number the address is being used on. Unused space in this
17465  * field is reserved for future expansion.
17466  */
17467 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_OFST 0
17468 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_LEN 4
17469 #define MC_TSA_IPV4_ITEM_PORT_IDX_LBN 0
17470 #define MC_TSA_IPV4_ITEM_PORT_IDX_WIDTH 8
17471 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_LBN 0
17472 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_META_WIDTH 32
17473 /* The IPv4 address in little endian byte order. */
17474 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_OFST 4
17475 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_LEN 4
17476 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_LBN 32
17477 #define MC_TSA_IPV4_ITEM_IPV4_ADDR_WIDTH 32
17478
17479
17480 /***********************************/
17481 /* MC_CMD_TSA_IPADDR
17482  * TSA operations relating to the monitoring and expiry of local IP addresses
17483  * discovered by the controller. These commands are sent from a TSA controller
17484  * to a TSA adapter.
17485  */
17486 #define MC_CMD_TSA_IPADDR 0x65
17487 #undef  MC_CMD_0x65_PRIVILEGE_CTG
17488
17489 #define MC_CMD_0x65_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17490
17491 /* MC_CMD_TSA_IPADDR_IN msgrequest */
17492 #define MC_CMD_TSA_IPADDR_IN_LEN 4
17493 /* Header containing information to identify which sub-operation of this
17494  * command to perform. The header contains a 16-bit op-code. Unused space in
17495  * this field is reserved for future expansion.
17496  */
17497 #define MC_CMD_TSA_IPADDR_IN_OP_HDR_OFST 0
17498 #define MC_CMD_TSA_IPADDR_IN_OP_HDR_LEN 4
17499 #define MC_CMD_TSA_IPADDR_IN_OP_LBN 0
17500 #define MC_CMD_TSA_IPADDR_IN_OP_WIDTH 16
17501 /* enum: Request that the adapter verifies that the IPv4 addresses supplied are
17502  * still in use by the host by sending ARP probes to the host. The MC does not
17503  * wait for a response to the probes and sends an MCDI response to the
17504  * controller once the probes have been sent to the host. The response to the
17505  * probes (if there are any) will be forwarded to the controller using
17506  * MC_CMD_TSA_INFO alerts.
17507  */
17508 #define MC_CMD_TSA_IPADDR_OP_VALIDATE_IPV4 0x1
17509 /* enum: Notify the adapter that one or more IPv4 addresses are no longer valid
17510  * for the host of the adapter. The adapter should remove the IPv4 addresses
17511  * from its local cache.
17512  */
17513 #define MC_CMD_TSA_IPADDR_OP_REMOVE_IPV4 0x2
17514
17515 /* MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4 msgrequest */
17516 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LENMIN 16
17517 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LENMAX 248
17518 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_LEN(num) (8+8*(num))
17519 /* Header containing information to identify which sub-operation of this
17520  * command to perform. The header contains a 16-bit op-code. Unused space in
17521  * this field is reserved for future expansion.
17522  */
17523 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_HDR_OFST 0
17524 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_HDR_LEN 4
17525 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_LBN 0
17526 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_OP_WIDTH 16
17527 /* Number of IPv4 addresses to validate. */
17528 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_NUM_ITEMS_OFST 4
17529 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_NUM_ITEMS_LEN 4
17530 /* The IPv4 addresses to validate, in struct MC_TSA_IPV4_ITEM format. */
17531 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_OFST 8
17532 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_LEN 8
17533 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_LO_OFST 8
17534 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_HI_OFST 12
17535 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_MINNUM 1
17536 #define MC_CMD_TSA_IPADDR_IN_VALIDATE_IPV4_IPV4_ITEM_MAXNUM 30
17537
17538 /* MC_CMD_TSA_IPADDR_OUT_VALIDATE_IPV4 msgresponse */
17539 #define MC_CMD_TSA_IPADDR_OUT_VALIDATE_IPV4_LEN 0
17540
17541 /* MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4 msgrequest */
17542 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LENMIN 16
17543 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LENMAX 248
17544 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_LEN(num) (8+8*(num))
17545 /* Header containing information to identify which sub-operation of this
17546  * command to perform. The header contains a 16-bit op-code. Unused space in
17547  * this field is reserved for future expansion.
17548  */
17549 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_HDR_OFST 0
17550 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_HDR_LEN 4
17551 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_LBN 0
17552 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_OP_WIDTH 16
17553 /* Number of IPv4 addresses to remove. */
17554 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_NUM_ITEMS_OFST 4
17555 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_NUM_ITEMS_LEN 4
17556 /* The IPv4 addresses that have expired, in struct MC_TSA_IPV4_ITEM format. */
17557 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_OFST 8
17558 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_LEN 8
17559 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_LO_OFST 8
17560 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_HI_OFST 12
17561 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_MINNUM 1
17562 #define MC_CMD_TSA_IPADDR_IN_REMOVE_IPV4_IPV4_ITEM_MAXNUM 30
17563
17564 /* MC_CMD_TSA_IPADDR_OUT_REMOVE_IPV4 msgresponse */
17565 #define MC_CMD_TSA_IPADDR_OUT_REMOVE_IPV4_LEN 0
17566
17567
17568 /***********************************/
17569 /* MC_CMD_SECURE_NIC_INFO
17570  * Get secure NIC information. While many of the features reported by these
17571  * commands are related to TSA, they must be supported in firmware where TSA is
17572  * disabled.
17573  */
17574 #define MC_CMD_SECURE_NIC_INFO 0x132
17575 #undef  MC_CMD_0x132_PRIVILEGE_CTG
17576
17577 #define MC_CMD_0x132_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17578
17579 /* MC_CMD_SECURE_NIC_INFO_IN msgrequest */
17580 #define MC_CMD_SECURE_NIC_INFO_IN_LEN 4
17581 /* sub-operation code info */
17582 #define MC_CMD_SECURE_NIC_INFO_IN_OP_HDR_OFST 0
17583 #define MC_CMD_SECURE_NIC_INFO_IN_OP_HDR_LEN 4
17584 #define MC_CMD_SECURE_NIC_INFO_IN_OP_LBN 0
17585 #define MC_CMD_SECURE_NIC_INFO_IN_OP_WIDTH 16
17586 /* enum: Get the status of various security settings, all signed along with a
17587  * challenge chosen by the host.
17588  */
17589 #define MC_CMD_SECURE_NIC_INFO_OP_STATUS 0x0
17590
17591 /* MC_CMD_SECURE_NIC_INFO_IN_STATUS msgrequest */
17592 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_LEN 24
17593 /* sub-operation code, must be MC_CMD_SECURE_NIC_INFO_OP_STATUS */
17594 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_OP_HDR_OFST 0
17595 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_OP_HDR_LEN 4
17596 /* Type of key to be used to sign response. */
17597 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_KEY_TYPE_OFST 4
17598 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_KEY_TYPE_LEN 4
17599 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_UNUSED 0x0 /* enum */
17600 /* enum: Solarflare adapter authentication key, installed by Manftest. */
17601 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_SF_ADAPTER_AUTH 0x1
17602 /* enum: TSA binding key, installed after adapter is bound to a TSA controller.
17603  * This is not supported in firmware which does not support TSA.
17604  */
17605 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_TSA_BINDING 0x2
17606 /* enum: Customer adapter authentication key. Installed by the customer in the
17607  * field, but otherwise similar to the Solarflare adapter authentication key.
17608  */
17609 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_CUSTOMER_ADAPTER_AUTH 0x3
17610 /* Random challenge generated by the host. */
17611 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_CHALLENGE_OFST 8
17612 #define MC_CMD_SECURE_NIC_INFO_IN_STATUS_CHALLENGE_LEN 16
17613
17614 /* MC_CMD_SECURE_NIC_INFO_OUT_STATUS msgresponse */
17615 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_LEN 420
17616 /* Length of the signature in MSG_SIGNATURE. */
17617 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_LEN_OFST 0
17618 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_LEN_LEN 4
17619 /* Signature over the message, starting at MESSAGE_TYPE and continuing to the
17620  * end of the MCDI response, allowing the message format to be extended. The
17621  * signature uses ECDSA 384 encoding in ASN.1 format. It has variable length,
17622  * with a maximum of 384 bytes.
17623  */
17624 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_OFST 4
17625 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MSG_SIGNATURE_LEN 384
17626 /* Enum value indicating the type of response. This protects against chosen
17627  * message attacks. The enum values are random rather than sequential to make
17628  * it unlikely that values will be reused should other commands in a different
17629  * namespace need to create signed messages.
17630  */
17631 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MESSAGE_TYPE_OFST 388
17632 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_MESSAGE_TYPE_LEN 4
17633 /* enum: Message type value for the response to a
17634  * MC_CMD_SECURE_NIC_INFO_IN_STATUS message.
17635  */
17636 #define MC_CMD_SECURE_NIC_INFO_STATUS 0xdb4
17637 /* The challenge provided by the host in the MC_CMD_SECURE_NIC_INFO_IN_STATUS
17638  * message
17639  */
17640 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_CHALLENGE_OFST 392
17641 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_CHALLENGE_LEN 16
17642 /* The first 32 bits of XPM memory, which include security and flag bits, die
17643  * ID and chip ID revision. The meaning of these bits is defined in
17644  * mc/include/mc/xpm.h in the firmwaresrc repository.
17645  */
17646 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_XPM_STATUS_BITS_OFST 408
17647 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_XPM_STATUS_BITS_LEN 4
17648 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_A_OFST 412
17649 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_A_LEN 2
17650 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_B_OFST 414
17651 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_B_LEN 2
17652 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_C_OFST 416
17653 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_C_LEN 2
17654 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_D_OFST 418
17655 #define MC_CMD_SECURE_NIC_INFO_OUT_STATUS_FIRMWARE_VERSION_D_LEN 2
17656
17657
17658 /***********************************/
17659 /* MC_CMD_TSA_TEST
17660  * A simple ping-pong command just to test the adapter<>controller MCDI
17661  * communication channel. This command makes not changes to the TSA adapter's
17662  * internal state. It is used by the controller just to verify that the MCDI
17663  * communication channel is working fine. This command takes no additonal
17664  * parameters in request or response.
17665  */
17666 #define MC_CMD_TSA_TEST 0x125
17667 #undef  MC_CMD_0x125_PRIVILEGE_CTG
17668
17669 #define MC_CMD_0x125_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17670
17671 /* MC_CMD_TSA_TEST_IN msgrequest */
17672 #define MC_CMD_TSA_TEST_IN_LEN 0
17673
17674 /* MC_CMD_TSA_TEST_OUT msgresponse */
17675 #define MC_CMD_TSA_TEST_OUT_LEN 0
17676
17677
17678 /***********************************/
17679 /* MC_CMD_TSA_RULESET_OVERRIDE
17680  * Override TSA ruleset that is currently active on the adapter. This operation
17681  * does not modify the ruleset itself. This operation provides a mechanism to
17682  * apply an allow-all or deny-all operation on all packets, thereby completely
17683  * ignoring the rule-set configured on the adapter. The main purpose of this
17684  * operation is to provide a deterministic state to the TSA firewall during
17685  * rule-set transitions.
17686  */
17687 #define MC_CMD_TSA_RULESET_OVERRIDE 0x12a
17688 #undef  MC_CMD_0x12a_PRIVILEGE_CTG
17689
17690 #define MC_CMD_0x12a_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17691
17692 /* MC_CMD_TSA_RULESET_OVERRIDE_IN msgrequest */
17693 #define MC_CMD_TSA_RULESET_OVERRIDE_IN_LEN 4
17694 /* The override state to apply. */
17695 #define MC_CMD_TSA_RULESET_OVERRIDE_IN_STATE_OFST 0
17696 #define MC_CMD_TSA_RULESET_OVERRIDE_IN_STATE_LEN 4
17697 /* enum: No override in place - the existing ruleset is in operation. */
17698 #define MC_CMD_TSA_RULESET_OVERRIDE_NONE 0x0
17699 /* enum: Block all packets seen on all datapath channel except those packets
17700  * required for basic configuration of the TSA NIC such as ARPs and TSA-
17701  * communication traffic. Such exceptional traffic is handled differently
17702  * compared to TSA rulesets.
17703  */
17704 #define MC_CMD_TSA_RULESET_OVERRIDE_BLOCK 0x1
17705 /* enum: Allow all packets through all datapath channel. The TSA adapter
17706  * behaves like a normal NIC without any firewalls.
17707  */
17708 #define MC_CMD_TSA_RULESET_OVERRIDE_ALLOW 0x2
17709
17710 /* MC_CMD_TSA_RULESET_OVERRIDE_OUT msgresponse */
17711 #define MC_CMD_TSA_RULESET_OVERRIDE_OUT_LEN 0
17712
17713
17714 /***********************************/
17715 /* MC_CMD_TSAC_REQUEST
17716  * Generic command to send requests from a TSA controller to a TSA adapter.
17717  * Specific usage is determined by the TYPE field.
17718  */
17719 #define MC_CMD_TSAC_REQUEST 0x12b
17720 #undef  MC_CMD_0x12b_PRIVILEGE_CTG
17721
17722 #define MC_CMD_0x12b_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17723
17724 /* MC_CMD_TSAC_REQUEST_IN msgrequest */
17725 #define MC_CMD_TSAC_REQUEST_IN_LEN 4
17726 /* The type of request from the controller. */
17727 #define MC_CMD_TSAC_REQUEST_IN_TYPE_OFST 0
17728 #define MC_CMD_TSAC_REQUEST_IN_TYPE_LEN 4
17729 /* enum: Request the adapter to resend localIP information from it's cache. The
17730  * command does not return any IP address information; IP addresses are sent as
17731  * TSA notifications as descibed in MC_CMD_TSA_INFO_IN_LOCAL_IP.
17732  */
17733 #define MC_CMD_TSAC_REQUEST_LOCALIP 0x0
17734
17735 /* MC_CMD_TSAC_REQUEST_OUT msgresponse */
17736 #define MC_CMD_TSAC_REQUEST_OUT_LEN 0
17737
17738
17739 /***********************************/
17740 /* MC_CMD_SUC_VERSION
17741  * Get the version of the SUC
17742  */
17743 #define MC_CMD_SUC_VERSION 0x134
17744 #undef  MC_CMD_0x134_PRIVILEGE_CTG
17745
17746 #define MC_CMD_0x134_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17747
17748 /* MC_CMD_SUC_VERSION_IN msgrequest */
17749 #define MC_CMD_SUC_VERSION_IN_LEN 0
17750
17751 /* MC_CMD_SUC_VERSION_OUT msgresponse */
17752 #define MC_CMD_SUC_VERSION_OUT_LEN 24
17753 /* The SUC firmware version as four numbers - a.b.c.d */
17754 #define MC_CMD_SUC_VERSION_OUT_VERSION_OFST 0
17755 #define MC_CMD_SUC_VERSION_OUT_VERSION_LEN 4
17756 #define MC_CMD_SUC_VERSION_OUT_VERSION_NUM 4
17757 /* The date, in seconds since the Unix epoch, when the firmware image was
17758  * built.
17759  */
17760 #define MC_CMD_SUC_VERSION_OUT_BUILD_DATE_OFST 16
17761 #define MC_CMD_SUC_VERSION_OUT_BUILD_DATE_LEN 4
17762 /* The ID of the SUC chip. This is specific to the platform but typically
17763  * indicates family, memory sizes etc. See SF-116728-SW for further details.
17764  */
17765 #define MC_CMD_SUC_VERSION_OUT_CHIP_ID_OFST 20
17766 #define MC_CMD_SUC_VERSION_OUT_CHIP_ID_LEN 4
17767
17768 /* MC_CMD_SUC_BOOT_VERSION_IN msgrequest: Get the version of the SUC boot
17769  * loader.
17770  */
17771 #define MC_CMD_SUC_BOOT_VERSION_IN_LEN 4
17772 #define MC_CMD_SUC_BOOT_VERSION_IN_MAGIC_OFST 0
17773 #define MC_CMD_SUC_BOOT_VERSION_IN_MAGIC_LEN 4
17774 /* enum: Requests the SUC boot version. */
17775 #define MC_CMD_SUC_VERSION_GET_BOOT_VERSION 0xb007700b
17776
17777 /* MC_CMD_SUC_BOOT_VERSION_OUT msgresponse */
17778 #define MC_CMD_SUC_BOOT_VERSION_OUT_LEN 4
17779 /* The SUC boot version */
17780 #define MC_CMD_SUC_BOOT_VERSION_OUT_VERSION_OFST 0
17781 #define MC_CMD_SUC_BOOT_VERSION_OUT_VERSION_LEN 4
17782
17783
17784 /***********************************/
17785 /* MC_CMD_SUC_MANFTEST
17786  * Operations to support manftest on SUC based systems.
17787  */
17788 #define MC_CMD_SUC_MANFTEST 0x135
17789 #undef  MC_CMD_0x135_PRIVILEGE_CTG
17790
17791 #define MC_CMD_0x135_PRIVILEGE_CTG SRIOV_CTG_ADMIN_TSA_UNBOUND
17792
17793 /* MC_CMD_SUC_MANFTEST_IN msgrequest */
17794 #define MC_CMD_SUC_MANFTEST_IN_LEN 4
17795 /* The manftest operation to be performed. */
17796 #define MC_CMD_SUC_MANFTEST_IN_OP_OFST 0
17797 #define MC_CMD_SUC_MANFTEST_IN_OP_LEN 4
17798 /* enum: Read serial number and use count. */
17799 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ 0x0
17800 /* enum: Update use count on wearout adapter. */
17801 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE 0x1
17802 /* enum: Start an ADC calibration. */
17803 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START 0x2
17804 /* enum: Read the status of an ADC calibration. */
17805 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS 0x3
17806 /* enum: Read the results of an ADC calibration. */
17807 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT 0x4
17808 /* enum: Read the PCIe configuration. */
17809 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ 0x5
17810 /* enum: Write the PCIe configuration. */
17811 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE 0x6
17812 /* enum: Write FRU information to SUC. The FRU information is taken from the
17813  * FRU_INFORMATION partition. Attempts to write to read-only FRUs are rejected.
17814  */
17815 #define MC_CMD_SUC_MANFTEST_FRU_WRITE 0x7
17816
17817 /* MC_CMD_SUC_MANFTEST_OUT msgresponse */
17818 #define MC_CMD_SUC_MANFTEST_OUT_LEN 0
17819
17820 /* MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN msgrequest */
17821 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN_LEN 4
17822 /* The manftest operation to be performed. This must be
17823  * MC_CMD_SUC_MANFTEST_WEAROUT_READ.
17824  */
17825 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN_OP_OFST 0
17826 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_IN_OP_LEN 4
17827
17828 /* MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT msgresponse */
17829 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_LEN 20
17830 /* The serial number of the wearout adapter, see SF-112717-PR for format. */
17831 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_SERIAL_NUMBER_OFST 0
17832 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_SERIAL_NUMBER_LEN 16
17833 /* The use count of the wearout adapter. */
17834 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_USE_COUNT_OFST 16
17835 #define MC_CMD_SUC_MANFTEST_WEAROUT_READ_OUT_USE_COUNT_LEN 4
17836
17837 /* MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN msgrequest */
17838 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN_LEN 4
17839 /* The manftest operation to be performed. This must be
17840  * MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE.
17841  */
17842 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN_OP_OFST 0
17843 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_IN_OP_LEN 4
17844
17845 /* MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_OUT msgresponse */
17846 #define MC_CMD_SUC_MANFTEST_WEAROUT_UPDATE_OUT_LEN 0
17847
17848 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN msgrequest */
17849 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN_LEN 4
17850 /* The manftest operation to be performed. This must be
17851  * MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START.
17852  */
17853 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN_OP_OFST 0
17854 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_IN_OP_LEN 4
17855
17856 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_OUT msgresponse */
17857 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_START_OUT_LEN 0
17858
17859 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN msgrequest */
17860 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN_LEN 4
17861 /* The manftest operation to be performed. This must be
17862  * MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS.
17863  */
17864 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN_OP_OFST 0
17865 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_IN_OP_LEN 4
17866
17867 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT msgresponse */
17868 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_LEN 4
17869 /* The combined status of the calibration operation. */
17870 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FLAGS_OFST 0
17871 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FLAGS_LEN 4
17872 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_CALIBRATING_LBN 0
17873 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_CALIBRATING_WIDTH 1
17874 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FAILED_LBN 1
17875 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_FAILED_WIDTH 1
17876 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_RESULT_LBN 2
17877 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_RESULT_WIDTH 4
17878 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_INDEX_LBN 6
17879 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_STATUS_OUT_INDEX_WIDTH 2
17880
17881 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN msgrequest */
17882 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN_LEN 4
17883 /* The manftest operation to be performed. This must be
17884  * MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT.
17885  */
17886 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN_OP_OFST 0
17887 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_IN_OP_LEN 4
17888
17889 /* MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT msgresponse */
17890 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT_LEN 12
17891 /* The set of calibration results. */
17892 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT_VALUE_OFST 0
17893 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT_VALUE_LEN 4
17894 #define MC_CMD_SUC_MANFTEST_ADC_CALIBRATE_RESULT_OUT_VALUE_NUM 3
17895
17896 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN msgrequest */
17897 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN_LEN 4
17898 /* The manftest operation to be performed. This must be
17899  * MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ.
17900  */
17901 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN_OP_OFST 0
17902 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_IN_OP_LEN 4
17903
17904 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT msgresponse */
17905 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_LEN 4
17906 /* The PCIe vendor ID. */
17907 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_VENDOR_ID_OFST 0
17908 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_VENDOR_ID_LEN 2
17909 /* The PCIe device ID. */
17910 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_DEVICE_ID_OFST 2
17911 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_READ_OUT_DEVICE_ID_LEN 2
17912
17913 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN msgrequest */
17914 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_LEN 8
17915 /* The manftest operation to be performed. This must be
17916  * MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE.
17917  */
17918 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_OP_OFST 0
17919 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_OP_LEN 4
17920 /* The PCIe vendor ID. */
17921 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_VENDOR_ID_OFST 4
17922 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_VENDOR_ID_LEN 2
17923 /* The PCIe device ID. */
17924 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_DEVICE_ID_OFST 6
17925 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_IN_DEVICE_ID_LEN 2
17926
17927 /* MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_OUT msgresponse */
17928 #define MC_CMD_SUC_MANFTEST_CONFIG_PCIE_WRITE_OUT_LEN 0
17929
17930 /* MC_CMD_SUC_MANFTEST_FRU_WRITE_IN msgrequest */
17931 #define MC_CMD_SUC_MANFTEST_FRU_WRITE_IN_LEN 4
17932 /* The manftest operation to be performed. This must be
17933  * MC_CMD_SUC_MANFTEST_FRU_WRITE
17934  */
17935 #define MC_CMD_SUC_MANFTEST_FRU_WRITE_IN_OP_OFST 0
17936 #define MC_CMD_SUC_MANFTEST_FRU_WRITE_IN_OP_LEN 4
17937
17938 /* MC_CMD_SUC_MANFTEST_FRU_WRITE_OUT msgresponse */
17939 #define MC_CMD_SUC_MANFTEST_FRU_WRITE_OUT_LEN 0
17940
17941
17942 /***********************************/
17943 /* MC_CMD_GET_CERTIFICATE
17944  * Request a certificate.
17945  */
17946 #define MC_CMD_GET_CERTIFICATE 0x12c
17947 #undef  MC_CMD_0x12c_PRIVILEGE_CTG
17948
17949 #define MC_CMD_0x12c_PRIVILEGE_CTG SRIOV_CTG_GENERAL
17950
17951 /* MC_CMD_GET_CERTIFICATE_IN msgrequest */
17952 #define MC_CMD_GET_CERTIFICATE_IN_LEN 8
17953 /* Type of the certificate to be retrieved. */
17954 #define MC_CMD_GET_CERTIFICATE_IN_TYPE_OFST 0
17955 #define MC_CMD_GET_CERTIFICATE_IN_TYPE_LEN 4
17956 #define MC_CMD_GET_CERTIFICATE_IN_UNUSED 0x0 /* enum */
17957 #define MC_CMD_GET_CERTIFICATE_IN_AAC 0x1 /* enum */
17958 /* enum: Adapter Authentication Certificate (AAC). The AAC is unique to each
17959  * adapter and is used to verify its authenticity. It is installed by Manftest.
17960  */
17961 #define MC_CMD_GET_CERTIFICATE_IN_ADAPTER_AUTH 0x1
17962 #define MC_CMD_GET_CERTIFICATE_IN_AASC 0x2 /* enum */
17963 /* enum: Adapter Authentication Signing Certificate (AASC). The AASC is shared
17964  * by a group of adapters (typically a purchase order) and is used to verify
17965  * the validity of AAC along with the SF root certificate. It is installed by
17966  * Manftest.
17967  */
17968 #define MC_CMD_GET_CERTIFICATE_IN_ADAPTER_AUTH_SIGNING 0x2
17969 #define MC_CMD_GET_CERTIFICATE_IN_CUSTOMER_AAC 0x3 /* enum */
17970 /* enum: Customer Adapter Authentication Certificate. The Customer AAC is
17971  * unique to each adapter and is used to verify its authenticity in cases where
17972  * either the AAC is not installed or a customer desires to use their own
17973  * certificate chain. It is installed by the customer.
17974  */
17975 #define MC_CMD_GET_CERTIFICATE_IN_CUSTOMER_ADAPTER_AUTH 0x3
17976 #define MC_CMD_GET_CERTIFICATE_IN_CUSTOMER_AASC 0x4 /* enum */
17977 /* enum: Customer Adapter Authentication Certificate. The Customer AASC is
17978  * shared by a group of adapters and is used to verify the validity of the
17979  * Customer AAC along with the customers root certificate. It is installed by
17980  * the customer.
17981  */
17982 #define MC_CMD_GET_CERTIFICATE_IN_CUSTOMER_ADAPTER_AUTH_SIGNING 0x4
17983 /* Offset, measured in bytes, relative to the start of the certificate data
17984  * from which the certificate is to be retrieved.
17985  */
17986 #define MC_CMD_GET_CERTIFICATE_IN_OFFSET_OFST 4
17987 #define MC_CMD_GET_CERTIFICATE_IN_OFFSET_LEN 4
17988
17989 /* MC_CMD_GET_CERTIFICATE_OUT msgresponse */
17990 #define MC_CMD_GET_CERTIFICATE_OUT_LENMIN 13
17991 #define MC_CMD_GET_CERTIFICATE_OUT_LENMAX 252
17992 #define MC_CMD_GET_CERTIFICATE_OUT_LEN(num) (12+1*(num))
17993 /* Type of the certificate. */
17994 #define MC_CMD_GET_CERTIFICATE_OUT_TYPE_OFST 0
17995 #define MC_CMD_GET_CERTIFICATE_OUT_TYPE_LEN 4
17996 /*            Enum values, see field(s): */
17997 /*               MC_CMD_GET_CERTIFICATE_IN/TYPE */
17998 /* Offset, measured in bytes, relative to the start of the certificate data
17999  * from which data in this message starts.
18000  */
18001 #define MC_CMD_GET_CERTIFICATE_OUT_OFFSET_OFST 4
18002 #define MC_CMD_GET_CERTIFICATE_OUT_OFFSET_LEN 4
18003 /* Total length of the certificate data. */
18004 #define MC_CMD_GET_CERTIFICATE_OUT_TOTAL_LENGTH_OFST 8
18005 #define MC_CMD_GET_CERTIFICATE_OUT_TOTAL_LENGTH_LEN 4
18006 /* The certificate data. */
18007 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_OFST 12
18008 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_LEN 1
18009 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_MINNUM 1
18010 #define MC_CMD_GET_CERTIFICATE_OUT_DATA_MAXNUM 240
18011
18012
18013 /***********************************/
18014 /* MC_CMD_GET_NIC_GLOBAL
18015  * Get a global value which applies to all PCI functions
18016  */
18017 #define MC_CMD_GET_NIC_GLOBAL 0x12d
18018 #undef  MC_CMD_0x12d_PRIVILEGE_CTG
18019
18020 #define MC_CMD_0x12d_PRIVILEGE_CTG SRIOV_CTG_GENERAL
18021
18022 /* MC_CMD_GET_NIC_GLOBAL_IN msgrequest */
18023 #define MC_CMD_GET_NIC_GLOBAL_IN_LEN 4
18024 /* Key to request value for, see enum values in MC_CMD_SET_NIC_GLOBAL. If the
18025  * given key is unknown to the current firmware, the call will fail with
18026  * ENOENT.
18027  */
18028 #define MC_CMD_GET_NIC_GLOBAL_IN_KEY_OFST 0
18029 #define MC_CMD_GET_NIC_GLOBAL_IN_KEY_LEN 4
18030
18031 /* MC_CMD_GET_NIC_GLOBAL_OUT msgresponse */
18032 #define MC_CMD_GET_NIC_GLOBAL_OUT_LEN 4
18033 /* Value of requested key, see key descriptions below. */
18034 #define MC_CMD_GET_NIC_GLOBAL_OUT_VALUE_OFST 0
18035 #define MC_CMD_GET_NIC_GLOBAL_OUT_VALUE_LEN 4
18036
18037
18038 /***********************************/
18039 /* MC_CMD_SET_NIC_GLOBAL
18040  * Set a global value which applies to all PCI functions. Most global values
18041  * can only be changed under specific conditions, and this call will return an
18042  * appropriate error otherwise (see key descriptions).
18043  */
18044 #define MC_CMD_SET_NIC_GLOBAL 0x12e
18045 #undef  MC_CMD_0x12e_PRIVILEGE_CTG
18046
18047 #define MC_CMD_0x12e_PRIVILEGE_CTG SRIOV_CTG_ADMIN
18048
18049 /* MC_CMD_SET_NIC_GLOBAL_IN msgrequest */
18050 #define MC_CMD_SET_NIC_GLOBAL_IN_LEN 8
18051 /* Key to change value of. Firmware will return ENOENT for keys it doesn't know
18052  * about.
18053  */
18054 #define MC_CMD_SET_NIC_GLOBAL_IN_KEY_OFST 0
18055 #define MC_CMD_SET_NIC_GLOBAL_IN_KEY_LEN 4
18056 /* enum: Request switching the datapath firmware sub-variant. Currently only
18057  * useful when running the DPDK f/w variant. See key values below, and the DPDK
18058  * section of the EF10 Driver Writers Guide. Note that any driver attaching
18059  * with the SUBVARIANT_AWARE flag cleared is implicitly considered as a request
18060  * to switch back to the default sub-variant, and will thus reset this value.
18061  * If a sub-variant switch happens, all other PCI functions will get their
18062  * resources reset (they will see an MC reboot).
18063  */
18064 #define MC_CMD_SET_NIC_GLOBAL_IN_FIRMWARE_SUBVARIANT 0x1
18065 /* New value to set, see key descriptions above. */
18066 #define MC_CMD_SET_NIC_GLOBAL_IN_VALUE_OFST 4
18067 #define MC_CMD_SET_NIC_GLOBAL_IN_VALUE_LEN 4
18068 /* enum: Only if KEY = FIRMWARE_SUBVARIANT. Default sub-variant with support
18069  * for maximum features for the current f/w variant. A request from a
18070  * privileged function to set this particular value will always succeed.
18071  */
18072 #define MC_CMD_SET_NIC_GLOBAL_IN_FW_SUBVARIANT_DEFAULT 0x0
18073 /* enum: Only if KEY = FIRMWARE_SUBVARIANT. Increases packet rate at the cost
18074  * of not supporting any TX checksum offloads. Only supported when running some
18075  * f/w variants, others will return ENOTSUP (as reported by the homonymous bit
18076  * in MC_CMD_GET_CAPABILITIES_V2). Can only be set when no other drivers are
18077  * attached, and the calling driver must have no resources allocated. See the
18078  * DPDK section of the EF10 Driver Writers Guide for a more detailed
18079  * description with possible error codes.
18080  */
18081 #define MC_CMD_SET_NIC_GLOBAL_IN_FW_SUBVARIANT_NO_TX_CSUM 0x1
18082
18083
18084 /***********************************/
18085 /* MC_CMD_LTSSM_TRACE_POLL
18086  * Medford2 hardware has support for logging all LTSSM state transitions to a
18087  * hardware buffer. When built with WITH_LTSSM_TRACE=1, the firmware will
18088  * periodially dump the contents of this hardware buffer to an internal
18089  * firmware buffer for later extraction.
18090  */
18091 #define MC_CMD_LTSSM_TRACE_POLL 0x12f
18092 #undef  MC_CMD_0x12f_PRIVILEGE_CTG
18093
18094 #define MC_CMD_0x12f_PRIVILEGE_CTG SRIOV_CTG_ADMIN
18095
18096 /* MC_CMD_LTSSM_TRACE_POLL_IN msgrequest: Read transitions from the firmware
18097  * internal buffer.
18098  */
18099 #define MC_CMD_LTSSM_TRACE_POLL_IN_LEN 4
18100 /* The maximum number of row that the caller can accept. The format of each row
18101  * is defined in MC_CMD_LTSSM_TRACE_POLL_OUT.
18102  */
18103 #define MC_CMD_LTSSM_TRACE_POLL_IN_MAX_ROW_COUNT_OFST 0
18104 #define MC_CMD_LTSSM_TRACE_POLL_IN_MAX_ROW_COUNT_LEN 4
18105
18106 /* MC_CMD_LTSSM_TRACE_POLL_OUT msgresponse */
18107 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LENMIN 16
18108 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LENMAX 248
18109 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LEN(num) (8+8*(num))
18110 #define MC_CMD_LTSSM_TRACE_POLL_OUT_FLAGS_OFST 0
18111 #define MC_CMD_LTSSM_TRACE_POLL_OUT_FLAGS_LEN 4
18112 #define MC_CMD_LTSSM_TRACE_POLL_OUT_HW_BUFFER_OVERFLOW_LBN 0
18113 #define MC_CMD_LTSSM_TRACE_POLL_OUT_HW_BUFFER_OVERFLOW_WIDTH 1
18114 #define MC_CMD_LTSSM_TRACE_POLL_OUT_FW_BUFFER_OVERFLOW_LBN 1
18115 #define MC_CMD_LTSSM_TRACE_POLL_OUT_FW_BUFFER_OVERFLOW_WIDTH 1
18116 #define MC_CMD_LTSSM_TRACE_POLL_OUT_CONTINUES_LBN 31
18117 #define MC_CMD_LTSSM_TRACE_POLL_OUT_CONTINUES_WIDTH 1
18118 /* The number of rows present in this response. */
18119 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROW_COUNT_OFST 4
18120 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROW_COUNT_LEN 4
18121 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_OFST 8
18122 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_LEN 8
18123 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_LO_OFST 8
18124 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_HI_OFST 12
18125 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_MINNUM 0
18126 #define MC_CMD_LTSSM_TRACE_POLL_OUT_ROWS_MAXNUM 30
18127 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LTSSM_STATE_LBN 0
18128 #define MC_CMD_LTSSM_TRACE_POLL_OUT_LTSSM_STATE_WIDTH 6
18129 #define MC_CMD_LTSSM_TRACE_POLL_OUT_RDLH_LINK_UP_LBN 6
18130 #define MC_CMD_LTSSM_TRACE_POLL_OUT_RDLH_LINK_UP_WIDTH 1
18131 #define MC_CMD_LTSSM_TRACE_POLL_OUT_WAKE_N_LBN 7
18132 #define MC_CMD_LTSSM_TRACE_POLL_OUT_WAKE_N_WIDTH 1
18133 #define MC_CMD_LTSSM_TRACE_POLL_OUT_TIMESTAMP_PS_LBN 8
18134 #define MC_CMD_LTSSM_TRACE_POLL_OUT_TIMESTAMP_PS_WIDTH 24
18135 /* The time of the LTSSM transition. Times are reported as fractional
18136  * microseconds since MC boot (wrapping at 2^32us). The fractional part is
18137  * reported in picoseconds. 0 <= TIMESTAMP_PS < 1000000 timestamp in seconds =
18138  * ((TIMESTAMP_US + TIMESTAMP_PS / 1000000) / 1000000)
18139  */
18140 #define MC_CMD_LTSSM_TRACE_POLL_OUT_TIMESTAMP_US_OFST 12
18141 #define MC_CMD_LTSSM_TRACE_POLL_OUT_TIMESTAMP_US_LEN 4
18142
18143 #endif /* _SIENA_MC_DRIVER_PCOL_H */
18144 /*! \cidoxg_end */