Imported Upstream version 16.04
[deb_dpdk.git] / lib / librte_eal / common / include / arch / ppc_64 / rte_cycles.h
1 /*
2  *   BSD LICENSE
3  *
4  *   Copyright (C) IBM Corporation 2014.
5  *
6  *   Redistribution and use in source and binary forms, with or without
7  *   modification, are permitted provided that the following conditions
8  *   are met:
9  *
10  *     * Redistributions of source code must retain the above copyright
11  *       notice, this list of conditions and the following disclaimer.
12  *     * Redistributions in binary form must reproduce the above copyright
13  *       notice, this list of conditions and the following disclaimer in
14  *       the documentation and/or other materials provided with the
15  *       distribution.
16  *     * Neither the name of IBM Corporation nor the names of its
17  *       contributors may be used to endorse or promote products derived
18  *       from this software without specific prior written permission.
19  *
20  *   THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
21  *   "AS IS" AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
22  *   LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR
23  *   A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT
24  *   OWNER OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL,
25  *   SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT
26  *   LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
27  *   DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
28  *   THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
29  *   (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE
30  *   OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
31 */
32
33 #ifndef _RTE_CYCLES_PPC_64_H_
34 #define _RTE_CYCLES_PPC_64_H_
35
36 #ifdef __cplusplus
37 extern "C" {
38 #endif
39
40 #include "generic/rte_cycles.h"
41
42 #include <rte_byteorder.h>
43
44 /**
45  * Read the time base register.
46  *
47  * @return
48  *   The time base for this lcore.
49  */
50 static inline uint64_t
51 rte_rdtsc(void)
52 {
53         union {
54                 uint64_t tsc_64;
55                 struct {
56 #if RTE_BYTE_ORDER == RTE_BIG_ENDIAN
57                         uint32_t hi_32;
58                         uint32_t lo_32;
59 #else
60                         uint32_t lo_32;
61                         uint32_t hi_32;
62 #endif
63                 };
64         } tsc;
65         uint32_t tmp;
66
67         asm volatile(
68                         "0:\n"
69                         "mftbu   %[hi32]\n"
70                         "mftb    %[lo32]\n"
71                         "mftbu   %[tmp]\n"
72                         "cmpw    %[tmp],%[hi32]\n"
73                         "bne     0b\n"
74                         : [hi32] "=r"(tsc.hi_32), [lo32] "=r"(tsc.lo_32),
75                         [tmp] "=r"(tmp)
76                     );
77         return tsc.tsc_64;
78 }
79
80 static inline uint64_t
81 rte_rdtsc_precise(void)
82 {
83         rte_mb();
84         return rte_rdtsc();
85 }
86
87 static inline uint64_t
88 rte_get_tsc_cycles(void) { return rte_rdtsc(); }
89
90 #ifdef __cplusplus
91 }
92 #endif
93
94 #endif /* _RTE_CYCLES_PPC_64_H_ */