New upstream version 16.11.5
[deb_dpdk.git] / lib / librte_eal / linuxapp / igb_uio / igb_uio.c
1 /*-
2  * GPL LICENSE SUMMARY
3  *
4  *   Copyright(c) 2010-2014 Intel Corporation. All rights reserved.
5  *
6  *   This program is free software; you can redistribute it and/or modify
7  *   it under the terms of version 2 of the GNU General Public License as
8  *   published by the Free Software Foundation.
9  *
10  *   This program is distributed in the hope that it will be useful, but
11  *   WITHOUT ANY WARRANTY; without even the implied warranty of
12  *   MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
13  *   General Public License for more details.
14  *
15  *   You should have received a copy of the GNU General Public License
16  *   along with this program; if not, write to the Free Software
17  *   Foundation, Inc., 51 Franklin St - Fifth Floor, Boston, MA 02110-1301 USA.
18  *   The full GNU General Public License is included in this distribution
19  *   in the file called LICENSE.GPL.
20  *
21  *   Contact Information:
22  *   Intel Corporation
23  */
24
25 #define pr_fmt(fmt) KBUILD_MODNAME ": " fmt
26
27 #include <linux/device.h>
28 #include <linux/module.h>
29 #include <linux/pci.h>
30 #include <linux/uio_driver.h>
31 #include <linux/io.h>
32 #include <linux/msi.h>
33 #include <linux/version.h>
34 #include <linux/slab.h>
35
36 #ifdef CONFIG_XEN_DOM0
37 #include <xen/xen.h>
38 #endif
39 #include <rte_pci_dev_features.h>
40
41 #include "compat.h"
42
43 /**
44  * A structure describing the private information for a uio device.
45  */
46 struct rte_uio_pci_dev {
47         struct uio_info info;
48         struct pci_dev *pdev;
49         enum rte_intr_mode mode;
50 };
51
52 static char *intr_mode;
53 static enum rte_intr_mode igbuio_intr_mode_preferred = RTE_INTR_MODE_MSIX;
54
55 /* sriov sysfs */
56 static ssize_t
57 show_max_vfs(struct device *dev, struct device_attribute *attr,
58              char *buf)
59 {
60         return snprintf(buf, 10, "%u\n", dev_num_vf(dev));
61 }
62
63 static ssize_t
64 store_max_vfs(struct device *dev, struct device_attribute *attr,
65               const char *buf, size_t count)
66 {
67         int err = 0;
68         unsigned long max_vfs;
69         struct pci_dev *pdev = to_pci_dev(dev);
70
71         if (0 != kstrtoul(buf, 0, &max_vfs))
72                 return -EINVAL;
73
74         if (0 == max_vfs)
75                 pci_disable_sriov(pdev);
76         else if (0 == pci_num_vf(pdev))
77                 err = pci_enable_sriov(pdev, max_vfs);
78         else /* do nothing if change max_vfs number */
79                 err = -EINVAL;
80
81         return err ? err : count;
82 }
83
84 static DEVICE_ATTR(max_vfs, S_IRUGO | S_IWUSR, show_max_vfs, store_max_vfs);
85
86 static struct attribute *dev_attrs[] = {
87         &dev_attr_max_vfs.attr,
88         NULL,
89 };
90
91 static const struct attribute_group dev_attr_grp = {
92         .attrs = dev_attrs,
93 };
94 /*
95  * It masks the msix on/off of generating MSI-X messages.
96  */
97 static void
98 igbuio_msix_mask_irq(struct msi_desc *desc, int32_t state)
99 {
100         u32 mask_bits = desc->masked;
101         unsigned offset = desc->msi_attrib.entry_nr * PCI_MSIX_ENTRY_SIZE +
102                                                 PCI_MSIX_ENTRY_VECTOR_CTRL;
103
104         if (state != 0)
105                 mask_bits &= ~PCI_MSIX_ENTRY_CTRL_MASKBIT;
106         else
107                 mask_bits |= PCI_MSIX_ENTRY_CTRL_MASKBIT;
108
109         if (mask_bits != desc->masked) {
110                 writel(mask_bits, desc->mask_base + offset);
111                 readl(desc->mask_base);
112                 desc->masked = mask_bits;
113         }
114 }
115
116 /**
117  * This is the irqcontrol callback to be registered to uio_info.
118  * It can be used to disable/enable interrupt from user space processes.
119  *
120  * @param info
121  *  pointer to uio_info.
122  * @param irq_state
123  *  state value. 1 to enable interrupt, 0 to disable interrupt.
124  *
125  * @return
126  *  - On success, 0.
127  *  - On failure, a negative value.
128  */
129 static int
130 igbuio_pci_irqcontrol(struct uio_info *info, s32 irq_state)
131 {
132         struct rte_uio_pci_dev *udev = info->priv;
133         struct pci_dev *pdev = udev->pdev;
134
135         pci_cfg_access_lock(pdev);
136         if (udev->mode == RTE_INTR_MODE_LEGACY)
137                 pci_intx(pdev, !!irq_state);
138
139         else if (udev->mode == RTE_INTR_MODE_MSIX) {
140                 struct msi_desc *desc;
141
142 #if (LINUX_VERSION_CODE < KERNEL_VERSION(4, 3, 0))
143                 list_for_each_entry(desc, &pdev->msi_list, list)
144                         igbuio_msix_mask_irq(desc, irq_state);
145 #else
146                 list_for_each_entry(desc, &pdev->dev.msi_list, list)
147                         igbuio_msix_mask_irq(desc, irq_state);
148 #endif
149         }
150         pci_cfg_access_unlock(pdev);
151
152         return 0;
153 }
154
155 /**
156  * This is interrupt handler which will check if the interrupt is for the right device.
157  * If yes, disable it here and will be enable later.
158  */
159 static irqreturn_t
160 igbuio_pci_irqhandler(int irq, struct uio_info *info)
161 {
162         struct rte_uio_pci_dev *udev = info->priv;
163
164         /* Legacy mode need to mask in hardware */
165         if (udev->mode == RTE_INTR_MODE_LEGACY &&
166             !pci_check_and_mask_intx(udev->pdev))
167                 return IRQ_NONE;
168
169         /* Message signal mode, no share IRQ and automasked */
170         return IRQ_HANDLED;
171 }
172
173 #ifdef CONFIG_XEN_DOM0
174 static int
175 igbuio_dom0_mmap_phys(struct uio_info *info, struct vm_area_struct *vma)
176 {
177         int idx;
178
179         idx = (int)vma->vm_pgoff;
180         vma->vm_page_prot = pgprot_noncached(vma->vm_page_prot);
181 #ifdef HAVE_PTE_MASK_PAGE_IOMAP
182         vma->vm_page_prot.pgprot |= _PAGE_IOMAP;
183 #endif
184
185         return remap_pfn_range(vma,
186                         vma->vm_start,
187                         info->mem[idx].addr >> PAGE_SHIFT,
188                         vma->vm_end - vma->vm_start,
189                         vma->vm_page_prot);
190 }
191
192 /**
193  * This is uio device mmap method which will use igbuio mmap for Xen
194  * Dom0 environment.
195  */
196 static int
197 igbuio_dom0_pci_mmap(struct uio_info *info, struct vm_area_struct *vma)
198 {
199         int idx;
200
201         if (vma->vm_pgoff >= MAX_UIO_MAPS)
202                 return -EINVAL;
203
204         if (info->mem[vma->vm_pgoff].size == 0)
205                 return -EINVAL;
206
207         idx = (int)vma->vm_pgoff;
208         switch (info->mem[idx].memtype) {
209         case UIO_MEM_PHYS:
210                 return igbuio_dom0_mmap_phys(info, vma);
211         case UIO_MEM_LOGICAL:
212         case UIO_MEM_VIRTUAL:
213         default:
214                 return -EINVAL;
215         }
216 }
217 #endif
218
219 /* Remap pci resources described by bar #pci_bar in uio resource n. */
220 static int
221 igbuio_pci_setup_iomem(struct pci_dev *dev, struct uio_info *info,
222                        int n, int pci_bar, const char *name)
223 {
224         unsigned long addr, len;
225         void *internal_addr;
226
227         if (n >= ARRAY_SIZE(info->mem))
228                 return -EINVAL;
229
230         addr = pci_resource_start(dev, pci_bar);
231         len = pci_resource_len(dev, pci_bar);
232         if (addr == 0 || len == 0)
233                 return -1;
234         internal_addr = ioremap(addr, len);
235         if (internal_addr == NULL)
236                 return -1;
237         info->mem[n].name = name;
238         info->mem[n].addr = addr;
239         info->mem[n].internal_addr = internal_addr;
240         info->mem[n].size = len;
241         info->mem[n].memtype = UIO_MEM_PHYS;
242         return 0;
243 }
244
245 /* Get pci port io resources described by bar #pci_bar in uio resource n. */
246 static int
247 igbuio_pci_setup_ioport(struct pci_dev *dev, struct uio_info *info,
248                 int n, int pci_bar, const char *name)
249 {
250         unsigned long addr, len;
251
252         if (n >= ARRAY_SIZE(info->port))
253                 return -EINVAL;
254
255         addr = pci_resource_start(dev, pci_bar);
256         len = pci_resource_len(dev, pci_bar);
257         if (addr == 0 || len == 0)
258                 return -EINVAL;
259
260         info->port[n].name = name;
261         info->port[n].start = addr;
262         info->port[n].size = len;
263         info->port[n].porttype = UIO_PORT_X86;
264
265         return 0;
266 }
267
268 /* Unmap previously ioremap'd resources */
269 static void
270 igbuio_pci_release_iomem(struct uio_info *info)
271 {
272         int i;
273
274         for (i = 0; i < MAX_UIO_MAPS; i++) {
275                 if (info->mem[i].internal_addr)
276                         iounmap(info->mem[i].internal_addr);
277         }
278 }
279
280 static int
281 igbuio_setup_bars(struct pci_dev *dev, struct uio_info *info)
282 {
283         int i, iom, iop, ret;
284         unsigned long flags;
285         static const char *bar_names[PCI_STD_RESOURCE_END + 1]  = {
286                 "BAR0",
287                 "BAR1",
288                 "BAR2",
289                 "BAR3",
290                 "BAR4",
291                 "BAR5",
292         };
293
294         iom = 0;
295         iop = 0;
296
297         for (i = 0; i < ARRAY_SIZE(bar_names); i++) {
298                 if (pci_resource_len(dev, i) != 0 &&
299                                 pci_resource_start(dev, i) != 0) {
300                         flags = pci_resource_flags(dev, i);
301                         if (flags & IORESOURCE_MEM) {
302                                 ret = igbuio_pci_setup_iomem(dev, info, iom,
303                                                              i, bar_names[i]);
304                                 if (ret != 0)
305                                         return ret;
306                                 iom++;
307                         } else if (flags & IORESOURCE_IO) {
308                                 ret = igbuio_pci_setup_ioport(dev, info, iop,
309                                                               i, bar_names[i]);
310                                 if (ret != 0)
311                                         return ret;
312                                 iop++;
313                         }
314                 }
315         }
316
317         return (iom != 0) ? ret : -ENOENT;
318 }
319
320 #if LINUX_VERSION_CODE < KERNEL_VERSION(3, 8, 0)
321 static int __devinit
322 #else
323 static int
324 #endif
325 igbuio_pci_probe(struct pci_dev *dev, const struct pci_device_id *id)
326 {
327         struct rte_uio_pci_dev *udev;
328 #ifndef HAVE_ALLOC_IRQ_VECTORS
329         struct msix_entry msix_entry;
330 #endif
331         int err;
332
333         udev = kzalloc(sizeof(struct rte_uio_pci_dev), GFP_KERNEL);
334         if (!udev)
335                 return -ENOMEM;
336
337         /*
338          * enable device: ask low-level code to enable I/O and
339          * memory
340          */
341         err = pci_enable_device(dev);
342         if (err != 0) {
343                 dev_err(&dev->dev, "Cannot enable PCI device\n");
344                 goto fail_free;
345         }
346
347         /* enable bus mastering on the device */
348         pci_set_master(dev);
349
350         /* remap IO memory */
351         err = igbuio_setup_bars(dev, &udev->info);
352         if (err != 0)
353                 goto fail_release_iomem;
354
355         /* set 64-bit DMA mask */
356         err = pci_set_dma_mask(dev,  DMA_BIT_MASK(64));
357         if (err != 0) {
358                 dev_err(&dev->dev, "Cannot set DMA mask\n");
359                 goto fail_release_iomem;
360         }
361
362         err = pci_set_consistent_dma_mask(dev, DMA_BIT_MASK(64));
363         if (err != 0) {
364                 dev_err(&dev->dev, "Cannot set consistent DMA mask\n");
365                 goto fail_release_iomem;
366         }
367
368         /* fill uio infos */
369         udev->info.name = "igb_uio";
370         udev->info.version = "0.1";
371         udev->info.handler = igbuio_pci_irqhandler;
372         udev->info.irqcontrol = igbuio_pci_irqcontrol;
373 #ifdef CONFIG_XEN_DOM0
374         /* check if the driver run on Xen Dom0 */
375         if (xen_initial_domain())
376                 udev->info.mmap = igbuio_dom0_pci_mmap;
377 #endif
378         udev->info.priv = udev;
379         udev->pdev = dev;
380
381         switch (igbuio_intr_mode_preferred) {
382         case RTE_INTR_MODE_MSIX:
383                 /* Only 1 msi-x vector needed */
384 #ifndef HAVE_ALLOC_IRQ_VECTORS
385                 msix_entry.entry = 0;
386                 if (pci_enable_msix(dev, &msix_entry, 1) == 0) {
387                         dev_dbg(&dev->dev, "using MSI-X");
388                         udev->info.irq = msix_entry.vector;
389                         udev->mode = RTE_INTR_MODE_MSIX;
390                         break;
391                 }
392 #else
393                 if (pci_alloc_irq_vectors(dev, 1, 1, PCI_IRQ_MSIX) == 1) {
394                         dev_dbg(&dev->dev, "using MSI-X");
395                         udev->info.irq_flags = IRQF_NO_THREAD;
396                         udev->info.irq = pci_irq_vector(dev, 0);
397                         udev->mode = RTE_INTR_MODE_MSIX;
398                         break;
399                 }
400 #endif
401                 /* fall back to INTX */
402         case RTE_INTR_MODE_LEGACY:
403                 if (pci_intx_mask_supported(dev)) {
404                         dev_dbg(&dev->dev, "using INTX");
405                         udev->info.irq_flags = IRQF_SHARED;
406                         udev->info.irq = dev->irq;
407                         udev->mode = RTE_INTR_MODE_LEGACY;
408                         break;
409                 }
410                 dev_notice(&dev->dev, "PCI INTX mask not supported\n");
411                 /* fall back to no IRQ */
412         case RTE_INTR_MODE_NONE:
413                 udev->mode = RTE_INTR_MODE_NONE;
414                 udev->info.irq = 0;
415                 break;
416
417         default:
418                 dev_err(&dev->dev, "invalid IRQ mode %u",
419                         igbuio_intr_mode_preferred);
420                 err = -EINVAL;
421                 goto fail_release_iomem;
422         }
423
424         err = sysfs_create_group(&dev->dev.kobj, &dev_attr_grp);
425         if (err != 0)
426                 goto fail_release_iomem;
427
428         /* register uio driver */
429         err = uio_register_device(&dev->dev, &udev->info);
430         if (err != 0)
431                 goto fail_remove_group;
432
433         pci_set_drvdata(dev, udev);
434
435         dev_info(&dev->dev, "uio device registered with irq %lx\n",
436                  udev->info.irq);
437
438         return 0;
439
440 fail_remove_group:
441         sysfs_remove_group(&dev->dev.kobj, &dev_attr_grp);
442 fail_release_iomem:
443         igbuio_pci_release_iomem(&udev->info);
444 #ifndef HAVE_ALLOC_IRQ_VECTORS
445         if (udev->mode == RTE_INTR_MODE_MSIX)
446                 pci_disable_msix(udev->pdev);
447 #else
448         if (udev->mode == RTE_INTR_MODE_MSIX)
449                 pci_free_irq_vectors(udev->pdev);
450 #endif
451         pci_disable_device(dev);
452 fail_free:
453         kfree(udev);
454
455         return err;
456 }
457
458 static void
459 igbuio_pci_remove(struct pci_dev *dev)
460 {
461         struct rte_uio_pci_dev *udev = pci_get_drvdata(dev);
462
463         sysfs_remove_group(&dev->dev.kobj, &dev_attr_grp);
464         uio_unregister_device(&udev->info);
465         igbuio_pci_release_iomem(&udev->info);
466 #ifndef HAVE_ALLOC_IRQ_VECTORS
467         if (udev->mode == RTE_INTR_MODE_MSIX)
468                 pci_disable_msix(dev);
469 #else
470         if (udev->mode == RTE_INTR_MODE_MSIX)
471                 pci_free_irq_vectors(dev);
472 #endif
473         pci_disable_device(dev);
474         pci_set_drvdata(dev, NULL);
475         kfree(udev);
476 }
477
478 static int
479 igbuio_config_intr_mode(char *intr_str)
480 {
481         if (!intr_str) {
482                 pr_info("Use MSIX interrupt by default\n");
483                 return 0;
484         }
485
486         if (!strcmp(intr_str, RTE_INTR_MODE_MSIX_NAME)) {
487                 igbuio_intr_mode_preferred = RTE_INTR_MODE_MSIX;
488                 pr_info("Use MSIX interrupt\n");
489         } else if (!strcmp(intr_str, RTE_INTR_MODE_LEGACY_NAME)) {
490                 igbuio_intr_mode_preferred = RTE_INTR_MODE_LEGACY;
491                 pr_info("Use legacy interrupt\n");
492         } else {
493                 pr_info("Error: bad parameter - %s\n", intr_str);
494                 return -EINVAL;
495         }
496
497         return 0;
498 }
499
500 static struct pci_driver igbuio_pci_driver = {
501         .name = "igb_uio",
502         .id_table = NULL,
503         .probe = igbuio_pci_probe,
504         .remove = igbuio_pci_remove,
505 };
506
507 static int __init
508 igbuio_pci_init_module(void)
509 {
510         int ret;
511
512         ret = igbuio_config_intr_mode(intr_mode);
513         if (ret < 0)
514                 return ret;
515
516         return pci_register_driver(&igbuio_pci_driver);
517 }
518
519 static void __exit
520 igbuio_pci_exit_module(void)
521 {
522         pci_unregister_driver(&igbuio_pci_driver);
523 }
524
525 module_init(igbuio_pci_init_module);
526 module_exit(igbuio_pci_exit_module);
527
528 module_param(intr_mode, charp, S_IRUGO);
529 MODULE_PARM_DESC(intr_mode,
530 "igb_uio interrupt mode (default=msix):\n"
531 "    " RTE_INTR_MODE_MSIX_NAME "       Use MSIX interrupt\n"
532 "    " RTE_INTR_MODE_LEGACY_NAME "     Use Legacy interrupt\n"
533 "\n");
534
535 MODULE_DESCRIPTION("UIO driver for Intel IGB PCI cards");
536 MODULE_LICENSE("GPL");
537 MODULE_AUTHOR("Intel Corporation");